TW408453B - Package for semiconductor power device and method for assembling the same - Google Patents

Package for semiconductor power device and method for assembling the same Download PDF

Info

Publication number
TW408453B
TW408453B TW087120275A TW87120275A TW408453B TW 408453 B TW408453 B TW 408453B TW 087120275 A TW087120275 A TW 087120275A TW 87120275 A TW87120275 A TW 87120275A TW 408453 B TW408453 B TW 408453B
Authority
TW
Taiwan
Prior art keywords
insulating
insulating substrate
substrate
semiconductor wafer
semiconductor
Prior art date
Application number
TW087120275A
Other languages
English (en)
Inventor
Toshio Shimizu
Hiroyuki Hiramoto
Hironori Sekiya
Kenji Kijima
Original Assignee
Toshiba Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP33740397A external-priority patent/JPH11177006A/ja
Priority claimed from JP24633498A external-priority patent/JP2000077603A/ja
Priority claimed from JP25660698A external-priority patent/JP4098414B2/ja
Application filed by Toshiba Kk filed Critical Toshiba Kk
Application granted granted Critical
Publication of TW408453B publication Critical patent/TW408453B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45014Ribbon connectors, e.g. rectangular cross-section
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • H01L2224/48139Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01083Bismuth [Bi]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Description

經濟部中央橾丰局男工消费合作社印装 408453^; 五、發明説明(1 ) 發明背景 1 .發明領域 本發明係關於增加半導體功率裝置的崩潰電壓及可靠 度之技術,特別關於包裝技術,Μ用於防止具有多個安裝 於其上的功率切換裝置之功率元件模組的介體崩潰及用於 增加其崩潰電壓與可靠度。 2 .相關技藝說明 近年來極力地硏發用於轉換及控制電能量流動之半導 體功率元件,以首先回應來自包含功率電子等不同領域之 高度需求。特別需要實現一種能控制高功率及取得高性能 之功率切換裝置,舉例而言,金屬氧化物半導1¾效功率 電晶體、二極功率電晶體(Power BJT),閘開關(G 丁 ◦ )閘流體及絕緣的閘二極電晶體(I G B T )。結果,發 表及發展一種稱爲智慧型功率模組(PIM)之高壓半導 體功率元件,其將多個功率切換裝置及包含這些裝置的控 制電路之半導體晶片整合在一包裝中。IPM目前應用於 諸如能量減少型的直接驅動電路及智慧型致動器等反相器 ,也預期可應用於其它領域。此外,特別需要具有較高的 崩潰電壓》 爲了增加此種半導體功率元件之崩潰電壓,目前正考 慮改進包裝技術,此種包裝技術係使用具有能夠取得熱輻 射之進步設計之直接接合結構之基底。使用具有直接接合
本紙張尺度適用中國國家揉準(CNS ) A4规格(210X297公釐) -4 - 經濟部中央樣準局貝工消费合作杜印裝 408453 A7 B7 五、發明説明) 結構機構的基底之包裝技術,舉例而言,使用直接接合銅 (DB C)基底之包裝技術’係由高傳熱氮化鋁(此後稱 ____ 爲’A I )基底與附著於A I N基底之表面上的銅膜 所構成,能減少熱阻及簡化結構。 圖1係剖面視圖,顯示具有Q B C基底之半導體功率 元件之包裝配置。在包裝中,多個半導體晶片2 1、2 2 及2 3係配置於銅膜1 a及另一銅膜1 b上,銅膜1 a係 附著於絕緣的A I N基底2的上表面,銅膜1 b係附著於 絕緣的A I N基底2的底部表面處,但不附著於其週圍區 域。半導體晶片2 1、2 2及2 3會經由諸如接合線及扁 線等導線3 1及3 2而彼此電連接》舉例而言,這些半導 體晶片2 1、2 2及2 3可包含半導體功率晶片2 1、 2 3及用於控制半導體功率晶片2 1和2 3之ϊϊί電路晶 片2 2。 接合至A I Ν基底2的底部表面之銅膜1 b會附著至 金屬散熱座5的中心。如圖1所示,殻子6(容器本體) 會配備於散熱座5的週邊區·上以圍繞整個A I N基底2。 端子固持器8具有外部端子(用於外部連接之電極端子) 7 1、7 2及孔8 a,並固定於殼6 (容器本體)內的上 方部份以關閉外殼6·採用外部端子71及72作爲實現 從殼6 (容器本體)內的每一半導體功率晶片2 1、2 3 及控制電路晶片2 2至外部之導電成件。 矽膠9 1或絕緣材料會經由孔8 a流入模組,模組係 由作爲散熱座之導電底部板5、殼6 (容器本體)及端子 本紙張尺度適用中國國家樣準(CNS ) A4規格(210X297公釐) {請先閲讀背面之注意事項再填寫本頁)
褽.;;,:'"厶 -U ........ _,i L w 408453 A7 B7 五、發明説明) 固持器8所圍繞。接著,於矽膠上提供環氧樹脂以密封 在以瓌氧樹脂密封之後,將端子固器8配置成接近殼,殼 係可由同於或不同於外部殼的材料所構成,接著,在矽膠 9 1固化之後,以密封材料8 1及8 2封閉孔8 a。 在I PM用於高壓功率設備之特%情形下,呈現於矽膠 9 1中的吸水特性會使電特性劣化。因此,會使用適當的 黏著方法及黏著結構以儘可能地防.止濕氣透入I P Μ中, 此適當的黏著方法及黏著結構,舉例而言,係能抑制因外 殼6與散熱座之間(導電底板)以及蓋子(端子固持器) 8與環氧樹脂之間的強力接合而產生於元件之間的開口及 接合。諸如空間與洩壓閥等內部結構也可設於I Ρ Β的內 部以防止矽膠膨脹及流出,並減少施加於環氧樹脂之熱應 力。 " 經濟部中央樣準局貝工消费合作社印裝 (諳先閲讀背面之注$項再束寫本頁) ύ. 藉由使用高導熱A I Ν基底,則圖1中所示的包裝結 構可改進作爲散熱座之導電底板與基底之間的導熱率,及 藉由直接接合半導體晶片至具有上銅膜1 a之A I N基底 2,也可減少鉬(Mo )板與銲料的量。於輻射設計方面 ,此爲進步的技術|其能如上述般降低熱阻及簡化結構。 但是,上述傳統的I PM具有導因於其構造之數個技術問 題。將於下詳述這些問題》 首先,爲了能在高壓下使用,IPM採用可抑制因強 力接合而於不同元件之間產生開口或接合之黏著方法或黏 著結構。此配置扮演降低濕氣穿透之角色。但是,不可能 完全排除開口及接合之產生。此外’強力地接合元件可能 冢纸張尺度逋用中國图家揉準(CNS ) A4規格(210X297公p A7 B7 40845¾ 五、發明説明《) 增加元件之間存在有不同熱膨脹係數之部份中的熱應力, 舉例而言,外殻6與散熱座(導電底板)5,及可能造成 外殼6斷裂及造成餘留的開口擴大。外殼6的斷裂與開口 的擴大可能使矽膠吸收濕氣,造成電特性及其耐久性劣化 〇 其次,加入諸如釋放I PM內部的熱應力之洩壓閥等 元件|會使裝置的內部結構複雜化並增加整個裝置的尺寸 第三,由於傳統的I PM係由諸如外殼6、蓋子(端 子固持器)8、矽膠9 1及環氧樹脂等數種材料所製造, 所以,因爲材料之間熱膨脹係數的差異,可能產生熱應力 ,且會有複雜的力量施加至裝置中的每一部份,造成裝置 中的基底及電子元件斷裂及劣化。一般而言,置所需 之步驟會隨著所用的材料數目增加而增加,造成產品可靠 度下降及增加成本。 第四,由於傳統的I PM包裝結構具有設計熱輻射以 實現高崩潰電壓之優點,所以其具有關於介體崩潰之問題 »亦即,上述的包裝結構使用矽膠9 1作爲絕緣材料|但 矽膠91具有介體崩潰電壓低於一般固態絕綠器之特性。 由於矽膠9 1與A I N基底之間的潛流距離(從半導體功 率晶片2 1或2 3的邊緣至A I N基底2的邊緣之距離) 短,所以,可能在兩者之間的界面處發生潛流崩潰。在二 之間的界面處的黏著力不足,且可能輕易地發生潛流放電 本紙張尺度適用中國國家標準(CNS ) Α4规格(210X297公釐) 請 先 聞 之 注 項 頁 訂 經濟部中央樣準局Μ工消费合作杜印製 A7 B7 408453 五、發明説明fc ) 第一,在傳統的半導體模組中,由於潛流距離短且在 潛期間,金屬底板會作爲背面電極,輕易地延長潛 流放電,所以•當容納半導體晶片的絕緣基底直接位於作 爲散熱座之金屬殼(容器本體)的底板5上時,可輕易地 在絕緣基底與矽膠之間的界面處$生介體崩潰。 當在額定電壓下驅動時,不會發生此潛流崩潰及潛流放電 ,但是在高於額定電壓之較高電壓.下驅動期間,被認爲會 發生。一旦發生潛流崩潰或放電時,介體崩潰電壓會降低 且會輕易地造成介體潰崩。 因此•在慮及增加崩潰電壓及改進可靠度下,需要抑 制潛流崩潰及放電以防止介體崩潰。 發明槪述 V = 在考慮上述問題下,產生本發明.,本發明之目的係提 供高可靠度之半導體功率元件包裝。 本發明的另一泪的係提供能防止介體崩潰之半導體功 率元件包裝,增加崩潰電崔及改進可靠度。 本發明的不同目的係提供半導體功率元件包裝,其能 防止因塡充劑的熱膨脹與熱收縮而施加於半導體晶片及容 器殼(容器本體)之熱應力對模組造成傷害及造成半導體 晶片中的操作缺陷。 本發明的又一目的係提供能夠對半導體模組提供充份 防水效果之半導體功率元件包裝。 本發明的另一目的係提供具有進步的電特性及高耐久 —------------:戈— (請先閱讀背面之注項再4/寫本頁) 訂 經濟部中央樣準局貞工消费合作社印裝 本 本纸張尺度適用中國國家梯準(CNS ) Α4規格(210Χ2?7公釐) -8- 408453 A7 ___B7_ 五、發明説明) 性之半導體功率元件包裝。 本發明的又一目的係提供組裝具有進步的電特性及高 耐久性之半導體功率元件包裝之方法。 本發明的第一及第二特徵之要點係藉由能抑制二種絕 緣材料或D B C基底與矽膠之間@界面處的潛流崩潰及潛 流放電之配置,以實現半導體功率元件包裝之較高崩潰電 壓。 . 爲了抑制二種絕緣材料之間的界面處的潛流崩潰及潛 '流放電,考慮藉由***諸如環氧樹脂及聚酯等絕緣樹脂於 二種絕緣材料之間以增加崩潰電壓之系統(第一特徵), 此絕緣樹脂之介體崩潰電壓高於二種絕緣材料的介體崩潰 電壓,及考慮減輕橫跨絕緣材料之間的界面之電場之系統 (第一及第二特徵)。 '二 (a )根據第一特徵之增加崩潰電壓之系統也可減輕 電場強度。此外*特別較佳的是,爲了抑制擊穿,會藉由 堆積或黏著固體以***較厚的絕緣器。 經濟部中央橾準局貝工消费合作社印策 (b )根據第一及第二特徵之減輕電場之系統,包含 材料型及工程型,材料型係***介電係數爲二絕緣器的介 電係數之中間値之絕綠器於二者之間,工程型係消除諸如 角落及粗糙表面等容易於二絕緣材料之間的界面處造成潛 流放電之任何尖銳形狀- (b — 1 )可利用下述方式作爲材料型: 將諸如環氧樹脂與聚酯等樹脂塗著於二絕緣基底之間之 方式;及再於樹脂中塡充如氧化鋁(此後稱爲A 1 2〇3) -9- 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) 408453 A7 B7 經濟部中夬棣丰局貝工消费合作社印装 五、發明説明θ ) 及A 1 Ν等粉狀陶瓷之方式- (b — 2 )可利用下述方式作爲工程型: 藉由樹脂以遮蓋銅膜之所有邊緣及角落,而使銅膜與 A i N基底緊密地接觸之方式;及藉由拋光以使D B C基 底的外邊緣區之表面平滑之方式。 . 根據本發明人以實驗發現之上述新穎知識,本發明之 第一特徵在於一種半導體功率元件包裝,其至少包括:導 電底板,作爲散熱座,·絕緣基底,安裝於底板上;導電膜 *選擇性地形成於絕緣基底上以曝露絕緣基底的週圍區及 安裝於導電膜上的半導體晶片;固化的絕緣材料,配置於 導電膜的外邊緣區及絕緣基底的週圍區:及絕緣材料,形 成於半導體晶片上β固化的絕緣材料,舉例而言,可爲硬 化的樹脂。 :二 根據本發明的第一特徵,配置於導電膜的.外邊緣區上 及絕緣基底的週圍區上之固化的絕緣材料可使導電膜的外 邊緣區與絕緣基底的週圍區緊密地接觸。此外,配置於二 者(導電膜與絕緣基底的週圍區)之間的界面中的固化絕 緣材料可以減輕橫跨二者之間的界面處的電場強度並使其 難以造成潛流放電。結果,可防止介體崩潰、實現具有較 高的崩潰電壓之半導體功率元件及改進可靠度。假使固化 的絕緣材料的高度超高半導體晶片的厚度,則固化的絕緣 材料之厚能夠抑制放電從導電膜的外邊緣區擊穿固化的絕 緣材料,及能完全地防止潛流崩潰。在固化的絕緣材料中 含有粉狀氧化鋁可進一步減輕電場強度及使其難以造成潛 請 閱 讀 背 之 注 意 事 項 再 旁 本紙張尺度通用中國國家梂準(CNS ) A4規格(210 297公釐) -1〇 - 經濟部中夬標隼局貝X消费合作杜印装 408453 A7 __£7_五、發明説明) 流崩潰。 在本發明的第一特徵中,能夠進一步包括配置於底板 上,圍繞絕緣基底之容器;上蓋,配置於容器的上方部份 ;外部端子,由上蓋支撐及與半導體晶片電連接。然後, 絕緣材料可塡充於容器內以遮蓋,導體晶片。 本發明的第二特徵在於~種半導體功率元件包裝,其 至少包括:導電底板,作爲散熱座.;絕緣基底,安裝於底 板上,於接近其週圍區處具有給定的表面粗糙度之平滑區 ;導電膜,選擇性地形成於絕緣基底之上,及半導體晶片 可安裝於導電膜上;及絕緣材料,形成於半導體晶片之上 0 根據本發明的第二特徵,在絕緣基底的週邊區曝露的 上表面或面對於上表面之底表面,亦即,與作輻射平 面之導電底板相匹配之平面具有平滑區,平滑區具有給定 的表面粗糙度,不會造成從絕緣基底的週邊區的表面處部 份放電》因此,可防介體崩潰、實現具有較高崩潰電壓之 半導體功率元件及改進可靠度。 給定的粗糙度意指藉由拋光而實現的某一平坦度。舉 例而言,小於0 · 0 5 之表面粗糙度是較佳的,其至 少比傳統的絕緣基底粗糙度小一個級數。用於取得「具有 給定的表面粗糙度之平滑區」之拋光方法,實際上係根據 本發明人所執行之下述實驗: 當藉由絕緣液體或全氟化碳(介電常數:1 . 86) 中的球面電極對而於樣品A I N中造成介體崩潰時,崩潰 本紙張尺度逍用中國困家棣準(CNS ) A4规格(210X297公釐) -11 - 408453 Α7 Β7 經濟部肀央橾準局負工消費合作社印装 五、發明説明鈐) 位置係位於稍微離開與球接觸的部份; 當在全氟化碳中的A I N基底處造成介體崩潰時,崩 潰位置係位於銅膜的邊緣處,且介體崩潰電壓的値增加約 10%。 另一方面,當在矽膠(介電,數:約2 . 8 )中的 A I N基底中造成介體崩漬時,崩潰位置位於離開銅膜的 邊緣處之部份,且介體崩潰電壓的.値又增加約1 0 %。 在全氟化碳中的介體崩潰會於圍繞電極處均勻地留下 部份放電痕跡,而矽膠中的介體崩潰會留下區域性的樹狀 放電痕跡:及 當拋光銅膜的邊緣之外的A I Ν基底的表面至3 μιη 的給定粗糙度之後,在矽膠中造成介體崩潰時,又增加介 體崩潰電壓的値約1 0%或更多。 '~二 在非A I N基底之其它基底中,舉例而言,氧化鋁( A 1 2〇3)基底及氧化鈹(B e 02)基底,也觀察到類 似的結果。本發明人因而作出下述結論:部份放電痕跡數 目(面積)與介體崩潰電壓的値具有比例關係,及表面平 滑度與介體崩潰電壓的値具有比例關係。由於,導因於表 面的不規則性而發生部份放電,及因A I N基底中的部份 放電而發生介體崩潰,所以,應將絕緣基底的週圍區之上 及底表面處理成具有給定的表面粗糙度。 類似於第一特徵之固化絕緣材料或硬化樹脂可施加於 絕緣基底的平滑區《因此,可防止介體崩潰、可實現具有 較高的崩潰電壓之半導體功率元件及改進可靠度。 (請先聞讀背面之注意事項再填寫本頁) 本紙张尺度通用中國國家標準(CNS ) Α4規格(210X297公釐) -12- 408453 A7 B7 五、發明説明(1〇 ) 經濟部中央樣準局貝工消费合作社印褽 類似於第一特徵,在本發明的第二特徵中,能夠進一 步包括配置於底板上、圍繞絕緣基底之容器;上蓋,配置 於容器的上方部份;外部端子,由上蓋支撐及與半導體晶 片電連接》然後,絕緣材料可塡充於容器內以遮蓋半導體 晶片。 __ 本發明的第三特徵在於一種半導體功率元件包裝,其 至少包括:導電底板,作爲散熱座.,其中底板具有配置於 其表面的週圍區中之凹口;絕緣基底,安裝於底板上;導 電膜,選擇性地形成於絕緣基底之上以曝露絕緣基底的週 圍區及安裝於導電膜上的半導體晶片;及絕緣材料,形成 於半導體晶片之上- 根據本發明的第三特徵,當潛流電流從半導體晶片流 經絕緣基底時產生的潛流距離實際上可被加長增加半 導體功率元件的潛流崩潰電壓。凹口係較佳地設置成朝外 離開用於安裝半導體晶片之區域。因此,當位於用於安裝 半導體晶片之區域的下方之絕緣基底至少與散熱座緊密地 接觸時I可以維持半導體晶片的熱輻射效果。假使具有高 導熱率之絕緣材料埋於凹口內時,凹口係作爲絕緣器。因 此,又可確定地增加半導體裝置的潛流崩潰電屋,及從絕 緣基底充份地熱輻射。 類似於第一及第二特徵,能夠進一步包括配置於底板 上、圍繞絕緣基底之容器;上蓋,配置於容器的上方部份 ;外部端子,由上蓋支撐及與半導體晶片電連接。然後, 絕緣材料可塡充於容器內以遮蓋半導體晶片。 诗 先 聞 讀 背 之 注 意 項 頁 本紙張尺度適用中國國家揉準(CNS ) A4^格(210X297公釐) • 13 經濟部中央橾率局MC工消費合作杜印袈 408453 A7 _B7_五、發明説明(M ) 本發明的第四特徵在於一種半導體功率元件包裝,其 至少包括:導電底板,作爲散熱座;@緣基底,安裝於底 板上;導電膜,形成於絕緣基底之上選擇性地曝露絕緣基 底的週圍區及安裝於導電膜上的半導體晶片;容器,配置 於底板上,圍繞絕緣基底;上蓋,.配置於容器的上方部份 :入口,彤成於上蓋的部份處;及防水和可撓膜,位於及 封閉入口。 根據本發明的第四特徵,即使絕緣材料因溫度變化而 發生熱膨脹及收縮時*由於用於封閉注入絕緣林料的入口 之可撓膜的變形,所以,仍可釋放熱應力。可使用金屬膜 作爲該膜。也可使用由堆疊的防水膜及金靥膜所組成的多 層膜β可將一種多層結構施加至可撓膜以在這些驛之間確 保緊密的接觸,此多層結構係在至少一層中具種膜, 此膜能夠以高於其它堆疊膜的黏著力黏著於圍繞絕緣材料 入口之膜固定平面。也可使用疊層膜作爲可撓膜,此疊層 膜係在至少一層中具有防水膜及另一膜,此另一膜係比至 少另一層中的該防水膜具有較大的抗熱應力特性。 本發明的第五特徵在於一種半導體功率元件包裝,其 至少包括:導電底板,作爲散熱座:絕緣基底,安裝於底 扳上:導電膜,形成於絕緣基底之上選擇性地曝露絕緣基 底的週圍區及安裝於導電膜上的半導體晶片;絕緣材料, 形成於半導體晶片上;及發泡物,設置於絕緣紂料上* 根據本發明的第五特徵,由於塡充於絕緣材料上的發 泡物可作爲抵抗諸如矽膠等絕緣材料的熱膨脹及收縮之緩 本紙張尺度通用中國國家橾準(CNS } A4规格(210X297公釐) -14- 侧 453 A7 _____B7 五、發明説明纟2 ) 充,所以,可減輕施加於半導體功率元件的熱應力。 類似於第一至第三特徵,可能進一步包括配置於底板 上之容器。然後,絕緣材料可塡充於容器內達到中間高度 :及發泡物可設於絕緣材料上。 本發明的第六特徵在於一種半導體功率元件包裝*其 至少包括:導電底板,作爲散熱座;絕緣基底,安裝於底 扳上;導電膜,形成於絕緣基底之上選擇性地曝露絕緣基 底的週圍區及安裝於導電膜上的半導體晶片;容器,配置 於底扳上,圍繞絕綠基底;接合部份,形成於容器的上方 孔的側邊上;密封材料,設於孔中,具有對應於孔的接合 部份之另一接合部份;及絕緣.材料,形成於半導體晶片上 以塡充容器》 根據本發明的第六特徵,形成於容器的上份上的 接合部份可以在容器與密封材料之間的黏著界面處加長距 離。由於經由界面滲入容器中的濕氣量會與距離的第二乘 方成反比,所以,黏著界面可實際地減少經由界面滲入容 器中的濕氣量。 經濟部中央揉準局貝工消资合作社印装 本發明的第七特徵在於一種半導體功率元件包裝,其 至少包括:導電底板,作爲散熱座;絕緣基底,安裝於底 板上:導電膜,形成於絕緣基底之上選擇性地曝露絕緣基 底的週圍區,用於安裝半導體晶片於導電膜上;容器,配 置於底板上,圍繞絕緣基底;絕緣材料,形成於半導體晶 片上以塡充容器;上蓋,配置於容器的上方部份;外部端 子,經由上蓋支撐及與半導體晶片電連接;及絕緣護套, 本紙張尺度適用中國®家揉率(CNS ) Α4規格(210X297公釐) •15- _53 A7 B7 五、發明説明(13 ) 用以遮蓋外部端子的外表面。 根據本發明的第七特徵,即使在外部端子通過具有相 對較低的介體崩潰電壓之材料(舉例而言,發泡物)之結 構中,仍能增加介體崩潰電壓。遮蓋外部端子之絕緣護套 會通過上蓋及絕緣材料。舉例而亨,絕緣護套可由樹脂製 成。因此,假使護套的介電常數低於上蓋及絕緣材料的介 電常數時,接近外部端子的電場會.變得大於外部端子未由 絕緣護套遮蔽時之電場。因此,需要介電常數高於上蓋的 介電常數之材料作爲用於遮蓋之護套。當然,也會要求用 於遮蓋的絕緣護套之介電常數高於絕緣材料的介電常數。 因此,外部端子之間的介體崩潰電壓會增加且可防止產生 介體崩潰。 經濟部中央橾準局員工消費合作社印裝 (請先閲讀背面之注意事項再填寫本頁) 本發明的第八特徵在於一種半導體功率元裝,其 至少包括:導電底板,作爲散熱座:絕緣基底,安裝於底 板上:導電膜,形成於絕緣基底之上以選擇性地_露絕緣 基底的週圍區及安裝於導電膜上的半導體晶片;熱塑絕緣 樹脂,形成於半導體晶片上:及外部端子,配置成通過熱 塑絕緣樹脂及與半導體晶片電連接》 根據本發明的第八等徵,雖然整個半導體晶片是由具 有高防水性的熱塑樹脂所遮蓋,所以,可防止導因於吸收 濕氣而造成的半導體功率元件劣化,及取得進步的電特性 。此外,相較於傳統的半導體功率元件包裝,內部結構更 加簡化,且可使半導體功率元件的包裝微小化,且可減少 組裝半導體功率元件所需的步驟。 本紙張尺度適用中國國家揉準(CNS > Α4规格<210X297公釐) -16- 408453 at ___B7_ 五、發明説明(14 ) 在本發明的第八特徵中’熱塑絕緣樹脂可以—體地密 封絕緣基底、半導體晶及至少一部份底板。但是’也可能 實現一種配置,於其中熱樹脂僅會於絕緣基底上塑造以致 於不會與底板接觸。藉由僅在絕緣基底上塑造熱塑樹脂而 不接觸底板,可降低塑造的厚度及熱塑樹脂的量。此外’ 由於可輕易地執行塑造及縮短組裝時間’所以’可以減少 諸如用以構成裝置之元件變形等塑造期間的問題,及改進 半導體功率元件包裝的耐久性及可靠度* 本發明的第九特徵在於半導體功率元件包裝之組裝方 法|至少包括下述步驟:(a)將絕緣基底接合於導電底 板上;(b)將半導體晶片安裝於絕緣基底上;(c)電 連接半導體晶片與外部端子;(d )將絕緣樹脂注模於底 板上以形成外殼,外殼係由圍繞絕緣基底及半晶片之 絕緣樹脂所構成;及(e )將絕緣樹脂塡充於外殼內。 經濟部中央搮準局負工消费合作社印装 根據本發明的第九特徵,藉由注射絕緣樹脂於金屬基部 上而產生外殼,以致於外殼及金屬基部會強力地整合在一 起。此外,可改進外殼與金屬基部之間的黏著力,且可防 止濕氣滲入裝置中。絕緣樹脂可爲熱塑絕緣樹脂或其它樹 在第八及第九特徵中,可使用聚硫醚苯作爲熱塑樹脂 。也可以聚硫醚苯作爲主成份,再適當地使用觸媒、添加 物及無機塡充物以調整黏力及減輕內部應力。無機塡充物 的較佳實施例可餌包含熔凝矽、粉狀石英、粉狀玻璃、短 玻璃纖維、氧化鋁(Al2〇3)及氮化鋁(Α1Ν)。在 -17- (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) A7 B7 408453 五、發明説明(15 ) 熱塑樹脂具有二層結構的情彤中,三明治模造可應用於塑 造樹脂。也可較佳地採用真空壓力注入處理以將絕緣樹脂 預先注入絕緣基底中以藉由修復絕緣基底的內部缺陷而改 進絕緣基底的絕緣特性"由多個絕緣基底材料所構成的疊 層結構可應用於絕緣基底以改進^緣基底的絕緣特性。 在第四至第九特徵中,「半導體功率元件」可能包含 不同的功率元件,舉例而言,IG.BT、功率 MOSFET、功率BJT、功率靜態感應電晶體( S I 丁)、閘流體、G Τ 0閘流體及靜態感應(S I )閘 流體。「半導體晶片」意指具有至少一半導體功率元件安 壯ΪΛ甘 少谐触日.μ- „ ?苷|屮伞湛聰日.知在曰古伙生f| (讀先閲讀背面之注意事項再填寫本頁) 408453 A7 ___ B7五、發明説明(16 ) 結構; 圖2务視圖,顯示根據本發明的第一實施例之 半導體功率元包裝結構; 圖3 A係平面視圖,顯示根據本發明的第一實施例之 修改(修改1 )的半導體功率元件的又另一包裝結構; 圖3B係圖3A的I I IB— I I ΪΒ之剖面視圖; 圖4 A係剖面視圖,顯示根據本發明的第一實施例之 另一修改(修改2 )的半導體功率元件的又另一包裝結構 I 圖4 B係剖面視圖,顯示根據本發明的第一實施例又 另一修改(修改3 )的半導體功率元件的又另一包裝結構 ----------T-裝-- (請先閱讀背面之注意事項再势寫本頁) 訂 經濟部中央揉準局負工消费合作社印装 圖5係剖面視圖,顯示根據本發明的第二@例之半 導體功率元件的包裝結構; 圖6係剖面視圖,顯示根據本發明的第三實施例之半 導體功率元件的包裝結構; 圖7係剖面視圖,顯示根據本發明的第四實施例之半 導體功率元件的包裝結構; 圖8係剖面視圖,顯示根據本發明的第五實施例之半 導體功率元件的包裝結構: r 圖9係剖面視圖,顯示根據本發明的第六實施例之半 導體功率元件的包裝結構: 圖1 0係縱向剖面視圖,顯示根據本發明的第八實施 例之半導體功率元件的包裝結構: 本紙張尺度適用中國國家揉準(CNS ) A4此格(210X297公釐) -19- _453 _453 經濟部中央棣率局員工消费合作社印装 A7 _____B7__ 五、發明説明(17 ) 圖1 1係顯示根據本發明的第八實施例之半導體裝置 的崩潰電壓測試結果與習知技藝的比較; 圖1 2係係顯示根據本發明的第八實施例之半導體裝 置的包裝之崩潰電壓測試結果與習知技藝結果的比較; 圖1 3 A係縱向剖面視圖,禪示根據本發明的第八實 施例之修改(修改1 )的半導體功率元件之包裝結構; 圖1 3 B係縱向剖面視圖,顯示根據本發明的第八實 施例之另一修.改(修改2 )的半導體功率元件之包裝結構 t 圖1 4 A係縱向剖面視圖,顯示根據本發明的第八實 施例之不同修改(修改3 )的半導體功率元件之包裝結構 * t 圖1 4 B係縱向剖面視圖,顯示根據本發5月觅第八實 施例之又一修改(修改/4 )的半導體功率元件之包裝結構 圖1 4 C係縱向剖面視圖,顯示根據本發自月的第八實 施例之又一修改(修改5 )的半導體功率元件之包裝結構 圖1 5係縱向剖面視圖,顯示根據本發明的第八實施 例之又一修改(修改6 )的半導體功率元件之包裝結構: 圖1 6 A係縱向剖面視圖,顯示根據本發明的第八實 施例之又一修改(修改7 )的半導體功率元件之包裝結構 , 圖1 6 B係縱向剖面視圖,顯示根據本發明的第八實 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -20 _ ----------裝------訂-----1線 V ·- (請先閲讀背面之注意事項再填寫本頁) ^08453 A7 ____B7_ 五、發明説明68 ) 施例之又一修改(修改8 )的半導體功率元件之包裝結構 * 圖1 7 A係縱向剖面視圖,顯示根據本發明的第九實 施例之半導體功率元件之包裝結構:. 圖1 7 B係部份展開縱向剖两視圖,顯示根據本發明 的第九實施例的修改之半導體功率元件之包裝結構; 圖18係顯示根據本發明的第九實施例之半導體功率 元件的包裝結構中,回應熱塑樹脂的塑造側之角度變化而 變化之熱塑樹脂中的餘留應力: 圖1 9係縱向剖面視圖,顯示根據本發明的第十實施 例之半導體功率元件之包裝結構;及 圖2 Ο A至2 0 D係剖面處理圖,顯示根據本發明的 第十實施例之半導體裝置的製造方法。 Ϊ 主要元件對照表 經濟部中央標準局負工消費合作社印袈
導電膜 銅膜 銅膜 銅膜 銅膜 銅膜 內部圖樣 內部圖樣 內部圖樣 •21 - 本紙故尺度適用中國國家揉準(CNS > Α4規格(210X297公釐) 408453 A7 B7 經濟部中央樣隼局負工消費合作社印装 五、發明説明(19 ) 2 絕緣基底 2 a 平滑區 2 b 平滑區 5 散熱座 5 a 金屬_基部 5 b 金屬基部 6 殼 8 上蓋 8 a ' 孔 1 1 固化絕緣材料 1 2 固化絕緣材料 1 3 堆積構件 1 4 防水膜 -,_— 1 5 發泡物 1 6 絕緣護套. 1 7 殼 2 1 半導體晶片 2 2 控制電路 2 3 半導體晶片 2 4 二極體晶片 2 5 二極體晶片 2 6 二極體晶片 3 1 接合線 3 2 接合線 本紙張尺度適用中國國家標準(CNS ) A4規格(2ΪΟΧ297公釐) -22- ^〇S4Bs A7 B7 經濟部中央揉準局貝工消费合作杜印裝 五、發明説明鉍) 1 | 3 3 接合線 1 I 3 4 接合線 1 I 3 5 接合線 請 1 1 I 3 6 接合線 先 閲 讀 1 1 I 3 7 接合.線 背 1 I 之 1 3 8 接合線 注 意 古 I I 3 4 9 0 接合線 接合線 項 再/ 填Γ 寫. 本 1 1 i 4 1 接合線 頁 1 1 7 1 外部端子 1 7 2 外部端子 1 1 7 3 外部端子 ~ 1 訂 I 7 4 外部端子 .· _» 1 1 I 7 5 外部端子 1 1 8 1 樹脂密封材料 1 ) 8 2 樹脂密封材料 it 1 8 3 密封構件 1 1 1 9 1 矽膠 1 1 9 2 絕緣樹脂 1 1 9 3 熱塑絕緣樹脂 ί 9 3 a 表面層樹脂 j 9 3 b 可撓內部樹脂 1 1 I 19 0 a 絕緣塗層 i 1 19 0 b 絕緣塗層 1 1 1 本紙張Λ度適用中國國家標準(CNS ) A4規格(210X297公釐) -23 408453 A7 B7 五、發明説明幻) 絕緣樹脂 緩衝構件 緩衝構件 抗熱保護膜 (諳先聞讀背面之注意事項再填寫本頁) 19 1 2 0 0 a 2 0 0 b 2 10 較佳實施例詳述 將參考附圖,說明本發明的不同實施例。注意’在所 有圖式中,相同或類似的參考數字係指相同或類似的構件 及元件,並將省略或簡化相同或類似的構件及元件之說明 。通常及傳統上,在半導體裝置表示中,應瞭解不同的圖 式並非依比例而逐圖或於給定的圖中繪製,特別是’層厚 度係任意繪製以便於瞭解圖式。 (第一實施例) Μ濟部中央揉準局貝工消費合作,杜印裝
圖2 A係剖面視圖,顯示根據本發明之第一實施例的 半導體功率元件的包裝。本發明的第一實施欲藉由防止絕 緣基底(陶瓷基底)2與相鄰的矽膠9 1之間的潛流崩潰 及潛流放零而改進可靠度。由於使用氮化鋁(A 1 N)… 氧化鋁(Al2〇3)、及諸如氧化鈹(Be〇2)等鈹氧 化物作爲絕緣基底(陶瓷基底),所以,下述說明係以 A I N基底爲參考。在實際用途中,藉由直接接合銅( DB C )技術,A 1 N基底2會設有上銅膜1 a及底銅膜 1 b,此二者除了不附著於A 1 N基底的週邊區之外,分 別附著於A 1 N基底2的上表面上與底表面之上。A i N -24- 本紙張尺度通用中國國家標準(CNS ) Α4規格(210X297公慶) 經濟部中央樣準局貝工消費合作社印装 408453 A7 ______B7____五、發明説明(22 ) 基底2上的上銅膜1 a係以某內部圖樣的形式構造的。在 此上銅鏤la上,配置有半導體功率晶片21、 23及合 併控制電路以控制它們之控制電路晶片2 2 » 安裝有半導體晶片21、 22及23之絕緣基底會包 含於殼6中(容器本體)。底銅_lb所附著之殼6 (容 器本體)的底板係由金屬製成以作爲散熱座5。接合線 3 1與3 2會與絕緣基底上的半導.體功率晶片2 1和2 3 連接,外部端子(導線)7 1及7 2會從殻(容器本體) 中拉出以便與模組的外部形成電連接。外部端子7 1及 72係用於供應電源給半導體功率晶片21. 23及控制 電路晶片2 2。矽膠9 1或絕緣材料會塡充於殼6 (容器 本體)中以保護連接導線3 1與3 2 »殼6的上.表面(容 器本體)設有端子固持器8或上蓋。用於注入福1材料之 入口(用於注入矽膠之入口)通常由樹脂密封材料8 1和 8 2所密封。舉例而言,整個半導體裝置具有約‘ 1 0 Ommx7 Ommx 1 〇mm之外部尺寸。 諸如I GBT、功率MOSFET、功率B J T、功 率S I T、閘流體,G T 0閘流體或S I閘流體等不同的 功率元件可作爲半導體功率晶片2 1及2 3。η — MOS 控制電路、P—MOS控制電路,CMOS控制電路、二 極控制電路、B i -CMOS控制電路及S I T控制電路 可作爲控制電路。這些控制電路可能包含過電壓保護電路 、過電流保護電路及過熱保護電路。半導體功率晶片2 1 、23及控制電路晶片22會經由連接導線31和32而 (請先閲讀背面之注意事項再4/'寫本瓦) 訂 m_ 本紙浪尺度適用中國國家揉準(CNS > A4規格(210X297公釐) -25- ^08453 A7 _B7_ 五、發明説明幻) 彼此互相電連接。由金(Au)、銅(Cu)、鋁(A1 )等製成的接合線或接合片可作爲連接導線3 1和3 2。 在根據本發明的第一實施例之半導體功率元件的包裝中, 除了半導體功率晶片21、 23和控制電路晶片22之外 ,尙設有諸如電阻、電容器、線圈t等不同的電子元件以及 諸如功率供應等電路。 如圖2 A所示,A 1 N基底2的週邊區之上方部份及 與其相面對的銅膜之邊緣部份(外邊緣部份)均會塗著有 固化的絕緣材料、或硬化樹脂1 1 β固化的絕緣材料1 1 需爲崩潰電壓高於矽膠及可良好地黏著於A 1 Ν基底2之 樹脂。舉例而言,於此傅用環氧樹脂作爲固化的絕緣材料 1 1 »聚酯樹脂也可作爲固化的絕緣材料1 1。 固化的絕緣材料1 1的厚度與半導體功率2 1及 2 3至A 1 N基底2之潛流距離有關。即使樹脂薄的時候 ,長的潛流距離仍可以防止崩潰。在圖2 A中,上銅膜 經濟部中央樣準局員工消费合作社印袈 1 a的外邊緣之肩部會完全地塗著固化的絕緣材料1 1 ’ 但上銅膜1 a的肩部並非總是需要完全地塗著固化的絕緣 材料1 1。但是,如圖2B所示,形成於上銅膜1 a的邊 緣壁與A 1 N基底2之間的角落部份由樹脂1 1掩埋之情 形下,可於某些程度上取得本發明的第一實施例之抑制潛 流放電的效果。根據圖2 B所示的配置,於其中上銅膜 1 a的外邊緣之肩部.曝露,可節省樹脂1 1的使用量,因 而降低包裝的製造成本。假使潛流距離實際上與A 1 N基 底2的厚度相同,以堆積樹脂1 1之結搆,可進—步改進 -26- (請先聞讀背面之注意事項再填寫本頁) 本紙乐尺度適用中國國家標準(CNS ) Μ規格(21〇Χ297公釐) 408453 A7 B7 五、發明説明知) 防護效果。 較佳的是,固化的絕緣材料1 1不會塗著於作爲散熱 座之導電底板5上β假使固化的絕緣材料(樹脂)11塗 著及固定於作爲散熱座之導電底板5上,則可能會導致反 效果,造成樹脂1 1因A 1 Ν基底相對於導電底板5之熱 膨脹係數不四配所產生的熱循環而剝落,導致容易潛流崩 潰。 經濟部中央棣準局貝工消费合作社印装 (請先«.讀背面之注意事項再擒t本頁) 如上所述,由於固化樹脂1 1設於上銅膜1 a的外邊 '緣區與A 1 N基底2的週邊區域上,所以,上銅膜1 a的 外邊緣區及A 1 N基底2的週邊區會緊密地黏著β此外, 樹脂1 1存在於上銅膜1 a的外邊緣區與A 1 Ν基底2的 週邊區之間的界面處,可以減輕二者之間界面處之電場強 度,及防止潛流放電》因此,可防止介體崩潰、'進可靠 度及增加崩漬電壓。設於上銅膜1 a的外邊緣區上及 A 1 N基底2的週邊區上的固化樹脂1 1可作爲^化構件 。因此,由於改進上銅膜.1 a與A 1 N基底2之間的接面 以及改進A 1 N基底2的機械強度,所以,D B C基底的 微小化是可以預期的。 第一實施例之修改: 修改1:在圖2A中,僅有整個上銅膜la的外邊緣 區之週邊會塗著固化的絕緣材料1 1 ’舉例而言,如圖 3 A及3 B所示,不僅面對A 1N基底2'週邊區之邊緣會 塗著固化的絕緣材抖11,構成上銅膜之接線圖樣1c、 本紙張尺度適用中國國家揉準(CNS > A4规格(210 X 297公釐) -27 經濟部中央標準局貝工消费合作社印装 408453 A7 _B7_五、發明説明έ5 ) 1 d及1 e的其它邊緣也會塗著固化的絕緣材料丄1。圖 3A係平面視圖,顯示根據本發明的第一實施例修改(修 改1 )之半導體功率元件包裝的锫構,而圖3 B係g( 3 a 的I I 18 — I I IB剖面視圖。如圖3B所示,DBC 基底設有上銅膜1 c、1 d、和l. e以及底銅膜1 b,二 者除了不附著於週邊區之外,會分別附著於A 1 N基底2 的上表面及下表面之下。A 1 N基底2上的上銅膜係描繪 成三個內部圖樣lc、Id及le。在此銅膜1 d上,配 置有半導體功率元件(I GBT)晶片2 4、及二個二極 體晶片2 5和2 6。內部圖樣1 c及1 e係作爲電極端子 。內部圖樣1 e的上方部份與I GBT晶片2 4係藉由接 合線34、 35、 36和37而電連接》且內部圖樣lc 與I GBT晶片2 4會藉由接合線3 3而電連如圖 3 Α和3 Β所示,藉由塗著及凝固崩潰電壓大於矽膠的崩 潰電壓之樹脂11,可進一步抑制介體崩潰。以樹脂只塗 著及固化通常爲正方形之上銅膜的角落,某些程度上可抑 制介體崩潰。 修改2 :假使A 1 N基底2與固化的絕緣材料1 1之 間的界面處之潛流崩潰電壓於圖4 A中所示的結構中增加 時,則固化的絕緣材料1 1會於上銅膜1 a的週邊區遭受 擊穿|且潛流放電會於固化的絕緣材料1 1與矽膠9 1之 間的界面處發展。本修改(修改2 )係要抑制擊穿,在擊 穿的情形中,放電會打穿銅膜的外邊區處之固化的絕緣材 .料11。特別的是,如圖4A所示,使用堆積的高度至少 (請先閱讀背面之注意事項再^^'本頁) 訂 本紙張尺度適用中國國家揉準(CMS ) A4規格(210X297公釐) -28- 經濟部中央搮準扃®:工消费合作社印装 4〇84S3 a7 B7 五、發明説明細) 超過半導體晶片的厚度之厚固化絕緣材料1 2、或厚樹脂 1 2 ’以取代固化的絕緣材料(樹脂)1 1。根據圖4A .中所示的結構,厚樹脂12可防止打穿上銅膜的外邊緣區 處的樹脂1 2,可完全地防止潛流崩潰,再加上參考圖 4 A所述之效果。 . 修改3 :環氧樹脂1 2具有多種黏度。在這些黏度中 ,具有較低黏度者使其難以形成圖.4 A中所示的修改2中 之堆積部份。本發明的第一實施例之又另一修改(修改3 )係提出可輕易地形成堆積部份之結構。在修改3中,如 .圖4B所示,提供堆積構件13,其係包含於及安裝於樹 脂1 1中》根據此配置,由於事先形成堆積構件1 3及接 著將其與樹脂i丨相黏著以輕易地形成堆積形狀,所以, 可以輕易地將固化的絕緣材料形成爲厚的形狀加上修 改2中的效果。堆積構件1 3也可由A 1 N產生,以同於 A 1 N基底2之材料取代樹脂。在堆積構件1 3ΪΑ 1 N 構成的情形下,附了本實施例的效果之外,也可降低上銅 膜1 A的邊緣處之電場及增加介體崩潰電壓。因此,可防 止介體崩潰、實現高崩潰電壓及改進可靠度。 其它修改:在第一實施例中,固化的絕緣材料、或硬 化的環氧樹脂可配置於圖2 A - 4 B中所示之結構中的半 導體功率晶片2 1和2 3的邊緣上以進一步減輕電場強度 ^環氧樹脂具有3 . 5 — 5 · 0之介電常數及具有A1N 介電常數約8.8與與矽膠91的介電常數約2.8等二 間之間的中間値。因此,塗著介電常數爲A 1 N基底2的 (#先聞讀背面之注意事項再填寫本頁) ,裝. 訂 本紙張尺度適用中國國家揉準(CNS ) A4规格(210X297公釐) -29 - 經濟部中央標準局員工消费合作社印装 408453 A7 B7 五、發明説明拉) 介電常數與矽膠91的介電常數之間的中間介電常數之環 氧樹脂,將可減輕銅膜1 a的邊緣處之電場強度。粉狀 A 1 2〇3也可包含於圖2A — 4B中所示的樹脂1 1 — 1 3以進一步減輕電場強度。A 12〇3具有約8 . 3的介 電常數。因此,將粉狀A 1 2〇3$充於樹脂所製成之堆積 構件1 3、或樹脂1 1和1 2中可進一步減輕電場強度及 使其難以造成潛流放電。可塡充粉狀A 1 N以取代 A I 2〇3。粉狀A 12〇3及A 1 N也可一起塡充。 (第二實施例) 圖5係剖面視圖,顯示根據本發明之第二實施例的半 導體功率元件包裝的結構。本發明的第二實施例係要以不 同於第一實施例之方式防止潛流崩潰及潛流放亀 根據本發明的第二實施例之半導體功率元件包裝係採 用A 1N基底2,與第一實施例相同,基底2包会上銅膜 1 a及底銅膜lb,上銅膜1 a及底銅膜lb係以DBC 技術分別配置於A 1 N基底2的上表面之上及底表面之下 ,但未配置於週邊區》A 1 N基底2上的上銅膜1 a係以 給定的內部圖樣說明及構成。半導體功率晶片21、 23 及合倂有控制電路以控制這些半導體功率晶片之控制電路 晶片2 2會安裝於上銅膜1 a之上》 諸如I GBT、功率MOSFET及功率B J T等不 同的功率元件可作爲半導體功率晶片21及2 3 »可使用 諸如CMOS控制電路、二極控制電路及B i COMS等 本紙張又度適用中國國家棣準(CNS > A4规格(210X297公釐) -30- (請先聞讀背面之注意事項再本页) 訂. I. 經濟部中央揉準局負工消费合作社印裝 4〇M§3 A7 B7 五、發明説明細) 不同的控制電路以作爲控制電路。這些控制電路可能包含 過電壓保護電路、過電流保護電路及過熱保護電路。半導 體功率晶片2 1及2 3會與控制電路晶片2 2經由接合線 3 1和3 2而相互電連接。 安裝半導體晶片21、 22及23於其上之絕緣基底 2會容納於殼6 (容器本體)中。底銅膜1 b所附著之殼 (容器本體)6的底板係作爲散熱座5,由金屬製成。外 部端子(導線)7 1及72會自殼中拉出(容器本體)以 形成從絕緣基底上的半導體功率晶片2 1及2 3至模組外 部之電連接,半導體功率晶片2 1及2 3係經由接合線 3 1和3 2而連接至控制電路晶片2 2。外部端子7 1及 7 2係偎應電源給半導體晶片2 1、2 3及控制電路晶片 2 2之端子。矽膠9 1會塡充於殻(容器本體〗1內以保 護接合線3 1及3 2。殼(容器本體)6的上表面係由端 子固持器8所遮蓋。注入矽膠之入口通常會由樹脂密封材 料8 1和8 2所密封。諸如電容器及線圈等不同的電子元 件可安裝於A1N基底上。 根據本發明之第二實施例的半導體功率元件包裝採用 之結構係A 1 N基底2中曝露的週邊區上表面會被拋光以 製成具有給定的表面粗糙度之平滑區2 a。一般而言,半 導體功率元件包裝中所採用的絕緣基底的表面粗糙度係 〇.4-0.6#m。但是,第二實施例中給定的A1N 基底2的平滑區2a的表面粗糙度小於0·〇5Mm,此 値至少比傳統的絕緣基底粗糙度小一個級數•較佳的是將 (請先聞讀背面之注意事項再填寫本頁) 訂 ,線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -31 - 經濟部中央樣準局貞工消費合作社印裝 408453 A7 .. ___B7'__ 五、發明説明鉍) 平滑區2 a拋光以取得如鏡般的表面。假使使用 # 1 0 0 0目的s i C硏磨砂紙,則容易取得第二實施例 中的A1 N基底2之平滑區2 a的給定表面粗糙度。藉由 擦光,可取得鏡面般的拋光修飾。 此處,A 1 N基底2的平滑$2 a位於外離上銅膜 1 a邊緣之處》執行拋光以便不在上銅膜la與A 1 N基 底2之間產生任何間隙。假使上銅膜1 a仍然強力地附著 於A 1 N基底2而無間隙,則拋光上銅膜之上的基底可實 現較大的效果。 根據上述配置,A I N基底1的週邊區之曝露表面係 由平滑區2 a所構成,平滑區2 a係已拋光且不具表面粗 糙度亦無平場度缺陷。因此,可防止來自A 1 N基底2之 週邊區表面的潛流放電,及可增加崩潰電壓。glfc,能夠 防止介體崩潰,以實現高崩潰電壓,及改進可靠度。 第二與第一實施例之合倂 圖2 A — 4 B中所示的第一實施例可與第二實施例合 倂。合倂的結構係將圖5中所示的平滑區2 a應用於具有 固化的絕緣材料之結構,或者具有圖4A中所示的樹脂 1 1之結構、具有圖4A中所示的厚樹脂1 2之結構及具 有包含圖4B中所示的堆積構件13之樹脂11之結構。 根據這些結構,可同時取得第一及第二實施例之優點。於 平滑區2 a上塗著樹脂11及12可增加樹脂11、12 及A 1 N基底2之間的黏著力並改進所希的可靠度。 表紙張尺度適用中國國家梯率(CfjS ) Α4规格(2〖〇χ297公瘦) -32- I i li ·'"V I , (請先閱讀背面之注意事項再揉sv本頁) _ 403453 A7 B7 五、發明説明6〇 ) 第二實施例的修改: 爲了進一步減輕電場強度’固化的絕綠材料、或是硬 化的環氧樹脂可以設匱於第二實施例的結構中 一實施例合倂的結構中之半導體功.率晶片2 X、2 3及控 制電路晶片2.2的邊緣上。假使具有位於'a 1 is[基底2趣 矽膠9 1等二者的介電常數之間的.中間介電常之環氧樹脂 塗著於半導體功率晶片2 1及2 3的邊綠上時,胃& •上銅膜1 a邊緣處的電場。在樹脂1 1 — 1 3中含有粉狀 A 1 2〇3 (介電常數:約8 . 3 )可進一步減輕電場及防 止潛流放電。可以塡充A 1 N粉以取代A 1 2〇3。也可— 起塡充A 1 2〇3及A 1 N粉。 (第三實施例) 圖6係剖面視圖,顯示根據本發明的第三實施例之半 導體功率元件包裝之結構》第三實施例採用之結構係於 A 1 N基底2的底表面具有拋光的平滑區2 b以取代第二 實施例中A 1 N基底2曝露的上表面處之平滑區2 B,如 圖6.所示,拋光的平滑區2 b係面對作爲散熱座之導電底 板5,也背對A 1 N基底2的週邊區曝露.的上表面。 類似於第二實施例,根據本發明的第三實施例之半導 體功率元件包裝所採用之A 1 N基底2係包含上銅膜1 a 及底銅膜lb,如同第一實施例,上銅膜la與底銅膜 1 b係藉由DB C技術分別配置於A 1 N基底2的上表面
JU (請先閲讀背面之注意事項再填寫本頁) -訂 經濟部中央樣窣局負工消費合作杜印裝 本紙張尺度逋用中國國家揉準(CNS ) A4规格(210 X 297公釐) .33- 408453 A7 B7 經濟部4-央搮隼局βί工消费合作社印«. 五、發明説明幻) 之上及下表面之下,但未配置於週邊區上。A 1 N基底2 上的上銅膜1 a係被描繪成形成給定的內部圖樣。半導體 功率晶片21、 23及控制電路晶片22係安裝於上銅膜 1 a上》半導體功率晶片2 1及2 3係經由接合線3 1及 3 2而彼此電連接。 , 安裝半導體晶片21、 22及23於其上之絕緣基底 2會包含於殼6之內。底銅膜1 b所附著之殼6的底板係 作爲散熱座5,由金屬製成。外部端子(導線)7 1及 7 2會自殼中拉出以形成從絕綠基底上的半導體功率晶片 2 1及2 3至模組外部之電連接,半導體功率晶片2 1及 2 3係經由接合線3 1和3 2而連接至控制電路晶片2 2 。外部端子7 1及7 2係供應電源給半導體晶片2 1、 2 3及控制電路晶片2 2之端子。矽膠9 1會Θ於殼6 內以保護接合線3 1及3 2。殼6的上表面係由端子固持 器8所遮蓋。注入矽膠之入口通常會由樹脂密封材料8 1 和8 ·2所密封.。 根據本發明之第三實施例的半導體功率元件包裝採用 之結構係A i Ν基底2中曝露的週邊區上表面會被拋光以 製成具有給定的表面粗糙度之平滑區2 b。第二實施例中 給定的A基底2的平滑區2b的表面粗糙度小於 0 . 0 5 ,此値至少比傳統的絕綠基底粗糙度小一個 級數。較佳的是拋光平滑區2 b以取得如鏡般的平面。雖 然所顯示的是推拔狀以便淸楚地指出A 1 N基底2的平滑 區2 b,但是,必須指出,由於平滑區2 b處的推拔狀與 請 先 閲 讀 背 之 注 意 事 項 再/ 本 頁 本紙張尺度適用中國國家標準(CNS ) Α4说格(210X297公釐) -34- ^08453_b7 _ 五、發明説明鉍) 電場無關,相反地,是與A 1 N基底2的上表面相關,所 以,在第三實施例中並不要求推拔狀。 在第三實施例中,崩潰電壓會稍微增加。相較於第二 實施例中A 1 N基底2的週邊區曝露的上表面會被拋光之 情形,拋光所造成的優點會稍微降低》但是,包裝仍然具 有某程度的效果,且具有不需區別A 1 N基底2的上及底 表面之優點。A 1 N基底2的週邊區不限於圖5及6中所 示的配置,且可同時設置曝露的上表面之平滑區2 a與底 平滑區2 b。 第三與第一實施例之合倂: 圖6中所示的結構可以與2A — 4 B中所示的具有固 化的絕緣材料之任一結構相合倂,此合倂同時_得每一 結構之優點。此外,實現圖5及6中所示之具有拋光表面 2 a與2b等二者之結構與圖2A — 4B中所示的任一結 構相合倂可同時取得第二及第三實施例中所述的每一結構 之個別的效果以及圖2 A — 4 B所示的結構之效果。 經洚部中央樣準局貝工消费合作社印«. (第四實施例) 圖7係剖面視圖,顯示根據本發明的第四實施例之半 導體功率元件包裝的結構。根據本發明的第四實施例之包 裝所採用之絕緣基底(陶瓷基底)2係A 1 N基底,其具 有導電膜1,導電膜1舉例而言可爲銅膜或包括金(Au )及鎳(N i )膜之複合膜,導電膜1係配置於圖7中所 -35- (請先Μ讀背面之注意事項再Art本頁) 本紙乐尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 408453 A7 B7 五、發明説明的) 示的上表面上,但不配置於.其週邊區。在圖7中,雖然省 、^. 略底部導電膜,但是,如同使用D B C基底之第一至第三 實施例中所示般,此底部導電膜可附著於絕緣基底2的底 部》半導體功率晶片21、 23及含有用於控制這些半導 體功率晶片之控制電路之控制電g晶片2 2會配置於及緊 密地固定於導電膜1上。諸如IGBT、功率 MO S F E T及功率B J T等不同的功率元件可作爲半導 體功率晶片2 1及2 3。控制電路可包含不同的控制電路 ,舉例而言,C Μ 0 S控制電路、雙極控制電路及 B i CMOS控制電路。這些控制電路可包含諸如過電壓 保護電路及過熱保護電路等其它電路。半導體功率晶片 2 1及2 3會經由接合線3 1及3 2而與控制電路晶片 2 2電連接。此外,如圖7所示,外部端子7 1¾ 7 2係 設於包裝中*外部端子7 1及7 2係供應電源給半導體功 率晶片2 1、2 3及控制電路晶片2 2。包含諸電容器 及線圈等被動元件之不同的電子元件也可包含於包裝中。 安裝有半導體晶片21、 22及23之絕緣基底2會 容納於殼(容器本體)6中。絕緣基底2所附著之殼(容 器本體)6的底板係作爲散熱座5,由金屬製成》矽膠 9 1或絕緣樹脂會塡充於殼(容器本體)6內以保護接合 線3 1及3 2。殼(容器本體)6的上表面係由上蓋(端 子固持器8 )所遮蓋。注入絕緣材料之入口(注入矽膠之 入口 )通常會由樹脂密封材料8 1和8 2所密封。 根據第四實施例之半導體功率元件包裝之結構的特徵 本紙張尺度適用尹國國家揉準(。呢)八4規格(210><297公釐) -36- .(谛先閲·«背面之注意事項再填貧本頁) _,專 訂 經濟部中夬橾窣局負工消费合作社印11
經濟部中央標準局黃工消费合作杜印SL 408453 a? _____B7__ 五、發明説明¢4 ) 在於:凹口或凹槽形成於作爲f熱座之導電底板5的一部 份中,,導電底板係與安裝有半導體晶片21、 22及 2 3之絕緣基底2的底表面接觸。高導熱絕緣樹脂9 2會 塡充於凹口(溝槽)中- —般而言,當基底的另一表茚由導體組成時,絕緣基 底的一表面中所造成的潛流放電可輕易地發展。因此,在 絕緣基底2的週邊區、在金屬散熱座5中的表面處中控掘 溝槽部份(凹口部份)及如圖7所示以絕緣樹脂9 2塡充 溝槽部份(凹口部份),能防止放電發展。此外,藉由挖 掘溝槽部份(凹口部份),可延長潛流距離,及增加潛流 崩潰電壓。 只要作爲散熱座之導電底板5能接受,則需要較大深 度的凹口部份以延長潛流距離。從半導體晶片及2 3 折回圍繞絕緣基底2之潛流崩潰電壓需要高於從半導體晶 片2 1、2 2及2 3經由絕緣基底2散開及直接if達掩埋 的樹脂9 2且又穿透掩埋樹脂9 2之潛流崩潰電壓。 形成於導電底板5或散熱座中的凹口部份之啓始位置 需要設置成外離半導體晶片21、 22及23的週邊。假 使凹口部份係直接形成於半導體晶片21、 22及23之 下,則始自半導體晶片21、 22及23之導熱及熱輻射 效果會不足。 通常所使用的絕緣基底2大部份是薄的以增加導熱及 熱輻射效果並減少成本。因此,較佳的是形成至少外離半 導體晶片21、 22及23的邊緣之凹口部份以避免在絕 本纸張尺度適用t國國家揉準(CNS ) A4规格(2丨0X297公釐) -37- (請先閣婧背面之注意事項再^貧本頁) 訂 ;線_ 408453 A7 __ B7_ 五、發明説明細) 緣基底2中因電場集中而造成擊穿。 將諸如矽膠及其它絕緣樹脂等塡充材料注入於形成於 導電底板或散熱座中的凹口部份中,可取得防止潛流崩潰 之效果《如上所述,將高導熱絕緣樹脂9 2注入凹口部份 也可實現良好的導熱及散熱效果。.也可使用混有高導熱材 料之絕緣樹脂以取代高導熱絕緣樹脂92。也需要使注入 的樹脂與絕緣基底2緊密地接觸而.不在樹脂與凹口部份之 間造成任何開口以取得良好的熱輻射效果。 由於注入凹口部份之高導熱絕緣樹脂9 2的表面如圖 7所示般平坦化,所以,高導熱絕緣樹脂9 2可以堆積至 對應於絕緣基底2的上表面之位置》將電阻率小於絕緣基 底2的電阻率之樹脂或半導電樹脂埋竹於凹口部份也可減 輕電場強度。要形成凹口之幾何啓始位置、或的肩部 應圓化。凹口部份的剖面形狀(溝槽部份)不限於長方形 ,而是可爲不同形狀,舉例而言,網狀及三角形。 (第五實施例) 經濟部中央樣準扃男工消費合作杜印裝 (請先聞讀背面之注意事項再填寫本頁) 圖8係剖面視圖,顯示根據本發明的第五實施例之半 導體功率元件包裝的結構(半導體模組)。根據第五實施 例之半導體模組的基本配置大部份與第四實施例中已解釋 的半導體模組類似,所以,將省略它們之間重複項目的解 釋。本半導體模組的特徵在於注入絕緣材料的入口(注入 矽膠的入口),其係位於殼(容器本體)6的內部中上蓋 (端子固持器)的外部,會由鬆弛狀態之可撓及防水膜 .... ·.·. ·.,. ..1 , · 1--, 本紙張尺度逋用中國國家椟準(CNS ) A4規格(210X297公釐) _ 38 經濟部中央橾準局貝工消費合作社印装 408453 A7 _ B7_ 五、發明説明06 ) 1 4密封。 在本發明的第五實施例中,厚度1 0至1 0 0 ;/m的 可撓及防水膜1 4會如圖8所示般固定》舉例而言,可撓 及防水膜1 4可爲塑膠膜,例如聚氯化三氟乙烯膜、亞乙 烯基氯-二乙烯基氯共聚物膜、等等。如圖8所示,挖掘 殼(容器本體)6的部份及端子固持器8以形成凹口部份 。然後,黏合劑會附著於凹口部份.的壁上。之後,可撓及 防水膜1 4會附著於其上。雖然未顯示於圖8中,具有黏 •著劑的凹口構件會黏著於膜上以遮蓋膜1 4。可使用熱融 解法以固定可撓及防水膜1 4於凹口部份,取代黏合劑。 或者,可撓及‘防水膜1 4可預先埋於殼(容器本體)6及 端子固持器8之一中或二者之中。膜1 4需^"要具有良好的 電絕緣特性,但也可使用諸如鋁膜等金屬膜。使用金 屬膜時,重要的是要對高壓部份保持良好的電絕緣結構以 便防止在它們之間放電。 因此,由於當矽膠因溫度變化而發生熱膨膠或收縮時 可撓及防水膜1 4會可撓地變形,所以,以稍微鬆弛的可 撓防水膜1 4密封注入矽膠之入口可以減少熱應力的產生 。因而可抑制矽膠爲了回應熱變化而膨脹及收縮所產生的 模組斷裂及誤操作*類似於密封注入矽膠的入口之傳統密 封脂樹脂,未允許濕氣實際滲透之可撓及防水膜1 4可以 防止矽膠吸收濕氣。 要使用的膜較佳的不僅具有可撓及防水特性也具有承 受熱應力之特性'膜也需要有能夠與殻(容器本體)緊密 (請先閱讀背面之注意事項再'wf'本頁) 訂. 厂線. 本紙張尺度適用中國國家梂準(CNS ) A4規格(210X297公釐) -39- 408453 A7 _B7_ 五、發明説明$7 ) 地黏合之特性。實現此種膜之方式,可應用包括二或更多 不同膜組合之層結構,這些不同膜係選自防水膜、具有優 於防水膜之黏著特性之膜及具有比防水膜更強的抗熱應力 強度特性之膜所組成的族群。 膜可具有由防水膜及金屬膜所堆疊的多層結構。或者 *膜可具有多層結構,此多層結構係由一對更可撓及黏合 的膜(諸如聚乙烯膜)將防水膜夾於中間。膜也可具有一 多層結構,此多層結構具有至少一層黏性高於其它堆疊膜 之膜,該膜會黏著於圍繞凹口部份、或圍繞注入包裝的絕 緣材料之入口之膜固定平面。 (第六實施例) 經濟部中央樣準局貝工消费合作社印裝 圖9係剖面視圖,顯示根據本發明的第六例之半 導體功率元件包裝的結構。根據第六實施例的半導體功率 元件包裝的基本配置大部份與根據第四及第五實施例之半 導體模組類似,所以,省略說明它們之間重覆的項次。本 半導體模組的主要特徵在於絕緣材料(矽膠)91係塡充 於殼(容器本體)6中達到中間高度,及膜1 5塡充於絕 緣材料9 1之上。亦即,矽膠9 1的上表面係由發泡物 1 5遮蓋。 1 在發泡物1 5中,氣泡需彼此分離茇均勻分佈以防止 放電,且發泡物1 5會與矽膠9 1緊密接觸也會與端子固 持器8緊密接觸。 在使用發泡物1 5的情形中,由於外部端子7 1及 -40- 本紙張尺度逋用中國國家標準(CNS > A4規格(210X297公釐) 經濟部中央橾準局員工消费合作社印装 408453 A7 ___B7_ 五、發明説明细) 7 2需要通過具有相對較低的处^電-崩-潰電-霉發-泡-樹-l-§-*所以,辑月絕緣護套1 6以遮蓋導線表面。絕緣護套 1 6可由樹脂製成。假使護套不僅用於遮蓋發泡物1 5的 塡充區也遮蓋端子固持器8的上方部份,則用於外部端子 7 1及7 2之絕緣護套1 6可增力[|端子固持器8中的端子 之間的崩潰電壓。此結構及相關效果可應用至根據其它實 施例之半導體功率元件包裝的結構.。 用於外部端子7 1及7 2之絕緣護套1 6需要通過端 子固持器8及矽膠9 1,所以,假使護套的介電常數小於 材料的介電常數,則接近外部端子7 1及7 2之電場可能 變得比外部端子7 1及7 2未由絕緣護套1 6遮蓋之情形 中的電場大很多。因此,絕緣護套1 6具有的介電常數需 要高於端子固持器8的介電常數、及發泡物1 介電常 數。 (第七實施例) 圖1 0係剖面視圖,顯示根據本發明的第七實施例之 半導體功率元件包裝之結構。根據第七實施例之半導體功 率元件包裝的基本配置大部份類似於根據第四至第六實施 例之半導體模組*所以,省略說明它們之間重覆的項目。 〇 本半導體模組的主要特徵在於使用在上方孔的側邊( 內壁)上具有步階或波浪形狀的接合部份之殼(容器本體 )1 7,接合部份係相當於密封構件8 1及8 2之黏合部 (請先聞讀背面之注意事項再礙寫本頁) 厂裝. 訂 π線·
W 本纸張尺度適用中國國家揉準(CNS ) Α4規格(210X297公釐) -41 - 408453 A7 _B7_ 五、發明説明釦) 份。 殻(容器本體)17的整個上表面係由具有另一接合 部份之密封構件8 3所遮蓋,另一接合部份係對應殼1 7 的孔之側邊上的接合部份,取代傳統的端子固持器。端子 固持器也會以固持器會由具有接命部份之密封構件8 3部 份地遮蓋之方式附著於殼上。在此情形中,需要於端子固 持器的上方部份之側邊上形成步階.或波浪狀。 因此,密封樹脂9 1與殻(容器本體)之間的黏著距 離會藉由步階狀或波浪狀接合部份而實際地延長,步階狀 或波浪狀接合部份係形成於密封構件8 3與殼(容器本體 )17之間的黏合界面處的殼(容器本體)17上方部份 之側邊上》滲入殻(容器本體)之濕氣通常係羁由此黏著 界面發生的。如同一般所知,假使黏合界面距成η倍 ,則經由界面擴散滲入之濕氣量會下降至1/η2 *因此, 使用具有密封部份乏殼,可以實際地防止濕氣滲义殻中,· 及實現具有有利的吸濕特性及高可靠度之半導體模組,此 密封部份係具有歩階狀或波浪狀接合部份。 經濟部中央標準局貝工消资合作社印策 (第八實施例) 圖1 1係縱向剖面視圖,顯示根據第八實施例之半導 體功率元件包裝的結構。根據第八實施例之半導體裝置包 括散熱座(導電底板)5、配置於散熱座(金屬基部)5 上之絕緣基底2、配置於絕緣基底2之上的半導體功率晶 片2 1及2 3、及連接至絕緣基底2上的外部端子7 3及 • 42· (請先閲讀背面之注$項再Ar^·本頁) 本紙張尺度通用中國國家標準(CNS > A4規格(210X297公釐) A7 B7 五、發明説明) 7 5。又設有連接至半導體功率晶片2 1之外部端子7 4 、配置於絕緣基底2上之包含控制電路之控制電路晶片 2 2、及電連接半導體功率晶片2 1及2 3與控制電路晶 片2 2之接合線3 1及3 2。外部端子7 3及7 5係供應 電源給半導體功率晶片2 1、2足及控制電路晶片2 2。 舉例而言,整個半導體裝置會由熱塑絕緣樹脂9 3密封, 及具有約1 〇 〇mmx 7 Ommx.l 〇mm之外部尺寸。 外部端子73、 75及74之外部連接端會經過注射模製 所形成的熱塑樹脂9 3而被拉出至包裝的上方部份。 關於半導體功率晶片2 1及2 3,可以使用不同的功 率元件,舉例而言,IGBT、功率MOSFET、療率 B J T、功率S I T、閘流體、G T 0閘流體及S I閘流 體。關於控制電路,可使用nMO S控制電路Γϊ) Μ 0 S 控制電路、C Μ 0 S控制電、二極控制電路、 經濟郏中央捸準局貝工消費合作社印装 (锖先閱讀背面之注意事項再Jsr^'··本頁) B i COMS控制電路及S IT控制電路。yymr些控 制電路可能包含過電壓保護電路、過電流保護電路及過熱 保護電路。關於接合線3 1和3 2,可利用金(Au)、 銅(Cu)、鋁(A 1 )等製成的接合線或接合片作爲這 些接合線。可安裝不同的電子元件,舉例而言,諸如電容 器及線圈等被動元件,及諸如電源供應等電路。.包括多層 絕綠基底材料之多層結構可以應用至絕緣基底以藉由增加 絕緣特性而改進整個包裝的電性能。採用真空壓力注入處 理以將絕緣樹脂預先注入絕緣基底中,也可以改進絕緣特 性。在上述配置中,使用塡充有諸如氮化鋁(A 1 N)粉 本纸張尺度通用中國國家標準(CNS ) A4規格(210X297公釐) .43 - 經濟部中央揉準局貞工消費合作社印裝 A7 B7_五、發明説明㈦) 及短玻璃纖維等無機塡料之聚乙基硫爲主成份之樹脂作爲 熱塑絕緣樹脂9 3 »因此,發生於使用矽膠材料作爲密封 材料之情形中所發生的熱膨脹可以被消除》結果,在包裝 中不會要求空的空間存在,及包裝尺寸比傳統的尺寸更加 微小並降低生產成本。相較於習句技藝,生產包裝所需的 材料可以減少,因而縮短組裝半導體裝置的包裝所需之時 間。 半導體裝置的整個包裝係於熱塑絕緣樹脂9 3中整合 爲一體,且樹脂本身具有高防水特性,所以,可以防止濕 氣自外部滲入。 爲了淸楚說明根據本發明的第八實施例之半導體功率 元件包裝有利的防水特性,將比較習知技藝中的半導體裝 置包裝之防水特性與根據第八實施例之半導體包裝的 防水特性。圖1 2係顯示習知技藝中的半導體裝置包裝及 根據第八實施例之半導體裝置包裝之崩潰電壓測_的結果 。將此二者之半導體裝置包裝置於9 0%濕度6 CTC下的 環境中預定的時間,接著,將電壓施加至半導體裝置並將 電壓逐漸升至4.5Κν及檢查半導體裝置的崩潰電壓。 如同圖1 2中淸楚可見,由於傳統的半導體裝置包裝 之崩潰電壓會隨著曝露時間消逝而下降,所以,可瞭解半 導體裝置的電特性會受外部環境影響而劣化。相反地,由 於根據本發明的半導體裝置包裝之崩潰電壓總是維持某一 値而與曝露時間無關,所以,可瞭解其電特性不受外部環 境影響,且相較於傳統的半導體裝置,耐久性和防水特性 本紙張尺度通用中國國家揉率(CNS > Α4規格(210X297公釐) -44- A7 B7 五、發明説明料) 會大幅地改進。 第八實施例之修改: 修改1:圖13A係縱向剖面視圖,顯示根據第八實 施例之半導體裝置包裝的修改改1)。在修改1中, 第八實施例的散熱座(導電底扳)5之形狀會變化。亦即 ,會於散熱座(金屬基部)5 a的下方部份中形成凹壁以 實現能容納熱塑絕緣樹脂9 3於包裝的底部部份中之結構 。此結構允許熱塑絕緣樹脂存在於半導體裝置的上及底表 面中β假使熱塑絕緣樹脂僅存在於一表面中時,則導因於 樹脂的熱收縮之熱應力僅會施加於一表面上。結果,舉例 而言,會因變形而使半導體晶片陷於缺陷狀態《相反地, 在熱塑絕緣樹脂9 3配置於半導體裝置的二表gi之情形 中,即使發生熱應力及施加任何力於半導體裝置的二表面 時,這些力量仍可彼此平衡。因此,施加至半導-裝置的 合成力會減少,且可改進半導體裝置的耐久性及可靠度。 修改2 :圖1 3 Β係縱向剖面視圖,顯示根據第八實 施例之半導體裝置包裝的另一修改(修改2)。根據修改 2之半導體裝置具有形成於金屬基部5 b的下方部份上之 凹口以取得同於圖13A中所示的半導體裝置之功能、結 果及優點。 修改3 :圖1 4A係縱向剖面視圖,顯示根辑第八實 施例之半導體裝置包裝的又一修改(修改3)。在根據修 改3的半導體裝置之包裝中,將圖1 1中所示的半導體裝 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) 諳 先 聞 讀 背 面 之 注 意 項
頁 經濟部中央橾準局貝工消费合作社印裝 -45- 408453 A7 B7 五、發明説明(43 > 請 先 閱 背 面 之 注 意 I |〇 百 置之外部端子73及75的外部連接端經由半導體裝置包 裝之側邊部份而非上方部份拉出。結果,整個包裝可製成 比第八實施例的半導體裝置包裝還薄》.此外,可以輕易地 模製熱塑絕緣樹脂,及可防止模製期間於裝置的組成構件 上產生不對齊及形變。 t 訂 修改4 :圖1 4 B係縱向剖面視圖,顯示根據第八實 施例之半導體裝置包裝的又一修改.(修改4)。根據修改 4之半導體裝置包裝具有之特徵爲圖1 4 A中所示的半導 體裝置包裝中之外部端子7 3及7 5的表面塗著有絕緣塗 層190a及19〇b。結果,可有效地防止發生於外部 端子之間的短路。絕緣塗層的存在可進一步縮短端子之間 的距離,及實現進一步微小化和薄化的包裝。 線 經濟部中央樣準局貝工消費合作杜印袈 修改5 :圖1 4 C係縱向剖面視圖,顯示第八實 施例之半導體裝置包裝的又一修改(修改5)。根據修改 5之半導體裝置包裝具有之特徵爲使用絕緣樹脂191以 模製接近圖1 4A中所示的半導'體裝置包裝中拉出外部端 子7 3和7 5的外部連接端之部份處之熱塑絕緣樹脂9 3 的表面。根據上述結構,可取得同於圖12A及12B中 所示的半導體裝置包裝之功能、結果及效果。此外,可強 力地支持外部端子的外部連接端。 修改6 :圖1 5係縱向剖面視圖,顯示根據第八實施 例之半導體裝置包裝的又一不同修改(修改6 )。根據修 改6之半導體功率元件包裝具有之特徵爲緣麗.搆佐 2 0 0 a及2 0 0 b用於半導體功率畢片2 1及2 3的塗 本紙張尺度適用中國國家梯準(CNS ) A4規格(210X297公釐} -46- ^08453 A7 _B7__ 五、發明説明) 著表面》因此,可減輕從半導體功率晶片或半導體裝置包 裝中的最大熱源之一施加於裝置中的其它元件之熱應力。 修改7 :圖1 6 Α係縱向剖面視圖,顯示根據第八實 施例之半導體裝置包裝的又一修改(修改7)。根據修改 7之半導體裝置包裝具有之特徵尋圖11中所示的半導體 裝置包裝中之熱.塑絕緣樹脂具有由表面層樹脂9 3 a與可 撓的內部樹脂9 3 b所組成的雙層.結構。熱塑絕緣樹脂的 雙層結構較佳地以三明治模製產生' * 修改8 :圖1 6 B係縱向剖面視圖,顯示根據第八實 施例之半導體裝置包裝的又一不同修改(修改8)。根據 修改8之半導體裝置包裝具有之特徵爲圖11中所示的半 導體裝置包裝中的熱塑絕緣樹脂9 $的表面係由抗熱保護 膜2 1 0所遮蓋。因此,當包裝上發生諸如過_電=流等意外 時,可防止破裂的樹脂散落军外面的大氣環境中。也可較 ( 佳地使用諸如聚醯亞胺f基礎的材料及氟爲基礎材作 爲抗熱保護膜的材料。 (第九實施例) 經濟部中央掭率扃貝工消费合作社印«. 圖1 7A係縱向剖面視圖,顯示根據第九實施例之半 導體功率元件包裝的結構。根據第九實施例之半導體裝置 包括散熱座(導電底板)5、配置於散熱座(金屬底部) 5上的絕緣基底2、配置於絕緣基底2上的半導體功率晶 片2 1和2 3及連接至絕緣基底2的外部端子7 3及7 5 。半導體功率晶片2 1及2 3會分別經由接合線3 1和 -47- (請先閲讀背面之注意事項再Arf'本頁) 本紙張尺度適用中困國家揉準(CNS > A4規格(210X297公釐) 經濟部t··央橾準局®ί工消费合作社印装 ^08453 A7 _'_B7_ 五、發明説明峠) 3 2電連接至具有控制電路之控制®路晶片2 2。其 它電子元件以及半導Ιΐ功率晶片2 1、2 3、控制電路晶 片2 2及接合線3 1和3 2係由熱塑絕緣樹脂9 3所密封 。施加熱塑絕緣樹脂9 3而不接觸導電底板5。將外部端 子73、 75及外部端子74的&部連接端經由熱塑絕緣 樹脂拉出至包裝的上方部份。以注射模製模造熱塑絕緣樹 脂9 3。 在根據本發明的第九實施例之結構中,也可取得第同 於八實施例之上述修改中所述的半導體裝置包裝之功能、 結果及效果。亦即,可改進包裝的防水特性、尺寸微小化 、及組裝時間縮短。 也有僅導因於本發明的第九實施例之配置之功能和效 果。亦即,藉由將熱塑絕緣樹脂9 3僅注射模ΐίΐ於絕緣基 底2上而不接觸導電底板5,本發$的第九實施例可減少 模厚度及進一步減少熱塑樹脂9 3的''使用量*也★進一步 ,及由於注射模製可輕易地執行,所以,於注射模製期間 可減少諸如裝置組成構件變彤等問題,因而,可縮短組裝 時間。 第九實施例的修改: 圖1 7 B係縱向剖面視圖,顯示根據第九實施例修改 之半導體功率元件包裝之結構。根據第九實施例修改之半 導體裝包裝具有之特徵爲絕緣基底2的平面與熱塑絕緣樹
本紙張尺度適用中國固家標準(CNS > Α4規格(210Χ297公釐) -48- 超濟部中夬樣隼局員工消费合作社印装 408453 A7 _B7_五、發明説明妗) 脂9 3的平面之間的角度0 (在模製側的角度)會調整成 最佳値。這是因爲藉由變換模製側的角度0 ’則於第九實 施例的修改中可抑制熱塑絕緣樹脂內部的餘留應力。將於 下顯示熱塑絕緣樹脂內病餘留應力隨著模製側角度Θ變化 而變化。圖1 8係說明熱塑絕緣^脂的餘留應力隨著模製 側角度的變化而變化及於模製側的角度0等於3 0°時達 到最小値。因此,在第九實施例中·,模製側的角度0會設 定爲3 0°以取得更高的可靠度。 (第十實施例) 圖1 9係縱向剖面視圖,顯示根據第十實施例之半導 體功率元件包裝的結構》根據第十實施例的半導體裝置包 裝包括散熱座(導電底板)5、配置於散熱座的絕緣 基底2、由導電膜形成的內部圖樣If、 lg、 lh、配 置於內部圖樣1 g上的半導體功率晶片2 1和2 3及具有 控制這些半導摩功率晶片2 1和2 3之控制電路之控制電 路晶片2 2、連接至絕緣基底2之上的外部端子7 3和 7 5、及設於散熱Μ (金屬基龠)5之上以圍續絕緣基底 2之注射模製的外殻6 »形成於絕緣棊底2的di表面上之 導電膜可爲銅(Cu)膜、或包括金(Au)及鎳(Ni )膜之士合膜。在圖1 9中,雖然省略底部導電膜,但是 ,如同使用D B C基底之第一至第三實施例中所示般,此 底部導電膜可附著於絕緣基底2的底部。半導體功率晶片 2 1及2 3會經由接合線3 1及3 2而與控制電路晶片 本紙&尺度逋用中國國家標準(CNS ) A4说格(210X297公麓) -49 - (請先閲讀背面之注意事項本頁) 經濟部中央標準局員工消费合作社印製 408453 A7 _B7_五、發明説明β ) 2 2電連接。熱/塑絕緣樹脂9 3 #注入注射模製外殼6以 密封絕緣基底2上的裝置組成構件。將外部端子7 3、 ______ '------------ ... 7 5及外部端子7 4的外部連接端經由注射模製所形成的 熱塑絕緣樹脂9 3拉出至包裝的上方部份。 將參考圖2 Ο A至2 0 D中所示的剖面處理圖,於下 解釋根據本發明的第十實施例之製造半導體裝置包裝之方 法。 (a )首先,製備有導電膜形成於上的絕緣基底2。 可藉由DBC技術、或已知的厚膜技術或採用電鍍、濺射 、真空蒸鍍等已知的薄膜技術,形成導電膜。然後,如圖 20A所示,以習知的光學照相蝕刻技術或其它蝕刻技術 描繪絕緣基底2上的導電膜以形成所需的內部圖樣1 ί、 lg、lh。接著,如圖20A所示,以銲料_或=導電黏合 劑將絕緣基底接合至散熱座(導電底板)5。 (b)接著,如圖20B所示,半導體功率晶片21 、23及控制電路晶片22會安裝於內部圖樣上。然後, 藉由線接合技術*半導體功率晶片2 1及控制電路晶片 22會以電路線(接合線)31相互電連接。類似地,半 導體功率晶片2 3及控制電路晶片2 2會以接合線3 2相 互電連接》之後,如圖2 0 B所示,外部端子7 3及7 5 會設於作爲電極板之內部圖樣If及lh上。 (c )然後,如圖2 0 C所示,將絕緣樹脂注射模製 於導電底板5上以形成樹脂所製成的外殼6 (d )最後,如圖2 0 D所示,將熱塑絕緣樹脂9 3 (請先聞讀背面之注意事項本頁) 本紙張尺度適用中國國家揉準(CNS ) Μ規格(210X297公釐) -50- 408453 經濟部中央樣準局貝工消费合作社印裝 Α7 Β7 五、發明説明㈣) 注入於絕緣樹脂所製成的外殼6以完成根據本發明第十實 施例之半導體裝置包裝。 如上所述,根據本發明的第十實施例之半導體裝置包 裝的結構具有外殼6,外殼6之形成係藉由注射模製絕緣 樹脂於散熱座(導電底板)5之#以將絕緣樹脂製成的外 殼6與散熱座(導電底板)5整合在一起。因此|相較於 傳統的半導體裝置包裝,可以改進.絕緣樹脂製成的外殼6 與散熱座(導電底板)5之間的黏合,及防止濕氣滲入包 :裝中。可以在接合絕緣基底至導電底板上之前,執行圖 2 0 C中所示的注射模製絕緣樹脂之步驟(c )。 (其它實施例) 在瞭解本說明書之揭示之後,對習於此技@而言, 在不悖離本發明的範圍之下,可以有不同的修改。 雖然在前述說明中使用藉由附著銅膜於A 1_Ν基底上 而形成的DB C基底,但是,也可使用具有取代銅膜1之 鋁膜附著於其上之A 1 Ν基底2。或者,也可採用曝露整 個絕緣基底表面之基底。此外,也可採用具有由厚膜或薄 膜技術形成於絕緣基底上的不同金屬圖樣之各種基底。 將解釋第一至第十實施例中,有半導體功率晶片2 1 、23及用於控制這些半導體功率晶片21及23之控制 電路晶片2 2安_於上的I ΡΜ。但是,半導體功率晶片 的數目可爲三個或更多,也可爲一個。本發明也可應用至 不具控制電路晶片之包裝。雖然,以控制電路晶片配置於 (請先聞讀背面之注意事項r本頁) 訂. 本紙張尺度逍用中國國家揉準(CNS ) Α4規格(210X297公釐) -51 - 408钚3 A7 _B7_ 五、發明説明押) 中心之配置作爲說明範例*但是,這些區域可依據包裝設 計而變化至任何位置。假使未使用控制電路晶片,則半導 體功率晶片可位於絕緣基底的中心,且電極墊可位於第一 至第十實施例中半導體功率晶片所處的區域上》 半導體功率晶片可爲諸如智P型功率(SMART POWER)積體電路之功率I C,其係將控制電路與半 導體功率元件於整體地集成於相同.基底上》 第一至第三實施例之任一實施例可以與第四至第十實 施例中的任一實施例相結合。 雖然於第一至第三實施例中解釋使用環氧樹脂作爲樹 脂1 1及1 2的材料及堆積構件1 3之實施例,但是,本 發明不限於這些實施例。亦即,也可使用承受半導體功率 晶片2 1、2 3及控制電路晶片22的熱增加"芝1抗熱樹脂 以取得類似於根據本發明之效果。 • 在申請專利範圔內,可變化地修改本發明。_ (請先聞讀背面之注意事項一窝本頁) 經濟部中央橾準局貞工消费合作社印裝 本紙張尺度逋用中國固家橾準(CNS ) Α4規格(210X297公釐) · 52

Claims (1)

  1. Α8 Β8 C8 D8 Μ濟部中央梂率局負工消費合作社印«. 408453 六、申請專利範圍 1 . ~種半導體功率元件包裝,包括·· 導電底板,作爲散熱座: 絕緣基底,安裝於該底板上; 導電膜’選擇性地形成於該絕緣基底上以曝露該絕緣 基底的週圍區,用於安裝半導體鬲片於其上; 固化的絕緣材料,配置於該導電膜的外邊緣區及該絕 緣基底的週圍區:及 絕緣材料,形成於該半導體晶片上。 2 .如申請專利範圍第1項之包裝,其中該固化的絕 緣材料之高度超過該半導體晶片的厚度β 3 ·如申請專利範圍第1項之包裝,其中該固化的絕 緣材料包括: 黏著材料,形成於該導電膜的該外邊緣區上及'_緣基底 的該週邊區上;及 堆積構件,由該黏著材料所黏著β 4 . 一種半導體功率元件包裝,包括: 1 導電底板,作爲散熱座; 絕緣基底,安裝於該底板上,在接近其週邊區處具有 平滑區’該平滑區具有給定的粗糙度; 導電膜,選擇性地形成於該絕緣基底上,用於安裝半 導體晶片於其上:及 絕緣材料,形成於該半導體晶片上· 5 ·如申請專利範圍第4項之包裝,其中該平滑區係 形成於絕緣基底的該週邊區之上表面,及該導電膜係設置 * , (請先S讀背面之注意事項再填寫本頁)
    本纸張尺度逍用争國國家揉率(CNS ) Α4规格(210Χ297公釐) -53- 408453 B8 C8 D8 六、申請專利範圍 成曝露該平滑區。 6 ·如申請專利範圍第4項之包裝,其中該平滑區係 形成於絕緣基底的該週邊區之底表面,及該導電膜係設置 成曝露背對該.平滑區之該絕緣基底的上表面區。’ 7 ·如申請專利範圍第4項夸包裝,其中固化材料係 配置於該導電膜的外邊緣區上及該絕緣基底的該週邊區上 〇 r 8 · —種半導體功率元件包裝,包括: 導電底板,作爲散熱座,該底板具有配置於其表面的 週邊區中的凹口: 絕緣基底,安裝於該底板上; 導電膜,選擇性地形成於該絕緣基底上以曝露該絕緣 基底的週圍區,用於安裝半導體晶片於其上:友= 絕緣材料,形成於該半導體晶片上》 9 ·如申請專利範圍第8項之包裝,其中該凹口係設 置成外離用於安裝該半導體晶片之區域。 1 0 ·如申請專利範圍第8項之包裝,其中具有高導 熱率之絕緣材料會埋於該凹口中。 1 1 . 一種半導體功率元件包裝,·包括: 導電底板,作爲散熱座; 絕緣基底,安裝於該底板上; 導電膜,選擇性地形成於該絕緣基底上以曝露該絕緣 基底的週圍區,用於安裝半導體晶片於其上; 容器,配置於該底板上,圍繞該絕緣基底:, 本^張尺度遗用中國國家標丰(CNS ) A4規格(210X297公釐) Ϊ— ---I-----J' -- (请先聞讀背面之注意事項再嗔寫本頁} -、1T· 經濟部中央橾率局真工消费合作社印裝 -54- 408453 A3 B8 C8 D8 經濟部中失樣率局員工消費合作社印装 六、申請專利範園 上蓋,配置於該容器的上方部份: 入口 *形成於該上蓋的部份處; 絕緣材料,經由該入口注入以塡充該容器:及 防水和可撓膜,設於該入口及封閉該入口。 1 2 .如申請專利範圍第1 1、項之包裝,其中該防水 及可撓膜係由金屬膜組成。 13·—種半導體功率元件包裝,包括: 導電底板,作爲散熱座; 絕緣基底,安裝於該底板上; 導電膜,選擇性地形成於該絕緣基底上以曝露該絕緣 基底的週圍區,用於安裝半導體晶片於其上; 絕緣材料,形成於該半導體晶片上:及 發泡物,設置於該絕緣材料上。 '-二 1 4 . 一種半導體功率元件包裝,包括: 導電底板·作爲散熱座; 絕緣基底,安裝於該底板上; 導電膜,選擇性地形成於該絕緣基底上以曝露該絕緣 基底的週圍區,用於安裝半導體晶片於其上: 容器,配置於該底板上,圍繞該絕緣基底; 接合部份,形成於該容器的上方孔的側邊上; 密封材料,設於該孔中,具有對應於該孔的該接合部 份之另一接合部份;及 絕緣材料,形成於該半導體晶片上以塡充該容器》 1 5 種半導體功率元件包裝,包括: (請先閲讀背面之注意事項再填寫本頁) 言 本紙張尺度逍用中S國家揉準(CNS ) A4规格(210X297公釐) -55 408453 A8 B8 C8 D8 六、申請專利範圍 導電底板,作爲散熱座: 絕緣基底,安裝於該底板上: 導電膜,選擇性地形成於該絕緣基底上以曝露該絕緣基底 的週圍區,用於安裝半導體晶片於其上: 容器|配置於該底板上,圍繞該舉緣基底; 絕緣材料,形成於該半導體晶片上以塡充該容器; 上蓋*配置於該容器的上方部份; 外部端子,由該上蓋支撐及與該半導體晶片電連接;及 絕緣護套,用於遮蓋該外部端子的外表面。 1 6 .如申請專利範圍第1 5項之包裝,其中該絕緣 護套之介電常數至少高於該上蓋的材料之介電常數。 1 7 .如申請專利範圍第1 5項之包裝,其中該絕緣 護套之介電常數至少高於該絕緣材料的介電常'數 1 8 .—種半導體功率元件包裝,包括: 導電底板,作爲散熱座; 絕緣基底,安裝於該底板上; 經濟部中央檫準扃真工消费合作社印装 導電膜,選擇性地形成於該絕緣基底上以曝露該絕緣 基底的週圔區,用於安裝半導體晶片於其上; 熱塑絕緣樹脂,整體地形成於該半導體晶片上及該底 / 板的至少一部份上;及 外部端子,配置成通過該熱塑絕緣樹脂及與該半導體 晶片電連接。 1 9 _如申請專利範圍第1 8項之包裝,其中該熱塑 絕緣樹脂整體地密封該半導體晶片及該底板的至少一部分 -56· (請先閎讀背面之注意事項再填寫本頁) 本纸張尺度逍用中國國家搮準(CNS ) A4规格(210X 2打公釐) 408453 B8 C8 D8 經濟部争央揉率局工消费合作社印*. 六、申請專利範圍 〇 2 0 如申請專利範圍第1 9項之包裝,其中凹槽或 凹口會形成於該底板的下方部份以注入該熱塑樹脂。 2 1 .如申請專利範圍第1 8項之包裝,其中該外部 端子具有曲線部份以調整出自該_塑樹脂的導出方向成爲 與該底板的主平面平行的方向一致。 2 2 .如申請專利範圍第1 8項之包裝,其中該熱塑 絕緣樹脂不會接觸該底板。 2 3 ·如申請專利範圍第2 2項之包裝,其中該絕緣 基底的表面平面與該熱塑樹脂的塑造側之表面平面成 3 Ο β 角。 2 4 · —種組裝半導體功率元件包裝之方法,包括下 述步驟: --二 (a )將絕緣基底接合於導電底板上; (b )將半導體晶片安裝於該絕緣基底上': (c )電連接該半導體晶片與外部端子: (d )將絕緣樹脂注射模製於該底板以形成該絕緣 樹脂構成的外殼,用以圍繞該絕緣基底及該半導體晶片; 及 (e )將絕緣樹脂塡充於該外殼之內》 ---------Γ d-- .-. f (請先聞讀背面之注意事項再填寫本頁) 言
    本紙張尺度逋用中國國家#率(CNS > A4规格(210X297公釐) 57-
TW087120275A 1997-12-08 1998-12-07 Package for semiconductor power device and method for assembling the same TW408453B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP33740397A JPH11177006A (ja) 1997-12-08 1997-12-08 半導体装置
JP24633498A JP2000077603A (ja) 1998-08-31 1998-08-31 半導体装置及びその製造方法
JP25660698A JP4098414B2 (ja) 1998-09-10 1998-09-10 半導体装置

Publications (1)

Publication Number Publication Date
TW408453B true TW408453B (en) 2000-10-11

Family

ID=27333456

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087120275A TW408453B (en) 1997-12-08 1998-12-07 Package for semiconductor power device and method for assembling the same

Country Status (6)

Country Link
US (2) US6201696B1 (zh)
EP (1) EP0921565A3 (zh)
KR (1) KR19990062872A (zh)
CN (1) CN1146988C (zh)
CA (1) CA2255441C (zh)
TW (1) TW408453B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9807914B2 (en) 2014-11-28 2017-10-31 Industrial Technology Research Institute Power module

Families Citing this family (166)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19700963C2 (de) * 1997-01-14 2000-12-21 Telefunken Microelectron Verfahren zur Herstellung eines Leistungsmoduls mit einer aktive Halbleiterbauelemente und passive Halbleiterbauelemente aufweisenden Schaltungsanordnung
DE69923374T2 (de) * 1998-05-28 2006-01-19 Hitachi, Ltd. Halbleitervorrichtung
JP2001148451A (ja) * 1999-03-24 2001-05-29 Mitsubishi Materials Corp パワーモジュール用基板
JP4234259B2 (ja) * 1999-05-14 2009-03-04 富士通テン株式会社 電子機器の組合せ構造
JP2003502866A (ja) * 1999-06-17 2003-01-21 インフィネオン テクノロジーズ アクチエンゲゼルシャフト 軟質ボンディング部を有する電子部品およびこのような部品を製造するための方法
JP3747699B2 (ja) * 1999-08-06 2006-02-22 富士電機デバイステクノロジー株式会社 半導体装置
JP2001144403A (ja) * 1999-11-11 2001-05-25 Yazaki Corp 電気部品の放熱実装構造及び電気部品の実装方法
US6864574B1 (en) * 1999-11-29 2005-03-08 Matsushita Electric Industrial Co., Ltd. Semiconductor package
DE19959248A1 (de) * 1999-12-08 2001-06-28 Daimler Chrysler Ag Isolationsverbesserung bei Hochleistungs-Halbleitermodulen
JP3864029B2 (ja) * 2000-03-24 2006-12-27 松下電器産業株式会社 半導体パッケージ及び半導体パッケージの製造方法
US6407411B1 (en) 2000-04-13 2002-06-18 General Electric Company Led lead frame assembly
DE60030417D1 (de) * 2000-05-08 2006-10-12 St Microelectronics Srl Elektrische Verbindungsstruktur für elektronische Leistungsbauelemente und Verbindungsmethode
EP1895584B1 (en) * 2000-06-01 2010-12-22 Panasonic Corporation Method of manufacturing a thermally conductive substrate with leadframe and heat radiation plate
EP1315205A4 (en) * 2000-08-09 2009-04-01 Mitsubishi Materials Corp POWER MODULE AND POWER MODULE WITH COOLING BODY
US6912134B2 (en) * 2000-09-12 2005-06-28 International Rectifier Corporation Fan control circuit and package
DE10158185B4 (de) * 2000-12-20 2005-08-11 Semikron Elektronik Gmbh Leistungshalbleitermodul mit hoher Isolationsfestigkeit
JP2002203942A (ja) * 2000-12-28 2002-07-19 Fuji Electric Co Ltd パワー半導体モジュール
WO2002059969A1 (fr) * 2001-01-23 2002-08-01 Mitsubishi Denki Kabushiki Kaisha Dispositif a semi-conducteur
US7027304B2 (en) * 2001-02-15 2006-04-11 Integral Technologies, Inc. Low cost thermal management device or heat sink manufactured from conductive loaded resin-based materials
EP1376696B1 (en) * 2001-03-30 2012-01-25 Hitachi, Ltd. Semiconductor device
EP1376695A4 (en) * 2001-04-02 2009-04-29 Mitsubishi Electric Corp SEMICONDUCTOR POWER DEVICE
US6583505B2 (en) * 2001-05-04 2003-06-24 Ixys Corporation Electrically isolated power device package
DE10130517C2 (de) * 2001-06-25 2003-07-24 Eupec Gmbh & Co Kg Hochspannungsmodul und Verfahren zu dessen Herstellung
AU2002315755B2 (en) * 2001-07-09 2004-10-21 Daikin Industries, Ltd. Power module and air conditioner
US6774465B2 (en) * 2001-10-05 2004-08-10 Fairchild Korea Semiconductor, Ltd. Semiconductor power package module
US6781060B2 (en) * 2002-07-26 2004-08-24 X-Ray Optical Systems Incorporated Electrical connector, a cable sleeve, and a method for fabricating an electrical connection
EP1324386B1 (de) * 2001-12-24 2011-06-15 ABB Research Ltd. Halbleitermodul und Verfahren zum Herstellen eines Halbleitermoduls
US6885562B2 (en) * 2001-12-28 2005-04-26 Medtronic Physio-Control Manufacturing Corporation Circuit package and method for making the same
US6797889B1 (en) * 2002-05-30 2004-09-28 Johnson Controls Automotive Electronics Assembly of power circuits and numerical data printed on a multilayer board
US7057896B2 (en) * 2002-08-21 2006-06-06 Matsushita Electric Industrial Co., Ltd. Power module and production method thereof
TWI286832B (en) * 2002-11-05 2007-09-11 Advanced Semiconductor Eng Thermal enhance semiconductor package
JP2004179313A (ja) * 2002-11-26 2004-06-24 Fujitsu Ten Ltd 回路配線基板
EP1424728A1 (de) * 2002-11-27 2004-06-02 Abb Research Ltd. Leistungshalbleitermodul
EP1443554A1 (en) * 2003-01-27 2004-08-04 STMicroelectronics S.r.l. Package for semiconductor devices
EP1465250A1 (en) * 2003-04-02 2004-10-06 Abb Research Ltd. Insulated power semiconductor module with reduced partial discharge and manufacturing method
JP2005080370A (ja) * 2003-08-29 2005-03-24 Auto Network Gijutsu Kenkyusho:Kk 回路構成体及び防水処理された回路構成体の製造方法
US7646095B2 (en) * 2003-09-30 2010-01-12 Panasonic Corporation Semiconductor device
JP4048435B2 (ja) * 2003-10-23 2008-02-20 ソニー株式会社 電子機器
US6982482B2 (en) * 2004-02-24 2006-01-03 Applied Pulsed Power, Inc. Packaging of solid state devices
FR2867608B1 (fr) * 2004-03-12 2006-05-26 Metal Process Refroidisseur pour composant electronique de puissance
US7064422B2 (en) * 2004-03-26 2006-06-20 Intel Corporation Electronic assembly with integrated IO and power contacts
DE102004051039B4 (de) 2004-10-20 2008-06-26 Semikron Elektronik Gmbh & Co. Kg Leistungshalbleitermodul mit Druckkontakteinrichtung
JP2006140192A (ja) * 2004-11-10 2006-06-01 Matsushita Electric Ind Co Ltd 電子回路装置
KR100765604B1 (ko) * 2004-11-26 2007-10-09 산요덴키가부시키가이샤 회로 장치 및 그 제조 방법
US7696532B2 (en) 2004-12-16 2010-04-13 Abb Research Ltd Power semiconductor module
JP4207896B2 (ja) * 2005-01-19 2009-01-14 富士電機デバイステクノロジー株式会社 半導体装置
JP2006261385A (ja) * 2005-03-17 2006-09-28 Toyota Motor Corp 半導体装置
WO2006116249A2 (en) * 2005-04-25 2006-11-02 International Rectifier Corporation Device packages having a iii-nitride based power semiconductor device
US7547964B2 (en) * 2005-04-25 2009-06-16 International Rectifier Corporation Device packages having a III-nitride based power semiconductor device
US8144478B1 (en) * 2005-07-01 2012-03-27 Globalfoundries Inc. Circuit module and method
JP4818654B2 (ja) * 2005-07-25 2011-11-16 ソニーケミカル&インフォメーションデバイス株式会社 発光素子の封止方法
JP4867280B2 (ja) * 2005-10-18 2012-02-01 株式会社ジェイテクト コーティング剤塗布方法
JP4455488B2 (ja) * 2005-12-19 2010-04-21 三菱電機株式会社 半導体装置
JP2007235004A (ja) * 2006-03-03 2007-09-13 Mitsubishi Electric Corp 半導体装置
JP2007305702A (ja) * 2006-05-10 2007-11-22 Toshiba Corp 半導体装置およびその製造方法
JP4967447B2 (ja) * 2006-05-17 2012-07-04 株式会社日立製作所 パワー半導体モジュール
JP2007329387A (ja) * 2006-06-09 2007-12-20 Mitsubishi Electric Corp 半導体装置
CA2666081C (en) * 2006-10-06 2011-02-15 Microsemi Corporation High temperature, high voltage sic void-less electronic package
DE102007009521B4 (de) * 2007-02-27 2011-12-15 Infineon Technologies Ag Bauteil und Verfahren zu dessen Herstellung
JP5252819B2 (ja) * 2007-03-26 2013-07-31 三菱電機株式会社 半導体装置およびその製造方法
US8223496B2 (en) * 2007-05-18 2012-07-17 Sansha Electric Manufacturing Co., Ltd. Arc discharge device
JP5355867B2 (ja) * 2007-07-10 2013-11-27 ローム株式会社 集積回路素子
US7768109B2 (en) * 2007-08-24 2010-08-03 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing the same
JP5272191B2 (ja) * 2007-08-31 2013-08-28 三菱電機株式会社 半導体装置および半導体装置の製造方法
DE102007046969B3 (de) * 2007-09-28 2009-04-02 Siemens Ag Elektronische Schaltung aus Teilschaltungen und Verfahren zu deren Herstellung und demgemäßer Umrichter oder Schalter
CN101855723B (zh) * 2007-11-13 2012-04-25 西门子公司 功率半导体模块
JP4523632B2 (ja) * 2007-12-11 2010-08-11 三菱電機株式会社 半導体装置
US7763970B2 (en) * 2008-02-27 2010-07-27 Infineon Technologies Ag Power module
JP4640425B2 (ja) * 2008-03-04 2011-03-02 株式会社豊田自動織機 電力変換装置
JP5195903B2 (ja) * 2008-03-31 2013-05-15 株式会社村田製作所 電子部品モジュール及び該電子部品モジュールの製造方法
DE102008017454B4 (de) * 2008-04-05 2010-02-04 Semikron Elektronik Gmbh & Co. Kg Leistungshalbleitermodul mit hermetisch dichter Schaltungsanordnung und Herstellungsverfahren hierzu
TWI352567B (en) * 2008-04-21 2011-11-11 Wistron Corp Waterproof casing
FR2936097B1 (fr) * 2008-09-12 2010-10-29 Alstom Transport Sa Procede d'encapsulation d'un composant electronique a semi-conducteur.
DE102008048005B3 (de) * 2008-09-19 2010-04-08 Infineon Technologies Ag Leistungshalbleitermodulanordnung und Verfahren zur Herstellung einer Leistungshalbleitermodulanordnung
JP4941509B2 (ja) * 2008-10-20 2012-05-30 株式会社デンソー 電子制御装置
JP5839769B2 (ja) * 2009-03-06 2016-01-06 三菱重工業株式会社 インバータモジュールおよびインバータ一体型電動圧縮機
DE102009002993B4 (de) * 2009-05-11 2012-10-04 Infineon Technologies Ag Leistungshalbleitermodul mit beabstandeten Schaltungsträgern
JP5018909B2 (ja) * 2009-06-30 2012-09-05 株式会社デンソー 半導体装置
JP2011023458A (ja) * 2009-07-14 2011-02-03 Toshiba Corp 半導体装置およびその製造方法
JP5345017B2 (ja) * 2009-08-27 2013-11-20 三菱電機株式会社 電力用半導体装置とその製造方法
DE102009045063C5 (de) * 2009-09-28 2017-06-01 Infineon Technologies Ag Leistungshalbleitermodul mit angespritztem Kühlkörper, Leistungshalbleitermodulsystem und Verfahren zur Herstellung eines Leistungshalbleitermoduls
EP2302676A1 (en) * 2009-09-29 2011-03-30 ABB Technology AG High power semiconductor device
US7939370B1 (en) * 2009-10-29 2011-05-10 Alpha And Omega Semiconductor Incorporated Power semiconductor package
US8520389B2 (en) 2009-12-02 2013-08-27 Hamilton Sundstrand Corporation Power semiconductor module for wide temperature applications
JP5212417B2 (ja) * 2010-04-12 2013-06-19 三菱電機株式会社 パワー半導体モジュール
US20120057313A1 (en) * 2010-09-03 2012-03-08 National Semiconductor Corporation Package for system level electronic products
JP5709299B2 (ja) * 2010-09-29 2015-04-30 ローム株式会社 半導体パワーモジュールおよびその製造方法
CN102054826B (zh) * 2010-11-04 2013-01-09 嘉兴斯达微电子有限公司 一种新型无底板功率模块
FR2967845B1 (fr) * 2010-11-23 2013-08-02 Valeo Equip Electr Moteur Architecture de modules electroniques de puissance interconnectes pour une machine electrique tournante et machine electrique tournante comprenant une telle architecture
JP5542646B2 (ja) * 2010-12-24 2014-07-09 日立オートモティブシステムズ株式会社 パワーモジュールの製造方法、パワーモジュールの設計方法
JP5588895B2 (ja) * 2011-02-28 2014-09-10 日立オートモティブシステムズ株式会社 パワー半導体モジュール,パワー半導体モジュールの製造方法及び電力変換装置
JP5626087B2 (ja) * 2011-04-13 2014-11-19 三菱電機株式会社 半導体装置
EP2709148A4 (en) * 2011-05-13 2015-07-15 Fuji Electric Co Ltd SEMICONDUCTOR COMPONENT AND MANUFACTURING METHOD THEREFOR
FR2975528B1 (fr) * 2011-05-17 2014-02-28 Alstom Transport Sa Dispositif d'isolation electrique d'un plan conducteur presentant un premier potentiel electrique par rapport a un deuxieme potentiel, comprenant des moyens de diminution de la valeur du champ electrostatique en un point du bord peripherique du plan conducteur
JP2012253125A (ja) * 2011-06-01 2012-12-20 Sumitomo Electric Ind Ltd 半導体装置及び配線基板
US8787003B2 (en) * 2011-10-12 2014-07-22 Infineon Technologies Ag Low inductance capacitor module and power system with low inductance capacitor module
DE102011085629A1 (de) * 2011-11-02 2013-05-02 Robert Bosch Gmbh Elektronikmodul zum Betrieb im Getriebe
US20140318831A1 (en) * 2011-12-12 2014-10-30 Mitsubishi Materials Corporation Power module substrate, power module substrate with heat sink, power module, paste for forming flux component intrusion-preventing layer and method for bonding bonded body
CN102427070A (zh) * 2011-12-14 2012-04-25 深圳市威怡电气有限公司 功率模块
CN102522389A (zh) * 2011-12-31 2012-06-27 嘉兴斯达微电子有限公司 一种小型的功率半导体模块
WO2013105351A1 (ja) * 2012-01-10 2013-07-18 株式会社日立製作所 パワーモジュール
CN102593111B (zh) * 2012-02-23 2014-12-31 株洲南车时代电气股份有限公司 Igbt模块及其制作方法
DE102012206758B3 (de) * 2012-04-25 2013-05-29 Semikron Elektronik Gmbh & Co. Kg Verfahren zur Herstellung eines Substrats und ein Leistungshalbleitermodul mit einem Substrat für mindestens ein Leitungshalbleiterbauelement
EP2851951B1 (en) * 2012-05-15 2019-11-13 Panasonic Intellectual Property Management Co., Ltd. Method for manufacturing semiconductor device and semiconductor device
EP2709150A1 (en) * 2012-09-18 2014-03-19 ABB Technology AG Humidity protection of semiconductor modules
EP4293714A3 (en) 2012-09-20 2024-02-28 Rohm Co., Ltd. Power semiconductor device module
WO2014073311A1 (ja) * 2012-11-09 2014-05-15 富士電機株式会社 半導体装置
KR101443985B1 (ko) * 2012-12-14 2014-11-03 삼성전기주식회사 전력 모듈 패키지
KR101477359B1 (ko) * 2012-12-27 2014-12-29 삼성전기주식회사 전력 반도체 모듈
DE102013104739B4 (de) 2013-03-14 2022-10-27 Rogers Germany Gmbh Metall-Keramik-Substrate sowie Verfahren zum Herstellen eines Metall-Keramik-Substrates
JP2014179547A (ja) * 2013-03-15 2014-09-25 Toshiba Corp 半導体モジュール及びその製造方法
DE102013102829B4 (de) * 2013-03-20 2017-10-19 Semikron Elektronik Gmbh & Co. Kg Leistungshalbleitermodul und Anordnung hiermit
CN103311133B (zh) * 2013-05-20 2015-11-04 临海市志鼎电子科技有限公司 一种功率半导体模块焊接前倒装工艺
DE102013211405B4 (de) 2013-06-18 2020-06-04 Infineon Technologies Ag Verfahren zur herstellung eines halbleitermoduls
CN103367263A (zh) * 2013-07-22 2013-10-23 沈首良 一种改进的大功率半导体模块的注塑封装结构及封装方法
JP5751293B2 (ja) * 2013-08-13 2015-07-22 Tdk株式会社 プリント基板及び電源装置
US9247676B2 (en) * 2013-08-14 2016-01-26 The Directv Group, Inc. Electronic device cooling systems
CN103594505A (zh) * 2013-11-21 2014-02-19 西安永电电气有限责任公司 一种局部放电减弱的高压igbt模块及其制造方法
CN103633035A (zh) * 2013-12-04 2014-03-12 西安永电电气有限责任公司 一种igbt模块结构
KR102041645B1 (ko) * 2014-01-28 2019-11-07 삼성전기주식회사 전력반도체 모듈
CN104867891A (zh) * 2014-02-26 2015-08-26 西安永电电气有限责任公司 一种igbt器件用双层导电膜电连接结构
JP6312527B2 (ja) * 2014-05-23 2018-04-18 新日本無線株式会社 放熱板を備えた電子部品の実装構造
JP2015223044A (ja) * 2014-05-23 2015-12-10 株式会社オートネットワーク技術研究所 回路構成体および電気接続箱
JP6227141B2 (ja) * 2014-07-04 2017-11-08 三菱電機株式会社 電力用半導体装置
CN104269361B (zh) * 2014-10-10 2017-04-19 禾邦电子(苏州)有限公司 半导体芯片封装方法
DE102014115815B4 (de) * 2014-10-30 2022-11-17 Infineon Technologies Ag Verfahren zur herstellung eines schaltungsträgers, verfahren zur herstellung einer halbleiteranordung, verfahren zum betrieb einer halbleiteranordnung und verfahren zur herstellung eines halbleitermoduls
WO2016120997A1 (ja) 2015-01-27 2016-08-04 三菱電機株式会社 半導体モジュール
KR20160093403A (ko) * 2015-01-29 2016-08-08 엘지이노텍 주식회사 전자파차폐구조물
WO2016125419A1 (ja) * 2015-02-04 2016-08-11 三菱電機株式会社 半導体装置
CN106313422A (zh) * 2015-06-30 2017-01-11 西安永电电气有限责任公司 用于塑封式ipm的注塑方法及塑封式ipm
US20200045846A1 (en) * 2015-06-30 2020-02-06 CommScope Connectivity Belgium BVBA System for compensation of expansion/contraction of a cooling medium inside a sealed closure
KR102424402B1 (ko) * 2015-08-13 2022-07-25 삼성전자주식회사 반도체 패키지 및 그 제조방법
JP6613806B2 (ja) * 2015-10-23 2019-12-04 富士電機株式会社 半導体装置
CN106910519B (zh) * 2015-12-31 2022-12-16 中山市江波龙电子有限公司 一种固态硬盘存储模块及固态硬盘
JP6584333B2 (ja) * 2016-01-28 2019-10-02 三菱電機株式会社 パワーモジュール
JP6995743B2 (ja) * 2016-04-28 2022-01-17 デンカ株式会社 セラミック回路基板及びその製造方法
CN105895609B (zh) * 2016-05-03 2019-06-04 扬州国扬电子有限公司 一种电极包绝缘层的功率模块
JP6546892B2 (ja) * 2016-09-26 2019-07-17 株式会社 日立パワーデバイス 半導体装置
CN108933115B (zh) * 2017-05-22 2023-11-14 德阳帛汉电子有限公司 线圈封装模块
JP6870531B2 (ja) * 2017-08-21 2021-05-12 三菱電機株式会社 パワーモジュールおよび電力変換装置
US20190103342A1 (en) 2017-10-04 2019-04-04 Infineon Technologies Ag Semiconductor chip package comprising substrate, semiconductor chip, and leadframe and a method for fabricating the same
CN109671633A (zh) * 2017-10-17 2019-04-23 株洲中车时代电气股份有限公司 一种高压igbt衬板绝缘方法
US10283447B1 (en) * 2017-10-26 2019-05-07 Infineon Technologies Ag Power semiconductor module with partially coated power terminals and method of manufacturing thereof
JP7163583B2 (ja) * 2018-01-30 2022-11-01 株式会社デンソー 半導体装置
DE102018104532B4 (de) * 2018-02-28 2023-06-29 Rogers Germany Gmbh Metall-Keramik-Substrat und Verfahren zur Herstellung eines Metall-Keramik-Substrats
US10304788B1 (en) * 2018-04-11 2019-05-28 Semiconductor Components Industries, Llc Semiconductor power module to protect against short circuit event
CN110572975B (zh) * 2018-06-05 2020-12-15 台达电子工业股份有限公司 具有定位内部电路基板功能的电源供应器及其制作方法
CN109273421A (zh) * 2018-09-17 2019-01-25 威海银创微电子技术有限公司 Igbt模块
CN109524333B (zh) * 2018-12-27 2024-03-26 西安中车永电电气有限公司 一种高压igbt模块封装用释放液注入工装
US10968529B2 (en) * 2019-05-03 2021-04-06 General Electric Company Insulation systems and methods of depositing insulation systems
CN110676232B (zh) * 2019-08-30 2022-05-24 华为技术有限公司 一种半导体器件封装结构及其制作方法、一种电子设备
TR202003626A2 (tr) * 2020-03-09 2021-09-21 Kuvv Elektronik Anonim Sirketi Termal genleşme katsayisi uyumlandirilmiş bi̇leşenler bulunduran güç dönüşüm devresi̇
CN111627870A (zh) * 2020-05-28 2020-09-04 通富微电子股份有限公司技术研发分公司 一种半导体封装器件
CN111640675A (zh) * 2020-05-28 2020-09-08 通富微电子股份有限公司技术研发分公司 一种***级封装方法
CN112071807B (zh) * 2020-08-11 2023-11-03 西安交通大学 一种使高压大功率igbt封装结构中电场分布均匀的方法
CN111988936A (zh) * 2020-08-17 2020-11-24 中国兵器工业集团第二一四研究所苏州研发中心 一种电子模块抗高过载加固结构及方法
JP7352754B2 (ja) 2020-10-14 2023-09-28 ローム株式会社 半導体モジュール
JP7354464B2 (ja) 2020-10-14 2023-10-02 ローム株式会社 半導体モジュール
DE112021002383T5 (de) 2020-10-14 2023-01-26 Rohm Co., Ltd. Halbleitermodul
CN112687630A (zh) * 2020-12-15 2021-04-20 株洲中车时代半导体有限公司 一种功率器件及其制作方法
CN112635336B (zh) * 2020-12-22 2024-04-30 武汉大学 高效率底部填充方法
JP2022165251A (ja) * 2021-04-19 2022-10-31 三菱電機株式会社 電力半導体装置、電力半導体装置の製造方法及び電力変換装置
CN113421863B (zh) * 2021-05-07 2023-05-05 华为数字能源技术有限公司 功率半导体封装器件及功率变换器
CN115179489B (zh) * 2022-07-14 2024-04-30 铜陵中锐电子科技有限公司 一种半导体封装模具以及封装方法
CN116153922A (zh) * 2023-02-15 2023-05-23 深圳吉华微特电子有限公司 大功率智能igbt模块及其加工工艺
CN117139767B (zh) * 2023-10-27 2023-12-26 合肥先进封装陶瓷有限公司 一种陶瓷封壳体输送装置及其装配设备

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1000023A (en) * 1963-02-06 1965-08-04 Westinghouse Brake & Signal Semi-conductor devices
US3292050A (en) * 1965-08-19 1966-12-13 Gen Electric Mounting of solid state electronic components
US3839660A (en) * 1973-02-05 1974-10-01 Gen Motors Corp Power semiconductor device package
CH560999A5 (zh) * 1973-08-16 1975-04-15 Bbc Brown Boveri & Cie
JPS5610969A (en) * 1979-07-06 1981-02-03 Mitsubishi Electric Corp Semiconductor controlled rectifier
JPS56158460A (en) * 1980-05-12 1981-12-07 Mitsubishi Electric Corp Resin sealed type semiconductor device
FR2500959A1 (fr) * 1981-02-27 1982-09-03 Thomson Csf Boitier de dispositif electronique a forte dissipation thermique
JPS57188850A (en) * 1981-05-15 1982-11-19 Matsushita Electric Ind Co Ltd Sealing method for semiconductor element
JPS57188851A (en) * 1981-05-18 1982-11-19 Matsushita Electric Ind Co Ltd Method of sealing semiconductor element
JPS5861637A (ja) * 1981-10-09 1983-04-12 Hitachi Ltd 絶縁モ−ルド型半導体装置
JPS5952853A (ja) * 1982-09-20 1984-03-27 Hitachi Ltd 半導体装置
JPS60136347A (ja) * 1983-12-26 1985-07-19 Hitachi Micro Comput Eng Ltd 半導体装置およびその製造方法
JPS618957A (ja) * 1984-06-25 1986-01-16 Hitachi Ltd 電子装置の組立方法
JPS61225847A (ja) * 1985-03-30 1986-10-07 Toshiba Corp 半導体整流装置
JPS62185346A (ja) * 1986-02-08 1987-08-13 Mitsubishi Electric Corp 樹脂封止形半導体装置
US4814943A (en) * 1986-06-04 1989-03-21 Oki Electric Industry Co., Ltd. Printed circuit devices using thermoplastic resin cover plate
US4993148A (en) * 1987-05-19 1991-02-19 Mitsubishi Denki Kabushiki Kaisha Method of manufacturing a circuit board
DE8808767U1 (de) * 1988-07-08 1989-11-02 Akyürek, Altan, Dipl.-Ing., Wien Elektrisches Modul-Bauelement
JP2712618B2 (ja) * 1989-09-08 1998-02-16 三菱電機株式会社 樹脂封止型半導体装置
DE9114268U1 (de) * 1991-11-15 1992-01-09 Siemens AG, 8000 München Hochspannungs-Isolierscheibe
US5386342A (en) * 1992-01-30 1995-01-31 Lsi Logic Corporation Rigid backplane formed from a moisture resistant insulative material used to protect a semiconductor device
JP3153638B2 (ja) * 1992-06-26 2001-04-09 三菱電機株式会社 圧接型半導体装置及びその製造方法並びに熱補償板
KR100307465B1 (ko) * 1992-10-20 2001-12-15 야기 추구오 파워모듈
JPH06268102A (ja) * 1993-01-13 1994-09-22 Fuji Electric Co Ltd 樹脂封止形半導体装置
JP2883787B2 (ja) 1993-07-20 1999-04-19 富士電機株式会社 パワー半導体装置用基板
JPH07147345A (ja) * 1993-11-26 1995-06-06 Meidensha Corp 電力用半導体素子パッケージ
EP0661748A1 (en) 1993-12-28 1995-07-05 Hitachi, Ltd. Semiconductor device
US5956231A (en) * 1994-10-07 1999-09-21 Hitachi, Ltd. Semiconductor device having power semiconductor elements
JPH08125071A (ja) * 1994-10-25 1996-05-17 Fuji Electric Co Ltd 半導体装置
JP3269745B2 (ja) * 1995-01-17 2002-04-02 株式会社日立製作所 モジュール型半導体装置
JP3357220B2 (ja) * 1995-07-07 2002-12-16 三菱電機株式会社 半導体装置
JPH09275165A (ja) * 1996-02-07 1997-10-21 Hitachi Ltd 回路基板及びそれを用いた半導体装置
EP0789397B1 (en) 1996-02-07 2004-05-06 Hitachi, Ltd. Circuit board and semiconductor device using the circuit board
DE19649798A1 (de) * 1996-12-02 1998-06-04 Abb Research Ltd Leistungshalbleitermodul
US5940271A (en) * 1997-05-02 1999-08-17 Lsi Logic Corporation Stiffener with integrated heat sink attachment

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9807914B2 (en) 2014-11-28 2017-10-31 Industrial Technology Research Institute Power module

Also Published As

Publication number Publication date
EP0921565A3 (en) 2005-07-27
CN1146988C (zh) 2004-04-21
CA2255441A1 (en) 1999-06-08
CA2255441C (en) 2003-08-05
EP0921565A2 (en) 1999-06-09
CN1219767A (zh) 1999-06-16
KR19990062872A (ko) 1999-07-26
US6201696B1 (en) 2001-03-13
US6597063B1 (en) 2003-07-22

Similar Documents

Publication Publication Date Title
TW408453B (en) Package for semiconductor power device and method for assembling the same
CN107039289B (zh) 具有限定的热、机械和电特性的热接合材料
US5544412A (en) Method for coupling a power lead to a bond pad in an electronic module
JP3316714B2 (ja) 半導体装置
CN101447442B (zh) 包括在基底上放置半导体芯片的制造装置的方法
US6867484B2 (en) Semiconductor device
JP2002076197A (ja) 半導体装置用基板及び半導体装置
TWI382520B (zh) 帶有整合旁路電容器的緊密半導體封裝及其方法
US10959333B2 (en) Semiconductor device
JPWO2018185974A1 (ja) 半導体装置およびその製造方法、ならびに電力変換装置
JP6057927B2 (ja) 半導体装置
TW387134B (en) Method of manufacturing a
US20150380331A1 (en) Semiconductor device
US5539253A (en) Resin-sealed semiconductor device
JP5085972B2 (ja) 絶縁シートおよび半導体装置
JP2008270469A (ja) パワーモジュール及びその製造方法
US6084299A (en) Integrated circuit package including a heat sink and an adhesive
US6841857B2 (en) Electronic component having a semiconductor chip, system carrier, and methods for producing the electronic component and the semiconductor chip
JP2007067084A (ja) 電力用半導体素子及び半導体電力変換装置
JPH03108744A (ja) 樹脂封止型半導体装置
JP2012015557A (ja) 絶縁シートおよび半導体装置
CN114649271A (zh) 半导体封装件及形成半导体封装件的方法
US11626333B2 (en) Semiconductor device
JPS6084845A (ja) 封止半導体装置
JPH05283562A (ja) 樹脂封止型半導体装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees