KR20150023317A - 적응성 전하 균형 에지 종단 - Google Patents
적응성 전하 균형 에지 종단 Download PDFInfo
- Publication number
- KR20150023317A KR20150023317A KR1020147033507A KR20147033507A KR20150023317A KR 20150023317 A KR20150023317 A KR 20150023317A KR 1020147033507 A KR1020147033507 A KR 1020147033507A KR 20147033507 A KR20147033507 A KR 20147033507A KR 20150023317 A KR20150023317 A KR 20150023317A
- Authority
- KR
- South Korea
- Prior art keywords
- edge termination
- semiconductor device
- extension region
- type dopant
- field
- Prior art date
Links
- 230000003044 adaptive effect Effects 0.000 title description 35
- 239000004065 semiconductor Substances 0.000 claims abstract description 77
- 239000002019 doping agent Substances 0.000 claims abstract description 55
- 239000000758 substrate Substances 0.000 claims abstract description 29
- 229910052751 metal Inorganic materials 0.000 claims description 58
- 239000002184 metal Substances 0.000 claims description 58
- 238000000034 method Methods 0.000 claims description 47
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 34
- 229920005591 polysilicon Polymers 0.000 claims description 34
- 230000005669 field effect Effects 0.000 claims description 5
- 229910044991 metal oxide Inorganic materials 0.000 claims description 5
- 150000004706 metal oxides Chemical class 0.000 claims description 5
- 239000010410 layer Substances 0.000 description 62
- 230000015556 catabolic process Effects 0.000 description 20
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 12
- 229910052710 silicon Inorganic materials 0.000 description 12
- 239000010703 silicon Substances 0.000 description 12
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 9
- 229910052796 boron Inorganic materials 0.000 description 9
- 239000007943 implant Substances 0.000 description 5
- 230000035945 sensitivity Effects 0.000 description 5
- 239000004642 Polyimide Substances 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000002161 passivation Methods 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 230000001419 dependent effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000005389 semiconductor device fabrication Methods 0.000 description 2
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66712—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1095—Body region, i.e. base region, of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/404—Multiple field plate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7811—Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7816—Lateral DMOS transistors, i.e. LDMOS transistors
- H01L29/7823—Lateral DMOS transistors, i.e. LDMOS transistors with an edge termination structure
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
하나의 실시예에서, 반도체 디바이스는 제 1 유형 도펀트를 포함하는 기판을 포함할 수 있다. 반도체 디바이스는 또한 기판 위에 위치되고 기판보다 더 낮은 농도의 제 1 유형 도펀트를 포함하는 에피택셜 층을 포함할 수 있다. 게다가, 반도체 디바이스는 에피택셜 층 내에 위치되고 제 2 유형 도펀트를 포함하는 접합 연장 영역을 포함할 수 있다. 더욱이, 반도체 디바이스는 접합 연장 영역과 물리적으로 접촉되고 접합 연장 영역보다 더 높은 농도의 제 2 유형 도펀트를 포함하는 필드 링들의 세트를 포함할 수 있다. 게다가, 반도체 디바이스는 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 포함할 수 있다.
Description
관련 출원들과의 상호 참조
본 출원은 "Adaptive Charge Balanced Edge Termination"이란 명칭으로 2012년 5월 30일에 제출되고 이에 전체가 본원에 참조로서 통합되어 있는 미국 특허 출원 일련번호 13/484,114와 관련되고 이에 대한 우선권을 주장한다.
다이오드들, 금속 산화물 반도체 전계 효과 트랜지스터(metal-oxide semiconductor field-effect transistor; MOSFET) 디바이스들, 절연 게이트 바이폴라 트랜지스터(insulated-gate bipolar transistor; IGBT) 디바이스들, 바이폴라 접합 트랜지스터(bipolar junction transistor; BJT) 디바이스들 등과 같은 반도체 디바이스들에서 P-N 접합들의 항복 전압(breakdown voltage)을 증가시키는 데 사용되는 상이한 유형들의 에지 종단(edge termination) 구조들이 있다. 예를 들어, 필드 플레이트(field plate) 구조들, 필드 플레이트들을 구비하거나 구비하지 않은 필드 제한 링(ring)들, 접합 종단 연장부(junction termination extension; JTE) 및 이의 변형들을 포함하는 다양한 에지 종단 구조들이 개발되어 왔다. 그러나, 소정의 P-N 접합들에 대한 이상적인 평면 항복 전압들을 달성하기 위해 가능한 작은 폭을 사용하는 에지 종단 구조를 개발하는 것이 바람직하다.
본 발명의 목적은 상술한 문제를 해결하는 것이다.
본 발명에 따른 다양한 실시예들은 더 작은 폭을 사용하여 소정의 P-N 접합들에 대해 이상적인 평면 항복전압을 달성할 수 있는 효율적이고, 제조 가능하며 강건한 에지 종단 기술들을 제공한다.
하나의 실시예에서, 반도체 디바이스는 제 1 유형 도펀트(dopant)를 포함하는 기판을 포함한다. 반도체 디바이스는 또한 기판 위에 위치되고 기판보다 더 낮은 농도의 제 1 유형 도펀트를 포함하는 에피택셜(epitaxial) 층을 포함할 수 있다. 게다가, 반도체 디바이스는 에피택셜 층 내에 위치되고 제 2 유형 도펀트를 포함하는 접합 연장 영역을 포함할 수 있다. 더욱이, 반도체 디바이스는 접합 연장 영역과 물리적으로 접촉되고 접합 연장 영역보다 더 높은 농도의 제 2 유형 도펀트를 포함하는 좁고(narrow) 얕은(shallow) 필드 링(field ring)들의 세트를 포함할 수 있다. 게다가, 반도체 디바이스는 필드 링들의 세트와 물리적으로 접촉되는 에지 종단(edge termination) 구조를 포함할 수 있다.
다른 실시예에서, 방법은 반도체 디바이스의 에피택셜 층의 상부면 내에 접합 연장 영역을 생성하는 단계를 포함할 수 있다. 에피택셜 층은 제 1 유형 도펀트를 포함하고 접합 연장 영역은 제 2 유형 도펀트를 포함할 수 있다. 더욱이, 방법은 접합 연장 영역과 물리적으로 접촉되고 접합 연장 영역보다 더 높은 농도의 제 2 유형 도펀트를 포함하는 절연된 좁고 얕은 필드 링들의 세트를 생성하는 단계를 포함할 수 있다. 게다가, 방법은 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 생성하는 단계를 포함할 수 있다.
또 다른 실시예에서, 금속 산화물 반도체 전계 효과 트랜지스터(metal oxide semiconductor field effect transistor; MOSFET) 디바이스는 제 1 유형 도펀트를 포함하는 기판을 포함할 수 있다. 또한, MOSFET 디바이스는 기판 위에 위치되고 기판보다 더 낮은 농도의 제 1 유형 도펀트를 포함하는 에피택셜 층을 포함할 수 있다. 게다가, MOSFET 디바이스는 에피택셜 층 내에 위치되고 제 2 유형 도펀트를 포함하는 접합 연장 영역을 포함할 수 있다. 추가로, MOSFET 디바이스는 접합 연장 영역과 물리적으로 접촉되고 접합 연장 영역보다 더 높은 농도의 제 2 유형 도펀트를 포함하는 절연된 좁고 얕은 필드 링들의 세트를 포함할 수 있다. 더욱이, MOSFET 디바이스는 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 포함할 수 있다.
본 발명에 따른 특정한 실시예들이 본 요약 내에 구체적으로 기술되었을지라도, 본 발명 및 청구되는 특허 대상은 이 실시예들에 의해 임의의 방식으로 제한되지 않음이 주목된다.
첨부 도면들 내에서, 본 발명에 따른 다양한 실시예들은 예로서 도시되고 제한하는 것으로 도시되지 않는다. 동일한 참조 번호들을 도면들 전체에 걸쳐 동일한 요소들을 표시하는 것이 주목된다.
도 1은 본 발명의 다양한 실시예들에 따른 반도체 디바이스의 적응성 전하 균형 에지 종단의 측 단면도.
도 2는 종래의 단일 존(zone) 접합 종단 연장부(JTE)의 측 단면도.
도 3은 종래의 JTE 및 본 발명의 다양한 실시예들에 따른 적응성 전하 균형 에지 종단에서의 항복 전압 감도 대 전하 변동을 비교하는 그래프.
도 4는 본 발명의 다양한 실시예들에 따른 적응성 전하 균형 에지 종단에 대한 항복전압의 접합 연장 전하에의 종속성을 도시하는 도면.
도 5는 단일 존 접합 종단 연장부에 대한 항복전압의 접합 연장 전하에의 종속성을 도시하는 도면.
도 6 내지 도 10은 본 발명의 다양한 실시예들에 따른 반도체 디바이스의 적응성 전하 균형 에지 종단을 제작하는 프로세스를 도시하는 도면.
도 11은 본 발명의 다양한 실시예들에 따른 방법의 흐름도.
본 설명에서 참조되는 도면들은 구체적으로 언급되는 경우를 제외하고 축적에 따라 도시된 것으로 이해되어서는 안 된다.
도 1은 본 발명의 다양한 실시예들에 따른 반도체 디바이스의 적응성 전하 균형 에지 종단의 측 단면도.
도 2는 종래의 단일 존(zone) 접합 종단 연장부(JTE)의 측 단면도.
도 3은 종래의 JTE 및 본 발명의 다양한 실시예들에 따른 적응성 전하 균형 에지 종단에서의 항복 전압 감도 대 전하 변동을 비교하는 그래프.
도 4는 본 발명의 다양한 실시예들에 따른 적응성 전하 균형 에지 종단에 대한 항복전압의 접합 연장 전하에의 종속성을 도시하는 도면.
도 5는 단일 존 접합 종단 연장부에 대한 항복전압의 접합 연장 전하에의 종속성을 도시하는 도면.
도 6 내지 도 10은 본 발명의 다양한 실시예들에 따른 반도체 디바이스의 적응성 전하 균형 에지 종단을 제작하는 프로세스를 도시하는 도면.
도 11은 본 발명의 다양한 실시예들에 따른 방법의 흐름도.
본 설명에서 참조되는 도면들은 구체적으로 언급되는 경우를 제외하고 축적에 따라 도시된 것으로 이해되어서는 안 된다.
이제 본 발명의 다양한 실시예들에 대하여 상세하게 언급될 것이고, 이들의 예들이 첨부 도면들에 도시된다. 본 발명이 다양한 실시예들과 함께 설명될지라도, 이 다양한 실시예들이 본 발명을 제한하도록 의도되지 않음이 이해될 것이다. 반대로, 본 발명은 청구항들에 따라 해석되는 바에 따른 본 발명의 범위 내에 포함될 수 있는 대안들, 수정들 및 등가물들을 커버하도록 의도된다. 더욱이, 본 발명에 따른 다양한 실시예들의 다음의 상세한 설명에서는, 본 발명의 철저한 이해를 제공하기 위해 많은 특정한 세부사항들이 진술된다. 그러나, 당업자에게는 본 발명이 이들 특정한 세부사항들 없이 또는 이들의 등가물들로 실행될 수 있음이 명백할 것이다. 다른 경우들에서, 널리 공지되어 있는 방법들, 절차들, 구성요소들 및 회로들은 본 발명의 양태들을 불필요하게 모호하게 하지 않도록 상세하게 설명되지 않았다.
이후의 상세한 설명들의 일부분들은 절차들, 논리 블록들, 프로세싱 및 반도체 디바이스들을 제작하는 동작들에 대한 다른 상징 표현들에 관하여 제시된다. 이 설명들 및 표현들은 반도체 디바이스 제작 분야의 업자의 작업의 내용을 당업계의 다른 업자에게 효과적으로 전달하기 위해 상기 당업자에 의해 사용되는 수단이다. 본 출원에서, 절차, 논리 블록, 프로세스 등은 원하는 결과로 이어지는 단계들 또는 명령들의 자기 모순없는 시퀀스인 것으로 이해된다. 단계들은 물리적 양들의 물리적 조작들을 필요로 하는 그러한 단계들이다. 그러나, 상기 및 유사한 용어들은 적절한 물리적 양들과 연관될 수 있고 단지 이들 양들에 적용되는 편리한 라벨들인 것임이 유념되어야 한다. 다음의 논의들로부터 명백한 바와는 다르게 구체적으로 진술되지 않으면, 본 출원 전체에 걸쳐 "생성하는", "만드는", "형성하는", "수행하는", "생산하는", "증착하는", "에칭하는", "정의하는", "제거하는" 등과 같은 용어들을 사용하는 논의들은 반도체 디바이스 제작의 행위들 및 동작들을 칭한다.
도면들은 축적에 따라 도시되지 않으며, 구조들의 일부분뿐만 아니라 이 구조들을 형성하는 다양한 층들이 도면들에 도시될 수 있다. 더욱이, 제작 프로세스들 및 단계들은 본원에서 논의되는 프로세스들 및 단계들과 함께 수행될 수 있는; 즉, 본원에서 도시되고 설명되는 단계들 전에, 사이에 그리고/또는 이후에 많은 프로세스 단계들이 있을 수 있다. 중요하게, 본 발명에 따른 실시예들은 이들 다른(아마도 종래의) 프로세스들 및 단계들을 현저하게 혼란시키지 않으면서 상기 프로세스들 및 단계들과 함께 구현될 수 있다. 일반적으로 말해서, 본 발명에 따른 실시예들은 주변적인 프로세스들 및 단계들에 현저하게 영향을 미치지 않고 종래의 프로세스의 일부분들을 대체할 수 있다.
본원에서 사용되는 바와 같이, 문자 "N"은 N-유형 도펀트(dopant)를 칭하고 문자 "P"는 P-유형 도펀트를 칭한다. 플러스 부호 "+" 또는 마이너스 부호 "-"는 각각 도펀트의 상대적으로 높거나 상대적으로 낮은 농도를 표현하는 데 사용된다.
용어 "채널(channel)"은 본원에서 용인되는 방식으로 사용된다. 즉, 전류는 채널 내 FET 내에서, 소스 접속으로부터 드레인 접속으로 이동한다. 채널은 n-형 또는 p-형 반도체 재료로 만들어질 수 있고; 따라서, FET는 n-채널 또는 p-채널 디바이스로서 명시된다. 도면들의 일부가 n-채널 디바이스, 구체적으로 n-채널 MOSFET의 상황에서 논의되는 것임이 주목된다. 그러나, 본 발명에 따른 실시예들은 그렇게 제한되지 않는다. 도면들에 대한 이 논의들은 n-유형 도펀트 및 재료들을 대응하는 p-유형 도펀트 또는 재료들로 대체함으로써 p-채널 디바이스로 용이하게 매핑(mapping)될 수 있고, 그 역도 마찬가지이다.
도 1은 본 발명의 다양한 실시예들에 따른 반도체 디바이스(100)의 적응성 전하 균형 에지 종단 에어리어(area)(106)의 측단면도이다. 본 실시예에 있어서, 적응성 전하 균형 에지 종단 에어리어(106)는 반도체 디바이스(100)의 주 P-N 접합을 포함하며 이는 반도체 디바이스(100)의 면에서 P 형 접합 연장 영역(110)과 함께 종료된다. 하나의 실시예에서, 접합 연장 영역(110)은 측방향으로 변하는 도펀트를 포함하고, 여기서 도핑은 소스 금속(108)에 가까울수록 더 강해지고 소스 금속(108)로부터 더 멀수록 점차 도핑 강도가 약해진다. 하나의 실시예 내에서, 접합 연장 영역(110)은 실리콘 및 다수의 필드 플레이트들(112) 사이에 저항 접촉(ohmic contact)을 형성하는 데 사용되는 고도로 도핑된 P 필드 링들(114)을 포함할 수 있다. 하나의 실시예에서, 필드 링들(114)은 절연되고, 좁으며(narrow) 얕은(shallow) 필드 링들(114)로서 구현될 수 있다. 하나의 실시예에서, 반도체 디바이스(100)는 N+ 기판(102), N- 도핑된 에피택셜 영역(104), 소스 금속(108) 및 적응성 전하 균형 에지 종단 에어리어(106)를 포함할 수 있다. 하나의 실시예에서, 접합 연장 영역(110)은 폴리실리콘 및 금속 필드 플레이트(118)로 종단을 이루고, 이는 종래의 필드 플레이트 작용(예를 들어, 필드 플레이트 및 절연 유전체 및 실리콘 에피택셜 영역으로 이루어지는 MOS 섹션으로부터의 공핍)에 의해 항복전압을 더 늘린다. 하나의 실시예에서, 절연 유전체의 두께는 드레인 전위 및 필드 플레이트 전위 사이의 차등의 항복 전압에 따라 선택된다. 본 실시예의 폴리실리콘 및 금속 필드 플레이트(118)는 폴리실리콘 필드 플레이트(116)를 포함하는 것이 주목된다. 하나의 실시예에서, N+ 기판(102) 및 N- 도핑된 에피택셜 영역(104)은 총칭하여 기판으로 칭해질 수 있으나 그와 같은 것으로 제한되지 않는 것이 주목된다. 채널 정지 영역은 이후에 더 상세하게(예를 들어, 도 10) 설명되고 여기서는 도시되지 않는다.
본 실시예 내에서, 특별히 한정되는 고도로 P 형 도핑된 저항 필드 링들(114)을 제외한 접합 연장 영역(110)은 단위 에어리어당 총 전하를 포함할 수 있고, 이는 종래의 JTE(예를 들어, 도 2 내의) 또는 JTE 변형들이 최대 항복 전압 또는 전하 균형 여건들을 달성하는 전하 값의 약 10% 내지 70%이다. 반도체 디바이스(100)에서 역 바이어스 상태들 하에서, 저항 필드 링들(114)을 배제한 접합 연장 영역(110) 내의 전하가 영역 내의 공핍된 전하에 좌우되는 특정한 캐소드 전압에서 그리고 반도체 디바이스(100)의 P-N 접합의 항복 전압과 비교해서 작은 전압에서 공핍되는 것이 주목된다. 일단 접합 연장 영역(110)이 공핍되면, 저항 필드 링들(114)을 통해 실리콘에 접속되는 필드 플레이트들(112)은 공핍된 P 형 접합 연장 영역(110)에서의 전위 분포에 따라 상이한 전압들로 유동(floating)된다. 면에 있는 캐소드 전위 측에 더 가까이 위치되는 필드 플레이트들(112))이 더 높은 전위로 유동되는 것이 주목된다. 게다가, 표면에 있는 애노드 전위 측에 더 가까이 위치되는 필드 플레이트들(112)이 더 낮은 전위로 유동된다. 캐소드 전위에 대한 음 전위들로 유동되는 필드 플레이트들(112)은 N 형 실리콘을 공핍하는 것을 보조하고 그러므로 주 P-N 접합 및 이의 연장 에어리어(110)에 의해 체감되는 전기장들을 경감하는 것을 보조한다.
도 1 내에서, P+ 필드 링들(114)은 하나의 실시예에서 P+ 필드 링들(114) 없이 발생하는 전위 분포 외의 다른 전위의 분포를 발생시킬 수 있다. 더욱이, 하나의 실시예에서, 적응성 전하 균형 에지 종단 에어리어(106)는 실리콘의 상부에 위치되는 자체의 필드 플레이트 구조들(112) 내에서의 실리콘의 전위 강하(potential drop)를 적응시킨다. 구체적으로, 필드 플레이트들(112)의 각각은 일정한 전위를 가지는 금속을 포함한다. 추가적으로, 필드 플레이트들(112)의 이 금속들의 각각은 반도체 디바이스(100)의 실리콘의 상부에 전기장을 발생시킬 수 있는 유사한 전위를 가진다.
하나의 실시예에서 적응성 전하 균형 에지 종단 에어리어(106)는 이상적인 값에 근접한 항복 전압들을 달성하는 데 사용되는 공간(또는 에어리어)에 관하여 매우 효율적일 수 있음이 지적된다. 예를 들어, 하나의 실시예에서, 적응성 전하 균형 에지 종단 에어리어(106)를 사용함으로써, P-N 접합 반도체 디바이스(100)는 660볼트(V) 동작에 대해 설계될 때 반도체 디바이스(100)의 실리콘 면의 110 미만의 미크론(또는 마이크로미터)을 사용하여 효율적으로 종단을 이룬다. 게다가, 적응성 전하 균형 에지 종단 에어리어(106)는 종래의 접합 종단 연장 구조(예를 들어, 도 2)와 비교해서 제조 변형들에 대한 더 넓은 마진(margin)을 가진다.
도 1 내에서, 반도체 디바이스(100)는 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 다양한 실시예들에서, 반도체(100)는 다이오드, 금속 산화물 반도체 전계 효과 트랜지스터(MOSFET), 절연 게이트 바이폴라 트랜지스터(IGBT), 바이폴라 접합 트랜지스터(BJT) 등으로 구현될 수 있으나 이로 제한되지 않는다. 게다가, 다양한 실시예들에서, 반도체 디바이스(100)의 적응성 전하 균형 에지 종단 에어리어(106)는 도 1 내에서 도시되는 필드 플레이트들(112)보다 더 많거나 더 적은 수의 필드 플레이트들을 포함할 수 있다. 더욱이, 하나의 실시예에서, 패시베이션 층(passivation layer)(도시되지 않음)은 소스 금속(108), 필드 플레이트 구조들(112) 및 반도체 디바이스(100)의 임의의 다른 구조들 및 상부면들 위에 증착될 수 있다. 더욱이, 게다가, 하나의 실시예에서, 폴리이미드(polyimide)의 층(도시되지 않음)은 소스 금속(108), 필드 플레이트 구조들(112) 및 반도체 디바이스(100)의 임의의 다른 구조들 및 상부면들에 걸쳐 증착될 수 있다. 하나의 실시예에서, 접합 연장 영역(110)은 P-접합 연장 영역(110)으로 구현될 수 있으나 그와 같은 것으로 제한되지 않는다. 하나의 실시예에서, P-접합 종단 연장 영역(110)의 도핑 농도는 실리콘에 대한 종래의 단일 존 JTE(예를 들어, 도 2의 206)의 도핑 농도보다 실질적으로 더 낮을 수 있다. 예를 들어, 하나의 실시예에서, P-접합 연장 영역(110)의 도핑 농도는 약 1 × 1011/㎤이고 반면에 종래의 단일 존 JTE의 도핑 농도는 실리콘의 경우 1 × 1012/㎤일 수 있으나 이로 제한되지 않는다.
도 1은 X-축 및 Y-축을 포함하는 반도체 디바이스(100)의 단면 크기를 도시하는 것이 지적된다. 구체적으로, 도 1의 X-축은 미크론(또는 마이크로미터) 스케일을 포함하고 반면에 Y-축은 미크론(또는 마이크로미터) 스케일을 포함한다.
반도체 디바이스(100)는 도 1에 의해 도시되는 요소들 모두를 포함하지 않을 수 있음이 주목된다. 추가적으로, 반도체 디바이스(100)는 도 1에 도시되지 않는 하나 이상의 요소들을 포함하여 구현될 수 있다. 반도체 디바이스(100)는 본원에서 기술되는 것과 유사한 임의의 방식으로 활용 또는 구현될 수 있으나 그러한 것으로 제한되지 않는다.
도 2는 반도체 디바이스(200)의 종래의 단일 존 접합 종단 연장부(JTE)(206)의 측단면도이다. 본 발명에 따른 다양한 실시예들의 장점들을 설명하기 위하여 본원에서는 단일 존 접합 종단 연장부(202)가 포함되는 것이 지적된다. 반도체 디바이스(200)는 기판(202), 에피택셜 영역(204), 접합 종단 연장부(206) 및 소스 금속(108)을 포함한다. 접합 종단 연장부(206)는 에피택셜 영역(204) 내에 제작되고 측방향으로 변하는 도핑을 포함하는 것이 주목된다. 구체적으로, 접합 종단 연장부(206)의 도핑은 소스 금속(208)에 더 가까울수록 더 강력하고 소스 금속(108)에 더 멀어질수록 도핑 강도가 점차 감소된다.
도 3은 종래의 접합 종단 연장부(206) 및 본 발명의 하나의 실시예들에 따른 적응성 전하 균형 에지 종단 구조(106)의 접합 연장 영역(110)에서의 항복 전압 감도 대 전하 변동의 비교를 도시하는 그래프(300)이다. 그래프(300)의 Y-축은 항복 전압(V)을 표현하고 반면에 그래프(300)의 X-축은 연장 전하 변동을 퍼센트(%)로 표현하는 것이 지적된다. 더욱이, 그래프(300)의 곡선(302)은 적응성 전하 균형 에지 종단 구조(106)의 접합 연장 영역(110)에서의 항복 전압 감도 대 전하 변동을 표현한다. 게다가, 그래프(300)의 곡선(304)은 종래의 접합 종단 연장부(206)에서의 항복 전압 감도 대 전하 변동을 표현한다.
그래프(300) 내에서, 적응성 전하 균형 에지 종단 구조(106)를 표현하는 곡선(302)이 종래의 접합 종단 연장부(206)를 표현하는 곡선(304)보다 훨씬 더 원만한 곡선을 가지는 것이 지적된다. 더욱이, 곡선(302)은 곡선(304)이 나타내는 0부터 약 14% 전하 변동까지의 급격한 강하를 포함하지 않음이 주목된다. 그러므로, 적응성 전하 균형 에지 종단 구조(106)는 더 양호한 항복 전압 감도 대 전하 변동을 산출한다.
도 4 및 도 5는 본 발명의 하나의 실시예에 따른 적응성 전하 균형 에지 종단 구조(106)가 종래의 단일 존 접합 종단 연장부(206)보다 더 양호하게 수행되는 것을 보이기 위해 설명되고 비교될 것이다.
도 4는 본 발명의 다양한 실시예들에 따른 적응성 전하 균형 에지 종단 구조(예를 들어, 106)에 대한 항복 전압의 접합 연장 전하에의 종속성(dependence)을 도시하는 그래프(400)이다. 그래프(400)의 Y-축은 항복 전압(V)을 표현하고 반면에 그래프(400)의 X-축은 연장 전하(/㎠)를 표현하는 것이 주목된다. 추가적으로, 그래프(400)의 곡선(402)은 적응성 전하 균형 에지 종단 구조(106)에 대한 항복 전압의 접합 연장 전하에의 종속성을 표현한다.
도 5는 종래의 단일 존 접합 종단 연장부(예를 들어, 206)에 대한 항복 전압의 접합 연장 전하에의 종속성을 도시하는 그래프(500)이다. 그래프(500)의 Y-축은 항복 전압(V)을 표현하고 반면에 그래프(500)의 X-축은 연장 전하(/㎠)를 표현하는 것이 주목된다. 더욱이, 그래프(500)의 곡선(502)은 종래의 단일 존 접합 종단 연장부(206)에 대한 항복 전압의 접합 연장 전하에의 종속성을 표현한다.
그래프(400)의 적응성 전하 균형 에지 종단 곡선(402)은 그래프(500)의 접합 종단 연장 곡선(502)보다 더 완만한 곡선임이 주목된다. 그러므로, 적응성 전하 균형 에지 종단 구조(106)는 성능이 종래의 단일 존 접합 종단 연장부(206)보다 더 양호하다. 더욱이, 그래프(400) 내에서 도시되는 최저 연장 전하는 그래프(500)에서 도시되는 최저 연장 전하 값보다 10배 더 작은 것이 주목된다. 그러한 바와 같이, 적응성 전하 균형 에지 종단 구조(106)는 성능이 종래의 단일 존 접합 종단 연장부(206)보다 더 양호하다.
도 6 내지 도 10은 본 발명의 다양한 실시예들에 따른 반도체 디바이스의 적응성 전하 균형 에지 종단을 제작하는 프로세스를 도시한다. 하나의 실시예에서, 도 6 내지 도 10의 반도체 디바이스는 적응성 전하 균형 에지 종단을 구비하는 600V MOSFET를 포함할 수 있으나 이로 제한되지 않는다.
도 6은 N+ 기판(602) 위에 형성되는 N-도핑된 에피택셜 층(604) 상에 증착(또는 위치되는) 본 발명의 하나의 실시예에 따른 연장 링 마스크(ring mask) 또는 접합 연장 영역 마스크(606)의 측 단면도를 도시한다. 하나의 실시예에서, N+ 기판(602) 및 N-도핑된 에피택셜 층(604)은 총칭하여 기판으로 칭해질 수 있으나, 그와 같은 것으로 제한되지 않음이 주목된다.
더 구체적으로, 하나의 실시예에서, 접합 연장 마스크(606)는 N-도핑된 에피택셜 층(604) 내에 P 형 터브(tub) 영역을 형성하기 위해 더 큰 개구(608)를 포함할 수 있다. 게다가, 접합 연장 마스크(606)는 단일 고 도핑식 붕소 주입(612)을 사용하여 종단을 위한 P 접합 연장 영역을 형성하기 위해 원하는 양의 도핑된 전하를 N-도핑된 에피택셜 층(604) 내에 통합되도록 설계되는 개구들을 가지는 격자(grated) 마스크 영역(610)을 포함할 수 있으나, 그와 같은 것으로 제한되지 않는다. 접합 연장 마스크(606) 내에 개구들이 있는 곳 어디든지 붕소(612)가 개구들을 통과하여 N-도핑된 에피택셜 층(604) 내로 들어갈 수 있음이 지적된다. 더욱이, 격자 마스크 영역(610)의 개구들은 붕소(612)가 일단 N-도핑된 에피택셜 층(604) 내에 통합되면, 붕소(612)가 결국 열 드라이브-인(drive-in) 이후에 오버랩(overlap)되는 그러한 방식으로 설계된다. 게다가, 하나의 실시예에서, 격자 마스크 영역(610)의 개구들은 측으로 변하는 도펀트를 가지는 종단을 위한 P 접합 연장 영역을 형성하도록 설계되고, 여기서 도핑은 더 큰 개구(608)에 가까울수록 더 강해지고 더 큰 개구(608)로부터 더 멀어질수록 도핑 강도가 점차 감소한다. 하나의 실시예에서, 격자 마스크 영역(610)의 개구들은 더 큰 개구(608)에 가까울수록 더 커지고 더 큰 개구(608)로부터 더 멀어질수록 점차 더 작아진다.
N-도핑된 에피택셜 층(604) 내에 붕소(612)를 주입한 후에, 도 7은 본 발명에 따른 다양한 실시예들에 따른, N-도핑된 에피택셜 층(604) 내의 붕소(612)의 열 전하 드라이브-인을 도시한다. 이 방식에서, P-터브(702) 및 P 접합 종단 연장 영역(704)은 N-도핑된 에피택셜 층(604) 내에 제작 또는 형성된다. 열 전하 드라이브-인이 주입된 붕소(612)로 하여금 확산되고 N-도핑된 에피택셜 층(604) 내에서 오버랩되도록 하는 것이 지적된다. 게다가, 열 드라이브-인 프로세스 이후에, 도 7은 필드 산화층(706)이 본 발명의 다양한 실시예들에 따라 N-도핑된 에피택셜 층(604) 상에서 성장되거나 상기 층(604) 상에 증착될 수 있음을 도시한다. 하나의 실시예에서, 접합 연장 영역(704)은 P-접합 연장 영역(704)으로 구현될 수 있으나, 이와 같은 것으로 제한되지 않는다. 하나의 실시예에서, 접합 연장 영역(704)은 측방향으로 변하는 도펀트를 포함하고 여기서 도핑은 P-터브에 더 가까울수록 더 강하고 P-터브(702)로부터 더 멀어질수록 도핑 강도가 점차 감소된다.
필드 산화층(706)을 만든 후에, 도 8은 액티브 마스크(active mask) 층이 사용되어 필드 산화층(706)의 부분들을 에칭 제거함으로써 N-도핑된 에피택셜 층(604)을 노출시킬 수 있음을 도시한다. 이 점에서, 게이트 산화층(802)은 에칭된 필드 산화층(706) 및 N-도핑된 에피택셜 층(604)의 상면들 상에서 또는 그 위에서 성장될 수 있다. 이 이후에, 폴리실리콘(804)이 에칭된 필드 산화층(706) 및 N-도핑된 에피택셜 층(604)의 상면들 상에 또는 그 위에 증착될 수 있다. 다음으로, 마스크가 사용되어 폴리실리콘(804)의 부분들을 에칭으로 없애거나 패터닝으로 없애서 결과적으로 게이트 영역(806), 게이트 러너(runner)(808) 및 폴리실리콘 필드 플레이트(810)을 정의할 수 있다. 도 8 내에서, 반도체 디바이스의 활성 영역(812)은 수직 점선의 좌측에 있고 반면에 반도체 디바이스의 종단 영역(814)은 수직 점선의 우측에 있음이 지적된다.
도 9는 본 발명의 다양한 실시예에 따라 N-도핑된 에피택셜 층(604) 내의 몸체 주입, 소스 N+ 비소에 선행하는 열 드라이브-인 및 얕은 P+ 주입의 결과인 P 몸체(902)를 도시한다. 다음에, 중간층(interlayer) 유전체(904)의 증착은 게이트 산화층(802)(도시되지 않음), 게이트 러너 폴리실리콘(808), 폴리실리콘 필드 플레이트(810), 폴리실리콘(804) 및 도 9의 반도체 디바이스의 다른 상부면들 상에 또는 이들에 걸쳐 증착될 수 있다.
도 10은 중간층 유전체(904), 필드 산화층(706)을 통하고 P 접합 연장 영역(704) 내로 연장되는 에치 영역들(또는 캐비티들 또는 홀들 또는 트렌치(trench)들)(1012)에 접촉하는 데 컨택 마스크(contact mask)가 사용될 수 있는 것을 도시한다. 다음으로, P+ 도핑된 폴리실리콘(또는 붕소 도핑된 폴리실리콘)으로 제한되지 않는 얕은 붕소 주입(1006)이 각각의 컨택 캐비티(1012)의 하단에서 P 접합 연장 영역 내로 수행될 수 있다. 이 주입들은 필드 링들(1006)로서 칭해질 수 있고, 이 필드 링들은 절연되거나, 좁거나 얕을 수 있음이 주목된다. 이 이후에, 금속의 층(1002)이 반도체 디바이스(1000) 위에 또는 걸쳐 그리고 컨택 캐비티들(1012) 내로 증착될 수 있다. 다음으로, 소스 금속(1004), 게이트 러너(806), 필드 플레이트 구조들(1008) 및 금속 및 폴리실리콘 필드 플레이트 구조(1014)를 제작하고 독립화하기 위해 금속(1002)이 에칭될 수 있다. 이 방식에서, 필드 플레이트 구조들(1008) 및 금속 및 폴리실리콘 필드 플레이트 구조(1014)는 P 접합 연장 영역(704)과 저항 접촉되나 그와 같은 것으로 제한되지 않는다. 예를 들어, 하나의 실시예에서, 필드 플레이트 구조들(1008) 및 금속 및 폴리실리콘 필드 플레이트 구조(1014)는 P 접합 연장 영역(704)과 쇼트키 접속되도록 구현될 수 있다. 하나의 실시예에서 쇼트키 접촉은 기본적으로 컨택 및 실리콘 사이에 장벽을 가지고, 즉 공핍 층(도시되지 않음)이 있는 것이 주목된다. 하나의 실시예에서, 금속 및 폴리실리콘 필드 플레이트 구조(1014)는 폴리실리콘 필드 플레이트(810)를 포함하는 것이 주목된다.
하나의 실시예에서, 적응성 전하 균형 에지 종단(1010)은 P 접합 연장 영역(704), 필드 플레이트 구조들(1008), 금속 및 폴리실리콘 필드 플레이트 구조(1014), 폴리실리콘 필드 플레이트(810) 및 게이트 러너(806)을 포함할 수 있으나 이로 제한되지 않음이 지적된다. 하나의 실시예에서, 폴리이미드의 층(도시되지 않음)은 소스 금속(1004), 금속(1002), 게이트 러너(806), 필드 플레이트 구조들(1008), 금속 및 폴리실리콘 필드 플레이트 구조(1014) 및 반도체 디바이스(1000)의 임의의 다른 구조들 및 상부면들 위에 또는 이들에 걸쳐 증착될 수 있다. 하나의 실시예에서, 패시베이션 층(passivation layer)(도시되지 않음)이 소스 금속(1004), 금속(1002), 게이트 러너(806), 필드 플레이트 구조들(1008), 금속 및 폴리실리콘 필드 플레이트 구조(1014) 및 반도체 디바이스(1000)의 임의의 다른 구조들 및 상부면들 위에 또는 이들에 걸쳐 증착될 수 있다.
도 10 내에서, 반도체 디바이스(1000)의 적응성 전하 균형 에지 종단(1010) 내에 도시된 5개의 필드 플레이트 구조들(1008)보다 더 많거나 더 적은 수의 필드 플레이트 구조들(1008)이 구현될 수 있음이 이해된다. 예를 들어, 다양한 실시예들에서, 반도체 디바이스(1000)는 금속 및 폴리실리콘 필드 플레이트들의 세트(1014), 금속 필드 플레이트들의 세트(1008) 및/또는 폴리실리콘 필드 플레이트들의 세트(810)로 구현될 수 있으나 이로 제한되지 않는다. 하나의 실시예에서, 반도체 디바이스(1000)의 적응성 전하 균형 에지 종단(1010) 내에 구현되는 필드 플레이트 구조들(1008)의 수는 반도체 디바이스(1000)의 전압 및 반도체 디바이스(1000)를 제작하는 데 사용되는 리소그래피 설비의 물리적인 제약들에 좌우될 수 있다. 하나의 실시예에서, 필드 플레이트 구조들(1008)의 금속 컨택들 사이의 달성 가능한 최소 거리는 반도체 디바이스(1000)의 실리콘의 임계 필드(critical field)와 관련될 수 있음이 주목된다. 다양한 실시예들에서, 각 필드 플레이트 구조(1008) 사이의 갭 거리 또는 크기는 다른 갭 거리들과 유사할 수 있거나, 상이할 수 있거나 또는 유사하거나 상이한 거리들이 혼합될 수 있다. 예를 들어 다양한 실시예들에서, 두 필드 플레이트 구조들(예를 들어, 1008) 사이의 갭 거리 또는 크기는 2미크론, 3미크론 또는 몇 미크론들로서 구현될 수 있으나 그와 같은 것으로 제한되지 않는다.
반도체 디바이스(예를 들어, 100 또는 1000)의 적응성 전하 균형 에지 종단(예를 들어, 106 또는 1010)이 본 발명의 다양한 실시예들에 따라 제작 또는 구현될 수 있음이 주목된다.
적응성 전하 균형 에지 종단(1010) 및 반도체 디바이스(1000)는 도 10이 도시하고 있는 요소들 모두를 포함하지 않을 수 있음이 지적된다. 더욱이, 적응성 전하 균형 에지 종단(1010) 및 반도체 디바이스(1000)는 각각 도 10이 도시하고 있지 않는 요소들을 하나 이상 포함하여 구현될 수 있다. 적응성 전하 균형 에지 종단(1010) 및 반도체 디바이스(1000)는 본원에서 기술된 바와 유사한 임의의 방식으로 활용 또는 구현될 수 있으나, 그와 같은 것으로 제한되지 않음이 주목된다.
도 11은 본 발명의 다양한 실시예들에 따라 반도체 디바이스의 적응성 전하 균형 에지 종단을 제작하는 방법(1100)의 흐름도이다. 도 11에 구체적인 동작들이 개시될지라도, 그와 같은 동작들은 예들이다. 방법(1010)은 도 11에 도시되는 동작들 모두를 포함하지 않을 수 있다. 또한, 방법(1100)은 다양한 다른 동작들 및/또는 도시되는 동작들의 변형들을 포함할 수 있다. 마찬가지로, 흐름도(1100)의 동작들의 시퀀스는 수정될 수 있다. 흐름도(1100)에서의 동작들의 모두가 수행되지 않을 수 있음이 인정된다. 다양한 실시예들에서, 방법(1100)의 동작들 중 하나 이상은 소프트웨어에 의해, 펌웨어에 의해, 하드웨어에 의해 또는 이들의 임의의 연결에 의해 제어 또는 관리될 수 있으나 그러한 것으로 제한되지 않는다. 방법(1100)은 컴퓨터 또는 컴퓨팅 디바이스 판독 가능 및 실행 가능 명령들(또는 코드)의 제어 하에 프로세서(들) 및 전기 구성요소들에 의해 제어 또는 관리될 수 있는 본 발명의 실시예들의 프로세스들을 포함할 수 있다. 컴퓨터 또는 컴퓨팅 디바이스 판독 가능 및 실행 가능 명령들(또는 코드들)은 예를 들어, 컴퓨터 또는 컴퓨팅 디바이스 사용 가능 휘발성 메모리, 컴퓨터 또는 컴퓨팅 디바이스 사용 가능 비휘발성 메모리 및/또는 컴퓨터 또는 컴퓨팅 디바이스 사용 가능 대용량 데이터 저장소와 같은 데이터 저장 피처(feature)들 내에 상주할 수 있다. 그러나, 컴퓨터 또는 컴퓨팅 디바이스 판독 가능 및 실행 가능 명령들(또는 코드)은 임의의 유형의 컴퓨터 또는 컴퓨팅 디바이스 판독 가능 매체 또는 메모리 내에 상주할 수 있다.
도 11의 동작 1102에서, 에피택셜 층(예를 들어, 604)은 기판(예를 들어, 602) 상에 또는 위에 형성될 수 있다. 동작(1102)은 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 하나의 실시예에서 기판은 동작 1102에서 제 1 도펀트를 포함할 수 있고 반면에 에피택셜 층은 더 낮은 농도의 제 1 도펀트를 포함할 수 있다. 동작 1102은 본원에서 기술된 것과 유사한 임의의 방식으로 구현될 수 있으나, 그러한 것으로 제한되지 않는다.
동작 1104에서, 종단을 위한 접합 연장 영역(예를 들어, 704)은 에피택셜 층의 상부면 내에 생성될 수 있다. 동작 1104은 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 하나의 실시예에서 종단을 위한 접합 연장 영역은 제 2 도펀트를 포함할 수 있다. 동작 1104은 본원에서 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
도 11의 동작 1106에서, 필드 유전체(예를 들어, 706)가 에피택셜 층의 상부면에 걸쳐 또는 그 위에 형성되고 정의될 수 있다. 동작 1106은 광범위한 방식들로 구현될 수 있음이 지적된다. 예를 들어, 동작 1106은 본원에서 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나 그와 같은 것으로 제한되지 않는다.
동작 1108에서, 게이트 유전체(예를 들어, 802)는 필드 유전체 및/또는 에피택셜 층의 상부면에 걸쳐 또는 위에 형성되고 정의될 수 있다. 동작(1108)은 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 동작(1108)은 본원에서 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
도 11의 동작 1110에서, 도전성 재료(예를 들어, 804)는 게이트 산화층에 걸쳐 또는 위에 형성되고 정의될 수 있다. 동작 1110은 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 동작 1110은 본원에 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
동작 1112에서, 유전체 층(예를 들어, 904)은 도전성 재료, 필드 유전체 및/또는 에피택셜 층의 상부면에 걸쳐 또는 그 위에 형성될 수 있다. 동작 1112은 광범위한 방식들로 구현될 수 있음이 지적된다. 예를 들어, 동작 1112는 본원에서 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
도 11의 동작 1114에서, 하나 이상의 캐비티(cavity)들 또는 홀(hole)들(예를 들어, 1012)은 유전체 층, 게이트 유전체, 필드 유전체 중 하나 이상을 통과하여 종단을 위한 접합 연장 영역 내까지 형성될 수 있다. 동작 1114는 광범위한 방식들로 구현될 수 있다. 예를 들어, 동작 1114는 본원에서 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
동작 1116에서, 필드 링(예를 들어, 1006)은 하나 이상의 캐비티들의 하단에서 종단을 위한 접합 연장 영역 내에 생성될 수 있다. 동작 1116은 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 하나의 실시예에서 동작 1116에서의 각각의 접촉 영역은 더 높은 농도의 제 2 도펀트를 포함할 수 있다. 동작 1116은 본원에서 기술되는 것과 유사한 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
도 11의 동작 1118에서, 도전 층(예를 들어, 1002)은 임의의 유전체 층, 임의의 도전성 재료, 임의의 필드 유전체 및/또는 에피택셜 층의 상부면 중 하나 이상에 걸쳐 또는 그 위에 형성될 수 있다. 동작 1118은 광범위한 방식들로 구현될 수 있음이 지적된다. 예를 들어, 동작 1118은 본원에서 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
동작 1120에서, 도전 층의 하나 이상의 부분들은 하나 이상의 캐비티들의 각각이 다른 캐비티 내의 도전 층과 물리적으로 접촉하지 않도록 제거될 수 있다. 동작 1120은 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 동작 1116은 본원에서 기술되는 것과 유사한 임의의 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다.
도 11의 동작 1122에서, 패시베이션 층(passivation layer) 또는 폴리이미드(polyimide)의 층은 임의의 도전 층 및/또는 에피택셜 층의 상부면에 걸쳐 또는 그 위에 형성될 수 있다. 동작 1122은 광범위한 방식들로 구현될 수 있음이 주목된다. 예를 들어, 동작 1122은 본원에서 기술되는 것과 유사한 방식으로 구현될 수 있으나, 그와 같은 것으로 제한되지 않는다. 이 방식에서, 반도체 디바이스의 적응성 전하 균형 에지 종단은 본 발명의 다양한 실시예들에 따라 제작될 수 있다.
본 발명에 따른 다양한 특정한 실시예들의 상기 설명들은 예시 및 설명의 목적들을 위해 제시되었다. 이것들은 철저하거나 본 발명을 개시된 그대로의 형태들로 제한하도록 의도되지 않고, 상기 내용의 측면에서 많은 수정들 및 변형들이 가능하다. 본 발명은 청구항들 및 이들의 등가들에 따라 해석되어야 한다.
개념들
본 저작물은 적어도 다음의 개념들을 개시한다:
개념 1. 반도체 디바이스는:
제 1 유형 도펀트를 포함하는 기판과;
상기 기판 위에 위치되고 상기 기판보다 더 낮은 농도의 상기 제 1 유형 도펀트를 포함하는 에피택셜 층과;
상기 에피택셜 층 내에 위치되고 제 2 유형 도펀트를 포함하는 접합 연장 영역과;
상기 접합 연장 영역과 물리적으로 접촉되고 상기 접합 연장 영역보다 더 높은 농도의 상기 제 2 유형 도펀트를 포함하는 필드 링들의 세트와; 그리고
상기 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 포함한다.
개념 2. 개념 1의 반도체 디바이스이고, 상기 에지 종단 구조는 금속 필드 플레이트(field plate)들의 세트를 포함한다.
개념 3. 개념 1의 반도체 디바이스이고, 상기 에지 종단 구조는 폴리실리콘(polysilicon) 필드 플레이트들의 세트를 포함한다.
개념 4. 개념 1의 반도체 디바이스이고, 상기 접합 연장 영역은 상기 제 2 유형 도펀트의 측방향으로 변하는(laterally varying) 도핑을 포함한다.
개념 5. 개념 2의 반도체 디바이스이고, 상기 필드 링들의 세트의 필드 링은 상기 금속 필드 플레이트들의 세트의 금속 필드 플레이트와 연결된다.
개념 6. 개념 1의 반도체 디바이스이고, 상기 에지 종단 구조는 금속 및 폴리실리콘 필드 플레이트를 포함한다.
개념 7. 개념 제 2의 반도체 디바이스로서, 상기 금속 필드 플레이트들의 세트는 상기 금속 필드 플레이트들의 세트 중 하나 사이에 갭을 형성한다.
개념 8. 금속 산화물 반도체 전계 효과 트랜지스터(MOSFET) 디바이스는:
제 1 유형 도펀트를 포함하는 기판과;
상기 기판 위에 위치되고 상기 기판보다 더 낮은 농도의 상기 제 1 유형 도펀트를 포함하는 에피택셜 층과;
상기 에피택셜 층 내에 위치되고 제 2 유형 도펀트를 포함하는 접합 연장 영역과;
상기 접합 연장 영역과 물리적으로 접촉되고 상기 접합 연장 영역보다 더 높은 농도의 상기 제 2 유형 도펀트를 포함하는 필드 링들의 세트와; 그리고
상기 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 포함한다.
개념 9. 개념 8의 MOSFET 디바이스이고, 상기 에지 종단 구조는 금속 필드 플레이트들의 세트를 포함한다.
개념 10. 개념 8의 MOSFET 디바이스이고, 상기 에지 종단 구조는 폴리실리콘 필드 플레이트들의 세트를 포함한다.
개념 11. 개념 8의 MOSFET 디바이스이고, 상기 접합 연장 영역은 상기 제 2 유형 도펀트의 측방향으로 변하는 도핑을 포함한다.
개념 12. 개념 9의 MOSFET 디바이스이고, 상기 필드 링들의 세트의 필드 링은 상기 금속 필드 플레이트들의 세트의 금속 필드 플레이트와 연결된다.
개념 13. 개념 8의 MOSFET 디바이스이고, 상기 에지 종단 구조는 금속 및 폴리실리콘 필드 플레이트를 포함한다.
개념 14. 개념 9의 MOSFET 디바이스이고, 상기 금속 필드 플레이트들의 세트는 상기 금속 필드 플레이트들의 세트 중 하나 사이에 갭을 형성한다.
개념 15. 방법은:
반도체 디바이스의 에피택셜 층의 상부면 내에 접합 연장 영역을 생성하는 단계로서, 상기 에피택셜 층은 제 1 유형 도펀트를 포함하고 상기 접합 연장 영역은 제 2 유형 도펀트를 포함하는, 생성하는 단계와;
상기 접합 연장 영역과 물리적으로 접촉되고 상기 접합 연장 영역보다 더 높은 농도의 제 2 유형 도펀트를 포함하는 필드 링들의 세트를 생성하는 단계와; 그리고
상기 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 생성하는 단계를 포함한다.
개념 16. 개념 15의 방법이고, 상기 에지 종단 구조는 금속 필드 플레이트들의 세트를 포함한다.
개념 17. 개념 15의 방법이고, 상기 에지 종단 구조는 폴리실리콘 필드 플레이트들의 세트를 포함한다.
개념 18. 개념 15의 방법이고, 상기 접합 연장 영역은 상기 제 2 유형 도펀트의 측방향으로 변하는 도핑을 포함한다.
개념 19. 개념 16의 방법이고, 상기 필드 링들의 세트의 필드 링은 상기 금속 필드 플레이트들의 세트의 금속 필드 플레이트와 연결된다.
개념 20. 개념 15의 방법이고, 상기 에지 종단 구조는 금속 및 폴리실리콘 필드 플레이트를 포함한다.
Claims (20)
- 반도체 디바이스로서,
제 1 유형 도펀트를 포함하는 기판과,
상기 기판 위에 위치되고 상기 기판보다 낮은 농도의 상기 제 1 유형 도펀트를 포함하는 에피택셜(epitaxial) 층과,
상기 에피택셜 층 내에 위치되고 제 2 유형 도펀트를 포함하는 접합 연장 영역과,
상기 접합 연장 영역과 물리적으로 접촉되고 상기 접합 연장 영역보다 높은 농도의 상기 제 2 유형 도펀트를 포함하는 필드 링(field ring)들의 세트와,
상기 필드 링들의 세트와 물리적으로 접촉되는 에지 종단(edge termination) 구조를 포함하는
반도체 디바이스.
- 제 1 항에 있어서,
상기 에지 종단 구조는 금속 필드 플레이트(metal field plate)들의 세트를 포함하는
반도체 디바이스.
- 제 1 항에 있어서,
상기 에지 종단 구조는 폴리실리콘(polysilicon) 필드 플레이트들의 세트를 포함하는
반도체 디바이스.
- 제 1 항에 있어서,
상기 접합 연장 영역은 상기 제 2 유형 도펀트의 측방향으로 변하는(laterally varying) 도핑을 포함하는
반도체 디바이스.
- 제 2 항에 있어서,
상기 필드 링들의 세트 중 하나의 필드 링은 상기 금속 필드 플레이트들의 세트 중 하나의 금속 필드 플레이트와 연결되는
반도체 디바이스.
- 제 1 항에 있어서,
상기 에지 종단 구조는 금속 필드 플레이트 및 폴리실리콘 필드 플레이트를 포함하는
반도체 디바이스.
- 제 2 항에 있어서,
상기 금속 필드 플레이트들의 세트는 상기 금속 필드 플레이트들의 세트 중 하나 사이에 갭을 형성하는
반도체 디바이스.
- 금속 산화물 반도체 전계 효과 트랜지스터(metal oxide semiconductor field effect transistor; MOSFET) 디바이스로서,
제 1 유형 도펀트를 포함하는 기판과,
상기 기판 위에 위치되고 상기 기판보다 낮은 농도의 상기 제 1 유형 도펀트를 포함하는 에피택셜 층과,
상기 에피택셜 층 내에 위치되고 제 2 유형 도펀트를 포함하는 접합 연장 영역과,
상기 접합 연장 영역과 물리적으로 접촉되고 상기 접합 연장 영역보다 높은 농도의 상기 제 2 유형 도펀트를 포함하는 필드 링들의 세트와,
상기 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 포함하는
MOSFET 디바이스.
- 제 8 항에 있어서,
상기 에지 종단 구조는 금속 필드 플레이트들의 세트를 포함하는
MOSFET 디바이스.
- 제 8 항에 있어서,
상기 에지 종단 구조는 폴리실리콘 필드 플레이트들의 세트를 포함하는
MOSFET 디바이스.
- 제 8 항에 있어서,
상기 접합 연장 영역은 상기 제 2 유형 도펀트의 측방향으로 변하는 도핑을 포함하는
MOSFET 디바이스.
- 제 9 항에 있어서,
상기 필드 링들의 세트 중 하나의 필드 링은 상기 금속 필드 플레이트들의 세트 중 하나의 금속 필드 플레이트와 연결되는
MOSFET 디바이스.
- 제 8 항에 있어서,
상기 에지 종단 구조는 금속 필드 플레이트 및 폴리실리콘 필드 플레이트를 포함하는
MOSFET 디바이스.
- 제 9 항에 있어서,
상기 금속 필드 플레이트들의 세트는 상기 금속 필드 플레이트들의 세트 중 하나 사이에 갭을 형성하는
MOSFET 디바이스.
- 반도체 디바이스의 에피택셜 층의 상부면 내에 접합 연장 영역을 생성하는 단계―상기 에피택셜 층은 제 1 유형 도펀트를 포함하고 상기 접합 연장 영역은 제 2 유형 도펀트를 포함함―와,
상기 접합 연장 영역과 물리적으로 접촉되고 상기 접합 연장 영역보다 높은 농도의 상기 제 2 유형 도펀트를 포함하는 필드 링들의 세트를 생성하는 단계와,
상기 필드 링들의 세트와 물리적으로 접촉되는 에지 종단 구조를 생성하는 단계를 포함하는
방법.
- 제 15 항에 있어서,
상기 에지 종단 구조는 금속 필드 플레이트들의 세트를 포함하는
방법.
- 제 15 항에 있어서,
상기 에지 종단 구조는 폴리실리콘 필드 플레이트들의 세트를 포함하는
방법.
- 제 15 항에 있어서,
상기 접합 연장 영역은 상기 제 2 유형 도펀트의 측방향으로 변하는 도핑을 포함하는
방법.
- 제 16 항에 있어서,
상기 필드 링들의 세트 중 하나의 필드 링은 상기 금속 필드 플레이트들의 세트 중 하나의 금속 필드 플레이트와 연결되는
방법.
- 제 15 항에 있어서,
상기 에지 종단 구조는 금속 필드 플레이트 및 폴리실리콘 필드 플레이트를 포함하는
방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/484,114 US9842911B2 (en) | 2012-05-30 | 2012-05-30 | Adaptive charge balanced edge termination |
US13/484,114 | 2012-05-30 | ||
PCT/US2013/043477 WO2013181467A1 (en) | 2012-05-30 | 2013-05-30 | Adaptive charge balanced edge termination |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150023317A true KR20150023317A (ko) | 2015-03-05 |
KR101710249B1 KR101710249B1 (ko) | 2017-03-08 |
Family
ID=49669194
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020147033507A KR101710249B1 (ko) | 2012-05-30 | 2013-05-30 | 적응성 전하 균형 에지 종단을 포함하는 반도체 디바이스 및 그 제조방법 |
Country Status (6)
Country | Link |
---|---|
US (2) | US9842911B2 (ko) |
JP (1) | JP6109930B2 (ko) |
KR (1) | KR101710249B1 (ko) |
CN (1) | CN104508826B (ko) |
DE (1) | DE112013002722B4 (ko) |
WO (1) | WO2013181467A1 (ko) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9484451B2 (en) | 2007-10-05 | 2016-11-01 | Vishay-Siliconix | MOSFET active area and edge termination area charge balance |
US9431249B2 (en) | 2011-12-01 | 2016-08-30 | Vishay-Siliconix | Edge termination for super junction MOSFET devices |
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
US9842911B2 (en) * | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
DE102014005879B4 (de) * | 2014-04-16 | 2021-12-16 | Infineon Technologies Ag | Vertikale Halbleitervorrichtung |
US9240444B2 (en) * | 2014-05-26 | 2016-01-19 | Nuvoton Technology Corporation | High-voltage semiconductor device with a termination structure |
US9508596B2 (en) * | 2014-06-20 | 2016-11-29 | Vishay-Siliconix | Processes used in fabricating a metal-insulator-semiconductor field effect transistor |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
EP3183754A4 (en) | 2014-08-19 | 2018-05-02 | Vishay-Siliconix | Super-junction metal oxide semiconductor field effect transistor |
CN106252384A (zh) * | 2015-06-15 | 2016-12-21 | 北大方正集团有限公司 | 结终端扩展结构及该结构的制造方法 |
DE102015110484B4 (de) | 2015-06-30 | 2023-09-28 | Infineon Technologies Austria Ag | Halbleiterbauelemente und Verfahren zum Bilden eines Halbleiterbauelements |
CN105609500B (zh) * | 2016-01-28 | 2018-10-12 | 嘉兴爱禾电子有限公司 | 一种共极集成二极管 |
DE102016120301A1 (de) * | 2016-10-25 | 2018-04-26 | Infineon Technologies Ag | Leistungshalbleitervorrichtungs-Abschlussstruktur |
EP3496153B1 (en) * | 2017-12-05 | 2021-05-19 | STMicroelectronics S.r.l. | Manufacturing method of a semiconductor device with efficient edge structure |
DE102017130928A1 (de) * | 2017-12-21 | 2019-06-27 | Infineon Technologies Ag | Verfahren zur Herstellung eines Halbleiterbauelements mit einem Kanalstopper-Gebiet |
US10957759B2 (en) | 2018-12-21 | 2021-03-23 | General Electric Company | Systems and methods for termination in silicon carbide charge balance power devices |
US20220157951A1 (en) * | 2020-11-17 | 2022-05-19 | Hamza Yilmaz | High voltage edge termination structure for power semicondcutor devices and manufacturing method thereof |
US11955567B2 (en) | 2022-02-16 | 2024-04-09 | Leap Semiconductor Corp. | Wide-band gap semiconductor device and method of manufacturing the same |
CN114335154B (zh) * | 2022-03-10 | 2022-07-01 | 深圳市威兆半导体有限公司 | 一种半导体器件、终端结构及其制造方法 |
US20240145532A1 (en) * | 2022-10-28 | 2024-05-02 | Ideal Semiconductor Devices, Inc. | Combined charge balance and edge termination surface passivation for a semiconductor device and methods of fabricating the same |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090206440A1 (en) * | 2006-04-20 | 2009-08-20 | Hans-Joachim Schulze | Power Semiconductor Device |
US20100084704A1 (en) * | 2008-08-25 | 2010-04-08 | Maxpower Semiconductor Inc. | Devices Containing Permanent Charge |
JP2011204710A (ja) * | 2010-03-24 | 2011-10-13 | Fuji Electric Co Ltd | 半導体装置 |
Family Cites Families (347)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4191603A (en) | 1978-05-01 | 1980-03-04 | International Business Machines Corporation | Making semiconductor structure with improved phosphosilicate glass isolation |
DK157272C (da) | 1978-10-13 | 1990-04-30 | Int Rectifier Corp | Mosfet med hoej effekt |
JPS5658267A (en) | 1979-10-17 | 1981-05-21 | Nippon Telegr & Teleph Corp <Ntt> | Insulated gate type field-effect transistor |
JPS56115525A (en) | 1980-02-18 | 1981-09-10 | Chiyou Lsi Gijutsu Kenkyu Kumiai | Manufacture of semiconductor device |
US4593302B1 (en) | 1980-08-18 | 1998-02-03 | Int Rectifier Corp | Process for manufacture of high power mosfet laterally distributed high carrier density beneath the gate oxide |
US4680853A (en) | 1980-08-18 | 1987-07-21 | International Rectifier Corporation | Process for manufacture of high power MOSFET with laterally distributed high carrier density beneath the gate oxide |
US4412242A (en) | 1980-11-17 | 1983-10-25 | International Rectifier Corporation | Planar structure for high voltage semiconductor devices with gaps in glassy layer over high field regions |
US4399449A (en) | 1980-11-17 | 1983-08-16 | International Rectifier Corporation | Composite metal and polysilicon field plate structure for high voltage semiconductor devices |
US4532534A (en) | 1982-09-07 | 1985-07-30 | Rca Corporation | MOSFET with perimeter channel |
JPS5984474A (ja) | 1982-11-05 | 1984-05-16 | Nec Corp | 電力用縦型電界効果トランジスタ |
JPS5980823U (ja) | 1982-11-20 | 1984-05-31 | ソニー株式会社 | テープレコーダの切換操作機構 |
US4803532A (en) | 1982-11-27 | 1989-02-07 | Nissan Motor Co., Ltd. | Vertical MOSFET having a proof structure against puncture due to breakdown |
US4974059A (en) | 1982-12-21 | 1990-11-27 | International Rectifier Corporation | Semiconductor high-power mosfet device |
GB2134705B (en) | 1983-01-28 | 1985-12-24 | Philips Electronic Associated | Semiconductor devices |
US4789882A (en) | 1983-03-21 | 1988-12-06 | International Rectifier Corporation | High power MOSFET with direct connection from connection pads to underlying silicon |
JPH0612828B2 (ja) | 1983-06-30 | 1994-02-16 | 株式会社東芝 | 半導体装置 |
US4641174A (en) | 1983-08-08 | 1987-02-03 | General Electric Company | Pinch rectifier |
JPS6086946A (ja) | 1983-10-18 | 1985-05-16 | Yokogawa Hokushin Electric Corp | ル−プ形デ−タ通信システム |
JPS60117613A (ja) | 1983-11-30 | 1985-06-25 | Fujitsu Ltd | 半導体装置の製造方法 |
JPS60249367A (ja) | 1984-05-25 | 1985-12-10 | Hitachi Ltd | 絶縁ゲ−ト形トランジスタ |
US4672407A (en) | 1984-05-30 | 1987-06-09 | Kabushiki Kaisha Toshiba | Conductivity modulated MOSFET |
US4620211A (en) | 1984-08-13 | 1986-10-28 | General Electric Company | Method of reducing the current gain of an inherent bipolar transistor in an insulated-gate semiconductor device and resulting devices |
JPS6180860A (ja) | 1984-09-28 | 1986-04-24 | Hitachi Ltd | パワ−mosfet |
US4631564A (en) | 1984-10-23 | 1986-12-23 | Rca Corporation | Gate shield structure for power MOS device |
US4646117A (en) | 1984-12-05 | 1987-02-24 | General Electric Company | Power semiconductor devices with increased turn-off current ratings and limited current density in peripheral portions |
JPS61182264A (ja) | 1985-02-08 | 1986-08-14 | Nissan Motor Co Ltd | 縦型mosトランジスタ |
JPS6292361A (ja) | 1985-10-17 | 1987-04-27 | Toshiba Corp | 相補型半導体装置 |
JPH0648716B2 (ja) | 1985-11-30 | 1994-06-22 | ヤマハ株式会社 | 集積回路装置の製法 |
EP0227894A3 (en) | 1985-12-19 | 1988-07-13 | SILICONIX Incorporated | High density vertical dmos transistor |
JPS62176168A (ja) | 1986-01-30 | 1987-08-01 | Nippon Denso Co Ltd | 縦型mosトランジスタ |
JPH0693512B2 (ja) | 1986-06-17 | 1994-11-16 | 日産自動車株式会社 | 縦形mosfet |
DE3776454D1 (de) | 1986-08-13 | 1992-03-12 | Siemens Ag | Integrierte bipolar- und komplementaere mos-transistoren auf einem gemeinsamen substrat enthaltende schaltung und verfahren zu ihrer herstellung. |
US5160491A (en) | 1986-10-21 | 1992-11-03 | Texas Instruments Incorporated | Method of making a vertical MOS transistor |
US4941026A (en) | 1986-12-05 | 1990-07-10 | General Electric Company | Semiconductor devices exhibiting minimum on-resistance |
US4819052A (en) | 1986-12-22 | 1989-04-04 | Texas Instruments Incorporated | Merged bipolar/CMOS technology using electrically active trench |
EP0279403A3 (en) | 1987-02-16 | 1988-12-07 | Nec Corporation | Vertical mos field effect transistor having a high withstand voltage and a high switching speed |
US4799095A (en) | 1987-07-06 | 1989-01-17 | General Electric Company | Metal oxide semiconductor gated turn off thyristor |
JPS6442177A (en) | 1987-08-10 | 1989-02-14 | Hitachi Ltd | Insulated gate transistor |
US5021840A (en) | 1987-08-18 | 1991-06-04 | Texas Instruments Incorporated | Schottky or PN diode with composite sidewall |
JPS6489465A (en) | 1987-09-30 | 1989-04-03 | Toshiba Corp | Double-diffusion type mos field effect transistor |
US4827321A (en) | 1987-10-29 | 1989-05-02 | General Electric Company | Metal oxide semiconductor gated turn off thyristor including a schottky contact |
US4893160A (en) | 1987-11-13 | 1990-01-09 | Siliconix Incorporated | Method for increasing the performance of trenched devices and the resulting structure |
JPH01198076A (ja) | 1988-02-02 | 1989-08-09 | Mitsubishi Electric Corp | 半導体装置 |
JP2771172B2 (ja) | 1988-04-01 | 1998-07-02 | 日本電気株式会社 | 縦型電界効果トランジスタ |
US20020074585A1 (en) | 1988-05-17 | 2002-06-20 | Advanced Power Technology, Inc., Delaware Corporation | Self-aligned power MOSFET with enhanced base region |
US5283201A (en) | 1988-05-17 | 1994-02-01 | Advanced Power Technology, Inc. | High density power device fabrication process |
JPH0783118B2 (ja) | 1988-06-08 | 1995-09-06 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
KR910004318B1 (ko) | 1988-06-27 | 1991-06-25 | 현대전자산업 주식회사 | 수직형 d mos 트랜지스터의 셀 |
US4969027A (en) | 1988-07-18 | 1990-11-06 | General Electric Company | Power bipolar transistor device with integral antisaturation diode |
US4967243A (en) | 1988-07-19 | 1990-10-30 | General Electric Company | Power transistor structure with high speed integral antiparallel Schottky diode |
EP0354449A3 (en) | 1988-08-08 | 1991-01-02 | Seiko Epson Corporation | Semiconductor single crystal substrate |
US5034346A (en) | 1988-08-25 | 1991-07-23 | Micrel Inc. | Method for forming shorting contact for semiconductor which allows for relaxed alignment tolerance |
DE58907758D1 (de) | 1988-09-20 | 1994-07-07 | Siemens Ag | Planarer pn-Übergang hoher Spannungsfestigkeit. |
US5019526A (en) | 1988-09-26 | 1991-05-28 | Nippondenso Co., Ltd. | Method of manufacturing a semiconductor device having a plurality of elements |
JPH0291976A (ja) | 1988-09-29 | 1990-03-30 | Oki Electric Ind Co Ltd | 縦型溝型mos fetの製造方法 |
JPH0294477A (ja) | 1988-09-30 | 1990-04-05 | Toshiba Corp | 半導体装置及びその製造方法 |
US5072266A (en) | 1988-12-27 | 1991-12-10 | Siliconix Incorporated | Trench DMOS power transistor with field-shaping body profile and three-dimensional geometry |
US4939557A (en) | 1989-02-15 | 1990-07-03 | Varian Associates, Inc. | (110) GaAs microwave FET |
US5111253A (en) | 1989-05-09 | 1992-05-05 | General Electric Company | Multicellular FET having a Schottky diode merged therewith |
US4954854A (en) | 1989-05-22 | 1990-09-04 | International Business Machines Corporation | Cross-point lightly-doped drain-source trench transistor and fabrication process therefor |
JP2689606B2 (ja) | 1989-05-24 | 1997-12-10 | 富士電機株式会社 | 絶縁ゲート電界効果型トランジスタの製造方法 |
EP0438700A1 (de) | 1990-01-25 | 1991-07-31 | Asea Brown Boveri Ag | Abschaltbares, MOS-gesteuertes Leistungshalbleiter-Bauelement sowie Verfahren zu dessen Herstellung |
JP2597412B2 (ja) | 1990-03-20 | 1997-04-09 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
JP2692350B2 (ja) | 1990-04-02 | 1997-12-17 | 富士電機株式会社 | Mos型半導体素子 |
EP0460251B1 (de) | 1990-06-05 | 1998-11-18 | Siemens Aktiengesellschaft | Herstellverfahren für einen Leistungs-MISFET |
US5156993A (en) | 1990-08-17 | 1992-10-20 | Industrial Technology Research Institute | Fabricating a memory cell with an improved capacitor |
JP2751612B2 (ja) | 1990-10-01 | 1998-05-18 | 株式会社デンソー | 縦型パワートランジスタ及びその製造方法 |
US5171699A (en) | 1990-10-03 | 1992-12-15 | Texas Instruments Incorporated | Vertical DMOS transistor structure built in an N-well CMOS-based BiCMOS process and method of fabrication |
FR2668465B1 (fr) | 1990-10-30 | 1993-04-16 | Inst Francais Du Petrole | Procede d'elimination de mercure ou d'arsenic dans un fluide en presence d'une masse de captation de mercure et/ou d'arsenic. |
US5404040A (en) | 1990-12-21 | 1995-04-04 | Siliconix Incorporated | Structure and fabrication of power MOSFETs, including termination structures |
US5304831A (en) | 1990-12-21 | 1994-04-19 | Siliconix Incorporated | Low on-resistance power MOS technology |
US5168331A (en) | 1991-01-31 | 1992-12-01 | Siliconix Incorporated | Power metal-oxide-semiconductor field effect transistor |
JPH04291767A (ja) | 1991-03-20 | 1992-10-15 | Fuji Electric Co Ltd | 伝導度変調型mosfet |
JP3131239B2 (ja) | 1991-04-25 | 2001-01-31 | キヤノン株式会社 | 半導体回路装置用配線および半導体回路装置 |
JP3156300B2 (ja) | 1991-10-07 | 2001-04-16 | 株式会社デンソー | 縦型半導体装置 |
JPH05304297A (ja) | 1992-01-29 | 1993-11-16 | Nec Corp | 電力用半導体装置およびその製造方法 |
US5268586A (en) | 1992-02-25 | 1993-12-07 | North American Philips Corporation | Vertical power MOS device with increased ruggedness and method of fabrication |
US5233215A (en) | 1992-06-08 | 1993-08-03 | North Carolina State University At Raleigh | Silicon carbide power MOSFET with floating field ring and floating field plate |
JP2837033B2 (ja) | 1992-07-21 | 1998-12-14 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
US5430324A (en) | 1992-07-23 | 1995-07-04 | Siliconix, Incorporated | High voltage transistor having edge termination utilizing trench technology |
GB9215653D0 (en) | 1992-07-23 | 1992-09-09 | Philips Electronics Uk Ltd | A method of manufacturing a semiconductor device comprising an insulated gate field effect device |
GB9216599D0 (en) | 1992-08-05 | 1992-09-16 | Philips Electronics Uk Ltd | A semiconductor device comprising a vertical insulated gate field effect device and a method of manufacturing such a device |
US5316959A (en) | 1992-08-12 | 1994-05-31 | Siliconix, Incorporated | Trenched DMOS transistor fabrication using six masks |
US5374569A (en) | 1992-09-21 | 1994-12-20 | Siliconix Incorporated | Method for forming a BiCDMOS |
US5341011A (en) | 1993-03-15 | 1994-08-23 | Siliconix Incorporated | Short channel trenched DMOS transistor |
GB9306895D0 (en) | 1993-04-01 | 1993-05-26 | Philips Electronics Uk Ltd | A method of manufacturing a semiconductor device comprising an insulated gate field effect device |
US5366932A (en) | 1993-04-26 | 1994-11-22 | Harris Corporation | Semi-conductor chip packaging method and semi-conductor chip having interdigitated gate runners with gate bonding pads |
US5430315A (en) | 1993-07-22 | 1995-07-04 | Rumennik; Vladimir | Bi-directional power trench MOS field effect transistor having low on-state resistance and low leakage current |
JP3383377B2 (ja) | 1993-10-28 | 2003-03-04 | 株式会社東芝 | トレンチ構造の縦型のノーマリーオン型のパワーmosfetおよびその製造方法 |
JP3334290B2 (ja) | 1993-11-12 | 2002-10-15 | 株式会社デンソー | 半導体装置 |
JPH07176745A (ja) | 1993-12-17 | 1995-07-14 | Semiconductor Energy Lab Co Ltd | 半導体素子 |
US5396085A (en) | 1993-12-28 | 1995-03-07 | North Carolina State University | Silicon carbide switching device with rectifying-gate |
US5362665A (en) | 1994-02-14 | 1994-11-08 | Industrial Technology Research Institute | Method of making vertical DRAM cross point memory cell |
JP3273180B2 (ja) | 1994-10-11 | 2002-04-08 | 未来工業株式会社 | 配線床における配線引出口の構造 |
US5597765A (en) | 1995-01-10 | 1997-01-28 | Siliconix Incorporated | Method for making termination structure for power MOSFET |
US5567634A (en) | 1995-05-01 | 1996-10-22 | National Semiconductor Corporation | Method of fabricating self-aligned contact trench DMOS transistors |
US6204533B1 (en) | 1995-06-02 | 2001-03-20 | Siliconix Incorporated | Vertical trench-gated power MOSFET having stripe geometry and high cell density |
EP0746042B1 (en) | 1995-06-02 | 2004-03-31 | SILICONIX Incorporated | Bidirectional blocking trench power MOSFET |
JP2988871B2 (ja) | 1995-06-02 | 1999-12-13 | シリコニックス・インコーポレイテッド | トレンチゲートパワーmosfet |
US5998837A (en) | 1995-06-02 | 1999-12-07 | Siliconix Incorporated | Trench-gated power MOSFET with protective diode having adjustable breakdown voltage |
US6049108A (en) | 1995-06-02 | 2000-04-11 | Siliconix Incorporated | Trench-gated MOSFET with bidirectional voltage clamping |
US6140678A (en) | 1995-06-02 | 2000-10-31 | Siliconix Incorporated | Trench-gated power MOSFET with protective diode |
US5689128A (en) | 1995-08-21 | 1997-11-18 | Siliconix Incorporated | High density trenched DMOS transistor |
US5814858A (en) | 1996-03-15 | 1998-09-29 | Siliconix Incorporated | Vertical power MOSFET having reduced sensitivity to variations in thickness of epitaxial layer |
US5770878A (en) | 1996-04-10 | 1998-06-23 | Harris Corporation | Trench MOS gate device |
US5808340A (en) | 1996-09-18 | 1998-09-15 | Advanced Micro Devices, Inc. | Short channel self aligned VMOS field effect transistor |
US7269034B2 (en) | 1997-01-24 | 2007-09-11 | Synqor, Inc. | High efficiency power converter |
US5952695A (en) | 1997-03-05 | 1999-09-14 | International Business Machines Corporation | Silicon-on-insulator and CMOS-on-SOI double film structures |
JP3545590B2 (ja) | 1997-03-14 | 2004-07-21 | 株式会社東芝 | 半導体装置 |
US6180966B1 (en) | 1997-03-25 | 2001-01-30 | Hitachi, Ltd. | Trench gate type semiconductor device with current sensing cell |
US5937287A (en) | 1997-07-22 | 1999-08-10 | Micron Technology, Inc. | Fabrication of semiconductor structures by ion implantation |
US6172398B1 (en) | 1997-08-11 | 2001-01-09 | Magepower Semiconductor Corp. | Trenched DMOS device provided with body-dopant redistribution-compensation region for preventing punch through and adjusting threshold voltage |
JP3502531B2 (ja) | 1997-08-28 | 2004-03-02 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
US6268242B1 (en) | 1997-12-31 | 2001-07-31 | Richard K. Williams | Method of forming vertical mosfet device having voltage clamped gate and self-aligned contact |
JP3705919B2 (ja) | 1998-03-05 | 2005-10-12 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
DE19839970C2 (de) | 1998-09-02 | 2000-11-02 | Siemens Ag | Randstruktur und Driftbereich für ein Halbleiterbauelement sowie Verfahren zu ihrer Herstellung |
JP3413569B2 (ja) | 1998-09-16 | 2003-06-03 | 株式会社日立製作所 | 絶縁ゲート型半導体装置およびその製造方法 |
US6939776B2 (en) | 1998-09-29 | 2005-09-06 | Sanyo Electric Co., Ltd. | Semiconductor device and a method of fabricating the same |
US6621121B2 (en) | 1998-10-26 | 2003-09-16 | Silicon Semiconductor Corporation | Vertical MOSFETs having trench-based gate electrodes within deeper trench-based source electrodes |
US7578923B2 (en) | 1998-12-01 | 2009-08-25 | Novellus Systems, Inc. | Electropolishing system and process |
JP3743189B2 (ja) | 1999-01-27 | 2006-02-08 | 富士通株式会社 | 不揮発性半導体記憶装置及びその製造方法 |
US6351009B1 (en) | 1999-03-01 | 2002-02-26 | Fairchild Semiconductor Corporation | MOS-gated device having a buried gate and process for forming same |
DE19913375B4 (de) | 1999-03-24 | 2009-03-26 | Infineon Technologies Ag | Verfahren zur Herstellung einer MOS-Transistorstruktur |
US6277695B1 (en) | 1999-04-16 | 2001-08-21 | Siliconix Incorporated | Method of forming vertical planar DMOSFET with self-aligned contact |
US6413822B2 (en) | 1999-04-22 | 2002-07-02 | Advanced Analogic Technologies, Inc. | Super-self-aligned fabrication process of trench-gate DMOS with overlying device layer |
US6238981B1 (en) | 1999-05-10 | 2001-05-29 | Intersil Corporation | Process for forming MOS-gated devices having self-aligned trenches |
JP4117977B2 (ja) | 1999-06-25 | 2008-07-16 | 富士通株式会社 | 半導体装置 |
GB9917099D0 (en) | 1999-07-22 | 1999-09-22 | Koninkl Philips Electronics Nv | Cellular trench-gate field-effect transistors |
US6380569B1 (en) | 1999-08-10 | 2002-04-30 | Rockwell Science Center, Llc | High power unipolar FET switch |
US6483171B1 (en) | 1999-08-13 | 2002-11-19 | Micron Technology, Inc. | Vertical sub-micron CMOS transistors on (110), (111), (311), (511), and higher order surfaces of bulk, SOI and thin film structures and method of forming same |
US6211018B1 (en) | 1999-08-14 | 2001-04-03 | Electronics And Telecommunications Research Institute | Method for fabricating high density trench gate type power device |
US6245615B1 (en) | 1999-08-31 | 2001-06-12 | Micron Technology, Inc. | Method and apparatus on (110) surfaces of silicon structures with conduction in the <110> direction |
US6228700B1 (en) | 1999-09-03 | 2001-05-08 | United Microelectronics Corp. | Method for manufacturing dynamic random access memory |
US6348712B1 (en) | 1999-10-27 | 2002-02-19 | Siliconix Incorporated | High density trench-gated power MOSFET |
GB9928285D0 (en) | 1999-11-30 | 2000-01-26 | Koninkl Philips Electronics Nv | Manufacture of trench-gate semiconductor devices |
JP3804375B2 (ja) | 1999-12-09 | 2006-08-02 | 株式会社日立製作所 | 半導体装置とそれを用いたパワースイッチング駆動システム |
US6285060B1 (en) | 1999-12-30 | 2001-09-04 | Siliconix Incorporated | Barrier accumulation-mode MOSFET |
US6580123B2 (en) | 2000-04-04 | 2003-06-17 | International Rectifier Corporation | Low voltage power MOSFET device and process for its manufacture |
JP4534303B2 (ja) | 2000-04-27 | 2010-09-01 | 富士電機システムズ株式会社 | 横型超接合半導体素子 |
JP4240752B2 (ja) | 2000-05-01 | 2009-03-18 | 富士電機デバイステクノロジー株式会社 | 半導体装置 |
EP1162664A1 (en) | 2000-06-09 | 2001-12-12 | Motorola, Inc. | Lateral semiconductor device with low on-resistance and method of making the same |
TW523816B (en) | 2000-06-16 | 2003-03-11 | Gen Semiconductor Inc | Semiconductor trench device with enhanced gate oxide integrity structure |
US6784486B2 (en) | 2000-06-23 | 2004-08-31 | Silicon Semiconductor Corporation | Vertical power devices having retrograded-doped transition regions therein |
JP4528460B2 (ja) | 2000-06-30 | 2010-08-18 | 株式会社東芝 | 半導体素子 |
US6700158B1 (en) | 2000-08-18 | 2004-03-02 | Fairchild Semiconductor Corporation | Trench corner protection for trench MOSFET |
JP2002110978A (ja) | 2000-10-02 | 2002-04-12 | Toshiba Corp | 電力用半導体素子 |
US6509233B2 (en) | 2000-10-13 | 2003-01-21 | Siliconix Incorporated | Method of making trench-gated MOSFET having cesium gate oxide layer |
JP2002127830A (ja) | 2000-10-27 | 2002-05-09 | Kenwood Corp | 車載用表示器取付スタンド |
US6710403B2 (en) | 2002-07-30 | 2004-03-23 | Fairchild Semiconductor Corporation | Dual trench power MOSFET |
JP3531613B2 (ja) | 2001-02-06 | 2004-05-31 | 株式会社デンソー | トレンチゲート型半導体装置及びその製造方法 |
JP2002280553A (ja) | 2001-03-19 | 2002-09-27 | Toshiba Corp | 半導体装置及びその製造方法 |
KR100393201B1 (ko) | 2001-04-16 | 2003-07-31 | 페어차일드코리아반도체 주식회사 | 낮은 온 저항과 높은 브레이크다운 전압을 갖는 고전압수평형 디모스 트랜지스터 |
EP1267415A3 (en) | 2001-06-11 | 2009-04-15 | Kabushiki Kaisha Toshiba | Power semiconductor device having resurf layer |
US6621122B2 (en) | 2001-07-06 | 2003-09-16 | International Rectifier Corporation | Termination structure for superjunction device |
JP3708057B2 (ja) | 2001-07-17 | 2005-10-19 | 株式会社東芝 | 高耐圧半導体装置 |
GB0118000D0 (en) | 2001-07-24 | 2001-09-19 | Koninkl Philips Electronics Nv | Manufacture of semiconductor devices with schottky barriers |
US6882000B2 (en) | 2001-08-10 | 2005-04-19 | Siliconix Incorporated | Trench MIS device with reduced gate-to-drain capacitance |
US6489204B1 (en) | 2001-08-20 | 2002-12-03 | Episil Technologies, Inc. | Save MOS device |
US7045859B2 (en) | 2001-09-05 | 2006-05-16 | International Rectifier Corporation | Trench fet with self aligned source and contact |
WO2003028108A1 (fr) | 2001-09-19 | 2003-04-03 | Kabushiki Kaisha Toshiba | Semi-conducteur et procede de fabrication |
JP2003115587A (ja) | 2001-10-03 | 2003-04-18 | Tadahiro Omi | <110>方位のシリコン表面上に形成された半導体装置およびその製造方法 |
JP3973395B2 (ja) | 2001-10-16 | 2007-09-12 | 株式会社豊田中央研究所 | 半導体装置とその製造方法 |
JP2003179223A (ja) | 2001-12-12 | 2003-06-27 | Sony Corp | トレンチゲート型半導体装置およびその製造方法 |
KR100406180B1 (ko) | 2001-12-22 | 2003-11-17 | 주식회사 하이닉스반도체 | 플래쉬 메모리 셀의 제조 방법 |
US6838722B2 (en) | 2002-03-22 | 2005-01-04 | Siliconix Incorporated | Structures of and methods of fabricating trench-gated MIS devices |
JP4004843B2 (ja) | 2002-04-24 | 2007-11-07 | Necエレクトロニクス株式会社 | 縦型mosfetの製造方法 |
JP3652322B2 (ja) | 2002-04-30 | 2005-05-25 | Necエレクトロニクス株式会社 | 縦型mosfetとその製造方法 |
JP3979258B2 (ja) | 2002-05-21 | 2007-09-19 | 富士電機デバイステクノロジー株式会社 | Mis半導体装置およびその製造方法 |
JP2004047967A (ja) | 2002-05-22 | 2004-02-12 | Denso Corp | 半導体装置及びその製造方法 |
JP3640945B2 (ja) | 2002-09-02 | 2005-04-20 | 株式会社東芝 | トレンチゲート型半導体装置及びその製造方法 |
US8629019B2 (en) | 2002-09-24 | 2014-01-14 | Vishay-Siliconix | Method of forming self aligned contacts for a power MOSFET |
US8080459B2 (en) | 2002-09-24 | 2011-12-20 | Vishay-Siliconix | Self aligned contact in a semiconductor device and method of fabricating the same |
US6855985B2 (en) | 2002-09-29 | 2005-02-15 | Advanced Analogic Technologies, Inc. | Modular bipolar-CMOS-DMOS analog integrated circuit & power transistor technology |
JP3931138B2 (ja) | 2002-12-25 | 2007-06-13 | 三菱電機株式会社 | 電力用半導体装置及び電力用半導体装置の製造方法 |
US6861701B2 (en) | 2003-03-05 | 2005-03-01 | Advanced Analogic Technologies, Inc. | Trench power MOSFET with planarized gate bus |
TW587338B (en) | 2003-05-06 | 2004-05-11 | Mosel Vitelic Inc | Stop structure of trench type DMOS device and its formation method |
US7652326B2 (en) | 2003-05-20 | 2010-01-26 | Fairchild Semiconductor Corporation | Power semiconductor devices and methods of manufacture |
JP2004356114A (ja) | 2003-05-26 | 2004-12-16 | Tadahiro Omi | Pチャネルパワーmis電界効果トランジスタおよびスイッチング回路 |
US6987305B2 (en) | 2003-08-04 | 2006-01-17 | International Rectifier Corporation | Integrated FET and schottky device |
US7973381B2 (en) * | 2003-09-08 | 2011-07-05 | International Rectifier Corporation | Thick field oxide termination for trench schottky device |
DE10343084B4 (de) | 2003-09-17 | 2006-07-06 | Infineon Technologies Ag | Halbleiterwafer aus einer Vielzahl von durch Vereinzelungsrahmen voneinander zu trennenden Chips |
EP1671374B1 (en) | 2003-10-08 | 2018-05-09 | Toyota Jidosha Kabushiki Kaisha | Insulated gate type semiconductor device and manufacturing method thereof |
US7022578B2 (en) | 2003-10-09 | 2006-04-04 | Chartered Semiconductor Manufacturing Ltd. | Heterojunction bipolar transistor using reverse emitter window |
US7166890B2 (en) | 2003-10-21 | 2007-01-23 | Srikant Sridevan | Superjunction device with improved ruggedness |
US7041560B2 (en) | 2003-12-19 | 2006-05-09 | Third Dimension (3D) Semiconductor, Inc. | Method of manufacturing a superjunction device with conventional terminations |
CN103199017B (zh) | 2003-12-30 | 2016-08-03 | 飞兆半导体公司 | 形成掩埋导电层方法、材料厚度控制法、形成晶体管方法 |
JP4731816B2 (ja) | 2004-01-26 | 2011-07-27 | 三菱電機株式会社 | 半導体装置 |
US7405452B2 (en) | 2004-02-02 | 2008-07-29 | Hamza Yilmaz | Semiconductor device containing dielectrically isolated PN junction for enhanced breakdown characteristics |
JP4904673B2 (ja) | 2004-02-09 | 2012-03-28 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
US6927451B1 (en) | 2004-03-26 | 2005-08-09 | Siliconix Incorporated | Termination for trench MIS device having implanted drain-drift region |
US7045857B2 (en) | 2004-03-26 | 2006-05-16 | Siliconix Incorporated | Termination for trench MIS device having implanted drain-drift region |
TWI256676B (en) | 2004-03-26 | 2006-06-11 | Siliconix Inc | Termination for trench MIS device having implanted drain-drift region |
JP4773716B2 (ja) | 2004-03-31 | 2011-09-14 | 株式会社デンソー | 半導体基板の製造方法 |
JP2006005275A (ja) | 2004-06-21 | 2006-01-05 | Toshiba Corp | 電力用半導体素子 |
GB0419558D0 (en) | 2004-09-03 | 2004-10-06 | Koninkl Philips Electronics Nv | Vertical semiconductor devices and methods of manufacturing such devices |
GB0419867D0 (en) | 2004-09-08 | 2004-10-13 | Koninkl Philips Electronics Nv | Semiconductor devices and methods of manufacture thereof |
JP4913336B2 (ja) | 2004-09-28 | 2012-04-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US7812441B2 (en) | 2004-10-21 | 2010-10-12 | Siliconix Technology C.V. | Schottky diode with improved surge capability |
JP4414863B2 (ja) | 2004-10-29 | 2010-02-10 | トヨタ自動車株式会社 | 絶縁ゲート型半導体装置およびその製造方法 |
JP4841829B2 (ja) | 2004-11-17 | 2011-12-21 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
US20060108635A1 (en) | 2004-11-23 | 2006-05-25 | Alpha Omega Semiconductor Limited | Trenched MOSFETS with part of the device formed on a (110) crystal plane |
DE102004057237B4 (de) | 2004-11-26 | 2007-02-08 | Infineon Technologies Ag | Verfahren zum Herstellen von Kontaktlöchern in einem Halbleiterkörper sowie Transistor mit vertikalem Aufbau |
US20060113588A1 (en) | 2004-11-29 | 2006-06-01 | Sillicon-Based Technology Corp. | Self-aligned trench-type DMOS transistor structure and its manufacturing methods |
DE102004057792B4 (de) | 2004-11-30 | 2008-12-18 | Infineon Technologies Austria Ag | Halbleiterbauteil |
US7439583B2 (en) | 2004-12-27 | 2008-10-21 | Third Dimension (3D) Semiconductor, Inc. | Tungsten plug drain extension |
US7453119B2 (en) | 2005-02-11 | 2008-11-18 | Alphs & Omega Semiconductor, Ltd. | Shielded gate trench (SGT) MOSFET cells implemented with a schottky source contact |
US7834376B2 (en) | 2005-03-04 | 2010-11-16 | Siliconix Technology C. V. | Power semiconductor switch |
US9419092B2 (en) | 2005-03-04 | 2016-08-16 | Vishay-Siliconix | Termination for SiC trench devices |
EP1710843B1 (en) | 2005-04-04 | 2012-09-19 | STMicroelectronics Srl | Integrated power device |
CN101882583A (zh) | 2005-04-06 | 2010-11-10 | 飞兆半导体公司 | 沟栅场效应晶体管及其形成方法 |
JP2006310576A (ja) | 2005-04-28 | 2006-11-09 | Renesas Technology Corp | 半導体装置およびその製造方法 |
DE112005003584B4 (de) | 2005-05-24 | 2011-06-16 | Vishay-Siliconix, Santa Clara | Verfahren zum Herstellen eines Trench-Metalloxid-Halbleiter-Feldeffekttransistors |
US20060273390A1 (en) | 2005-06-06 | 2006-12-07 | M-Mos Sdn. Bhd. | Gate contact and runners for high density trench MOSFET |
US7592650B2 (en) | 2005-06-06 | 2009-09-22 | M-Mos Semiconductor Sdn. Bhd. | High density hybrid MOSFET device |
TWI400757B (zh) | 2005-06-29 | 2013-07-01 | Fairchild Semiconductor | 形成遮蔽閘極場效應電晶體之方法 |
JP2007012977A (ja) | 2005-07-01 | 2007-01-18 | Toshiba Corp | 半導体装置 |
JP2007027193A (ja) | 2005-07-12 | 2007-02-01 | Renesas Technology Corp | 半導体装置およびその製造方法、ならびに非絶縁型dc/dcコンバータ |
JP2007035841A (ja) | 2005-07-26 | 2007-02-08 | Toshiba Corp | 半導体装置 |
JP2007042836A (ja) | 2005-08-03 | 2007-02-15 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
JP5150048B2 (ja) | 2005-09-29 | 2013-02-20 | 株式会社デンソー | 半導体基板の製造方法 |
US7811907B2 (en) | 2005-09-29 | 2010-10-12 | Denso Corporation | Method for manufacturing semiconductor device and epitaxial growth equipment |
US8368165B2 (en) | 2005-10-20 | 2013-02-05 | Siliconix Technology C. V. | Silicon carbide Schottky diode |
JP2007157799A (ja) | 2005-11-30 | 2007-06-21 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
JP2007189192A (ja) | 2005-12-15 | 2007-07-26 | Toshiba Corp | 半導体装置 |
US7560787B2 (en) | 2005-12-22 | 2009-07-14 | Fairchild Semiconductor Corporation | Trench field plate termination for power devices |
TWI489557B (zh) | 2005-12-22 | 2015-06-21 | Vishay Siliconix | 高移動率p-通道溝槽及平面型空乏模式的功率型金屬氧化物半導體場效電晶體 |
US7544545B2 (en) | 2005-12-28 | 2009-06-09 | Vishay-Siliconix | Trench polysilicon diode |
US7449354B2 (en) | 2006-01-05 | 2008-11-11 | Fairchild Semiconductor Corporation | Trench-gated FET for power device with active gate trenches and gate runner trench utilizing one-mask etch |
US7659588B2 (en) | 2006-01-26 | 2010-02-09 | Siliconix Technology C. V. | Termination for a superjunction device |
JP5052025B2 (ja) | 2006-03-29 | 2012-10-17 | 株式会社東芝 | 電力用半導体素子 |
US7521773B2 (en) | 2006-03-31 | 2009-04-21 | Fairchild Semiconductor Corporation | Power device with improved edge termination |
JP4182986B2 (ja) | 2006-04-19 | 2008-11-19 | トヨタ自動車株式会社 | 半導体装置とその製造方法 |
US7319256B1 (en) | 2006-06-19 | 2008-01-15 | Fairchild Semiconductor Corporation | Shielded gate trench FET with the shield and gate electrodes being connected together |
DE102006036347B4 (de) | 2006-08-03 | 2012-01-12 | Infineon Technologies Austria Ag | Halbleiterbauelement mit einer platzsparenden Randstruktur |
JP5222466B2 (ja) | 2006-08-09 | 2013-06-26 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
JP5511124B2 (ja) * | 2006-09-28 | 2014-06-04 | セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー | 絶縁ゲート型半導体装置 |
US7476591B2 (en) | 2006-10-13 | 2009-01-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Lateral power MOSFET with high breakdown voltage and low on-resistance |
US9437729B2 (en) | 2007-01-08 | 2016-09-06 | Vishay-Siliconix | High-density power MOSFET with planarized metalization |
CN101641763B (zh) | 2007-01-09 | 2012-07-04 | 威力半导体有限公司 | 半导体器件及其制造方法 |
JP5091487B2 (ja) | 2007-01-09 | 2012-12-05 | 株式会社東芝 | 半導体装置の製造方法 |
US7670908B2 (en) | 2007-01-22 | 2010-03-02 | Alpha & Omega Semiconductor, Ltd. | Configuration of high-voltage semiconductor power device to achieve three dimensional charge coupling |
JP2008182054A (ja) | 2007-01-25 | 2008-08-07 | Toshiba Corp | 半導体装置 |
US7948033B2 (en) | 2007-02-06 | 2011-05-24 | Semiconductor Components Industries, Llc | Semiconductor device having trench edge termination structure |
JP4620075B2 (ja) | 2007-04-03 | 2011-01-26 | 株式会社東芝 | 電力用半導体素子 |
US9947770B2 (en) | 2007-04-03 | 2018-04-17 | Vishay-Siliconix | Self-aligned trench MOSFET and method of manufacture |
JP4621708B2 (ja) | 2007-05-24 | 2011-01-26 | 株式会社東芝 | 半導体装置及びその製造方法 |
WO2008156071A1 (ja) | 2007-06-19 | 2008-12-24 | Rohm Co., Ltd. | 半導体装置 |
CN101345254A (zh) | 2007-07-12 | 2009-01-14 | 富士电机电子技术株式会社 | 半导体器件 |
US8928077B2 (en) * | 2007-09-21 | 2015-01-06 | Fairchild Semiconductor Corporation | Superjunction structures for power devices |
US20090085099A1 (en) | 2007-10-02 | 2009-04-02 | Shih Tzung Su | Trench mosfet and method of manufacture utilizing three masks |
US9484451B2 (en) | 2007-10-05 | 2016-11-01 | Vishay-Siliconix | MOSFET active area and edge termination area charge balance |
JP2009117715A (ja) | 2007-11-08 | 2009-05-28 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2009135360A (ja) | 2007-12-03 | 2009-06-18 | Renesas Technology Corp | 半導体装置およびその製造方法 |
US20090159927A1 (en) | 2007-12-21 | 2009-06-25 | Infineon Technologies Austria Ag | Integrated circuit device and method for its production |
JP4748149B2 (ja) | 2007-12-24 | 2011-08-17 | 株式会社デンソー | 半導体装置 |
US7968936B2 (en) | 2007-12-31 | 2011-06-28 | Texas Instruments Incorporated | Quasi-vertical gated NPN-PNP ESD protection device |
US7825431B2 (en) | 2007-12-31 | 2010-11-02 | Alpha & Omega Semicondictor, Ltd. | Reduced mask configuration for power MOSFETs with electrostatic discharge (ESD) circuit protection |
JP2009289904A (ja) | 2008-05-28 | 2009-12-10 | Toshiba Corp | 半導体装置 |
US8224891B2 (en) | 2008-06-12 | 2012-07-17 | The Board Of Regents Of The University Of Oklahoma | Electronic game-based learning system |
US20090315104A1 (en) | 2008-06-20 | 2009-12-24 | Force Mos Technology Co. Ltd. | Trench MOSFET with shallow trench structures |
US7960786B2 (en) | 2008-07-09 | 2011-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Breakdown voltages of ultra-high voltage devices by forming tunnels |
JP2010040973A (ja) | 2008-08-08 | 2010-02-18 | Sony Corp | 半導体装置およびその製造方法 |
US8564088B2 (en) | 2008-08-19 | 2013-10-22 | Infineon Technologies Austria Ag | Semiconductor device having variably laterally doped zone with decreasing concentration formed in an edge region |
US8642459B2 (en) | 2008-08-28 | 2014-02-04 | Infineon Technologies Ag | Method for forming a semiconductor device with an isolation region on a gate electrode |
US8039877B2 (en) | 2008-09-09 | 2011-10-18 | Fairchild Semiconductor Corporation | (110)-oriented p-channel trench MOSFET having high-K gate dielectric |
US8716792B2 (en) | 2008-09-30 | 2014-05-06 | Infineon Technologies Austria Ag | Semiconductor device with a charge carrier compensation structure and method for the production of a semiconductor device |
JP2010147065A (ja) | 2008-12-16 | 2010-07-01 | Hitachi Ltd | 縦型半導体装置及びその製造方法 |
JP5378045B2 (ja) | 2009-04-13 | 2013-12-25 | 株式会社日立製作所 | 半導体装置 |
US8637386B2 (en) | 2009-05-12 | 2014-01-28 | Cree, Inc. | Diffused junction termination structures for silicon carbide devices and methods of fabricating silicon carbide devices incorporating same |
US7910486B2 (en) | 2009-06-12 | 2011-03-22 | Alpha & Omega Semiconductor, Inc. | Method for forming nanotube semiconductor devices |
JP5439969B2 (ja) | 2009-06-18 | 2014-03-12 | 富士電機株式会社 | 半導体装置 |
US9443974B2 (en) | 2009-08-27 | 2016-09-13 | Vishay-Siliconix | Super junction trench power MOSFET device fabrication |
US9425306B2 (en) | 2009-08-27 | 2016-08-23 | Vishay-Siliconix | Super junction trench power MOSFET devices |
US9425305B2 (en) | 2009-10-20 | 2016-08-23 | Vishay-Siliconix | Structures of and methods of fabricating split gate MIS devices |
US9431530B2 (en) | 2009-10-20 | 2016-08-30 | Vishay-Siliconix | Super-high density trench MOSFET |
JP5543758B2 (ja) | 2009-11-19 | 2014-07-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8247296B2 (en) | 2009-12-09 | 2012-08-21 | Semiconductor Components Industries, Llc | Method of forming an insulated gate field effect transistor device having a shield electrode structure |
US8648413B2 (en) | 2009-12-28 | 2014-02-11 | Force Mos Technology Co., Ltd. | Super-junction trench MOSFET with multiple trenched source-body contacts |
WO2011109559A2 (en) | 2010-03-02 | 2011-09-09 | Kyle Terrill | Structures and methods of fabricating dual gate devices |
JP5985789B2 (ja) | 2010-03-15 | 2016-09-06 | 富士電機株式会社 | 超接合半導体装置の製造方法 |
JP5517688B2 (ja) | 2010-03-24 | 2014-06-11 | 三菱電機株式会社 | 半導体装置 |
US8394702B2 (en) | 2010-03-24 | 2013-03-12 | Alpha And Omega Semiconductor Incorporated | Method for making dual gate oxide trench MOSFET with channel stop using three or four masks process |
TWI426568B (zh) | 2010-03-29 | 2014-02-11 | Sinopower Semiconductor Inc | 半導體功率元件與其製作方法 |
JP2011216587A (ja) | 2010-03-31 | 2011-10-27 | Renesas Electronics Corp | 半導体装置 |
JP5901003B2 (ja) | 2010-05-12 | 2016-04-06 | ルネサスエレクトロニクス株式会社 | パワー系半導体装置 |
CN102947928B (zh) | 2010-06-17 | 2015-04-01 | 富士电机株式会社 | 半导体器件及其制造方法 |
JP5235960B2 (ja) | 2010-09-10 | 2013-07-10 | 株式会社東芝 | 電力用半導体装置及びその製造方法 |
JP2012074441A (ja) | 2010-09-28 | 2012-04-12 | Toshiba Corp | 電力用半導体装置 |
CN101969074B (zh) | 2010-10-28 | 2012-07-04 | 电子科技大学 | 一种高压ldmos器件 |
JP5664142B2 (ja) | 2010-11-09 | 2015-02-04 | 富士電機株式会社 | 半導体装置 |
JP5719167B2 (ja) | 2010-12-28 | 2015-05-13 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8362550B2 (en) | 2011-01-20 | 2013-01-29 | Fairchild Semiconductor Corporation | Trench power MOSFET with reduced on-resistance |
JP5641995B2 (ja) | 2011-03-23 | 2014-12-17 | 株式会社東芝 | 半導体素子 |
JP2012204529A (ja) | 2011-03-24 | 2012-10-22 | Toshiba Corp | 半導体装置及びその製造方法 |
US8786010B2 (en) | 2011-04-27 | 2014-07-22 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
US8772868B2 (en) | 2011-04-27 | 2014-07-08 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
US8836028B2 (en) | 2011-04-27 | 2014-09-16 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
CN102760662B (zh) | 2011-04-29 | 2014-12-31 | 茂达电子股份有限公司 | 半导体功率装置的制作方法 |
TWI441261B (zh) | 2011-05-13 | 2014-06-11 | Anpec Electronics Corp | 半導體功率元件的製作方法 |
US8748973B2 (en) | 2011-05-19 | 2014-06-10 | Anpec Electronics Corporation | Super junction transistor and fabrication method thereof |
TWI415173B (zh) | 2011-05-19 | 2013-11-11 | Anpec Electronics Corp | 低米勒電容之超級接面功率電晶體製造方法 |
TW201248854A (en) | 2011-05-20 | 2012-12-01 | Beyond Innovation Tech Co Ltd | Monolithic metal oxide semiconductor field effect transistors with schottky diode device |
KR101904991B1 (ko) | 2011-05-25 | 2018-10-08 | 페어차일드코리아반도체 주식회사 | 슈퍼정션 반도체 소자 및 그 제조방법 |
US8466513B2 (en) | 2011-06-13 | 2013-06-18 | Semiconductor Components Industries, Llc | Semiconductor device with enhanced mobility and method |
US8633539B2 (en) | 2011-06-27 | 2014-01-21 | Infineon Technologies Austria Ag | Trench transistor and manufacturing method of the trench transistor |
WO2013008543A1 (ja) | 2011-07-14 | 2013-01-17 | 富士電機株式会社 | 高耐圧半導体装置 |
WO2013015014A1 (ja) | 2011-07-22 | 2013-01-31 | 富士電機株式会社 | 超接合半導体装置 |
JP5999748B2 (ja) | 2011-08-12 | 2016-09-28 | ルネサスエレクトロニクス株式会社 | パワーmosfet、igbtおよびパワーダイオード |
JP5530992B2 (ja) | 2011-09-16 | 2014-06-25 | 株式会社東芝 | 電力用半導体装置 |
JP5504235B2 (ja) | 2011-09-29 | 2014-05-28 | 株式会社東芝 | 半導体装置 |
TWI462295B (zh) | 2011-11-15 | 2014-11-21 | Anpec Electronics Corp | 溝渠型功率電晶體元件及其製作方法 |
US9431249B2 (en) | 2011-12-01 | 2016-08-30 | Vishay-Siliconix | Edge termination for super junction MOSFET devices |
EP2602829A1 (en) | 2011-12-07 | 2013-06-12 | Nxp B.V. | Trench-gate resurf semiconductor device and manufacturing method |
TWI463571B (zh) | 2011-12-08 | 2014-12-01 | Vanguard Int Semiconduct Corp | 半導體裝置的製造方法 |
TWI487110B (zh) | 2012-01-05 | 2015-06-01 | Vanguard Int Semiconduct Corp | 半導體裝置及其製造方法 |
TWI587503B (zh) | 2012-01-11 | 2017-06-11 | 世界先進積體電路股份有限公司 | 半導體裝置及其製造方法 |
US10522675B2 (en) | 2012-01-25 | 2019-12-31 | Infineon Technologies Ag | Integrated circuit including field effect transistor structures with gate and field electrodes and methods for manufacturing and operating an integrated circuit |
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
CN102569411B (zh) | 2012-03-02 | 2014-12-03 | 成都芯源***有限公司 | 半导体器件及其制作方法 |
CN102593178B (zh) | 2012-03-07 | 2016-02-17 | 成都芯源***有限公司 | 具有超结结构的半导体器件及其制作方法 |
JP5701802B2 (ja) | 2012-03-23 | 2015-04-15 | 株式会社東芝 | 電力用半導体装置 |
JP6107156B2 (ja) | 2012-05-21 | 2017-04-05 | 富士電機株式会社 | 半導体装置 |
US9842911B2 (en) * | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
JP5812029B2 (ja) | 2012-06-13 | 2015-11-11 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
JP2013258327A (ja) | 2012-06-13 | 2013-12-26 | Toshiba Corp | 半導体装置及びその製造方法 |
CN103035721B (zh) | 2012-09-05 | 2015-06-03 | 上海华虹宏力半导体制造有限公司 | 超级结器件及其制造方法 |
JP2014060361A (ja) | 2012-09-19 | 2014-04-03 | Toshiba Corp | 半導体装置 |
JP2014086569A (ja) | 2012-10-24 | 2014-05-12 | Renesas Electronics Corp | 縦型パワーmosfet |
JP6253885B2 (ja) | 2013-01-07 | 2017-12-27 | ルネサスエレクトロニクス株式会社 | 縦型パワーmosfet |
JP6161903B2 (ja) | 2013-01-21 | 2017-07-12 | ルネサスエレクトロニクス株式会社 | パワーmosfetの製造方法 |
JP6135178B2 (ja) | 2013-02-25 | 2017-05-31 | 富士電機株式会社 | 超接合半導体装置の製造方法 |
TW201438232A (zh) | 2013-03-26 | 2014-10-01 | Anpec Electronics Corp | 半導體功率元件及其製作方法 |
WO2014162969A1 (ja) | 2013-04-03 | 2014-10-09 | 三菱電機株式会社 | 半導体装置 |
JP6291981B2 (ja) | 2013-04-08 | 2018-03-14 | 富士電機株式会社 | 半導体装置の製造方法 |
CN103413822B (zh) | 2013-08-22 | 2016-05-18 | 中国电子科技集团公司第二十四研究所 | 降低浮空埋层半导体器件漏电流的方法 |
KR101932776B1 (ko) | 2013-09-17 | 2018-12-27 | 매그나칩 반도체 유한회사 | 초접합 반도체 소자 |
CN203910808U (zh) | 2013-10-30 | 2014-10-29 | 英飞凌科技奥地利有限公司 | 半导体器件 |
CN203659877U (zh) | 2013-10-30 | 2014-06-18 | 英飞凌科技奥地利有限公司 | 超结器件和包括所述超结器件的半导体结构 |
CN203800053U (zh) | 2013-10-30 | 2014-08-27 | 英飞凌科技奥地利有限公司 | 半导体器件及包括该半导体器件的集成装置 |
TWI522012B (zh) | 2013-11-19 | 2016-02-11 | 碩頡科技股份有限公司 | 整合式光源驅動電路及應用其之光源模組 |
JP6228850B2 (ja) | 2014-01-10 | 2017-11-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6485034B2 (ja) | 2014-06-16 | 2019-03-20 | 富士電機株式会社 | 半導体装置の製造方法 |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
DE102014109926A1 (de) | 2014-07-15 | 2016-01-21 | Infineon Technologies Austria Ag | Halbleitervorrichtung mit einer Vielzahl von Transistorzellen und Herstellungsverfahren |
JP6379778B2 (ja) | 2014-07-15 | 2018-08-29 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
KR101982362B1 (ko) | 2014-07-18 | 2019-08-29 | 매그나칩 반도체 유한회사 | 초접합 반도체 소자 |
JP6375176B2 (ja) | 2014-08-13 | 2018-08-15 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
-
2012
- 2012-05-30 US US13/484,114 patent/US9842911B2/en active Active
-
2013
- 2013-05-30 WO PCT/US2013/043477 patent/WO2013181467A1/en active Application Filing
- 2013-05-30 JP JP2015515212A patent/JP6109930B2/ja active Active
- 2013-05-30 KR KR1020147033507A patent/KR101710249B1/ko active IP Right Grant
- 2013-05-30 DE DE112013002722.4T patent/DE112013002722B4/de active Active
- 2013-05-30 CN CN201380028630.3A patent/CN104508826B/zh active Active
-
2017
- 2017-12-11 US US15/838,165 patent/US10229988B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090206440A1 (en) * | 2006-04-20 | 2009-08-20 | Hans-Joachim Schulze | Power Semiconductor Device |
US20100084704A1 (en) * | 2008-08-25 | 2010-04-08 | Maxpower Semiconductor Inc. | Devices Containing Permanent Charge |
JP2011204710A (ja) * | 2010-03-24 | 2011-10-13 | Fuji Electric Co Ltd | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
CN104508826A (zh) | 2015-04-08 |
US20130320462A1 (en) | 2013-12-05 |
JP6109930B2 (ja) | 2017-04-05 |
DE112013002722T5 (de) | 2015-02-26 |
US9842911B2 (en) | 2017-12-12 |
US20180114852A1 (en) | 2018-04-26 |
KR101710249B1 (ko) | 2017-03-08 |
DE112013002722B4 (de) | 2018-10-25 |
WO2013181467A1 (en) | 2013-12-05 |
US10229988B2 (en) | 2019-03-12 |
JP2015521387A (ja) | 2015-07-27 |
CN104508826B (zh) | 2017-08-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101710249B1 (ko) | 적응성 전하 균형 에지 종단을 포함하는 반도체 디바이스 및 그 제조방법 | |
US10727334B2 (en) | Lateral DMOS device with dummy gate | |
US10229993B2 (en) | LDMOS transistors including resurf layers and stepped-gates, and associated systems and methods | |
US8362550B2 (en) | Trench power MOSFET with reduced on-resistance | |
US9722041B2 (en) | Breakdown voltage blocking device | |
US9281392B2 (en) | Charge compensation structure and manufacturing therefor | |
US10354992B2 (en) | Semiconductor devices and methods for forming a semiconductor device | |
US9905687B1 (en) | Semiconductor device and method of making | |
US9184255B2 (en) | Diode with controllable breakdown voltage | |
WO2015109929A1 (zh) | 一种超势垒整流器件及其制造方法 | |
US20190348412A1 (en) | Power semiconductor devices | |
CN110610981A (zh) | 功率半导体器件及其形成方法 | |
US10529819B2 (en) | High voltage Schottky diode and manufacturing method thereof | |
SE513284C3 (sv) | Halvledarkomponent med linjär ström-till-spänningskarakteristik | |
US20160181416A1 (en) | Charge-Compensation Device | |
SE513284C2 (sv) | Halvledarkomponent med linjär ström-till-spänningskarasterik | |
US8993426B2 (en) | Semiconductor device with junction termination extension structure on mesa and method of fabricating the same | |
US9553187B2 (en) | Semiconductor device and related fabrication methods | |
US20160005858A1 (en) | Ldmos device and resurf structure | |
JPWO2007029375A1 (ja) | 半導体装置および半導体装置の製造方法 | |
US20160126308A1 (en) | Super-junction edge termination for power devices | |
KR20190100598A (ko) | 향상된 채널 이동도를 갖는 전력 반도체 및 그 제조 방법 | |
US20130228861A1 (en) | Semiconductor structure and manufacturing process thereof | |
KR20130076076A (ko) | 드레인 확장형 모스 트랜지스터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20200213 Year of fee payment: 4 |