TWI441261B - 半導體功率元件的製作方法 - Google Patents

半導體功率元件的製作方法 Download PDF

Info

Publication number
TWI441261B
TWI441261B TW100116806A TW100116806A TWI441261B TW I441261 B TWI441261 B TW I441261B TW 100116806 A TW100116806 A TW 100116806A TW 100116806 A TW100116806 A TW 100116806A TW I441261 B TWI441261 B TW I441261B
Authority
TW
Taiwan
Prior art keywords
layer
fabricating
power device
semiconductor
semiconductor power
Prior art date
Application number
TW100116806A
Other languages
English (en)
Other versions
TW201250848A (en
Inventor
Yung Fa Lin
Shou Yi Hsu
yi lin Sun
Original Assignee
Anpec Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anpec Electronics Corp filed Critical Anpec Electronics Corp
Priority to TW100116806A priority Critical patent/TWI441261B/zh
Priority to CN201110170133.XA priority patent/CN102779756B/zh
Priority to US13/211,312 priority patent/US8536004B2/en
Publication of TW201250848A publication Critical patent/TW201250848A/zh
Application granted granted Critical
Publication of TWI441261B publication Critical patent/TWI441261B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/225Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
    • H01L21/2251Diffusion into or out of group IV semiconductors
    • H01L21/2254Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides
    • H01L21/2257Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides the applied layer being silicon or silicide or SIPOS, e.g. polysilicon, porous silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

半導體功率元件的製作方法
本發明係有關於半導體功率元件的製作方法,特別是有關於一種可消除微刮痕之半導體功率元件的製作方法。
功率半導體元件常應用於電源管理的部分,例如,切換式電源供應器、電腦中心或周邊電源管理IC、背光板電源供應器或馬達控制等等用途,其種類包含有絕緣閘雙極性電晶體(insulated gate bipolar transistor,IGBT)、金氧半場效電晶體(metal-oxide-semiconductor field effect transistor,MOSFET)與雙載子接面電晶體(bipolar junction transistor,BJT)等元件。其中,由於MOSFET可節省電能且可提供較快的元件切換速度,因此被廣泛地應用各領域之中。
已知在功率元件中,基底的設計為P型磊晶層與N型磊晶層交替設置,因此在基底中會存在有多個垂直於基底表面的PN接面,且該些PN接面互相平行,此又稱為超級接面結構。在習知製作該超級接面結構的技術中,乃先於一第一導電型基材(如:N型基材)上成長一第一導電型磊晶層(如:N型磊晶層)以及一硬遮罩層,然後利用一第一遮罩,於第一導電型磊晶層及硬遮罩層蝕刻出複數個溝渠。接著,於各溝渠內形成一第二導電型磊晶層(如:P型磊晶層),並施以研磨製程以及回蝕刻製程,俾使第二導電型磊晶層之上表面與第一導電型磊晶層之上表面切齊。至此,各溝渠內已填滿第二導電型磊晶層並且被第一導電型磊晶層所環繞。而複數個第二導電型磊晶層與第一導電型磊晶層的接觸面即形成超級接面結構。
然而,上述先前技藝仍有問題需要進一步克服。舉例來說,上述製程乃透過一研磨製程,俾使第二導電型磊晶層之上表面與硬遮罩層之表面切齊。已知研磨包含有物理作用力,必然會對第二導電型磊晶層之上表面產生微刮痕(micro scratch),而該微刮痕會影響金屬導體以及磊晶層接面間之電流傳輸,因此降低功率元件之電性表現以及製程良率。可知,仍需一種超級接面之功率半導體元件之製作方法,以製作具有較少微刮痕之功率半導體元件,進而提升功率半導體元件之良率,此乃業界努力之目標。
本發明的主要目的即在於提供一種功率半導體元件之製作方法,能夠提升功率半導體元件之電性及良率。
根據本發明之較佳實施例,本發明披露一種半導體功率元件的製作方法。首先,提供一基底,其上包含有至少一半導體層以及一墊層。接著,於墊層及半導體層內蝕刻出至少一溝槽,並於該溝槽內及墊層上形成一摻質來源層。進行一熱趨入製程,將摻質來源層的摻質擴散至半導體層,並進行一研磨製程,去除墊層上的該摻質來源層。接著,進行一熱氧化製程,以消除研磨製程造成的微刮痕。最後,去除墊層,以曝露出半導體層。
本發明提供一熱氧化製程(thermal oxidation process),用以消除研磨製程所造成之摻質來源層表面之微刮痕,以利於金屬導體以及摻質來源層接面間之電流傳輸,進而提升功率半導體元件之良率。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉較佳實施方式,並配合所附圖式,作詳細說明如下。然而如下之較佳實施方式與圖式僅供參考與說明用,並非用來對本發明加以限制者。
請參閱第1圖至第11圖,其為依據本發明一較佳實施例所繪示的製作功率元件之方法示意圖,其中所製作之功率元件可包含溝槽式之功率電晶體,而圖式中相同的元件或部位沿用相同的符號來表示。需注意的是,圖式係以說明為目的,並未依照原尺寸作圖。
如第1圖所示,首先提供一第一導電型基底12,在本發明之較佳具體實施例中,第一導電型為N型,其可作為功率電晶體之一汲極。第一導電型基底12上定義有一晶胞區(cell region) 14、一圍繞晶胞區14之週邊耐壓區(transition region)16、以及一設置在晶胞區14以及週邊耐壓區16間之過渡區(termination region)15,其中晶胞區14係用於設置具有開關功能之電晶體元件,而週邊耐壓區16係包括用於減緩晶胞區14之高強度電場向外擴散之耐壓結構。接著,可利用磊晶製程於第一導電型基底12上形成一第一導電型半導體層18。根據本發明之最佳實施例,半導體層18可以是一N型磊晶層,例如,其可以利用一化學氣相沉積製程或其它合適方法形成,而半導體層18同時可作為所欲形成之功率元件之飄移層(drift layer)。接著,於半導體層18上形成一墊層20,此墊層20可分為上、下兩部分,上層墊層20a之組成可以為氮化矽(Si3N4),而下層墊層20b之組成可以為矽氧層(SiO2)。
接著,仍如第1圖所示,利用微影及蝕刻製程,於墊層20以及半導體層18中形成至少一溝槽24、26,其中,溝槽24位於晶胞區域14內,而溝槽26位於週邊耐壓區16內,於本發明之較佳實施例,溝槽24、26之底部位於半導體層18內,但依據不同製程需求,溝槽24、26之底部也可位於基底12內。而溝槽24、26之形成方式,舉例來說,可先於墊層20上塗佈一光阻層(圖未示),接著利用具有溝槽圖案之光罩作為曝光遮罩對光阻層進行一曝光及顯影製程,再利用圖案化之光阻層作為蝕刻遮罩而對墊層20進行一非等向性蝕刻製程,將光罩上的溝槽圖案轉移至墊層20,之後去除圖案化之光阻層,再進行乾蝕刻製程,將溝槽圖案轉移至半導體層18中。當然,上述形成溝槽的方法僅為例示,溝槽24、26亦可以利用其它方法形成。本發明之溝槽的形狀、位置、深度、寬度、長度與數量等特徵不需受到第1圖之溝槽24、26所侷限,而可根據實際之產品設計需求或製程特性而調整,例如溝槽24、26之佈局可以具有條狀(strip)、六邊形(hexagonal)或螺旋狀(spiral)等圖案。
如第2圖所示,接著,形成一摻質來源層30於溝槽24、26內以及於墊層20上,其中摻質來源層30具有一第二導電型,例如P型,且摻質來源層30之材料包含磊晶矽、多晶矽或非晶矽,但不限於此。然後,進行一熱趨入製程,將摻質來源層30之摻質擴散至半導體層18中,該摻質包含有磷。至此,溝渠24、26周圍以及底部之半導體層18內已形成具有一第二導電型基體摻質區34,其中第二導電型基體摻質區34與半導體層18之間形成垂直PN接面,亦即超級接面。
之後,如第3圖所示,進行一研磨製程,去除該墊層20上的摻質來源層30,直至暴露出墊層20之上表面,其中,該研磨製程為一化學機械研磨製程(chemical mechanical polishing,CMP)。根據習知技術,由於化學機械研磨同時包含化學蝕刻反應以及物理研磨作用,此物理研磨作用必然會對摻質來源層30之上表面產生微刮痕(micro scratch),而該微刮痕會影響金屬導體以及摻質來源層30間之電流傳輸,因此降低功率元件之電性表現以及製程良率。因此,根據本發明之較佳實施例,乃提供一熱氧化製程(thermal oxidation process),用以消除研磨製程所造成之摻質來源層30表面之微刮痕。接著,進行一熱氧化製程,形成一氧化層32位於摻質來源層30之上半部,其中,該熱氧化製程溫度介於800℃至1200℃。
接著,如第4圖所示,進行一蝕刻製程,此蝕刻可為一酸液蝕刻,用以同時去除半導體層18上方之墊層20(圖未示)以及溝槽24、26內部之氧化層32(圖未示),暴露出半導體層18之上表面。此時,溝槽24、26內之摻質來源層30之上表面約略與半導體層18之上表面切齊。
如第5圖所示,於晶胞區14以及過渡區15內之半導體層18之上表面形成一閘極氧化層48,接著於週邊耐壓區16之溝槽26上方形成一場氧化層40,其中場氧化層40之組成可包含氧矽化物。
如第6圖所示,接著,全面沈積一閘極導電層50。根據本發明之較佳實施例,閘極導電層50可包含摻雜多晶矽(doped poly-silicon)。並進行一微影製程,形成一光阻圖案51,其包含複數個開口51a,暴露出部分之閘極導電層50。該光阻圖案51之用途乃用以轉移其圖形至閘極導電層50。
如第7圖所示,進行一蝕刻製程,經由開口51a(圖未示)蝕刻部分的閘極導電層50(圖未示),形成閘極圖案50a、50b,其中閘極圖案50b位於週邊耐壓區16內之場氧化層40上方。隨後,去除光阻圖案51(圖未示)。接下來,進行一自對準離子佈植製程,於溝槽24、26旁的導體層18中形成一第二導電型離子井52,例如,P型井。接著,可繼續進行一熱趨入製程,藉以活化第二導電型離子井52內之摻質。
如第8圖所示,進行一微影製程,形成一光阻圖案53,其包括一開口53a,暴露出晶胞區14。再進行另一離子佈植製程,於晶胞區14內之第二導電型離子井52內形成一第一導電型源極摻雜區54。於此離子佈植製程中,由於過渡區15以及週邊耐壓區16受到光阻圖案53保護,因此不會產生摻雜區。隨後,去除光阻圖案53。接著,可繼續進行一熱趨入製程。
如第9圖所示,於晶胞區14、過渡區15以及週邊耐壓區16之上表面全面沈積一襯墊層56以及一絕緣層58。根據本發明之較佳實施例,此絕緣層58之組成可以包含硼磷矽玻璃(BPSG)。之後,可以繼續進行一回流(reflow)製程以及/或回蝕刻製程,使絕緣層58表面平坦化。
如第10圖所示,蝕刻晶胞區14、過渡區15以及週邊耐壓區16內之部分絕緣層58以及襯墊層56,俾使晶胞區14內之各溝渠24上方形成一接觸洞開口60,暴露出溝渠24內之摻質來源層30表面及部分之第一導電型源極摻雜區54。同時,於過渡區15以及週邊耐壓區16分別形成至少一接觸洞開口62,以暴露出部分離子井52以及部分閘極圖案50b之表面。接下來,進行一離子佈植製程,以於晶胞區14內之摻質來源層30表面形成一第二導電型摻雜區66並同時於過渡區15內之離子井52表面形成一第二導電型摻雜區66。經由該離子佈植製程,可增加半導體層18於後續製程中與金屬之導電性。
如第11圖所示,之後,全面形成一導電層(圖未示),導電層可包含金屬材料,例如鈦、鋁等,該導電層覆蓋於絕緣層58上方並且填入接觸洞開口60、62內,且在填入金屬材料前,可於接觸洞開口60、62中先形成黏合層或/與阻障層。接著,再利用另一道微影蝕刻製程去除週邊耐壓區16內之部分之導電層(圖未示),以形成至少一閘極導線74a與至少一源極電極74b。其中,閘極導線74a直接接觸閘極圖案50b之表面,且源極電極74b直接接觸並覆蓋於晶胞區域14及過渡區15之絕緣層58以及部分半導體層18上。接著,於過渡區15以及週邊耐壓區16內形成一層保護層76,該保護層76覆蓋住閘極導線74a,但曝露出源極電極74b,藉以形成本發明之功率元件。
綜上所述,根據本發明之較佳實施例,本發明提供一熱氧化製程(thermal oxidation process),用以消除研磨製程所造成之摻質來源層表面之微刮痕,以利於金屬導體以及摻質來源層接面間之電流傳輸,進而提升功率半導體元件之良率。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
12...N型摻雜矽基底
14...晶胞區
16...週邊耐壓區
15...過渡區
18...半導體層
20...墊層
20a...上層墊層
20b...下層墊層
24、26...溝槽
30...摻質來源層
34...基體摻質區
32...氧化層
48...閘極氧化層
40...場氧化層
50...閘極導電層
50a...閘極圖案
50b...閘極圖案
51...光阻圖案
52...離子井
53...光阻圖案
53a...開口
54...源極摻雜區
56...襯墊層
58...絕緣層
60...接觸洞開口
62...接觸洞開口
66...摻雜區
68...接觸插塞
74a...閘極導線
74b...源極電極
76‧‧‧保護層
第1至第11圖所繪示的是根據本發明之較佳實施例之一種半導體功率元件之製作方法示意圖。
12...基底
14...晶胞區
15...過渡區
16...週邊耐壓區
18...半導體層
24、26...溝槽
30...摻質來源層
34...基體摻質區

Claims (11)

  1. 一種半導體功率元件的製作方法,包含有:提供一基底,其上包含有至少一半導體層以及一墊層;於該墊層及該半導體層內蝕刻出至少一溝槽;於該溝槽內及該墊層上形成一摻質來源層;進行一熱趨入製程,將該摻質來源層的摻質擴散至該半導體層;進行一研磨製程,去除該墊層上的該摻質來源層;進行一熱氧化製程,以消除該研磨製程造成的微刮痕;及去除該墊層,以曝露出該半導體層。
  2. 如申請專利範圍第1項所述之半導體功率元件的製作方法,其中該研磨製程係為化學機械研磨製程。
  3. 如申請專利範圍第1項所述之半導體功率元件的製作方法,其中該熱氧化製程的溫度介於800℃至1200℃之間。
  4. 如申請專利範圍第1項所述之半導體功率元件的製作方法,其中該基底及該半導體層具有一第一導電型。
  5. 如申請專利範圍第4項所述之半導體功率元件的製作方法,其中該第一導電型為N型。
  6. 如申請專利範圍第5項所述之半導體功率元件的製作方法,其中 該摻質來源層具有一第二導電型。
  7. 如申請專利範圍第6項所述之半導體功率元件的製作方法,其中該第二導電型為P型。
  8. 如申請專利範圍第1項所述之半導體功率元件的製作方法,其中該摻質來源層包含有磊晶矽、多晶矽或非晶矽。
  9. 如申請專利範圍第1項所述之半導體功率元件的製作方法,其中該摻質包含有磷。
  10. 如申請專利範圍第1項所述之半導體功率元件的製作方法,其中該墊層包含有氮化矽層或矽氧層。
  11. 如申請專利範圍第1項所述之半導體功率元件的製作方法,其中該半導體層係為一磊晶層。
TW100116806A 2011-05-13 2011-05-13 半導體功率元件的製作方法 TWI441261B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW100116806A TWI441261B (zh) 2011-05-13 2011-05-13 半導體功率元件的製作方法
CN201110170133.XA CN102779756B (zh) 2011-05-13 2011-06-21 半导体功率装置的制作方法
US13/211,312 US8536004B2 (en) 2011-05-13 2011-08-17 Method for fabricating semiconductor power device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100116806A TWI441261B (zh) 2011-05-13 2011-05-13 半導體功率元件的製作方法

Publications (2)

Publication Number Publication Date
TW201250848A TW201250848A (en) 2012-12-16
TWI441261B true TWI441261B (zh) 2014-06-11

Family

ID=47124625

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100116806A TWI441261B (zh) 2011-05-13 2011-05-13 半導體功率元件的製作方法

Country Status (3)

Country Link
US (1) US8536004B2 (zh)
CN (1) CN102779756B (zh)
TW (1) TWI441261B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8748973B2 (en) 2011-05-19 2014-06-10 Anpec Electronics Corporation Super junction transistor and fabrication method thereof
TW201334036A (zh) * 2012-02-02 2013-08-16 Anpec Electronics Corp 降低擴散摻雜區之表面摻雜濃度之方法、超級介面結構之製作方法以及功率電晶體元件之製作方法
US9614043B2 (en) 2012-02-09 2017-04-04 Vishay-Siliconix MOSFET termination trench
US9842911B2 (en) 2012-05-30 2017-12-12 Vishay-Siliconix Adaptive charge balanced edge termination
EP3024035A4 (en) * 2013-07-16 2016-08-31 Panasonic Ip Man Co Ltd SEMICONDUCTOR COMPONENT
US9887259B2 (en) 2014-06-23 2018-02-06 Vishay-Siliconix Modulated super junction power MOSFET devices
EP3183754A4 (en) 2014-08-19 2018-05-02 Vishay-Siliconix Super-junction metal oxide semiconductor field effect transistor
US20170373142A1 (en) * 2016-06-23 2017-12-28 Littelfuse, Inc. Semiconductor device having side-diffused trench plug

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4672407A (en) * 1984-05-30 1987-06-09 Kabushiki Kaisha Toshiba Conductivity modulated MOSFET
US5273917A (en) * 1989-08-19 1993-12-28 Fuji Electric Co., Ltd. Method for manufacturing a conductivity modulation MOSFET
JP4860022B2 (ja) * 2000-01-25 2012-01-25 エルピーダメモリ株式会社 半導体集積回路装置の製造方法
US8314002B2 (en) * 2000-05-05 2012-11-20 International Rectifier Corporation Semiconductor device having increased switching speed
US6660571B2 (en) * 2000-06-02 2003-12-09 General Semiconductor, Inc. High voltage power MOSFET having low on-resistance
US6479352B2 (en) * 2000-06-02 2002-11-12 General Semiconductor, Inc. Method of fabricating high voltage power MOSFET having low on-resistance
DE10221808B4 (de) * 2001-05-18 2010-01-07 Fuji Electric Co., Ltd., Kawasaki Verfahren zur Herstellung eines lateralen MOSFETs
KR100549949B1 (ko) * 2003-12-23 2006-02-07 삼성전자주식회사 리세스 타입 모오스 트랜지스터의 제조방법 및 그의 구조
CN100477257C (zh) * 2004-11-08 2009-04-08 株式会社电装 碳化硅半导体装置及其制造方法
JP2008171972A (ja) * 2007-01-11 2008-07-24 Shin Etsu Handotai Co Ltd シリコンエピタキシャルウェーハの製造方法
CN101877307B (zh) * 2009-04-29 2013-02-13 上海华虹Nec电子有限公司 获得交替p型和n型半导体器件结构的方法及其器件结构
CN101814436A (zh) * 2009-11-05 2010-08-25 苏州博创集成电路设计有限公司 纵向高压深槽半导体管的制备方法
TW201246542A (en) * 2011-05-02 2012-11-16 Anpec Electronics Corp Power element having super interface
TW201239995A (en) * 2011-03-30 2012-10-01 Anpec Electronics Corp Production method of power transistor with super junction
CN102760662B (zh) * 2011-04-29 2014-12-31 茂达电子股份有限公司 半导体功率装置的制作方法
US8766325B2 (en) * 2011-10-17 2014-07-01 Rohm Co., Ltd. Semiconductor device
TWI462295B (zh) * 2011-11-15 2014-11-21 Anpec Electronics Corp 溝渠型功率電晶體元件及其製作方法

Also Published As

Publication number Publication date
US20120289037A1 (en) 2012-11-15
CN102779756A (zh) 2012-11-14
TW201250848A (en) 2012-12-16
CN102779756B (zh) 2014-12-31
US8536004B2 (en) 2013-09-17

Similar Documents

Publication Publication Date Title
TWI441261B (zh) 半導體功率元件的製作方法
TWI424489B (zh) 半導體功率元件的製作方法
US9269815B2 (en) FinFET semiconductor device with a recessed liner that defines a fin height of the FinFet device
TWI433301B (zh) 半導體元件及其形成方法
KR100442881B1 (ko) 고전압 종형 디모스 트랜지스터 및 그 제조방법
US11063042B2 (en) Method and device of preventing merging of resist-protection-oxide (RPO) between adjacent structures
US9190497B2 (en) Method for fabricating semiconductor device with loop-shaped fin
TWI527096B (zh) Mos電晶體及其形成方法
TW201913879A (zh) 半導體裝置結構
US9059043B1 (en) Fin field effect transistor with self-aligned source/drain regions
TWI426597B (zh) 降低寄生電晶體導通之功率元件及其製作方法
CN106558622B (zh) 一种用于esd防护的sti二极管
TWI430449B (zh) 橫向堆疊式超級接面功率半導體元件
TWI446521B (zh) 功率元件之耐壓終止結構
JP2014508409A (ja) 半導体素子及び関連する形成方法
TWI414070B (zh) 半導體功率元件
JP2007311818A (ja) 半導体装置
TWI463650B (zh) 功率半導體元件及其製作方法
CN102779850B (zh) 沟渠式金属氧化物半导体结构及其形成方法
JP2009060143A (ja) 半導体装置
TW201834239A (zh) 半導體裝置及其製造方法
TWI511294B (zh) 半導體裝置及其製造方法
CN113113485B (zh) 半导体器件及其形成方法
CN113903806B (zh) 半导体结构及其形成方法
JP2009239302A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees