KR101109315B1 - 반도체 메모리 및 그 제조 방법 - Google Patents
반도체 메모리 및 그 제조 방법 Download PDFInfo
- Publication number
- KR101109315B1 KR101109315B1 KR1020107018974A KR20107018974A KR101109315B1 KR 101109315 B1 KR101109315 B1 KR 101109315B1 KR 1020107018974 A KR1020107018974 A KR 1020107018974A KR 20107018974 A KR20107018974 A KR 20107018974A KR 101109315 B1 KR101109315 B1 KR 101109315B1
- Authority
- KR
- South Korea
- Prior art keywords
- silicon
- film
- gate electrode
- films
- semiconductor memory
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 143
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 68
- 238000000034 method Methods 0.000 title claims description 68
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 226
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 225
- 239000010703 silicon Substances 0.000 claims abstract description 225
- 239000000758 substrate Substances 0.000 claims abstract description 62
- 239000011159 matrix material Substances 0.000 claims abstract description 10
- 238000003860 storage Methods 0.000 claims abstract description 10
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 64
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 64
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 33
- 238000005530 etching Methods 0.000 claims description 31
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 24
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 24
- 239000003989 dielectric material Substances 0.000 claims description 21
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 claims description 17
- 230000008569 process Effects 0.000 claims description 17
- 238000009825 accumulation Methods 0.000 claims description 14
- 239000004020 conductor Substances 0.000 claims description 14
- 230000001590 oxidative effect Effects 0.000 claims description 6
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 6
- 238000000151 deposition Methods 0.000 claims description 5
- 238000010438 heat treatment Methods 0.000 claims description 3
- 230000003647 oxidation Effects 0.000 claims description 3
- 238000007254 oxidation reaction Methods 0.000 claims description 3
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 claims description 2
- 238000001312 dry etching Methods 0.000 claims description 2
- 229910052721 tungsten Inorganic materials 0.000 claims 2
- 239000010937 tungsten Substances 0.000 claims 2
- -1 tungsten nitride Chemical class 0.000 claims 2
- 230000015654 memory Effects 0.000 description 89
- 239000010410 layer Substances 0.000 description 86
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 33
- 230000000052 comparative effect Effects 0.000 description 22
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 21
- QTBSBXVTEAMEQO-UHFFFAOYSA-N acetic acid Substances CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 17
- 238000001020 plasma etching Methods 0.000 description 17
- 238000001459 lithography Methods 0.000 description 16
- 230000006870 function Effects 0.000 description 12
- 230000002093 peripheral effect Effects 0.000 description 12
- 230000000694 effects Effects 0.000 description 10
- 238000012545 processing Methods 0.000 description 10
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 239000000945 filler Substances 0.000 description 6
- 238000000231 atomic layer deposition Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- 238000003475 lamination Methods 0.000 description 5
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 5
- 238000001039 wet etching Methods 0.000 description 5
- 229910021529 ammonia Inorganic materials 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 238000003754 machining Methods 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 229910045601 alloy Inorganic materials 0.000 description 3
- 239000000956 alloy Substances 0.000 description 3
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- DDFHBQSCUXNBSA-UHFFFAOYSA-N 5-(5-carboxythiophen-2-yl)thiophene-2-carboxylic acid Chemical compound S1C(C(=O)O)=CC=C1C1=CC=C(C(O)=O)S1 DDFHBQSCUXNBSA-UHFFFAOYSA-N 0.000 description 2
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 2
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 2
- 229910004140 HfO Inorganic materials 0.000 description 2
- LPQOADBMXVRBNX-UHFFFAOYSA-N ac1ldcw0 Chemical compound Cl.C1CN(C)CCN1C1=C(F)C=C2C(=O)C(C(O)=O)=CN3CCSC1=C32 LPQOADBMXVRBNX-UHFFFAOYSA-N 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 238000004380 ashing Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 238000007514 turning Methods 0.000 description 2
- VLJQDHDVZJXNQL-UHFFFAOYSA-N 4-methyl-n-(oxomethylidene)benzenesulfonamide Chemical compound CC1=CC=C(S(=O)(=O)N=C=O)C=C1 VLJQDHDVZJXNQL-UHFFFAOYSA-N 0.000 description 1
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 229910019001 CoSi Inorganic materials 0.000 description 1
- 229910021193 La 2 O 3 Inorganic materials 0.000 description 1
- 229910005883 NiSi Inorganic materials 0.000 description 1
- GRYLNZFGIOXLOG-UHFFFAOYSA-N Nitric acid Chemical compound O[N+]([O-])=O GRYLNZFGIOXLOG-UHFFFAOYSA-N 0.000 description 1
- 229910019899 RuO Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 229910008812 WSi Inorganic materials 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000003054 catalyst Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000001900 extreme ultraviolet lithography Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000007654 immersion Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000005224 laser annealing Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 229910017604 nitric acid Inorganic materials 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229910021340 platinum monosilicide Inorganic materials 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000001737 promoting effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 239000007790 solid phase Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0688—Integrated circuits having a three-dimensional layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
셀의 3차원 배치에 의해 비트 밀도를 향상시킬 수 있는 반도체 메모리 및 그 제조 방법이 제공된다.
반도체 메모리(1)에서, 게이트 전극막(21)이 실리콘 기판(11) 상에 제공된다. 게이트 전극막(21)은 실리콘 기판(11)의 상면에 평행한 일 방향(X 방향)으로 배열된다. 각 게이트 전극막(21)의 형상은 격자 형상의 판 형상이며, X 방향에서 보았을 때 관통 구멍(22)이 매트릭스 형상으로 형성되어 있다. 실리콘 빔(23)은 게이트 전극막(21)의 관통 구멍(22)을 관통하여 X 방향으로 연장되게 제공된다. 또한, 전하 축적층을 포함하는 ONO막(24)이 게이트 전극막(21)과 실리콘 빔(23) 사이에 제공된다.
반도체 메모리(1)에서, 게이트 전극막(21)이 실리콘 기판(11) 상에 제공된다. 게이트 전극막(21)은 실리콘 기판(11)의 상면에 평행한 일 방향(X 방향)으로 배열된다. 각 게이트 전극막(21)의 형상은 격자 형상의 판 형상이며, X 방향에서 보았을 때 관통 구멍(22)이 매트릭스 형상으로 형성되어 있다. 실리콘 빔(23)은 게이트 전극막(21)의 관통 구멍(22)을 관통하여 X 방향으로 연장되게 제공된다. 또한, 전하 축적층을 포함하는 ONO막(24)이 게이트 전극막(21)과 실리콘 빔(23) 사이에 제공된다.
Description
본 발명은 반도체 메모리 및 그 제조 방법에 관한 것이며, 보다 구체적으로는 3차원적으로 배열된 메모리 셀을 포함하는 반도체 메모리 및 그 제조 방법에 관한 것이다.
플래시 메모리는 휴대 전화, 디지털 스틸 카메라, USB(Universal Serial Bus) 메모리, 실리콘 오디오 플레이어 등의 대용량 데이터 저장 장치로서 널리 사용되고 있으며, 비트당 제조 비용이 급속한 미세화에 의해 저감됨에 따라 시장의 확대를 계속하고 있다. 또한, 새로운 응용 분야도 급속하게 출현하고 있어, 미세화 및 제조 비용 저감이 새로운 시장을 발굴하는 선순환을 달성하고 있다.
특히, NAND 플래시 메모리는 복수의 액티브 에리어(이하, "AA"라고 함)가 게이트 콘덕터(이하, "GC"라고 함)를 공유하는 것을 가능하게 함으로써, 셀 면적이 4F2(여기서, F는 최소 가공 치수임)인 교점 셀을 실질적으로 실현하고 있고, 그 심플한 구조로 인해 급속하게 미세화되고 있다. 이러한 미세화에 관련된 비트당 가격 저감으로 인해, NAND 플래시 메모리는 상기 USB 메모리 및 실리콘 오디오 플레이어 등의 저장 장치 용도로 널리 사용되어 오고 있어, 미래에는 HDD(하드 디스크 드라이브) 및 기타의 주 기억 장치를 대체할 것으로 예상된다. 그로 인해, 최근, NAND 플래시 메모리는 반도체의 미세 가공을 선도해 오고 있어, 최소 가공 치수는 양산 레벨에서도 70㎚이하에 도달해 오고 있다. 미세화와 함께 기술적 어려움도 급격히 증가하고 있지만, 앞으로도 1.5년마다 셀 면적이 약 1/2이 되는 급격한 미세화가 요구된다.
그러나, 앞으로도 플래시 메모리의 미세화를 진척시키는 데에는 많은 과제가 있다. 이하에 과제를 열거한다.
(1) 리소그래피 기술의 개발이 급격한 미세화를 따라잡을 수 없다. 이미 현재의 상황에서는, 리소그래피 장치의 발매에 바로 이어 양산이 개시되었다. 앞으로, 리소그래피 기술은 현상을 유지한 채로 비트 밀도를 계속 증가시키는 것이 요구된다.
(2) 미세화와 관련된 작아진 소자 치수로 인해 쇼트 채널 효과 및 내로우(narrow) 채널 효과가 급격하게 현저하게 되어, 세대마다 불휘발성 메모리의 신뢰성 및 고속 동작을 확보하는 것을 곤란하게 하고 있다.
(3) 미세화와 관련된 작아진 소자 치수로부터, 앞으로 예를 들면 원자 수의 통계적 변동이 소자 특성 또는 소자 특성의 편차를 악화시킬 것이라는 것이 예측된다.
상기 (1) 내지 (3)의 과제 때문에, 단지 수평면 내에서의 단순한 미세화에 의해서는 앞으로 비트 집적도를 계속 증가시키는 것이 곤란해질 가능성이 높다.
그로 인해, 리소그래피 기술의 미세화에 전면적으로 의지하지 않아도 메모리 소자의 높은 비트 밀도를 실현할 수 있는 반도체 메모리의 구조로서 적층형 메모리가 검토되고 있다(예를 들어, 특허문헌1 참조). 특허문헌1은 복수의 메모리층을 순차적으로 적층하는 방법을 개시하고 있다. 그러나, 이 기술은 메모리층을 한 층씩 적층하는 것에 기초한다. 그래서, 메모리 층의 수를 늘이면 제조 공정의 수도 증가하고, 제조 비용도 증가한다. 따라서, 이 기술은 비트당 제조 비용의 과제가 있다.
이와 같은 과제를 극복하기 위해, 새로운 적층형 플래시 메모리가 제안되어 있다(특허문헌2 및 비특허문헌1 참조). 이 메모리에서, 유전체막과 전극막을 기판 상에 교대로 적층한 후, 일괄로 관통 구멍을 형성한다. 이 관통 구멍의 측면 상에 전하를 유지하는 전하 축적층을 형성하고, 관통 구멍의 내부에 기둥 형상의 전극을 매립한다. 이에 의해, 메모리 셀이 기둥 형상의 전극과 전극막 간의 교차 부분에 3차원적으로 배열된다. 그리고, 한 방향으로 연장되는 복수의 선택 게이트선이 최상층의 전극막 상에 제공되고, 다른 방향으로 연장되는 복수의 비트선이 그 상방에 제공되고, 기둥 형상의 전극의 상단부에 접속함으로써, 임의의 기둥 형상의 전극이 선택 가능해진다. 한편, 전극막을 각각 서로 다른 워드 배선에 접속함으로써, 임의의 전극막이 선택 가능해진다. 이 결과, 임의의 메모리 셀을 선택하여 데이터를 기입 및 판독할 수 있다.
특허문헌1에 개시된 전술된 적층형 메모리와는 대조적으로, 이 기술은 적층 수에 무관하게 AA 및 GC와 같은 각각의 미세한 구성요소에 대해 단 하나의 리소그래피 공정을 포함한다. 따라서, 적층 수가 증가함에 따라 비트당 제조 비용이 저감되는 장점이 있다. 또한, 셀 트랜지스터는 게이트 전극이 기둥 형상의 실리콘 채널을 완전히 둘러싸는 SGT(surrounding gate transistor)이다. SGT는 채널에 대한 강한 지배력, 단채널 효과를 감소시킬 수 있고, 다치 동작이 용이한 것을 특징으로 한다.
그러나, 어레이 형상으로 배열된 채널 실리콘 필러들 중 임의의 것을 선택하기 위해서는, 선택 게이트를 평면 내에서 줄무늬 형상으로 제공할 필요가 있다.
특허문헌1 : JP-A-H07-235649호
특허문헌2 : JP-A-2007-266143호
비특허문헌1 : H.Tanaka, M. Kido, 등 "Bit Cost Scalable Technology with Punch and Plug Process for Ultra High Density Flash Memory" 2007 Symposium on VLSI Technology Digest of Technical Papers, p.14-15
본 발명의 목적은 셀의 3차원 배치에 의해 비트 밀도를 향상시킬 수 있는 반도체 메모리 및 그 제조 방법을 제공하는 것이다.
본 발명의 일 양태에 따르면, 기판, 상기 기판상에 제공되고, 상기 기판의 상면에 평행한 일 방향을 따라 배열되고, 상기 일방향에서 보았을 때 복수의 관통 구멍을 포함하는 복수의 게이트 전극막, 상기 복수의 게이트 전극막의 상기 관통 구멍들을 관통하여 상기 일 방향으로 연장되는 복수의 반도체 빔, 및 상기 게이트 전극막과 상기 반도체 빔 사이에 제공되는 전하 축적층을 포함하는 반도체 메모리가 제공된다.
본 발명의 다른 양태에 따르면, 기판상에 복수의 유전체막 및 반도체막을 교대로 적층하여 적층체를 형성하는 공정, 상기 적층체를 상기 기판의 상면에 평행한 제1 방향으로 분단하여, 분단된 상기 반도체막들로 이루어지고, 상기 기판의 상면에 평행하고 상기 제1 방향에 직교하는 제2 방향으로 연장되는 복수의 반도체 빔을 형성하는 공정, 상기 제2 방향으로 상기 분단된 적층체들 사이에 단속적으로 유전체들을 제공하는 공정, 상기 분단된 적층체들 및 상기 유전체들에 의해 둘러싸인 간극을 통해 에칭을 행하여 상기 간극들 사이에 끼워져 있던 상기 유전체막들의 부분을 제거하는 공정, 상기 반도체 빔들의 노출면 상에 전하 축적층을 형성하는 공정, 및 상기 유전체막들의 잔류 부분, 상기 유전체들 및 상기 반도체 빔들 사이의 공간에 도전 재료를 매립하여 게이트 전극막을 형성하는 공정을 포함하는 반도체 메모리의 제조 방법이 제공된다.
본 발명의 또 다른 양태에 따르면, 기판상에 복수의 실리콘 게르마늄막 및 실리콘막을 교대로 에피택셜 성장시킴으로써 적층체를 형성하는 공정, 상기 적층체를 상기 기판의 상면에 평행한 제1 방향으로 분단함으로써, 분단된 상기 실리콘막들로 이루어지고, 상기 기판의 상면에 평행하고 상기 제1 방향에 직교하는 제2 방향으로 연장되는 복수의 실리콘 빔을 형성하는 공정, 상기 실리콘 게르마늄막들을 제거하여 상기 실리콘 빔들을 노출시키는 공정, 상기 실리콘 빔들 사이에 유전체들을 매립하는 공정, 상기 제1 방향으로 배열된 실리콘 빔들 간의 상기 유전체들의 부분에 상기 제2 방향을 따라 배열된 복수의 트렌치를 형성하는 공정, 상기 트렌치들을 통해 에칭을 행함으로써, 상기 트렌치들 사이에 끼워져 있으며 상하로 배열된 상기 실리콘 빔들 사이에 끼워져 있는 상기 유전체들의 부분을 제거하는 공정, 상기 실리콘 빔들의 노출면 상에 전하 축적층을 형성하는 공정; 및 상기 유전체들의 잔류 부분 및 상기 실리콘 빔들 사이의 공간에 도전 재료를 매립함으로써 게이트 전극막을 형성하는 공정을 포함하는 반도체 메모리의 제조 방법이 제공된다.
본 발명의 또 다른 양태에 따르면, 기판상에 복수의 실리콘 게르마늄막 및 실리콘막을 교대로 에피택셜 성장시킴으로써 제1 적층체를 형성하는 공정, 상기 실리콘 게르마늄막들을 제거하는 공정, 상기 실리콘막들을 열 산화시켜 상기 실리콘막들 사이에 실리콘 열 산화막을 형성함으로써, 상기 실리콘막들 및 상기 실리콘 열산화막들이 교대로 적층된 제2 적층체를 형성하는 공정, 상기 제2 적층체를 상기 기판의 상면에 평행한 제1 방향으로 분단함으로써, 분단된 상기 실리콘막들로 이루어지고, 상기 기판의 상면에 평행하고 상기 제1 방향에 직교하는 제2 방향으로 연장되는 복수의 실리콘 빔을 형성하는 공정, 상기 제2 방향으로 단속적으로 상기 분단된 제2 적층체들 사이에 유전체들을 제공하는 공정, 상기 분단된 제2 적층체 및 상기 유전체에 의해 둘러싸인 간극을 통해 에칭을 행함으로써, 상기 간극들 사이에 끼워져 있던 상기 실리콘 열산화막들의 부분을 제거하는 공정, 상기 실리콘 빔들의 노출면 상에 전하 축적층을 형성하는 공정, 및 상기 실리콘 열 산화막들의 잔류 부분, 상기 유전체들 및 상기 실리콘 빔들 사이의 공간에 도전 재료를 매립함으로써 게이트 전극막을 형성하는 공정을 포함하는 반도체 메모리의 제조 방법이 제공된다.
본 발명에 따르면, 셀의 3차원 배열에 의해 비트 밀도를 증가시킬 수 있는 반도체 메모리 및 그 제조 방법을 실현할 수 있다.
도 1은 본 발명의 제1 실시 형태에 따른 반도체 메모리를 예시하는 실리콘 빔의 연장 방향에 평행한 단면도.
도 2는 제1 실시 형태에 따른 반도체 메모리를 예시하는 실리콘 빔의 연장 방향에 수직인 단면도.
도 3은 제1 실시 형태에 따른 반도체 메모리의 메모리 영역의 내부를 예시하는 단면 사시도.
도 4는 제1 실시 형태에 따른 반도체 메모리의 메모리 영역에서의 게이트 전극막 및 실리콘 빔을 예시하는 사시도.
도 5는 제1 실시 형태의 구조체(25)의 기본 단위를 예시하는 단면도.
도 6은 제1 실시 형태에 따른 반도체 메모리의 메모리 영역의 일단부를 예시하는 사시도.
도 7은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 8은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 9는 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 10은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 11은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 12는 비교예에 따른 반도체 메모리를 예시하는 평면도.
도 13a 및 도 13b는 본 발명의 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 13a는 YZ 단면을 나타내고, 도 13b는 XZ 단면을 나타낸다.
도 14a 및 도 14b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 14a는 YZ 단면을 나타내고, 도 14b는 XZ 단면을 나타낸다.
도 15a 및 도 15b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 15a는 YZ 단면을 나타내고, 도 15b는 XZ 단면을 나타낸다.
도 16a 및 도 16b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 16a는 YZ 단면을 나타내고, 도 16b는 XZ 단면을 나타낸다.
도 17a 및 도 17b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 17a는 YZ 단면을 나타내고, 도 17b는 XZ 단면을 나타낸다.
도 18은 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 19는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 20은 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 21은 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 22는 본 발명의 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 23은 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 24는 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 25는 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 26은 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 27은 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 28은 본 발명의 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 29는 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 30은 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 31은 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 32는 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 2는 제1 실시 형태에 따른 반도체 메모리를 예시하는 실리콘 빔의 연장 방향에 수직인 단면도.
도 3은 제1 실시 형태에 따른 반도체 메모리의 메모리 영역의 내부를 예시하는 단면 사시도.
도 4는 제1 실시 형태에 따른 반도체 메모리의 메모리 영역에서의 게이트 전극막 및 실리콘 빔을 예시하는 사시도.
도 5는 제1 실시 형태의 구조체(25)의 기본 단위를 예시하는 단면도.
도 6은 제1 실시 형태에 따른 반도체 메모리의 메모리 영역의 일단부를 예시하는 사시도.
도 7은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 8은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 9는 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 10은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 11은 비교예에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 12는 비교예에 따른 반도체 메모리를 예시하는 평면도.
도 13a 및 도 13b는 본 발명의 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 13a는 YZ 단면을 나타내고, 도 13b는 XZ 단면을 나타낸다.
도 14a 및 도 14b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 14a는 YZ 단면을 나타내고, 도 14b는 XZ 단면을 나타낸다.
도 15a 및 도 15b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 15a는 YZ 단면을 나타내고, 도 15b는 XZ 단면을 나타낸다.
도 16a 및 도 16b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 16a는 YZ 단면을 나타내고, 도 16b는 XZ 단면을 나타낸다.
도 17a 및 도 17b는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이며, 도 17a는 YZ 단면을 나타내고, 도 17b는 XZ 단면을 나타낸다.
도 18은 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 19는 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 20은 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 21은 제2 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 22는 본 발명의 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 23은 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 24는 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 25는 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 26은 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 27은 제3 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 28은 본 발명의 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도.
도 29는 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 30은 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 31은 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
도 32는 제4 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도.
이하 도면을 참조하여 본 발명의 실시 형태에 대해서 설명한다.
우선, 본 발명의 제1 실시 형태에 대해서 설명한다.
본 실시 형태는 반도체 메모리에 관한 것이며, 보다 구체적으로는 불휘발성 반도체 메모리에 관한 것이다.
도 1은 본 실시 형태에 따른 반도체 메모리를 예시하는 실리콘 빔의 연장 방향에 평행한 단면도이다.
도 2는 본 실시 형태에 따른 반도체 메모리를 예시하는 실리콘 빔의 연장 방향에 수직인 단면도이다.
도 3은 본 실시 형태에 따른 반도체 메모리의 메모리 영역의 내부를 예시하는 단면 사시도이다.
도 4는 본 실시 형태에 따른 반도체 메모리의 메모리 영역에서의 게이트 전극막 및 실리콘 빔을 예시하는 사시도이다.
도 5는 본 실시 형태의 구조체(25)의 기본 단위를 예시하는 단면도이다.
도 6은 본 실시 형태에 따른 반도체 메모리의 메모리 영역의 일단부를 예시하는 사시도이다.
도면을 보기 쉽게 하기 위해서, 도 4에서는 게이트 전극막 및 1개의 실리콘 빔 이외의 구성 요소는 도시되어 있지 않다. 또한, 도 6에서는 층간 유전체막은 도시되어 있지 않다.
도 1 및 도 2에 나타낸 바와 같이, 본 실시 형태에 따른 반도체 메모리(1)는 실리콘 기판(11)을 포함하고, 실리콘 기판(11) 위에는 다층 배선층(12)이 제공되어 있다. 반도체 메모리(1)에서는, 데이터를 기억하기 위한 복수의 메모리 셀을 포함하는 메모리 영역 Rm과 메모리 영역 Rm을 구동하기 위한 구동 회로를 포함하는 주변 회로 영역 Rc가 설정되어 있다.
주변 회로 영역 Rc는, 메모리 영역 Rm을 구동하기 위한 구동 회로의 일부로서 예시적으로 트랜지스터(13)를 포함한다. 주위로부터 트랜지스터(13)를 분리시키기 위한 STI(shallow trench isolation)(14)는 실리콘 기판(11)의 트랜지스터(13) 주위에 제공된다. 트랜지스터(13)는 실리콘 기판(11)의 상층 부분에 형성된 소스/드레인 영역(미도시), 그 상면에 형성된 게이트 산화막(15) 및 그 상방에 제공된 게이트 전극(16)으로 형성되어 있다. 또한, 주변 회로 영역 Rc의 다층 배선층(12)은, 트랜지스터(13)의 게이트 전극(16) 등에 접속된 콘택트 플러그(17), 배선(18) 및 수직으로 배열된 배선(18)들을 접속시키기 위한 비아 플러그(19)를 포함하며, 이것들은 층간 유전체막(20) 내에 매립되어 있다.
본 실시 형태에서는, 설명의 편의상, XYZ 직교 좌표계를 사용한다. 실리콘 기판(11)의 상면에 수직인 방향, 즉, 수직 방향을 Z 방향이라 하고, 수평 방향은 실리콘 기판(11)의 상면에 평행하며, 서로 직교하는 두 방향을 X 방향 및 Y 방향이라 한다. 이것은 후술하는 다른 실시 형태에도 동일하게 적용된다.
도 1 내지 도 5에 나타낸 바와 같이, 메모리 영역 Rm에서는, 복수의 게이트 전극막(21)이 다층 배선층(12)의 최하층에 제공되어 있다. 도 3 및 도 4에 나타낸 바와 같이, 각 게이트 전극막(21)의 형상은 YZ 평면으로 뻗어가는(spread) 판 형상이며, X 방향에서 보았을 때 복수의 관통 구멍(22)이 매트릭스 형상으로 배열된 격자 형상이다. 복수의 게이트 전극막(21)은 X 방향으로 등간격으로 서로 이격해 있고, X 방향에서 보았을 때 서로 다른 게이트 전극막(21)에 형성된 관통 구멍(22)의 위치는 서로 일치하고 있다. 게이트 전극막(21)은, 예를 들어 다결정 실리콘 또는 금속 또는 합금, 예를 들어, 텅스텐 질화물(WN) 또는 탄탈 질화물(TaN)로 형성되어 있다. 게이트 전극막(21) 사이에는 실리콘 산화막(31)이 제공되어 있다.
X 방향으로 연장되는 빔 형상의 실리콘 빔(23)은 게이트 전극막(21)의 관통 구멍(22)을 관통하여 삽입되어 있다. 실리콘 빔(23)은, 예를 들어 다결정 실리콘으로 형성되어 있다. 각 게이트 전극막(21)에서는 1개의 실리콘 빔(23)이 1개의 관통 구멍(22)을 관통하여 삽입되어 있다. 따라서, 실리콘 빔(23)의 개수는 각 게이트 전극막(21)에 형성된 관통 구멍(22)의 수와 동일하고, 복수의 실리콘 빔(23)은 YZ 평면에서 매트릭스 형상으로 배열되어 있다. 각 실리콘 빔(23)은 모든 게이트 전극막(21)의 관통 구멍(22)을 관통하여 삽입되어 있다. 본 실시 형태에서는, Z 방향으로 배열된 실리콘 빔(23)의 수는 예시적으로 4개이다. 그러나, 본 발명은 이에 제한되지 않는다.
도 5에 나타낸 바와 같이, 게이트 전극막(21)과 실리콘 빔(23) 사이에는 ONO막(oxide-nitride-oxide film: 산화물-질화물-산화물막)(24)이 제공되어 있다. ONO막(24)은 실리콘 빔(23) 측으로부터 실리콘 산화층(24a), 실리콘 질화층(24b) 및 실리콘 산화층(24c)이 이 순서대로 적층된 막이다. 또한, ONO막(24)은 실리콘 산화막(31)과 게이트 전극막(21) 사이에도 제공되어 있다.
관통 구멍(22)의 내부에 위치하는 실리콘 빔(23)의 부분은 액티브 에리어(AA)로서 기능하고, 게이트 전극막(21)은 게이트 콘덕터(GC)로서 기능하고, ONO막(24)의 실리콘 질화층(24b)은 전하 축적층으로서 기능한다. 이에 의해, 게이트 전극막(21)과 실리콘 빔(23) 사이의 각 교차 부분에 SGT가 형성되고, 이 SGT가 메모리 셀로서 기능한다. 이 결과, 구조체(25)에서는 복수의 메모리 셀이 X, Y 및 Z 방향을 따라 3차원 매트릭스 형상으로 배열된다.
또한, 도 1 및 도 2에 나타낸 바와 같이, 복수의 게이트 전극막(21), 복수의 실리콘 빔(23) 및 ONO막(24)으로 이루어지는 구조체(25)는 반도체 메모리(1)의 폐쇄된 공간 내에 배치되어 있다. 구체적으로는, 구조체(25)는 메모리 영역 Rm의 다층 배선층(12)의 최하층의 하부에 배치되어 있다. 실리콘 질화막(26)은 다층 배선층(12)의 최하층의 구조체(25)의 상방에 제공되어 있다.
도 5에서는, 각 부의 치수의 일례를 나타내고 있다. 게이트 전극막(21)의 개구부(22) 사이의 부분의 X 방향의 길이는 29㎚이며 Y 방향의 길이는 25㎚이다. ONO막(24)의 두께는 10㎚이다. 실리콘 산화막(31)의 폭, 즉, 그 X 방향의 길이는 11㎚이다. 실리콘 빔(23)의 폭, 즉, 그 Y 방향의 길이는 15㎚이다. 이로 인해, 구조체(25)를 구성하는 기본 단위의 X 방향 및 Y 방향의 길이는 모두 60㎚이다.
한편, 도 6에 나타낸 바와 같이, 구조체(25)의 X 방향의 일단부에서는 게이트 전극막(21) 및 ONO막(24)은 제공되지 않고, 실리콘 빔(23)은 실리콘 산화막(31)에 메워 넣어져 있다. 구조체(25)는 계단 형상으로 가공되어 있고, 그 단의 수는 Z 방향으로 배열된 실리콘 빔(23)의 수, 즉, 층 수와 동일하다. 각 단에서는, 각 실리콘 빔(23)의 단부의 적어도 상면, 예를 들어, 상면 및 양 측면이 실리콘 산화막(31)의 외부에 위치하고 있다. 실리콘 빔(23)의 X 방향 단부의 위치는 구조체(25)의 단차 부분과 일치하고 있다. 이에 의해, 동일한 Z 좌표를 갖는 복수의 실리콘 빔(23), 즉, 동일한 층에 제공된 복수의 실리콘 빔(23)의 종단부의 X 좌표는 서로 동일하다.
계단 형상으로 가공된 구조체(25)의 각 단의 상방에는 Y 방향으로 연장되는 게이트 전극 부재(33)가 제공되어 있다. 따라서, 게이트 전극 부재(33)의 개수는 구조체(25)의 단의 수, 즉, Z 방향으로 배열된 실리콘 빔(23)의 수와 동일하다. 각 게이트 전극 부재(33)는 각 층에 제공된 복수의 실리콘 빔(23)의 단부, 즉, 실리콘 산화막(31)의 외부에 위치하고 있는 부분의 바로 위를 통과하고 있다. 이들 실리콘 빔(23)과 게이트 전극 부재(33) 사이에는 게이트 산화막(미도시)이 제공되어 있다. 이 게이트 산화막의 두께는 게이트 전극 부재(33)를 실리콘 빔(23)으로부터 절연할 수 있을 정도로 두껍게, 그리고 게이트 전극 부재(33)의 전위가 이 실리콘 빔(23)의 도전 상태에 영향을 끼칠 수 있을 정도로 얇다. 이에 의해, 실리콘 빔(23)과 게이트 전극 부재(33) 사이의 최근접 점에 전계 효과 트랜지스터가 형성된다.
각 실리콘 빔(23)의 단부의 바로 위에는 비아 플러그(34)가 제공되고, 그 바로 위에는 X 방향으로 연장되는 비트 배선(35)이 제공되어 있다. 비트 배선(35)은 다층 배선층(12)의 제2 배선층에 제공되어 있고, 비아 플러그(34)는 실리콘 빔(23)을 비트 배선(35)에 접속시킨다. 비트 배선(35)은 Z 방향으로 배열된 실리콘 빔(23)의 열마다 제공되어 있고, 각 열에 속하는 실리콘 빔(23), 즉, Y 좌표가 동일한 복수의 실리콘 빔(23)에 공통 접속되어 있다. 따라서, 비트 배선(35)의 개수는 실리콘 빔(23)의 Y 방향에서의 열의 수와 동일하다. 비트 배선(35)은 Y 방향으로 배열되어 있고, 그 배열 주기는 실리콘 빔(23)의 배열 주기와 동일하다.
비트 배선(35)은 구조체(25)의 바로 위 영역으로부터 X 방향으로 튀어나와 있다. 돌출 부분의 바로 아래에는 콘택트 플러그(36)가 제공되어 있고, 그 바로 아래에는 트랜지스터(37)가 제공되어 있다. 이에 의해, 비트 배선(35)은 콘택트 플러그(36)를 통해 트랜지스터(37)의 소스 영역(37s)에 접속된다. 도 5에서는, 도시의 편의상, 한 세트의 비아 플러그(34), 비트 배선(35) 및 콘택트 플러그(36)만 도시하고 있다.
트랜지스터(37)의 소스 영역(37s) 및 드레인 영역(37d)은 실리콘 기판(11)의 상부에 형성되어 있고, X 방향으로 배열되어 있다. 소스 영역(37s)과 드레인 영역(37d) 사이에는 채널 영역(37c)이 형성되어 있고, 그 바로 위에는 게이트 유전체막(미도시)이 제공되어 있고, 그 바로 위에는 게이트 전극(37g)(도 1 참조)이 제공되어 있다. 제공되는 트랜지스터(37)의 수는 실리콘 빔(23)의 열의 수와 같고, X 방향과 Y 방향 사이의 방향을 따라 비스듬히 배열되어 있다. Y 방향에서의 트랜지스터(37)의 배열 주기는 실리콘 빔(23)의 배열 주기와 동일하다.
다음으로, 본 실시 형태에 따른 반도체 메모리(1)의 동작에 대해 설명한다.
반도체 메모리(1)에서, 복수의 게이트 전극 부재(33) 중 1개의 게이트 전극 부재(33)의 전위를, 이 1개의 게이트 전극 부재(33)에 이웃하는 실리콘 빔(23)이 온 상태로 되도록 하는 전위로 설정함으로써, 1개의 층에 제공된 복수의 실리콘 빔(23)을 도통시킬 수 있다. 즉, 1개의 게이트 전극 부재(33)를 선택함으로써, 구조체(25)로부터 1개의 층을 선택할 수 있고, 메모리 셀의 Z 좌표를 선택할 수 있다.
또한, 복수의 트랜지스터(37)의 중 1개의 트랜지스터(37)를 온 상태로 하고 나머지 트랜지스터(37)를 오프 상태로 함으로써, 1개의 비트 배선(35)을 선택할 수 있고, Z 방향을 따라 일렬로 배열된 복수의 실리콘 빔(23)을 동시에 선택할 수 있다. 즉, 1개의 트랜지스터(37)를 선택함으로써 메모리 셀의 Y 좌표를 선택할 수 있다.
또한, 복수의 게이트 전극막(21) 중 1개의 게이트 전극막(21)의 전위를 나머지 게이트 전극막들(21)의 전위와는 다르게 설정함으로써, 각 실리콘 빔(23)에서, 이 1개의 게이트 전극막(21)의 개구부(22) 내에 위치하는 부분의 상태를 나머지 게이트 전극막(21)의 개구부(22) 내에 위치하는 부분의 상태와 다르게 할 수 있다. 즉, 1개의 게이트 전극막(21)을 선택함으로써, 메모리 셀의 X 좌표를 선택할 수 있다.
이와 같이 하여, 구조체(25) 내에 3차원 매트릭스 형상으로 배열된 복수의 메모리 셀로부터 1개의 메모리 셀을 선택할 수 있다. 그리고 나서, 이 메모리 셀에 제공된 실리콘 질화층(24b)에 전하를 축적함으로써 데이터를 기억할 수 있다. 또한, 실리콘 질화층(24b)으로부터 전하를 추출함으로써 데이터를 소거할 수 있다. 또한, 이 메모리 셀을 구성하는 SGT의 임계 전압은 실리콘 질화층(24b)에서의 전하의 유무에 좌우된다. 따라서, 이 메모리 셀이 속하는 실리콘 빔(23)에 감지 전류를 흘리면서 실리콘 빔(23)의 이 메모리 셀 이외의 메모리 셀들을 "통과" 상태로 함으로써, 이 메모리 셀에 전하가 축적되어 있는지의 여부를 검지하고 데이터를 판독할 수 있다.
다음으로, 본 실시 형태의 효과에 대해서 설명한다.
도 5에 나타낸 바와 같이, 반도체 메모리(1)의 구조체(25)의 X 방향에서는 ONO막(24)에 의해 둘러싸인 게이트 전극막(21)과 실리콘 산화막(31)이 교대로 배열되어 있고, 하나의 게이트 전극막(21) 및 하나의 실리콘 산화막(31)이 기본 단위를 구성한다. 이 기본 단위마다 메모리 셀이 구성되어 있다. 후술하는 제2 내지 제4 실시 형태에서 상세하게 설명하는 바와 같이, 이 기본 단위는, 예를 들어, 실리콘 산화막(31)을 에칭함으로써 제작될 수 있다. ONO막(24)은 실리콘 빔(23)의 표면을 열 산화한 후 실리콘 질화층 및 실리콘 산화층을 퇴적시켜 형성하므로, 리소그래피 가공이 필요하지 않다. 따라서, 이 기본 단위는 최소 가공 치수를 F로 할 때, 2F의 길이로 구성될 수 있다.
한편, 구조체(25)의 Y 방향에서는, 실리콘 빔(23)과 ONO막(24)에 의해 둘러싸이고 관통 구멍(22)들 사이에 위치한 게이트 전극막(21)의 부분을 교대로 배열시키고 있어, 1개의 실리콘 빔(23) 및 게이트 전극막(21)의 한 부분이 기본 단위를 구성한다. 이러한 기본 단위마다 메모리 셀이 구성되어 있다. 제2 내지 제4 실시 형태에서 상세하게 후술하는 바와 같이, 이 기본 단위는, 예를 들어, 실리콘 기판(11) 상에 실리콘막과 실리콘 산화막을 교대로 퇴적시켜서 형성된 적층체를 에칭 함으로써 제작가능하다. 따라서, 이 기본 단위는 최소 가공 치수를 F로 할 때, 2F의 길이로 구성될 수 있다.
또한, 도 6에 나타낸 바와 같이, 구조체(25)의 층을 선택하기 위한 게이트 전극 부재(33)는 Y 방향으로 연장되는 기둥 형상으로 형성되기 때문에 Y 방향에서의 가공 정밀도의 제약을 받지 않는다. 또한, Y 방향에서 실리콘 빔(23)의 열을 선택하기 위한 트랜지스터(37)는 Y 방향으로 배열된 실리콘 빔(23) 만큼 많은 트랜지스터(37)가 필요하다. 그러나, 트랜지스터(37)의 소스 및 드레인이 X 방향으로 배열되어 있기 때문에, Y 방향에서의 트랜지스터(37)의 배열 주기는 2F로 설정될 수 있다. 또한, 트랜지스터(37)는 필요에 따라 X 방향으로 시프트될 수 있고, 이 경우에서는, Y 방향에서의 가공 정밀도의 제약을 받지 않는다.
따라서, 구조체(25)의 기본 단위는 X 방향의 길이를 2F로 하고 Y 방향의 길이를 2F로 하여 형성될 수 있고, XY 평면에서의 기본 단위의 면적을 4F2로 설정할 수 있다. 또한, 기본 단위마다 메모리 셀이 형성되기 때문에, 메모리 셀당 XY 평면의 면적(셀 면적)은 4F2이다. 이 결과, 본 실시 형태에 따른 반도체 메모리(1)는 XY 평면의 평면 구조를 미세화할 수 있고, 종래의 평면형 NAND 플래시 메모리에 필적할 만한 비트 밀도를 달성할 수 있다. 그리고, 본 실시 형태에 따른 반도체 메모리(1)에서는, 메모리 셀이 Z 방향으로 배열되어 있기 때문에, Z 방향에서의 배열의 수에 비례하여 메모리 셀의 비트 밀도를 증가시킬 수 있다. 이 결과, 제조 기술의 한계를 넘어 평면 구조를 미세화하지 않고 메모리 셀의 비트 밀도를 향상시킬 수 있다.
또한, 종래의 평면형 NAND 플래시 메모리는 NAND 체인을 포함하며, 이 NAND 체인은 각각 32 셀 또는 64 셀이 직렬 접속된 트랜지스터로 구성되어 있다. 여기서, 우선 1개의 NAND 체인을 선택하고, 그 다음, 선택된 NAND 체인에 대해 32 또는 64개의 게이트 전극을 순차 구동함으로써 데이터 기입 및 판독을 행한다. 그리고, 평면형 NAND 플래시 메모리에서는, 이 동작을 전제로 해서 주변 회로를 설계한다. 한편, 본 실시 형태에 따른 반도체 메모리에서도, 각 실리콘 빔(23)에 수 십개 이상의 메모리 셀을 형성할 수 있고, 1개의 실리콘 빔(23)을 선택하고, 그 다음, 게이트 전극막(21)을 순차 구동함으로써 데이터 기입 및 판독을 행할 수 있다. 즉, 종래의 평면형 NAND 플래시 메모리에서와 유사한 방법으로 데이터 기입 및 판독을 행할 수 있다. 이로 인해, 본 실시 형태에 따른 반도체 메모리는, 종래의 평면형 NAND 플래시 메모리의 주변 회로를 그대로 사용할 수 있다.
또한, 본 실시 형태에 따른 반도체 메모리(1)에서는, 각 메모리 셀을 구성하는 트랜지스터가 SGT 구조를 갖는다. 이로 인해, 쇼트 채널 효과에 대하여 강하다. 또한, 게이트 전극막(21)이 채널에 대해 강한 지배력을 갖기 때문에, 2비트/ 셀(=4치) 및 3비트/셀(=8치)과 같은 다치 기억이 쉽게 실현된다. 또한, 게이트 전극막이 AA를 완전하게 둘러쌀 수 있기 때문에, 인접 셀의 기입/소거 동작에 따라 셀의 임계치가 변동하는 인접 셀들 간의 간섭을 방지하는 것이 가능하다.
다음으로, 본 실시 형태의 비교예에 대해서 설명한다.
본 비교예는 종래 기술에서 설명한 기술의 일례이다.
도 7 내지 도 11은 본 비교예에 따른 반도체 메모리를 제조하는 방법을 예시하는 공정 단면도이다.
도 12는 본 비교예에 따른 반도체 메모리를 예시하는 평면도이다.
제1 실시 형태에 따른 반도체 메모리와 마찬가지로, 본 비교예에 따른 반도체 메모리는 3차원 매트릭스 형상으로 배열된 복수의 메모리 셀을 포함한다. 그러나, 본 비교예는 게이트 전극막이 뻗어가는 방향 및 실리콘 빔이 연장하는 방향에 있어서 제1 실시 형태와 상이하다. 보다 구체적으로는, 제1 실시 형태에 따른 반도체 메모리에서는, 각 게이트 전극막이 실리콘 기판의 상면에 대해 수직으로 뻗어가고, 실리콘 빔은 실리콘 기판의 상면에 평행하게 연장하고 있다. 이와는 대조적으로, 본 비교예에 따른 반도체 메모리에서는, 게이트 전극막은 실리콘 기판의 상면에 평행하게 뻗어가고 채널 실리콘(이하, 본 비교예에서는 "실리콘 필러"라고 함)은 실리콘 기판의 상면에 수직으로 연장하고 있다.
이하, 본 비교예에 따른 반도체 메모리를 제조하는 방법에 대해 간단하게 설명한다.
우선, 도 7에 나타낸 바와 같이, 실리콘 산화물로 이루어지는 유전체막(402) 및 다결정 실리콘으로 이루어지는 게이트 전극막(401)을 실리콘 기판(406) 상에 교대로 적층시키고, 그 위에 하드 마스크(405)를 형성한다.
다음으로, 도 8에 나타낸 바와 같이, 하드 마스크(405)를 패터닝하고, 복수의 개구부(405a)를 Z 방향에서 보았을 때 매트릭스 형상으로 형성한다. 그리고 나서, 패터닝된 하드 마스크(405)를 마스크로서 사용하여, 유전체막(402) 및 게이트 전극막(401)에 대해 RIE(reactive ion etching:반응성 이온 에칭) 또는 다른 에칭을 실시하여, 유전체막(402)과 게이트 전극막(401)의 적층체에 실리콘 기판(406)에 도달하는 관통 구멍(410)을 형성한다.
다음으로, 도 9에 나타낸 바와 같이, CVD(chemical vapor deposition:화학 기상 성장) 또는 ALD(atomic layer deposition:원자층 증착) 등의 등방성 성막 기술(conformal deposition)을 사용하여, 관통 구멍(410)의 내면 위에 ONO막(403)을 형성한다. 관통 구멍(410)의 측면 상에 형성된 ONO막(403) 중의 실리콘 질화층이 전하 축적층으로서 기능한다. 이어서, 관통 구멍(410)의 저면 상에 제공된 ONO막(403)을 제거한다. 그러나, 관통 구멍(410)의 측면 상에 제공된 ONO막(403)이 노출된 상태에서 RIE를 행하면, 전하 축적층으로서 기능하는 ONO막(403)에 데미지가 발생한다. 따라서, 보호를 위해 일단 관통 구멍(410)의 내면을 전체적으로 실리콘막(407)으로 덮는다.
그리고 나서, 도 10에 나타낸 바와 같이, RIE를 행하여, 관통 구멍(410)의 저면 상에 형성된 실리콘막(407) 및 ONO막(403)을 제거한다.
다음으로, 도 11에 나타낸 바와 같이, 관통 구멍(410)의 내부에 다결정 실리콘을 매립하여 실리콘 기판(406)에 접속된 실리콘 플러그(404)를 제작한다. 실리콘 플러그(404) 및 그 주위의 실리콘막(407)은 실리콘 필러(411)를 구성한다. 실리콘 필러(411)는 XY 평면에서 매트릭스 형상으로 배열된다.
이어서, 도 12에 나타낸 바와 같이, 유전체막(402)과 게이트 전극막(401)의 적층체 상에 1개의 다결정 실리콘막을 성막하고, 이것을 리소그래피 기술에 의해 가공함으로써 복수의 선택 게이트 전극(409)을 형성한다. 각 선택 게이트 전극(409)의 형상은, 실리콘 필러(411)의 배열 방향 중 한 방향, 예를 들어, X 방향으로 연장되는 스트라이프 형상이다. 즉, 복수의 선택 게이트 전극(409)은 서로 동일한 높이에서 서로 평행하게 이격되어 있다. 여기서, 선택 게이트 전극들(409) 사이에는 유전체막(408)이 제공되어 선택 게이트 전극(409)들을 서로 절연시킨다.
다음으로, 선택 게이트 전극(409)을 관통하여 관통 구멍(410)과 연통하는 관통 구멍을 형성하고, 이 관통 구멍의 내면 상에 실리콘 산화막(412)을 형성한다. 다음으로, 관통 구멍의 저면 상에 형성된 실리콘 산화막(412)을 제거하여 실리콘 필러(411)의 상단부 면을 노출시킨 뒤, 관통 구멍 내에 다결정 실리콘을 매립한다. 이에 의해, 새롭게 매립된 다결정 실리콘이 실리콘 필러(411)의 일부를 구성한다. 또한, Y 방향으로 연장하는 복수의 비트 배선(미도시)이 선택 게이트 전극(409)의 상방에 제공된다. 각 비트 배선은 Y 방향을 따라 일렬로 배열된 실리콘 필러(411)에 접속된다.
이에 의해, 선택 게이트 전극(409)이 게이트 전극으로서 기능하고, 실리콘 산화막(412)이 게이트 유전체막으로서 기능하고, 선택 게이트 전극(409)에 둘러싸여 있는 실리콘 필러(411)의 부분이 채널 영역으로서 기능하는 SGT가 구성된다. 이 결과, 임의의 선택 게이트 전극(409)의 전위를 제어함으로써, X 방향으로 일렬로 배열된 복수의 실리콘 필러(411)의 "패스" 상태는 온 상태와 오프 상태 사이에서 전환될 수 있다.
도 11 및 도 12에 나타낸 바와 같이, 이러한 반도체 메모리의 X 방향에서는, 관통 구멍(410)이 유전체막(402)과 게이트 전극막(401)의 적층체에 간단하게 형성될 수 있다. 따라서, 최소 가공 치수를 F로 했을 때, 기본 단위의 치수를 2F로 설정할 수 있다. 여기서, 비트 배선들도 X 방향으로 배열되어 있지만, 각 비트 배선은 각 실리콘 필러(411)에 접속되기만 하면 되고, 실리콘 산화막(412)을 둘러쌀 필요는 없다. 따라서, 비트 배선도 2F의 주기로 형성될 수 있다.
그러나, Y 방향에서는, 선택 게이트 전극(409)이 서로 절연될 필요가 있고, 관통 구멍이 각 선택 게이트 전극(409)에 형성될 필요가 있다. 그래서, 기본 단위의 길이는 3F이다. 즉, 개략적으로 말하면, 관통 구멍의 폭은 F로 설정될 수 있지만, 관통 구멍이 선택 게이트 전극(409) 내에 배치되기 때문에 선택 게이트 전극(409)은 2F의 폭을 필요로 한다. 또한, 선택 게이트 전극(409)들 간의 절연을 위해, 선택 게이트 전극(409)들 사이에 유전체막(408)을 제공할 필요가 있고, 이것은 적어도 F의 폭을 필요로 한다. 이 결과, XY 평면에서의 기본 단위의 면적은 2F×3F=6F2이다.
예로서, ONO막(403) 및 실리콘 산화막(412)의 막 두께는 10㎚ 이상을 필요로 하고, ONO막(403)을 보호하기 위한 실리콘막(407)의 막 두께도 10㎚ 이상이 필요하다. 또한, 전류량 확보 및 실리콘 기판(406)에 대한 맞춤(alignment)의 필요성으로부터, 실리콘 플러그(404)의 폭은 15㎚ 이상 필요하다. 따라서, 관통 구멍(410)의 폭은 55㎚ 이상이 된다. 또한, 맞춤 어긋남을 고려하면, 관통 구멍들(410) 간의 거리는 15㎚ 이상 필요하며, Z 방향으로부터 본 관통 구멍(410)과 선택 게이트 전극(409)의 단부 가장자리까지의 거리도 15㎚ 이상 필요하다. 또한, 절연 파괴를 방지하기 위해, 유전체막(408)의 폭은 20㎚ 이상 필요하다. 이로 인해, 적층체의 기본 단위의 크기는, X 방향의 최소 길이는 70㎚{=10(ONO막 두께)+10(실리콘막 두께)+15(실리콘 필러 직경)+10(실리콘막 두께)+10[ONO막 두께]+15(관통 구멍들 간의 최소 거리)}가 되고, Y 방향의 최소 길이는 105㎚ {=15+10+10+15+10+10+15+20(선택 게이트 전극들 간의 최소 거리)}가 된다. 따라서, 기본 단위의 면적은 대략 70×105=7350㎚2가 된다.
이와는 대조적으로, 상술한 바와 같이, 제1 실시 형태에 따른 반도체 메모리(1)에서는, 적층체(25)를 구성하는 기본 단위의 X 방향 및 Y 방향의 길이는 모두2F이므로, 그 면적은 4F2이다. 이것은, 종래의 평면형 NAND 플래시 메모리와 같다. 이에 의해, 비교예와는 대조적으로, 제1 실시 형태는 적층 수가 동일한 경우에는 실효적 셀 면적을 적어도 2/3배만큼 저감할 수 있거나, 동등한 실효적 셀 면적의 경우에는 적층 수를 적어도 2/3배만큼 저감할 수 있다. 적층형 구조의 수율은 각 층의 수율의 적(product)이다. 따라서, 제1 실시 형태는 보다 높은 수율을 달성할 수 있다.
또한, 제1 실시 형태에서는, 비교예와는 대조적으로 실리콘 빔이 ONO막 형성 전에 형성된다. 이에 의해, ONO막을 보호하기 위한 실리콘막(407)을 제공할 필요가 없다. 이로 인해, XY 평면에서의 기본 단위를 보다 미세화할 수 있다.
예를 들어, 상술한 바와 같이, 제1 실시 형태에서는, 기본 단위의 X 방향 및Y 방향의 길이는 모두 60㎚이므로, XY 평면에서의 그 면적은 3600㎚2이다. 이 면적은 비교예에서의 기본 단위의 면적(7350㎚2)을 기준(100%)로 하면 약 55%이다. 또한, 제1 실시 형태에서의 적층 수를 4로 하면, 실효적 셀 면적은 3600/4=900㎚2이다. 이와 동등한 실효적 셀 면적을 실현하기 위해서는, 비교예는 8.17 층, 즉, 2배 이상의 적층 수가 필요하다.
이와는 대조적으로, 상술한 바와 같이, 제1 실시 형태에 따른 반도체 메모리(1)에서는, 실리콘 빔(23)이 기판의 상면에 평행하게 연장되고 있기 때문에, 긴 실리콘 빔(23)을 형성하는 것이 용이하며, 1개의 실리콘 빔(23)에 수십 개 이상의 메모리 셀을 제공하는 것이 용이하다. 이로 인해, 종래의 평면형 NAND 플래시 메모리의 주변 회로를 사용할 수 있다. 또한, 제1 실시 형태는 비교예보다 더 작은 개수의 비트 배선(35)을 포함한다. 이에 의해, 감지 회로의 수를 저감할 수 있고, 반도체 메모리(1)의 면적을 저감할 수 있다. 여기서, 게이트 전극막(21)의 수는 증가한다. 그러나, 게이트 전극막(21)은 전원에 접속되므로, 그 수가 증가하여도 반도체 메모리(1)의 면적을 실질적으로 증가시키지는 않는다.
다음으로, 본 발명의 제2 실시 형태에 대해서 설명한다.
본 실시 형태는, 전술한 제1 실시 형태에 따른 반도체 메모리를 제조하는 제1 방법에 관한 것이다. 본 실시 형태는 예를 들어, 종래의 평면형 NAND 플래시 메모리에서 1X㎚ 세대에 상당하는 셀 면적 900㎚2을 실현하는 4층 적층형 메모리를 제조하고 있다. 이 실시 형태에서, 액티브 에리어(AA)를 구성하는 실리콘 빔은 다결정 실리콘으로 형성되어 있다.
도 13a 및 도 13b, 도 14a 및 도 14b, 도 15a 및 도 15b, 도 16a 및 도 16b, 도 17a 및 도 17b는 본 실시 형태에 따른 반도체 메모리를 제조하는 방법을 예시하는 공정 단면도이며, 여기서, 도 13a, 14a, 15a, 16a, 및 17a는 YZ 단면을 나타내고, 도 13b, 14b, 15b, 16b, 및 17b는 XZ 단면을 나타낸다.
도 18 내지 도 21은 본 실시 형태에 따른 반도체 메모리를 제조하는 방법을 예시하는 사시 단면도이다.
우선, 도 13a 및 도 13b에 나타낸 바와 같이, 주변 회로 영역 Rc에서 구동 회로를 구성하는 트랜지스터가 형성된다. 예를 들어, 실리콘 기판(101) 상에 트랜지스터의 게이트 산화막(102)을 형성하고, 트랜지스터의 게이트 전극으로서 기능하는 n형의 다결정 실리콘막(103)을 형성한다. 또한, 트랜지스터들 간의 분리를 위해 STI(104)를 형성한다. 이와 같이 하여 형성된 트랜지스터들 중 일부가 도 1, 도 2 및 도 6에 나타내는 트랜지스터(13 및 37)이다. 실리콘 기판(101)은 도 1 및 다른 도면에 나타낸 실리콘 기판(11)에 상당한다.
다음으로, 층간 유전체막으로서 기능하는 실리콘 산화막(105)을 예를 들어 200㎚의 두께로 실리콘 기판(101) 상의 전체면에 형성한다. 다음으로, 두께가 20㎚인 다결정 실리콘막(106)과 두께가 예를 들어 40㎚인 실리콘 산화막(107)을 교대로 예를 들어 4층씩 적층한다. 다결정 실리콘막(106)의 도전형은 예를 들어 n형이다. 다음으로, 실리콘 질화막(108)을 예를 들어 100㎚의 두께로 형성한다. 이에 의해, 실리콘 산화막(105), 4층의 다결정 실리콘막(106), 4층의 실리콘 산화막(107) 및 실리콘 질화막(108)으로 이루어지는 적층체(121)를 형성한다.
다음으로, 도 14a 및 도 14b에 나타낸 바와 같이, 공지의 리소그래피 기술 및 반응성 이온 에칭(RIE) 기술을 사용하여, 주변 회로 영역 Rc로부터 실리콘 질화막(108), 실리콘 산화막(107) 및 다결정 실리콘막(106)을 제거한다. 여기서, 메모리 영역 Rm과 주변 회로 영역 Rc 사이의 경계 근방에서는, 적층체(121)가 XZ 평면에서 계단 형상으로 가공된다. 즉, 각 다결정 실리콘막(106)의 X 방향의 단부가 노출되도록 그 상방의 막을 제거한다.
다음으로, 각 다결정 실리콘막(106)의 X 방향의 단부를 Y 방향을 따라 분할하여, 복수의 빔 형상의 부분을 형성한다. 그리고, 빔 형상으로 분할된 다결정 실리콘막(106)의 단부의 적어도 상면을 노출시킨다. 다음으로, 계단 형상으로 가공된 적층체(121)를 덮도록 게이트 산화막(미도시)을 전체면에 형성하고, 이어서 전체면에 도전막(122)을 형성한다.
다음으로, 도 15a 및 도 15b에 나타낸 바와 같이, 실리콘 기판(101) 상의 전체면에 유전체막(123)이 형성되고, CMP(화학적 기계 연마)에 의해 평탄화된다. 다음으로, 공지의 리소그래피 기술 및 반응성 이온 에칭 기술을 사용하여 유전체막(123)을 선택적으로 제거하여, 각 다결정 실리콘막(106)의 노출 부분 상에서 Y 방향으로 연장되는 띠 형상의 영역에만 잔류시킨다. 다음으로, 가공된 유전체막(123)을 하드 마스크로서 사용하여 도전막(122)을 에칭한다. 이에 의해, 도전막(122)이 각 다결정 실리콘막(106)의 노출 부분의 바로 위 영역을 가로 지르고 Y 방향으로 연장되는 스트라이프 형상으로 가공된다. 이에 의해, 다결정 실리콘으로 이루어지는 게이트 전극 부재(33)가 형성된다. 제1 실시 형태에서 설명한 바와 같이, 이 게이트 전극 부재(33)는 적층체(121)의 층을 선택하는 것이다. 다음으로, 공지된 이온 주입 기술, 어닐링 및 다른 기술을 사용하여 다결정 실리콘막(106)의 단부에 확산층을 형성한다.
다음으로, 도 16a 및 도 16b에 나타낸 바와 같이, 실리콘 기판(101) 상의 전체면에 유전체막(124)을 형성하고 평탄화한다.
도 14a 및 도 14b에 나타낸 공정에서, 빔 형상으로 분할된 다결정 실리콘막(106)의 상면 외에 그 측면도 노출되는 것이 바람직하다. 그러면, 도 15a 및 도 15b에 나타낸 공정에서, 빔 형상으로 분할된 다결정 실리콘막(106)의 3면을 덮도록 게이트 전극 부재(33)를 형성할 수 있다. 이것은 다결정 실리콘막(106)의 단부 및 게이트 전극 부재(33)로 구성되는 트랜지스터의 컷-오프 특성을 향상시킨다.
다음으로, 도 17a 및 도 17b에 나타낸 바와 같이, 적층체(121) 상의 전체면에 CVD에 의해 탄소막(미도시, 이하에서는 "CVD-C막"이라고 함)이 형성되고, 통상의 ArF 리소그래피 기술 및 RIE 기술을 사용하여 가공하여, X 방향으로 연장되는 스트라이프 형상의 복수의 패턴(미도시)으로 된다. 여기서, 예를 들어, 이 CVD-C막의 Y 방향에서의 배열 주기는 120㎚이고 폭은 45㎚이다. 다음으로, 저온 CVD법에 의해, 이 CVD-C막을 덮도록 실리콘 산화막(109)을 예를 들어 15㎚의 두께로 형성한다. 이어서, RIE를 행하여 측벽을 형성하고, 실리콘 산화막(109)을 CVD-C막의 측면 상에만 잔류시킨다. 그리고 나서, 애싱에 의해 CVD-C막을 제거한다. 이때, 실리콘 산화막(109)으로 이루어지는 측벽은 잔류한다. 이에 의해, X 방향으로 연장되는 스트라이프 형상이며 Y 방향에서의 배열 주기가 60㎚이며 폭이 15㎚인 하드 마스크가 형성된다.
다음으로, 도 18에 나타낸 바와 같이, 실리콘 산화막(109)을 하드 마스크로서 사용하여 에칭을 행하고, 적층체(121)를 줄무늬 형상으로 일괄 가공한다. 이에 의해, 적층체(121)는 Y 방향으로, XZ 방향으로 뻗어가는 복수의 판 형상 부분으로 분할된다. 각 판 형상 부분의 두께, 즉, Y 방향에서의 그 길이는 실리콘 산화막(109)의 폭과 동일하고, 예를 들어 15㎚이며, 판 형상 부분간의 거리는 예를 들어 45㎚이다. 이때, 다결정 실리콘막(106)도 X 방향으로 연장되는 복수의 실리콘 빔(23)으로 Y 방향으로 분할된다. 즉, 각 판 형상 부분에서, 분할된 다결정 실리콘막(106)으로 이루어지고, X 방향으로 연장되고 Z 방향을 따라 배열된 복수의 실리콘 빔(23)이 형성된다. 각 실리콘 빔(23)의 XY 단면의 형상은, Y 방향의 길이가 예를 들어 15㎚이고 Z 방향의 길이가 예를 들어 20㎚인 직사각형이다. 이때, 도 14에 나타내는 공정에서, 다결정 실리콘막(106)의 단부를 분할하여 형성된 빔 형상의 각 부분은 대응하는 실리콘 빔(23)과 연결된다.
다음으로, 도 19에 나타낸 바와 같이, 줄무늬 형상으로 분단된 적층체들(121) 사이에 유전체인 TEOS(tetraethoxysilane, Si(OC2H5)4)/O3막(110)을 매립하고, CMP에 의해 상면을 평탄화한다.
다음으로, ArF 리소그래피 기술 및 RIE 기술을 사용하여, 적층체(121) 및 TEOS/O3막(110) 상에 CVD-C막의 패턴을 형성한다. 이 패턴은 Y 방향으로 연장되는 복수의 스트라이프 형상으로 이루어지고 X 방향에서의 배열 주기를 120㎚, 폭을 15㎚로 한다. 다음으로, 이 CVD-C막의 측면 상에 실리콘 산화막으로 이루어지는 측벽을 형성함으로써, CVD-C막과 일체화되어 Y 방향으로 연장되고 X 방향에서의 배열 주기가 60㎚이고 폭이 45㎚인 복수의 스트라이프 형상의 패턴을 형성한다.
다음으로, 도 20에 나타낸 바와 같이, 이 패턴을 하드 마스크로서 사용하여 통상의 RIE를 행하고, X 방향을 따라 단속적으로 TEOS/O3막(110)에 트렌치(111)를 형성한다. 트렌치(111)는 실리콘 기판(101)까지 도달하게 한다. 이때, 적층체(121)는 제거되지 않기 때문에, 트렌치(111)는 Y 방향으로 분단된 적층체들(121) 사이의 영역에만 형성되고, 분단된 적층체(121) 및 TEOS/O3막(110)에 의해 둘러싸인 간극을 구성한다. 바꾸어 말하면, 유전체인 TEOS/O3막(110)이 Y 방향으로 분단된 적층체들(121) 사이에 X 방향을 따라 단속적으로 형성된다. 따라서, Z 방향에서 보았을 때, 트렌치(111)는 매트릭스 형상으로 배열된다. 각 트렌치(111)의 형상은 X 방향의 길이가 15㎚이고 Y 방향의 길이가 45㎚인 직사각형이다. 이때, 적층체(121)의 X 방향의 단부 중, 게이트 전극 부재(33)를 형성한 단부에서는 트렌치(111)가 형성되지 않는다.
다음으로, 도 21에 나타낸 바와 같이 습식 에칭을 행한다. 이에 의해, 트렌치(111)를 통하여 TEOS/O3막(110)이 양측으로부터 제거된다. 그러나, TEOS/O3막(110)은 완전하게는 제거되지 않는다. 예를 들어, 에칭 전에 45㎚의 두께(X방향의 길이)를 갖는 TEOS/O3막(110)은 양측으로부터 17㎚만큼 에칭되어, 잔존하는 부분의 두께는 11㎚가 된다.
한편, 이때, 트렌치들 사이(111)에 끼워져 있던 실리콘 산화막(107)의 부분도 양측으로부터 에칭된다. 예를 들어, 에칭 전의 실리콘 산화막(107)의 두께(Y 방향의 길이)가 15㎚이면, 양측으로부터 각각 10㎚만큼 에칭된다. 이에 의해, 이 부분은 완전하게 제거되어서 관통 구멍이 형성된다. 그러나, TEOS/O3막들(110) 사이에 끼워져 있던 실리콘 산화막(107)의 부분은 잔존한다.
이 결과, Y 방향으로 배열된 트렌치(111)는 모두 서로 연통하여, YZ 평면으로 뻗어가는 1개의 간극(126)을 형성한다. 간극(126) 내에는, 다결정 실리콘막(106)으로 이루어진 실리콘 빔(23)이 빔 형상으로 통과한다. 즉, 간극(126)에서는 실리콘 빔(23)이 노출되어 있다. 이와는 대조적으로, X 방향으로 배열된 트렌치(111)들은 TEOS/O3막(110) 및 실리콘 산화막(107)에 의해 서로 분리된 채로 남아 있다. 따라서, X 방향으로 배열된 간극(126)은 연통되지 않고 서로 구획되어 있다. 간극(126)은 이후의 공정에서는 게이트 전극막(21)을 형성하기 위한 템플릿으로서 기능한다.
본 실시 형태에서는, 실리콘 산화막(107) 및 TEOS/O3막(110)을 에칭하기 위해 습식 에칭을 사용하였다. 그러나, 대안으로, 예를 들면 CDE(chemical dry etching: 화학적 건식 에칭) 또는 불소계의 가스 및 암모니아계의 가스를 사용하여 규화불화 암모늄을 생성하여 실리콘 산화물(SiO2)을 에칭하는 가스 에칭 등을 사용하는 것도 가능하다.
다음으로, 도 1 내지 도 5에 나타낸 바와 같이, 산화 분위기 중에서 가열 처리를 행함으로써, 실리콘 빔(23)의 노출면을 열 산화하여 실리콘 산화층(24a)을 형성한다. 다음으로, CVD법에 의해 간극(126)의 내면 상에 실리콘 질화물 및 실리콘 산화물을 순차 퇴적시켜서, 실리콘 질화층(24b) 및 실리콘 산화층(24c)을 형성한다. 이에 의해, 실리콘 빔(23)의 노출면 상에 실리콘 산화층(24a), 실리콘 질화층(24b) 및 실리콘 산화층(24c)이 이 순서대로 적층되어, 실리콘 빔(23)의 주위에 ONO막(24)이 형성된다. ONO막(24)은 예를 들어 10㎚의 총 두께를 갖는다.
다음으로, 간극(126)의 내부, 즉, 실리콘 산화막(107)의 잔류 부분, TEOS/O3막(110) 및 실리콘 빔(23)에 의해 둘러싸여진 공간에 다결정 실리콘과 같은 도전 재료를 매립하여 게이트 전극막(21)을 형성한다. 여기서, 다결정 실리콘 대신 금속 또는 합금을 매립할 수도 있다. 게이트 전극막(21)은 간극(126)을 주형으로서 사용하여 형성된다. 따라서, 게이트 전극막(21)은 YZ 평면에서 뻗어가고, 실리콘 빔(23)이 통과하는 관통 구멍을 갖는 격자 형상을 갖는다. 이 결과, 적층된 SGT형의 MONOS 셀이 형성된다.
다음으로, 층간 유전체막, 배선, 콘택트 플러그, 비아 플러그 등이 형성된다. 이에 의해, 도 1 내지 도 6에 나타낸 것과 같은 반도체 메모리가 제작된다. 이때, 실리콘 산화막(107) 및 TEOS/O3막(110)의 잔존 부분이 도 1 및 나머지 도면에 나타낸 실리콘 산화막(31)을 구성한다.
다음으로, 본 실시 형태의 효과에 대해서 설명한다.
본 실시 형태에 따르면, 전술한 제1 실시 형태에 따른 반도체 메모리를 제작할 수 있다. 이때, 이 반도체 메모리에서는, 메모리 셀을 3차원적으로 적층함으로써 구조를 미세화하지 않고 메모리 셀의 비트 밀도를 향상시킬 수 있다. 이로 인해, EUV(extreme ultraviolet:극자외선) 리소그래피 및 액침 ArF 리소그래피와 같은 최첨단의 기술을 필요로 하지 않는다. 이 결과, 반도체 메모리의 제조 비용을 저감할 수 있다.
또한, 본 실시 형태에서는, 액티브 에리어(AA)를 구성하는 실리콘 빔 및 게이트 콘덕터(GC)를 구성하는 게이트 전극막이 평면형 NAND 플래시 메모리와 마찬가지로 1회의 리소그래피 공정에 의해 각각 형성될 수 있다. 이와 같이, 적층 수를 늘려도 단지 1회의 가공 공정만을 필요로 하므로, 적층 수의 증가에 따라 제조 비용이 증가하지 않는다.
또한, 본 실시 형태에 따르면, 실리콘 빔(23)을 형성한 후에 게이트 전극막(21)이 형성된다. 따라서, 게이트 전극막이 금속 또는 합금으로 형성될 수 있다. 이에 의해, 금속 게이트 전극을 실현할 수 있고, 게이트 전극막의 두께 및 간격을 미세화할 수 있다. 따라서, 기억 밀도를 보다 향상시킬 수 있다.
본 실시 형태에서는, 다결정 실리콘막과 실리콘 산화막이 적층되고 일괄 가공된다. 그러나, 대안으로, 단결정 실리콘막과 실리콘 산화막을 적층하여 일괄 가공할 수도 있다. 단결정 실리콘막의 형성 방법으로서는, 예를 들어, 기판의 일부를 시드로서 사용하여 고온에서 에피택셜 실리콘막을 성막하는 방법 및 비정질 실리콘막을 성막하고 나서 기판의 일부를 시드로서 사용하여 평면 에피택셜 성장(lateral epitaxial growth)을 촉진시킴으로써 에피택셜 실리콘막을 형성하는 방법이 있다. 또한, 다결정 실리콘막 대신 비정질 실리콘막을 형성할 수도 있다. 또한, 이들 실리콘막은 불순물로 미리 도핑되어 있을 수 있고, 또는 형성 후에 고상 확산 또는 다른 방법에 의해 불순물로 도핑될 수도 있다.
다음으로, 본 발명의 제3 실시 형태에 대해서 설명한다.
본 실시 형태는 전술한 제1 실시 형태에 따른 반도체 메모리를 제조하는 제2 방법에 관한 것이다. 본 실시 형태에서는, 예를 들어, 종래의 평면형 NAND 플래시 메모리의 0X㎚ 세대에 상당하는 셀 면적 450㎚2를 실현하는 8층 적층 메모리를 제조한다. 이 실시 형태에서, 액티브 에리어(AA)를 구성하는 실리콘 빔은 에피택셜 실리콘으로 형성된다.
도 22는 본 실시 형태에 따른 반도체 메모리를 제조하는 방법을 예시하는 공정 단면도이다.
도 23 내지 도 27은 본 실시 형태에 따른 반도체 메모리를 제조하는 방법을 예시하는 사시 단면도이다.
도 23 내지 도 27에서는, 도시를 간략화하기 위해, 적층체의 상층 측으로부터 6층만을 도시하고 있다.
우선, 도 22에 나타낸 바와 같이, 실리콘 게르마늄이 실리콘 기판(201) 상에서 예를 들어 100㎚의 두께까지 에피택셜 성장되어 에피택셜 실리콘 게르마 막(epi-SiGe막)(202)을 형성한다. 다음으로, 실리콘과 실리콘 게르마늄을 이 epi-SiGe막(202) 상에 교대로 에피택셜 성장시켜, 두께가 예를 들어 20㎚이며 도전형이 예를 들어 n형인 에피택셜 실리콘막(epi-Si막)(203)과, 두께가 예를 들어 40㎚인 에피택셜 실리콘 게르마늄막(epi-SiGe막)(204)을 교대로, 예를 들어, 각각 8층씩 적층한다. 다음으로, 두께가 예를 들어 100㎚인 실리콘 질화막(205)을 형성한다. 이에 의해, 실리콘 기판(201) 상에, epi-SiGe막(202), 8층의 epi-Si막(203), 8층의epi-SiGe막(204) 및 실리콘 질화막(205)으로 이루어지는 적층체(206)가 형성된다.
다음으로, 통상의 리소그래피 기술 및 반응성 이온 에칭을 사용하여 적층체(206)를 일괄 가공하여, 적층체(206)를 주변 회로 영역 Rc로부터 제거하고, 메모리 영역 Rm에만 잔류시킨다.
다음으로, 플라즈마 CVD법에 의해, 두께가 예를 들어 200㎚인 실리콘 산화막(207)을 형성한다. 그리고, 리소그래피 기술에 의해 실리콘 산화막(207)을 적층체(206)의 X 방향 양단부의 측면상에만 잔류시켜 측벽을 형성한다. 이 실리콘 산화막(207)은 이후의 공정에서 적층체(206) 중의 epi-Si막(203)의 지지체(support)로서 기능한다.
다음으로, 전술한 제2 실시 형태(도 14 내지 도 16 참조)와 마찬가지의 방법에 의해, 적층체(207)의 X 방향의 일단부에 게이트 전극 부재(33) 등이 형성된다. 다음으로, 전술한 제2 실시 형태(도 17 참조)와 마찬가지의 방법에 의해, CVD-C막의 패턴이 형성되고, 실리콘 산화막의 성막 및 측벽을 잔존시키는 RIE에 의해 측벽이 형성되고, CVD-C막은 애싱에 의해 제거된다. 이에 의해, 제1 실시 형태와 같은 하드 마스크, 즉, 실리콘 산화물로 이루어지고, X 방향으로 연장되는 스트라이프 형상이며, Y 방향에서의 배열 주기가 예를 들어 60㎚이며 폭이 예를 들어 15㎚인 하드 마스크(미도시)가 형성된다.
다음으로, 도 23에 나타낸 바와 같이, 상기 하드 마스크를 마스크로서 사용하여 에칭을 행하고, 적층체(206)를 줄무늬 형상으로 일괄 가공한다. 이에 의해, 적층체(206)를 Y 방향으로 분단하여, XZ 방향으로 뻗어가는 복수의 판 형상 부분으로 한다. 이 결과, 각 판 형상 부분에서, 분단된 epi-Si막(203)으로 이루어지고 X 방향으로 연장되는 복수의 실리콘 빔(23)이 형성된다. 실리콘 빔(23)의 형상 및 치수는 예를 들어 전술한 제2 실시 형태와 마찬가지이다. 그러나, 본 실시 형태에서는, 제2 실시 형태와는 대조적으로, 각 epi-Si막(203)은 epi-SiGe막(204)을 통해 적층되어 있기 때문에 RIE에 의한 가공은 비교적 용이하다.
다음으로, 도 24에 나타낸 바와 같이, 적층체(206)를 선택적으로 에칭하여 epi-SiGe막(202 및 204)을 제거한다. 이 선택 에칭은, 예를 들어, 질산, 불산 및 아세트산을 혼합시킨 수용액계의 에칭액을 사용한 습식 에칭, 또는, CF4계의 에칭 가스를 사용한 CDE에 의해 행해질 수 있다. 이에 의해, epi-Si막(203)으로 이루어지는 실리콘 빔(23)이 노출된다. 이때, 각 실리콘 빔(23)의 양단부는 실리콘 산화막(207)에 의해 지지된다.
다음으로, 도 25에 나타낸 바와 같이, epi-SiGe막(202 및 204)이 제거되어 형성된 실리콘 빔들(23) 사이의 공간에 유전체인 SOG(spin on glass)막(208)이 매립되고, 실리콘 질화막(205)을 스토퍼로서 사용하여 CMP에 의해 평탄화된다.
다음으로, 전술한 제2 실시 형태(도 20 참조)와 마찬가지의 방법에 의해, Y 방향으로 배열된 실리콘 빔들(23) 사이의 SOG막(208)의 부분에 복수의 트렌치(209)가 형성된다. 트렌치(209)는 X 방향을 따라 주기적으로 배열되고, 그 배열 주기는 예를 들어 60㎚이고 X 방향의 폭은 예를 들어 20㎚이다.
다음으로, 도 26에 나타낸 바와 같이 습식 에칭을 행한다. 이에 의해, 트렌치(209)를 통해 SOG막(208)이 에칭된다. 이때, 에칭량을 예를 들어 10㎚ 상당으로 한다. 이에 의해, Y 방향으로 배열된 실리콘 빔들(23) 사이의 SOG막(208)의 X 방향의 두께는 에칭 전에는 40㎚이기 때문에 에칭 후에는 20㎚가 된다. 한편, Z 방향으로 배열된 실리콘 빔들(23) 사이에 위치하고 트렌치들(209) 사이에 끼워져 있는 SOG막(208) 부분의 두께, 즉, Y 방향의 길이는 에칭 전에는 15㎚이다. 따라서, 이 부분은 양측으로부터 10㎚ 만큼 에칭되어 완전히 제거되어, 관통 구멍이 형성된다.
이 결과, Y 방향으로 배열된 트렌치(209)는 모두 서로 연통하여 YZ 평면에서 뻗어가는 1개의 간극(210)을 형성한다. 간극(210) 내에는 epi-Si막(203)으로 이루어지는 실리콘 빔(23)이 통과한다. 즉, 간극(210) 내에서는 실리콘 빔(23)이 노출되어 있다. 이에 대해, X 방향으로 배열된 트렌치들(209)은 잔존하는 SOG막(208)에 의해 서로 분리된 채로 남아 있다. 따라서, X 방향으로 배열된 간극(210)은 연통하지 않고 서로 구획되어 있다. 간극(210)은 이후의 공정에서 게이트 전극막(21)을 형성하기 위한 템플릿으로서 기능한다.
본 실시 형태에서는, SOG막(208)을 에칭하여 게이트 전극막의 템플릿으로서 기능하는 간극(210)을 형성하기 위해 습식 에칭을 사용한다. 그러나, 대안으로, 예를 들어, CDE 또는 불소계의 가스 및 암모니아계의 가스를 사용해서 규화불화 암모늄을 생성하여 실리콘 산화물(SiO2)을 에칭하는 가스 에칭을 사용하는 것도 가능하다.
다음으로, 도 27에 나타낸 바와 같이, 가공에 의해 노출된 실리콘 빔(23)의 표면을 열 산화하여 실리콘 산화층을 형성하고, CVD에 의해 실리콘 질화층을 형성하고, ALD에 의해 알루미나(Al2O3)층을 형성한다. 이에 의해, 실리콘 빔(23)의 노출면 상에 합계 막 두께가 예를 들어 10㎚인 ONO막(24)이 형성된다. 다음으로, 간극(210) 내에, 즉, 잔존 SOG막(208) 및 주위에 ONO막(24)이 형성된 실리콘 빔(23)에 의해 둘러싸인 공간에 도전 재료인 텅스텐 질화물(WN)을 매립하고, WN막(211)으로 이루어진 게이트 전극막(21)을 형성한다. 이후의 공정은, 전술한 제2 실시 형태와 마찬가지이다. 이에 의해, 전술한 제1 실시 형태에 따른 반도체 메모리가 제조된다.
다음으로, 본 실시 형태의 효과에 대해서 설명한다.
본 실시 형태에 의해서도, 전술한 제1 실시 형태에 따른 반도체 메모리를 제작할 수 있다. 또한, 본 실시 형태에 따르면, 전술한 제2 실시 형태와 비교했을 때, 실리콘 빔(23)을 구성하는 epi-Si막(203)을 에피택셜 성장에 의해 형성할 수 있다. 따라서, 실리콘 빔(23)이 결정성이 양호한 단결정의 실리콘에 의해 형성될 수 있다. 이로 인해, 액티브 에리어(AA)의 특성이 양호하다. 또한, 적층체(206)에서는, epi-Si막(203) 및 epi-SiGe막(204)이 적층되어 있기 때문에 가공이 용이하다. 따라서, 적층 수를 늘릴 수 있다.
본 실시 형태에 의해 제조된 반도체 메모리는 기판 상에 적층된 8개의 실리콘 빔(23)을 포함하고 있기 때문에, 평면형 NAND 플래시 메모리보다 더 높은 기억 밀도를 달성할 수 있다. 보다 구체적으로, 본 실시 형태에 의해 제조되는 반도체 메모리의 실효적 셀 면적은 3600/8=450㎚2이다. 이에 대해, 이것과 동등한 실효적 셀 면적을 달성하기 위해, 전술한 비교예에 따른 반도체 메모리는 16.33층의 적층이 필요하다. 적층 구조의 수율은 각 층의 수율의 적(product)이다. 따라서, 본 실시예는 높은 수율을 달성할 수 있다. 본 실시 형태의 상기 이외의 효과는 전술한 제2 실시 형태와 마찬가지이다.
다음으로, 본 발명의 제4 실시 형태에 대해서 설명한다.
본 실시 형태는, 전술한 제1 실시 형태에 따른 반도체 메모리의 제3 제조 방법에 관한 것이다. 본 실시 형태는, 예를 들어, 종래의 평면형 NAND 플래시 메모리의 00X㎚ 세대에 상당하는 셀 면적 225㎚2을 실현하는 16층 적층 메모리를 제조한다. 본 실시 형태에서는, 액티브 에리어(AA)를 구성하는 실리콘 빔이 에피택셜 실리콘으로 형성되고, AA들 간의 유전체막은 열산화막으로 형성된다.
도 28은 본 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 공정 단면도이다.
도 29 내지 도 32는 본 실시 형태에 따른 반도체 메모리의 제조 방법을 예시하는 사시 단면도이다.
도 29 내지 도 32에서는, 도시를 간략화하기 위해서, 적층체의 상층 측에서부터 6층분만을 나타내고 있다.
우선, 전술한 제3 실시 형태(도 22 참조)와 같은 방법에 의해, 에피택셜 실리콘막과 에피택셜 실리콘 게르마늄막으로 구성된 적층체가 실리콘 기판(301) 상에 형성된다. 그러나, 전술한 제3 실시 형태에서는 적층 수가 8이지만 본 실시 형태에서는 적층 수가 16이다.
구체적으로는, 도 28에 나타낸 바와 같이, 실리콘 기판(301) 상에 실리콘 게르마늄을 예를 들어 100㎚의 두께까지 에피택셜 성장시켜 에피택셜 실리콘 게르마늄막(epi-SiGe막)(302)을 형성한다. 다음으로, 이 epi-SiGe막(302) 상에 실리콘과 실리콘 게르마늄을 교대로 에피택셜 성장시켜, 두께가 예를 들어 45㎚이며 도전형이 예를 들어 n형인 에피택셜 실리콘막(epi-Si막)(303)과, 두께가 예를 들어 20㎚인 에피택셜 실리콘 게르마늄막(epi-SiGe막)(304)을 교대로 예를 들어 16층씩 적층한다. 다음으로, 두께가 예를 들어 100㎚인 실리콘 질화막(305)을 형성한다. 이에 의해, 실리콘 기판(301) 상에 epi-SiGe막(302), 16층의 epi-Si막(303), 16층의 epi-SiGe막(304) 및 실리콘 질화막(305)으로 이루어지는 적층체(306)가 형성된다.
다음으로, 통상의 리소그래피 기술 및 반응성 이온 에칭을 사용하여 적층체(306)를 일괄 가공하고, 적층체(306)를 주변 회로 영역 Rc로부터 제거하고, 메모리 영역 Rm에만 잔류시킨다.
다음으로, 플라즈마 CVD법에 의해, 두께가 예를 들어 200㎚인 실리콘 산화막(307)이 형성된다. 그리고, 리소그래피 기술에 의해, 실리콘 산화막(307)이 적층체(306)의 일방향의 양단부, 예를 들어 X 방향 양단부의 측면 상에만 남겨진다. 이에 의해, 적층체(306)의 한 쌍의 측면 상에 적층체(306)을 지지하는 측벽이 형성된다.
다음으로, 도 29에 나타낸 바와 같이, 전술한 제3 실시 형태와 마찬가지의 방법에 의해, 적층체(306)의 노출된 측면, 즉, Y 방향 양단부의 측면에 대해 선택에칭을 행하여, epi-SiGe막(302 및 304)(도 28 참조)을 제거한다. 이때, 각 epi-Si막(303)의 X 방향 양단부는 실리콘 산화막(307)(도 28 참조)으로 이루어지는 측벽 지주(bracing)에 의해 지지된다.
다음으로, 도 30에 나타낸 바와 같이, 수증기 산화 처리에 의해, epi-Si막(303)이 상하 표면에서 산화된다. 이에 의해, epi-Si막들(303) 사이에 실리콘 열산화막(308)이 형성되고, epi-SiGe막(302 및 304)을 제거함으로써 형성된 간극이 실리콘 열 산화막(308)에 의해 매립된다. 이 결과, epi-Si막(303) 및 실리콘 열 산화막(308)이 교대로 적층된 적층체(309)가 형성된다. 이때, epi-Si막(303)의 막 두께는 양면 산화에 의해 약 20㎚까지 감소된다.
이후의 공정은 전술한 제2 실시 형태와 마찬가지이다. 보다 구체적으로는, 도 31에 나타낸 바와 같이, 통상의 ArF 리소그래피 기술, RIE 기술 및 측벽 전사 기술을 사용하여, X 방향으로 연장되고 Y 방향의 배열 주기가 60㎚이고 폭이 15㎚인 스트라이프 형상의 하드 마스크(미도시)를 형성하고, 이 하드 마스크를 사용하여 적층체(309)를 적층형 메모리의 AA 영역으로서 기능하는 줄무늬 형상 패턴으로 일괄 가공한다. 이에 의해, X 방향으로 연장되는 복수의 실리콘 빔(23)이 분단된epi-Si막(303)으로부터 형성된다.
다음으로, 줄무늬 형상으로 분단된 적층체(309)들 사이에 TEOS/O3막을 매립하고, CMP에 의해 상면을 평탄화한다. 다음으로, ArF 리소그래피 기술, RIE 기술 및 측벽 전사 기술을 사용하여, Y 방향으로 연장되고 X 방향의 배열 주기가 60㎚이고 폭이 15㎚인 하드 마스크(미도시)를 형성한다. 그리고, 이 하드 마스크를 사용하여 에칭을 행하여, TEOS/O3막에 트렌치를 형성한다. 이 결과, TEOS/O3막이 분단된 적층체(309)들 사이에서 X 방향을 따라 단속적으로 형성된다.
다음으로, NF3 플라즈마 및 암모니아를 사용하는 가스 에칭에 의해, 이들 트렌치를 통해 Y 방향의 양면측으로부터 실리콘 열산화막(308)이 에칭된다. 이때, 에칭량은 예를 들어 15㎚ 상당으로 한다. 이에 의해, 트렌치들 사이에 끼워져 있던 실리콘 열산화막(308)의 부분은 에칭 전에 Y 방향의 폭이 15㎚이기 때문에, 에칭에 의해 완전하게 제거되어 관통 구멍이 형성된다. 한편, NF3 플라즈마 및 암모니아를 사용하는 가스 에칭은 실리콘 열산화막(308)과 TEOS/O3막에 대해 무 선택 에칭을 달성할 수 있다. 그러므로, TEOS/O3막도 X 방향의 양면측으로부터 15㎚씩 각각 에칭된다. TEOS/O3막의 에칭 전의 X 방향의 두께는 45㎚이기 때문에, 에칭 후에는 두께가 15㎚가 되고 잔류된다. 이 결과, 전술한 제2 실시 형태와 마찬가지로, Y 방향으로 배열된 트렌치들은 서로 연통하여, 게이트 전극막(21)의 템플릿으로서 기능하는 간극을 형성한다.
다음으로, epi-Si막(303)으로 이루어지는 실리콘 빔(23)의 노출면을 열 산화하여, 터널층으로서 기능하는 실리콘 산화층을 형성한다. 다음으로, CVD법에 의해 전하 축적층으로서 기능하는 실리콘 질화층을 형성한다. 다음으로, ALD법에 의해 블록층으로서 기능하는 HfO2층을 형성한다. 이에 의해, 합계 막 두께가 예를 들어 10㎚인 ONO막(24)이 실리콘 빔(23) 주위에 형성된다.
다음으로, 도 32에 나타낸 바와 같이, 에칭에 의해 형성된 간극 내에, 즉, 실리콘 열산화막(308) 잔류 부분, TEOS/O3막의 잔류 부분 및 실리콘 빔(23)에 의해 둘러싸이는 공간 내에, ALD법에 의해 도전 재료인 탄탈 질화물(TaN)이 퇴적된다. 이에 의해, TaN막(311)으로 이루어진 게이트 전극막(21)이 이 간극 내에 매립된다. 이 결과, 적층된 SGT형의 MONOS 셀이 형성된다. 이후의 공정은, 전술한 제2 실시 형태와 마찬가지이다. 이와 같이 하여, 전술한 제1 실시 형태에 따른 반도체 메모리가 제조된다.
다음으로, 본 실시 형태의 효과에 대해서 설명한다.
본 실시 형태에 의해서도 전술한 제1 실시 형태에 따른 반도체 메모리를 제작할 수 있다. 또한, 본 실시 형태에 따르면, 전술한 제2 실시 형태와 비교하여, 실리콘 빔(23)을 구성하는 epi-Si막(303)을 에피택셜 성장에 의해 형성할 수 있다. 따라서, 결정성이 양호한 단결정의 실리콘으로 실리콘 빔(23)을 형성할 수 있다. 이로 인해, 액티브 에리어(AA)의 특성이 양호하다. 또한, 본 실시 형태에 따르면, 실리콘 빔들 사이에 제공되는 유전체막이 열 산화막으로부터 형성될 수 있기 때문에 견고성 및 신뢰성을 달성할 수 있다. 이로 인해, 적층 수를 늘릴 수 있다.
본 실시 형태에 의해 제조된 반도체 메모리는 기판 상에 적층된 16개의 실리콘 빔(23)을 포함하고 있기 때문에, 평면형 NAND 플래시 메모리보다 16배 높은 기억 밀도를 달성할 수 있다. 보다 구체적으로는, 본 실시 형태에 의해 제조되는 반도체 메모리의 실효적 셀 면적은 3600/16=225㎚2이다. 이에 대해, 이것과 동등한 실효적 셀 면적을 달성하기 위해서는, 전술한 비교예에 따른 반도체 메모리는 32.67층의 적층이 필요하다. 적층 구조에서의 수율은 각 층의 수율의 적이다. 따라서, 본 실시 형태는 높은 수율을 달성할 수 있다. 본 실시 형태의 상기 이외의 효과는 전술한 제2 실시 형태와 마찬가지이다.
이와 같이, 전술한 실시 형태들은, 적층 수의 증가에 따라 비트당 제조 비용이 저감되는 특성과 고성능 SGT 셀을 구성할 수 있는 특성을 손상시키지 않으면서 보다 미세한 셀을 형성할 수 있고, 금속 게이트를 용이하게 사용할 수 있게 하고, 또한 종래의 평면형 NAND 플래시 메모리의 주변 회로에 실질적인 변경을 필요로 하지 않는 반도체 메모리를 실현할 수 있다. 전술한 실시 형태들에 따르면, 도 7 내지 도 11에 나타내는 것과 같은 구조를 갖는 메모리의 경우, 셀 면적을 약 1/2, 즉, 적층수를 약 절반으로 줄일 수 있다. 그러므로, 공정 수를 대폭 증가시키지 않고 메모리 층을 적층할 수 있다. 이에 의해, 앞으로도 또한 반도체 메모리, 특히 플래시 메모리의 비트 밀도를 계속 증가시키는 것이 가능해지고, 플래시 메모리의 응용 범위를 더 확장하는 것이 가능해진다.
본 발명은 실시 형태를 참조하여 설명하였다. 그러나, 본 발명은 이들 실시 형태에 한정되지 않는다. 예를 들어, 전술한 각 실시 형태는 서로 조합해서 실시할 수 있다. 또한, 당업자들은 구성 요소의 추가, 삭제 또는 설계 변경에 의해, 또는 공정의 추가, 생략 또는 조건 변경에 의해 적절하게 상기 실시 형태를 변경할 수 있고, 이러한 변경은 본 발명의 사상을 벗어나지 않는 한 본 발명의 범위 내에 포함된다.
예를 들어, 전술한 실시 형태에서 나타낸 AA를 구성하는 실리콘막의 형성 방법, MONOS의 막 구조 등은 각 실시 형태에서 나타내어진 조합에 한정되는 것이 아니고, 본 발명의 사상을 손상시키지 않는 한 임의의 조합이 가능하다. 또한, AA를 구성하는 실리콘막은, 전술의 각 실시 형태에 기재되어 있지 않은 방법, 예를 들어 레이저 어닐링 또는 Ni 촉매법에 의해 결정화된 다결정 실리콘막 또는 단결정 실리콘막으로 이루어질 수도 있다. 또한, 전술한 각 실시 형태에서는, MONOS의 블록층은, 예를 들어, SiO2, Al2O3 또는 HfO2로 이루어진다. 그러나, 이 외에도, La2O3, Pr2O3, Y2O3, ZrO2 및 기타 금속 산화막, 또는 상기 금속 산화막의 하나 이상의 조합에 기초하는 막을 사용하는 것도 가능하다. 또한, 전술의 각 실시 형태에서는, 게이트 전극막은 예시적으로 다결정 실리콘, 텅스텐 질화물(WN) 또는 탄탈 질화물(TaN)로 이루어진다. 그러나, 이외에도, 게이트 전극막은 TiN, W, WSi, CoSi, NiSi, PrSi, NiPtSi, PtSi, Pt, Ru 및 RuO2등의 재료로 이루어질 수도 있다. 또한, 전술한 각 실시 형태에서는, 적층 수가 4, 8 또는 16이다. 그러나, 본 발명은 또한 더 많은 층을 포함하는 반도체 메모리에도 적용가능하다. 또한, 전술한 각 실시 형태에서는 AA를 형성하는 반도체 재료로서 실리콘을 사용한다. 그러나, 본 발명은 이에 한정되지 않고 다른 반도체 재료를 사용할 수 있다.
1 : 반도체 메모리
11 : 실리콘 기판
12 : 다층 배선층
13 : 트랜지스터
14 : STI
15 : 게이트 산화막
16 : 게이트 전극
11 : 실리콘 기판
12 : 다층 배선층
13 : 트랜지스터
14 : STI
15 : 게이트 산화막
16 : 게이트 전극
Claims (20)
- 반도체 메모리로서,
기판;
상기 기판상에 제공되고, 상기 기판의 상면에 평행한 일 방향을 따라 배열되고, 상기 일방향에서 보았을 때 복수의 관통 구멍을 포함하는 복수의 게이트 전극막;
상기 복수의 게이트 전극막의 상기 관통 구멍들을 관통하여 상기 일 방향으로 연장되는 복수의 반도체 빔; 및
상기 게이트 전극막과 상기 반도체 빔 사이에 제공되는 전하 축적층
을 포함하는, 반도체 메모리. - 제1항에 있어서,
상기 게이트 전극막들 사이에 제공되는 유전체막을 더 포함하고,
상기 게이트 전극막들은 등간격으로 이격되어 있는, 반도체 메모리. - 제1항에 있어서, 상기 복수의 관통 구멍은 상기 일 방향에서 보았을 때 매트릭스 형상으로 배열되어 있는, 반도체 메모리.
- 제1항에 있어서, 상기 반도체 빔들 중 하나의 반도체 빔은 상기 관통 구멍들 중 하나의 관통 구멍을 관통하여 삽입되어 있는, 반도체 메모리.
- 제1항에 있어서, 상기 게이트 전극막은 실리콘, 텅스텐 질화물 또는 탄탈 질화물로 형성되는, 반도체 메모리.
- 제1항에 있어서,
상기 반도체 빔과 상기 전하 축적층 사이에 제공되는 제1 실리콘 산화층; 및
상기 전하 축적층과 상기 게이트 전극막 사이에 제공되는 제2 실리콘 산화층
을 더 포함하고,
상기 전하 축적층은 실리콘 질화물로 형성되는, 반도체 메모리. - 제1항에 있어서,
상기 기판의 상면에 평행하고 상기 일 방향에 직교하는 다른 방향으로 연장되는 복수의 게이트 전극 부재; 및
상기 반도체 빔과 상기 게이트 전극 부재들 사이에 제공되는 게이트 유전체막
을 더 포함하고,
상기 복수의 게이트 전극막, 상기 복수의 반도체 빔 및 상기 전하 축적층으로 이루어지는 구조체에서, 상기 일 방향의 단부는 계단 형상으로 가공되고, 그 단의 수는 상기 기판의 상면에 수직인 방향으로 배열되어 있는 상기 반도체 빔들의 수와 동일하고, 상기 게이트 전극 부재들은 상기 구조체의 각 단의 상방에 배치되어 있는, 반도체 메모리. - 제7항에 있어서,
상기 구조체의 상기 일 방향 측 상에 배치되고, 상기 다른 방향으로 배열되어 있는 상기 반도체 빔들의 수와 동일한 수만큼 형성되고, 상기 기판의 상면에 수직인 방향으로 배열된 상기 복수의 반도체 빔에 공통 접속되는 복수의 트랜지스터를 더 포함하는, 반도체 메모리. - 반도체 메모리의 제조 방법으로서,
기판상에 복수의 유전체막 및 반도체막들을 교대로 적층하여 적층체를 형성하는 공정;
상기 적층체를 상기 기판의 상면에 평행한 제1 방향으로 분단하여, 분단된 상기 반도체막들로 이루어지고, 상기 기판의 상면에 평행하고 상기 제1 방향에 직교하는 제2 방향으로 연장되는 복수의 반도체 빔을 형성하는 공정;
분단된 상기 적층체들 사이에 상기 제2 방향으로 단속적으로 유전체들을 제공하는 공정;
상기 분단된 적층체들 및 상기 유전체들에 의해 둘러싸인 간극을 통해 에칭을 행하여 상기 간극들 사이에 끼워져 있던 상기 유전체막들의 부분을 제거하는 공정;
상기 반도체 빔들의 노출면 상에 전하 축적층을 형성하는 공정; 및
상기 유전체막들의 잔류 부분, 상기 유전체들 및 상기 반도체 빔들 사이의 공간에 도전 재료를 매립하여 게이트 전극막을 형성하는 공정
을 포함하는, 반도체 메모리의 제조 방법. - 제9항에 있어서, 상기 반도체막은 실리콘으로 형성되는, 반도체 메모리의 제조 방법.
- 제10항에 있어서,
상기 간극들 사이에 끼워져 있던 상기 유전체막들의 부분을 제거하는 공정 후, 산화 분위기에서 가열 처리를 행함으로써 상기 반도체 빔의 노출면 상에 제1 실리콘 산화층을 형성하는 공정; 및
실리콘 산화물을 퇴적시킴으로써 상기 전하 축적층 상에 제2 실리콘 산화층을 형성하는 공정
을 더 포함하고,
상기 전하 축적층을 형성하는 공정은 실리콘 질화물을 퇴적시키는 공정을 포함하는, 반도체 메모리의 제조 방법. - 제9항에 있어서,
상기 단속적으로 유전체들을 제공하는 공정은,
상기 분단된 적층체들 사이에 상기 유전체들을 매립하는 공정;
상기 적층체들 및 상기 유전체들 상에 상기 제1 방향으로 연장되는 스트라이프 형상의 패턴을 형성하는 공정; 및
상기 패턴을 마스크로서 사용하여 건식 에칭을 행하는 공정
을 포함하는, 반도체 메모리의 제조 방법. - 반도체 메모리의 제조 방법으로서,
기판상에 복수의 실리콘 게르마늄막 및 실리콘막을 교대로 에피택셜 성장시킴으로써 적층체를 형성하는 공정;
상기 적층체를 상기 기판의 상면에 평행한 제1 방향으로 분단함으로써, 분단된 상기 실리콘막들로 이루어지고, 상기 기판의 상면에 평행하고 상기 제1 방향에 직교하는 제2 방향으로 연장되는 복수의 실리콘 빔을 형성하는 공정;
상기 실리콘 게르마늄막들을 제거하여 상기 실리콘 빔들을 노출시키는 공정;
상기 실리콘 빔들 사이에 유전체들을 매립하는 공정;
상기 제1 방향으로 배열된 실리콘 빔들 간의 상기 유전체들의 부분에 상기 제2 방향을 따라 배열된 복수의 트렌치를 형성하는 공정;
상기 트렌치들을 통해 에칭을 행함으로써, 상기 트렌치들 사이에 끼워져 있으며 상하로 배열된 상기 실리콘 빔들 사이에 끼워져 있는 상기 유전체들의 부분을 제거하는 공정;
상기 실리콘 빔들의 노출면 상에 전하 축적층을 형성하는 공정; 및
상기 유전체들의 잔류 부분 및 상기 실리콘 빔들 사이의 공간에 도전 재료를 매립함으로써 게이트 전극막을 형성하는 공정
을 포함하는, 반도체 메모리의 제조 방법. - 제13항에 있어서, 상기 적층체를 형성하는 공정에서 상기 적층체의 상기 제2 방향의 양단부의 측면 상에 측벽 지주(bracing)를 형성하는 공정을 더 포함하는, 반도체 메모리의 제조 방법.
- 제13항에 있어서,
상기 트렌치들 사이에 끼워져 있던 상기 유전체들의 부분을 제거하는 공정 후, 산화 분위기에서 가열 처리를 행함으로써 상기 반도체 빔의 노출면 상에 실리콘 산화층을 형성하는 공정; 및
상기 전하 축적층 상에 알루미나층을 형성하는 공정
을 더 포함하고,
상기 전하 축적층을 형성하는 공정은 실리콘 질화물을 퇴적시키는 공정을 포함하는, 반도체 메모리의 제조 방법. - 제13항에 있어서, 상기 게이트 전극막을 형성하는 공정에서는 상기 도전 재료로서 텅스텐 질화물을 사용하는, 반도체 메모리의 제조 방법.
- 반도체 메모리의 제조 방법으로서,
기판상에 복수의 실리콘 게르마늄막 및 실리콘막을 교대로 에피택셜 성장시킴으로써 제1 적층체를 형성하는 공정;
상기 실리콘 게르마늄막들을 제거하는 공정;
상기 실리콘막들을 열 산화시켜 상기 실리콘막들 사이에 실리콘 열 산화막을 형성함으로써, 상기 실리콘막들 및 상기 실리콘 열산화막들이 교대로 적층된 제2 적층체를 형성하는 공정;
상기 제2 적층체를 상기 기판의 상면에 평행한 제1 방향으로 분단함으로써, 분단된 상기 실리콘막들로 이루어지고, 상기 기판의 상면에 평행하고 상기 제1 방향에 직교하는 제2 방향으로 연장되는 복수의 실리콘 빔을 형성하는 공정;
상기 제2 방향으로 단속적으로 상기 분단된 제2 적층체들 사이에 유전체들을 제공하는 공정;
상기 분단된 제2 적층체 및 상기 유전체에 의해 둘러싸인 간극을 통해 에칭을 행함으로써, 상기 간극들 사이에 끼워져 있던 상기 실리콘 열산화막들의 부분을 제거하는 공정;
상기 실리콘 빔들의 노출면 상에 전하 축적층을 형성하는 공정; 및
상기 실리콘 열 산화막들의 잔류 부분, 상기 유전체들 및 상기 실리콘 빔들 사이의 공간에 도전 재료를 매립함으로써 게이트 전극막을 형성하는 공정
을 포함하는, 반도체 메모리의 제조 방법. - 제17항에 있어서, 상기 제1 적층체를 형성하는 공정 또는 상기 제2 적층체를 형성하는 공정에서 상기 제1 적층체의 상기 제1 방향의 양단부 또는 상기 제2 방향의 양단부의 측면 상에 측벽 지주를 형성하는 공정을 더 포함하는, 반도체 메모리의 제조 방법.
- 제17항에 있어서, 상기 제2 적층체를 형성하는 공정에서, 상기 실리콘막들은 수증기 산화 처리에 의해 열 산화되는, 반도체 메모리의 제조 방법.
- 제17항에 있어서, 상기 게이트 전극막을 형성하는 공정에서는 상기 도전 재료로서 탄탈 질화물을 사용하는, 반도체 메모리의 제조 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2008-080543 | 2008-03-26 | ||
JP2008080543A JP2009238874A (ja) | 2008-03-26 | 2008-03-26 | 半導体メモリ及びその製造方法 |
PCT/JP2009/055713 WO2009119527A1 (ja) | 2008-03-26 | 2009-03-23 | 半導体メモリ及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100116198A KR20100116198A (ko) | 2010-10-29 |
KR101109315B1 true KR101109315B1 (ko) | 2012-01-31 |
Family
ID=41113720
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020107018974A KR101109315B1 (ko) | 2008-03-26 | 2009-03-23 | 반도체 메모리 및 그 제조 방법 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20110284946A1 (ko) |
EP (1) | EP2259306A1 (ko) |
JP (1) | JP2009238874A (ko) |
KR (1) | KR101109315B1 (ko) |
CN (1) | CN101981689A (ko) |
TW (1) | TW201005954A (ko) |
WO (1) | WO2009119527A1 (ko) |
Families Citing this family (337)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10354995B2 (en) | 2009-10-12 | 2019-07-16 | Monolithic 3D Inc. | Semiconductor memory device and structure |
US11984445B2 (en) | 2009-10-12 | 2024-05-14 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
US11018133B2 (en) | 2009-10-12 | 2021-05-25 | Monolithic 3D Inc. | 3D integrated circuit |
US10043781B2 (en) | 2009-10-12 | 2018-08-07 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10366970B2 (en) | 2009-10-12 | 2019-07-30 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10388863B2 (en) | 2009-10-12 | 2019-08-20 | Monolithic 3D Inc. | 3D memory device and structure |
US11374118B2 (en) | 2009-10-12 | 2022-06-28 | Monolithic 3D Inc. | Method to form a 3D integrated circuit |
US12027518B1 (en) | 2009-10-12 | 2024-07-02 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
US10157909B2 (en) | 2009-10-12 | 2018-12-18 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10910364B2 (en) | 2009-10-12 | 2021-02-02 | Monolitaic 3D Inc. | 3D semiconductor device |
JP5150665B2 (ja) * | 2010-03-03 | 2013-02-20 | 株式会社東芝 | 不揮発性半導体記憶装置 |
WO2011114503A1 (ja) * | 2010-03-19 | 2011-09-22 | 株式会社 東芝 | 不揮発性半導体記憶装置及びその製造方法 |
WO2011114502A1 (ja) | 2010-03-19 | 2011-09-22 | 株式会社 東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US10217667B2 (en) | 2011-06-28 | 2019-02-26 | Monolithic 3D Inc. | 3D semiconductor device, fabrication method and system |
JP5651415B2 (ja) | 2010-09-21 | 2015-01-14 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
JP5624415B2 (ja) * | 2010-09-21 | 2014-11-12 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US10497713B2 (en) | 2010-11-18 | 2019-12-03 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11482440B2 (en) | 2010-12-16 | 2022-10-25 | Monolithic 3D Inc. | 3D semiconductor device and structure with a built-in test circuit for repairing faulty circuits |
US10896931B1 (en) | 2010-10-11 | 2021-01-19 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11018191B1 (en) | 2010-10-11 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10290682B2 (en) | 2010-10-11 | 2019-05-14 | Monolithic 3D Inc. | 3D IC semiconductor device and structure with stacked memory |
US11024673B1 (en) | 2010-10-11 | 2021-06-01 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11469271B2 (en) | 2010-10-11 | 2022-10-11 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
US11227897B2 (en) | 2010-10-11 | 2022-01-18 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
US11257867B1 (en) | 2010-10-11 | 2022-02-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with oxide bonds |
US11315980B1 (en) | 2010-10-11 | 2022-04-26 | Monolithic 3D Inc. | 3D semiconductor device and structure with transistors |
US11158674B2 (en) | 2010-10-11 | 2021-10-26 | Monolithic 3D Inc. | Method to produce a 3D semiconductor device and structure |
US11600667B1 (en) | 2010-10-11 | 2023-03-07 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
US11043523B1 (en) | 2010-10-13 | 2021-06-22 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
US11404466B2 (en) | 2010-10-13 | 2022-08-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
US11163112B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
US10978501B1 (en) | 2010-10-13 | 2021-04-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
US11855114B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US11869915B2 (en) | 2010-10-13 | 2024-01-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US11437368B2 (en) | 2010-10-13 | 2022-09-06 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US10943934B2 (en) | 2010-10-13 | 2021-03-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
US11327227B2 (en) | 2010-10-13 | 2022-05-10 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
US10998374B1 (en) | 2010-10-13 | 2021-05-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
US11984438B2 (en) | 2010-10-13 | 2024-05-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US10833108B2 (en) | 2010-10-13 | 2020-11-10 | Monolithic 3D Inc. | 3D microdisplay device and structure |
US11164898B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
US11855100B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US11605663B2 (en) | 2010-10-13 | 2023-03-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US11133344B2 (en) | 2010-10-13 | 2021-09-28 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
US11063071B1 (en) | 2010-10-13 | 2021-07-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
US10679977B2 (en) | 2010-10-13 | 2020-06-09 | Monolithic 3D Inc. | 3D microdisplay device and structure |
US11694922B2 (en) | 2010-10-13 | 2023-07-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US11929372B2 (en) | 2010-10-13 | 2024-03-12 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
KR20120048791A (ko) | 2010-11-08 | 2012-05-16 | 삼성전자주식회사 | 수직형 반도체 소자 제조 방법 |
US11482438B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
US11862503B2 (en) | 2010-11-18 | 2024-01-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11508605B2 (en) | 2010-11-18 | 2022-11-22 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11164770B1 (en) | 2010-11-18 | 2021-11-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
US11094576B1 (en) | 2010-11-18 | 2021-08-17 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
US11615977B2 (en) | 2010-11-18 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11355380B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | Methods for producing 3D semiconductor memory device and structure utilizing alignment marks |
US11107721B2 (en) | 2010-11-18 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with NAND logic |
US11901210B2 (en) | 2010-11-18 | 2024-02-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
US11854857B1 (en) | 2010-11-18 | 2023-12-26 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11018042B1 (en) | 2010-11-18 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11521888B2 (en) | 2010-11-18 | 2022-12-06 | Monolithic 3D Inc. | 3D semiconductor device and structure with high-k metal gate transistors |
US11031275B2 (en) | 2010-11-18 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
US11735462B2 (en) | 2010-11-18 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
US11923230B1 (en) | 2010-11-18 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
US11443971B2 (en) | 2010-11-18 | 2022-09-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
US11211279B2 (en) | 2010-11-18 | 2021-12-28 | Monolithic 3D Inc. | Method for processing a 3D integrated circuit and structure |
US11569117B2 (en) | 2010-11-18 | 2023-01-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
US11004719B1 (en) | 2010-11-18 | 2021-05-11 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
US11610802B2 (en) | 2010-11-18 | 2023-03-21 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with single crystal transistors and metal gate electrodes |
US11784082B2 (en) | 2010-11-18 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
US11121021B2 (en) | 2010-11-18 | 2021-09-14 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US12033884B2 (en) | 2010-11-18 | 2024-07-09 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11482439B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device comprising charge trap junction-less transistors |
US11495484B2 (en) | 2010-11-18 | 2022-11-08 | Monolithic 3D Inc. | 3D semiconductor devices and structures with at least two single-crystal layers |
US11804396B2 (en) | 2010-11-18 | 2023-10-31 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11355381B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US8329051B2 (en) * | 2010-12-14 | 2012-12-11 | Lam Research Corporation | Method for forming stair-step structures |
USRE46464E1 (en) | 2010-12-14 | 2017-07-04 | Lam Research Corporation | Method for forming stair-step structures |
KR101113765B1 (ko) * | 2010-12-31 | 2012-02-27 | 주식회사 하이닉스반도체 | 비휘발성 메모리 장치 및 그 제조 방법 |
KR101113766B1 (ko) | 2010-12-31 | 2012-02-29 | 주식회사 하이닉스반도체 | 비휘발성메모리장치 및 그 제조 방법 |
JP5411193B2 (ja) | 2011-03-25 | 2014-02-12 | 株式会社東芝 | 不揮発性半導体記憶装置の製造方法 |
US10388568B2 (en) | 2011-06-28 | 2019-08-20 | Monolithic 3D Inc. | 3D semiconductor device and system |
JP5674579B2 (ja) | 2011-07-15 | 2015-02-25 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
JP5593283B2 (ja) * | 2011-08-04 | 2014-09-17 | 株式会社東芝 | 半導体記憶装置及びその製造方法 |
US8912589B2 (en) | 2011-08-31 | 2014-12-16 | Micron Technology, Inc. | Methods and apparatuses including strings of memory cells formed along levels of semiconductor material |
KR101868047B1 (ko) * | 2011-11-09 | 2018-06-19 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 및 그 제조 방법 |
US9530901B2 (en) | 2012-01-31 | 2016-12-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Decoupling finFET capacitors |
US11410912B2 (en) | 2012-04-09 | 2022-08-09 | Monolithic 3D Inc. | 3D semiconductor device with vias and isolation layers |
US11164811B2 (en) | 2012-04-09 | 2021-11-02 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers and oxide-to-oxide bonding |
US11594473B2 (en) | 2012-04-09 | 2023-02-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US11881443B2 (en) | 2012-04-09 | 2024-01-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US10600888B2 (en) | 2012-04-09 | 2020-03-24 | Monolithic 3D Inc. | 3D semiconductor device |
US11088050B2 (en) | 2012-04-09 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers |
US11476181B1 (en) | 2012-04-09 | 2022-10-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11694944B1 (en) | 2012-04-09 | 2023-07-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US11735501B1 (en) | 2012-04-09 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US11616004B1 (en) | 2012-04-09 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
JP2013239215A (ja) | 2012-05-11 | 2013-11-28 | Toshiba Corp | 半導体記憶装置 |
US8633099B1 (en) * | 2012-07-19 | 2014-01-21 | Macronix International Co., Ltd. | Method for forming interlayer connectors in a three-dimensional stacked IC device |
JP2014038672A (ja) | 2012-08-13 | 2014-02-27 | Toshiba Corp | 半導体装置の不良解析システムおよび半導体記憶装置 |
JP5710561B2 (ja) | 2012-08-29 | 2015-04-30 | 株式会社東芝 | 半導体記憶装置 |
US8902670B2 (en) | 2012-08-31 | 2014-12-02 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
JP2014063911A (ja) * | 2012-09-21 | 2014-04-10 | Toshiba Corp | 不揮発性半導体記憶装置 |
US11063024B1 (en) | 2012-12-22 | 2021-07-13 | Monlithic 3D Inc. | Method to form a 3D semiconductor device and structure |
US11916045B2 (en) | 2012-12-22 | 2024-02-27 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11967583B2 (en) | 2012-12-22 | 2024-04-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11018116B2 (en) | 2012-12-22 | 2021-05-25 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
US11217565B2 (en) | 2012-12-22 | 2022-01-04 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
US11961827B1 (en) | 2012-12-22 | 2024-04-16 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11309292B2 (en) | 2012-12-22 | 2022-04-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11784169B2 (en) | 2012-12-22 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US10600657B2 (en) | 2012-12-29 | 2020-03-24 | Monolithic 3D Inc | 3D semiconductor device and structure |
US10892169B2 (en) | 2012-12-29 | 2021-01-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10115663B2 (en) | 2012-12-29 | 2018-10-30 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10651054B2 (en) | 2012-12-29 | 2020-05-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10903089B1 (en) | 2012-12-29 | 2021-01-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11004694B1 (en) | 2012-12-29 | 2021-05-11 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11087995B1 (en) | 2012-12-29 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11430667B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
US11177140B2 (en) | 2012-12-29 | 2021-11-16 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11430668B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
KR102046504B1 (ko) | 2013-01-17 | 2019-11-19 | 삼성전자주식회사 | 수직형 반도체 소자의 패드 구조물 및 배선 구조물 |
US8902663B1 (en) | 2013-03-11 | 2014-12-02 | Monolithic 3D Inc. | Method of maintaining a memory state |
US11869965B2 (en) | 2013-03-11 | 2024-01-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
US11935949B1 (en) | 2013-03-11 | 2024-03-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
US10325651B2 (en) | 2013-03-11 | 2019-06-18 | Monolithic 3D Inc. | 3D semiconductor device with stacked memory |
US11923374B2 (en) | 2013-03-12 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US10840239B2 (en) | 2014-08-26 | 2020-11-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11398569B2 (en) | 2013-03-12 | 2022-07-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11088130B2 (en) | 2014-01-28 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9214351B2 (en) | 2013-03-12 | 2015-12-15 | Macronix International Co., Ltd. | Memory architecture of thin film 3D array |
JP2014179142A (ja) | 2013-03-14 | 2014-09-25 | Toshiba Corp | 半導体記憶装置 |
US10224279B2 (en) | 2013-03-15 | 2019-03-05 | Monolithic 3D Inc. | Semiconductor device and structure |
JP2014186763A (ja) | 2013-03-21 | 2014-10-02 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2014186787A (ja) | 2013-03-25 | 2014-10-02 | Toshiba Corp | 不揮発性半導体記憶装置、メモリコントローラ、及びメモリシステム |
US11341309B1 (en) | 2013-04-15 | 2022-05-24 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11574109B1 (en) | 2013-04-15 | 2023-02-07 | Monolithic 3D Inc | Automation methods for 3D integrated circuits and devices |
US11487928B2 (en) | 2013-04-15 | 2022-11-01 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11270055B1 (en) | 2013-04-15 | 2022-03-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11720736B2 (en) | 2013-04-15 | 2023-08-08 | Monolithic 3D Inc. | Automation methods for 3D integrated circuits and devices |
US9021414B1 (en) | 2013-04-15 | 2015-04-28 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11030371B2 (en) | 2013-04-15 | 2021-06-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
JP2015015287A (ja) | 2013-07-03 | 2015-01-22 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
KR102170761B1 (ko) | 2013-07-22 | 2020-10-27 | 삼성전자주식회사 | 반도체 소자의 패턴 형성 방법 |
WO2015025357A1 (ja) | 2013-08-19 | 2015-02-26 | 株式会社 東芝 | メモリシステム |
JP5898657B2 (ja) | 2013-09-02 | 2016-04-06 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP2015053094A (ja) | 2013-09-06 | 2015-03-19 | 株式会社東芝 | 半導体記憶装置 |
WO2015066794A1 (en) * | 2013-11-08 | 2015-05-14 | Conversant Intellectual Property Management Inc. | A three-dimensional nonvolatile memory cell structure with upper body connection |
JP2015097245A (ja) | 2013-11-15 | 2015-05-21 | 株式会社東芝 | 不揮発性半導体記憶装置、及びメモリシステム |
WO2015092879A1 (ja) | 2013-12-18 | 2015-06-25 | 株式会社 東芝 | 半導体記憶装置 |
JP2015133458A (ja) | 2014-01-16 | 2015-07-23 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US9698156B2 (en) * | 2015-03-03 | 2017-07-04 | Macronix International Co., Ltd. | Vertical thin-channel memory |
US11107808B1 (en) | 2014-01-28 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10297586B2 (en) | 2015-03-09 | 2019-05-21 | Monolithic 3D Inc. | Methods for processing a 3D semiconductor device |
US11031394B1 (en) | 2014-01-28 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure |
JP2015167200A (ja) | 2014-03-04 | 2015-09-24 | 株式会社東芝 | 不揮発性半導体記憶装置 |
KR102168189B1 (ko) * | 2014-03-07 | 2020-10-21 | 삼성전자주식회사 | 3차원 반도체 장치 및 그 제조 방법 |
CN104915707B (zh) | 2014-03-10 | 2018-04-24 | 东芝存储器株式会社 | 半导体存储装置 |
JP2015176309A (ja) | 2014-03-14 | 2015-10-05 | 株式会社東芝 | 半導体記憶装置 |
JP2016054017A (ja) | 2014-09-04 | 2016-04-14 | 株式会社東芝 | 半導体記憶装置 |
WO2016038743A1 (ja) | 2014-09-12 | 2016-03-17 | 株式会社 東芝 | 不揮発性半導体記憶装置 |
US9613713B2 (en) | 2014-09-16 | 2017-04-04 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
CN104319276B (zh) * | 2014-09-16 | 2017-05-10 | 华中科技大学 | 一种非易失性三维半导体存储器的栅电极及其制备方法 |
JP2016062623A (ja) | 2014-09-16 | 2016-04-25 | 株式会社東芝 | 半導体記憶装置 |
US9589979B2 (en) * | 2014-11-19 | 2017-03-07 | Macronix International Co., Ltd. | Vertical and 3D memory devices and methods of manufacturing the same |
CN105810637B (zh) * | 2014-12-31 | 2019-01-08 | 上海格易电子有限公司 | 一种3d nand***器件的集成方法 |
JP2016162475A (ja) | 2015-03-04 | 2016-09-05 | 株式会社東芝 | 半導体記憶装置 |
US9412461B1 (en) | 2015-03-10 | 2016-08-09 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor memory device |
US10289480B2 (en) | 2015-03-12 | 2019-05-14 | Toshiba Memory Corporation | Memory system |
US9576665B2 (en) | 2015-03-12 | 2017-02-21 | Kabushiki Kaisha Toshiba | Semiconductor memory device and memory system |
JP2016170837A (ja) | 2015-03-12 | 2016-09-23 | 株式会社東芝 | 半導体記憶装置 |
CN104752364B (zh) * | 2015-03-23 | 2017-08-25 | 武汉新芯集成电路制造有限公司 | 3d闪存的制造方法 |
US9673057B2 (en) | 2015-03-23 | 2017-06-06 | Lam Research Corporation | Method for forming stair-step structures |
US10381328B2 (en) | 2015-04-19 | 2019-08-13 | Monolithic 3D Inc. | Semiconductor device and structure |
US10825779B2 (en) | 2015-04-19 | 2020-11-03 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11011507B1 (en) | 2015-04-19 | 2021-05-18 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11056468B1 (en) | 2015-04-19 | 2021-07-06 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9571101B2 (en) | 2015-05-27 | 2017-02-14 | Kabushiki Kaisha Toshiba | Semiconductor device |
US9811493B2 (en) | 2015-05-29 | 2017-11-07 | Toshiba Memory Corporation | Semiconductor device |
JP6453718B2 (ja) | 2015-06-12 | 2019-01-16 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
JP6151745B2 (ja) * | 2015-08-04 | 2017-06-21 | 株式会社日立国際電気 | 基板処理装置、基板処理システム、半導体装置の製造方法、プログラム及び記録媒体 |
JP6453729B2 (ja) | 2015-08-17 | 2019-01-16 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
US11956952B2 (en) | 2015-08-23 | 2024-04-09 | Monolithic 3D Inc. | Semiconductor memory device and structure |
US9679617B2 (en) | 2015-09-09 | 2017-06-13 | Kabushiki Kaisha Toshiba | Amplifier |
JP6400547B2 (ja) | 2015-09-14 | 2018-10-03 | 東芝メモリ株式会社 | メモリデバイス |
CN115942752A (zh) | 2015-09-21 | 2023-04-07 | 莫诺利特斯3D有限公司 | 3d半导体器件和结构 |
US11937422B2 (en) | 2015-11-07 | 2024-03-19 | Monolithic 3D Inc. | Semiconductor memory device and structure |
US11978731B2 (en) | 2015-09-21 | 2024-05-07 | Monolithic 3D Inc. | Method to produce a multi-level semiconductor memory device and structure |
US11114427B2 (en) | 2015-11-07 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor processor and memory device and structure |
US10522225B1 (en) | 2015-10-02 | 2019-12-31 | Monolithic 3D Inc. | Semiconductor device with non-volatile memory |
KR102450572B1 (ko) * | 2015-10-13 | 2022-10-11 | 삼성전자주식회사 | 메모리 장치 |
US9449986B1 (en) * | 2015-10-13 | 2016-09-20 | Samsung Electronics Co., Ltd. | 3-dimensional memory device having peripheral circuit devices having source/drain contacts with different spacings |
US11991884B1 (en) | 2015-10-24 | 2024-05-21 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
US12016181B2 (en) | 2015-10-24 | 2024-06-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
US12035531B2 (en) | 2015-10-24 | 2024-07-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
US10847540B2 (en) | 2015-10-24 | 2020-11-24 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11296115B1 (en) | 2015-10-24 | 2022-04-05 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10418369B2 (en) | 2015-10-24 | 2019-09-17 | Monolithic 3D Inc. | Multi-level semiconductor memory device and structure |
US11114464B2 (en) | 2015-10-24 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor device and structure |
JP6509711B2 (ja) | 2015-10-29 | 2019-05-08 | 東芝メモリ株式会社 | 不揮発性半導体記憶装置及びメモリシステム |
CN107949882B (zh) | 2015-11-10 | 2021-08-10 | 东芝存储器株式会社 | 半导体存储装置 |
CN113113055B (zh) | 2016-01-13 | 2024-06-11 | 铠侠股份有限公司 | 半导体存储装置 |
US9741563B2 (en) | 2016-01-27 | 2017-08-22 | Lam Research Corporation | Hybrid stair-step etch |
JP6581012B2 (ja) | 2016-02-17 | 2019-09-25 | 東芝メモリ株式会社 | 半導体記憶装置及びその製造方法 |
JP2017157257A (ja) | 2016-03-01 | 2017-09-07 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
JP6545631B2 (ja) | 2016-03-02 | 2019-07-17 | 東芝メモリ株式会社 | 不揮発性半導体記憶装置 |
JP6515046B2 (ja) * | 2016-03-10 | 2019-05-15 | 東芝メモリ株式会社 | 半導体記憶装置 |
US9934847B2 (en) | 2016-03-11 | 2018-04-03 | Toshiba Memory Corporation | Memory system storing 4-bit data in each memory cell and method of controlling thereof including soft bit information |
JP6506197B2 (ja) | 2016-03-11 | 2019-04-24 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2017168155A (ja) | 2016-03-14 | 2017-09-21 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP6538597B2 (ja) | 2016-03-14 | 2019-07-03 | 東芝メモリ株式会社 | 記憶装置 |
JP6433933B2 (ja) | 2016-03-14 | 2018-12-05 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
JP2017168156A (ja) | 2016-03-14 | 2017-09-21 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP6441250B2 (ja) | 2016-03-15 | 2018-12-19 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2017168717A (ja) | 2016-03-17 | 2017-09-21 | 東芝メモリ株式会社 | 半導体記憶装置 |
US10141327B2 (en) * | 2016-03-18 | 2018-11-27 | Toshiba Memory Corporation | Semiconductor memory device |
US10096613B2 (en) * | 2016-04-13 | 2018-10-09 | Toshiba Memory Corporation | Semiconductor device and method for manufacturing same |
JP2017195275A (ja) | 2016-04-20 | 2017-10-26 | 東芝メモリ株式会社 | 半導体記憶装置およびその製造方法 |
JP2017208152A (ja) | 2016-05-20 | 2017-11-24 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
JP2017224370A (ja) | 2016-06-15 | 2017-12-21 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
JP6659478B2 (ja) | 2016-06-17 | 2020-03-04 | キオクシア株式会社 | 半導体記憶装置 |
EP3486910B1 (en) | 2016-07-13 | 2021-06-30 | Toshiba Memory Corporation | Storage device |
US9953993B2 (en) * | 2016-07-25 | 2018-04-24 | Toshiba Memory Corporation | Semiconductor memory device |
JP2018026518A (ja) * | 2016-08-12 | 2018-02-15 | 東芝メモリ株式会社 | 半導体記憶装置 |
US10276585B2 (en) | 2016-08-12 | 2019-04-30 | Toshiba Memory Corporation | Semiconductor memory device |
JP2018041518A (ja) | 2016-09-06 | 2018-03-15 | 東芝メモリ株式会社 | メモリデバイス |
US10593398B2 (en) | 2016-09-13 | 2020-03-17 | Toshiba Memory Corporation | Semiconductor storage device including a controller configured to execute a first write and a second write |
JP2018045387A (ja) | 2016-09-13 | 2018-03-22 | 東芝メモリ株式会社 | メモリシステム |
US10186521B2 (en) | 2016-09-16 | 2019-01-22 | Toshiba Memory Corporation | Semiconductor device and method for manufacturing semiconductor device |
US10297338B2 (en) | 2016-09-20 | 2019-05-21 | Toshiba Memory Corporation | Memory system |
US10310942B2 (en) | 2016-09-20 | 2019-06-04 | Toshiba Memory Corporation | Memory system |
JP6679739B2 (ja) | 2016-09-23 | 2020-04-15 | キオクシア株式会社 | 記憶装置 |
WO2018055734A1 (ja) | 2016-09-23 | 2018-03-29 | 東芝メモリ株式会社 | メモリデバイス |
JP6674361B2 (ja) | 2016-09-29 | 2020-04-01 | キオクシア株式会社 | メモリシステム |
US11812620B2 (en) | 2016-10-10 | 2023-11-07 | Monolithic 3D Inc. | 3D DRAM memory devices and structures with control circuits |
US11251149B2 (en) | 2016-10-10 | 2022-02-15 | Monolithic 3D Inc. | 3D memory device and structure |
US11711928B2 (en) | 2016-10-10 | 2023-07-25 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
US11869591B2 (en) | 2016-10-10 | 2024-01-09 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
US11329059B1 (en) | 2016-10-10 | 2022-05-10 | Monolithic 3D Inc. | 3D memory devices and structures with thinned single crystal substrates |
US11930648B1 (en) | 2016-10-10 | 2024-03-12 | Monolithic 3D Inc. | 3D memory devices and structures with metal layers |
JP6783666B2 (ja) | 2017-01-05 | 2020-11-11 | キオクシア株式会社 | 半導体記憶装置及びメモリシステム |
JP2018125052A (ja) | 2017-01-31 | 2018-08-09 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP6856400B2 (ja) | 2017-02-20 | 2021-04-07 | キオクシア株式会社 | 半導体記憶装置及びメモリシステム |
JP6783682B2 (ja) | 2017-02-27 | 2020-11-11 | キオクシア株式会社 | 半導体記憶装置及びメモリシステム |
US10622033B2 (en) | 2017-03-15 | 2020-04-14 | Toshiba Memory Corporation | Semiconductor storage device |
JP2018156702A (ja) | 2017-03-16 | 2018-10-04 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
JP2018156717A (ja) | 2017-03-21 | 2018-10-04 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2018160295A (ja) | 2017-03-22 | 2018-10-11 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2018164151A (ja) | 2017-03-24 | 2018-10-18 | 東芝メモリ株式会社 | 分周回路 |
JP2018163709A (ja) * | 2017-03-24 | 2018-10-18 | 東芝メモリ株式会社 | メモリシステム |
JP2018163719A (ja) | 2017-03-24 | 2018-10-18 | 東芝メモリ株式会社 | 半導体デバイス |
JP2018163724A (ja) | 2017-03-27 | 2018-10-18 | 東芝メモリ株式会社 | メモリシステム |
JP2018163723A (ja) | 2017-03-27 | 2018-10-18 | 東芝メモリ株式会社 | メモリデバイス及びメモリシステム |
JP2019029045A (ja) | 2017-07-26 | 2019-02-21 | 東芝メモリ株式会社 | 半導体記憶装置 |
CN107680970B (zh) * | 2017-08-10 | 2019-01-29 | 长江存储科技有限责任公司 | 一种三维存储器件的制造方法及其器件结构 |
JP2019040655A (ja) | 2017-08-28 | 2019-03-14 | 東芝メモリ株式会社 | メモリシステム |
JP2019041061A (ja) * | 2017-08-28 | 2019-03-14 | 東芝メモリ株式会社 | 半導体装置の製造方法及び半導体装置 |
CN107425006B (zh) * | 2017-08-31 | 2018-06-19 | 长江存储科技有限责任公司 | 一种3d nand存储器的金属栅极制造方法 |
JP2019046530A (ja) | 2017-09-07 | 2019-03-22 | 東芝メモリ株式会社 | メモリシステム |
JP2019053795A (ja) | 2017-09-13 | 2019-04-04 | 東芝メモリ株式会社 | メモリシステム |
JP2019053798A (ja) | 2017-09-14 | 2019-04-04 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP6875236B2 (ja) | 2017-09-14 | 2021-05-19 | キオクシア株式会社 | 半導体記憶装置 |
JP6818664B2 (ja) | 2017-09-14 | 2021-01-20 | キオクシア株式会社 | 半導体記憶装置 |
JP2019053796A (ja) | 2017-09-14 | 2019-04-04 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2019054102A (ja) * | 2017-09-14 | 2019-04-04 | 東芝メモリ株式会社 | 記憶装置およびその製造方法 |
JP2019057074A (ja) | 2017-09-20 | 2019-04-11 | 東芝メモリ株式会社 | メモリシステム |
JP2019057346A (ja) | 2017-09-20 | 2019-04-11 | 東芝メモリ株式会社 | メモリシステム |
JP2019057345A (ja) | 2017-09-20 | 2019-04-11 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2019057352A (ja) | 2017-09-21 | 2019-04-11 | 東芝メモリ株式会社 | メモリシステム |
JP2019057669A (ja) | 2017-09-22 | 2019-04-11 | 東芝メモリ株式会社 | 半導体記憶装置 |
CN107946237A (zh) * | 2017-11-23 | 2018-04-20 | 长江存储科技有限责任公司 | 三维存储结构连线方法、存储结构、存储器及电子设备 |
JP2019109952A (ja) | 2017-12-19 | 2019-07-04 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2019114758A (ja) | 2017-12-26 | 2019-07-11 | 東芝メモリ株式会社 | 半導体メモリ |
JP7051484B2 (ja) | 2018-02-22 | 2022-04-11 | キオクシア株式会社 | 半導体メモリ |
JP2019160922A (ja) | 2018-03-09 | 2019-09-19 | 東芝メモリ株式会社 | 半導体装置 |
JP2019161059A (ja) | 2018-03-14 | 2019-09-19 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2019160379A (ja) | 2018-03-16 | 2019-09-19 | 東芝メモリ株式会社 | 半導体記憶装置及びメモリシステム |
JP2019164858A (ja) | 2018-03-19 | 2019-09-26 | 東芝メモリ株式会社 | メモリシステム |
JP2019164850A (ja) | 2018-03-19 | 2019-09-26 | 東芝メモリ株式会社 | メモリシステム |
JP2019164865A (ja) | 2018-03-20 | 2019-09-26 | 東芝メモリ株式会社 | メモリシステム |
US10840254B2 (en) | 2018-05-22 | 2020-11-17 | Macronix International Co., Ltd. | Pitch scalable 3D NAND |
JP2019212350A (ja) | 2018-06-01 | 2019-12-12 | 東芝メモリ株式会社 | 半導体メモリ |
CN112262475B (zh) | 2018-06-19 | 2024-01-23 | 铠侠股份有限公司 | 存储装置 |
JP7074583B2 (ja) | 2018-06-26 | 2022-05-24 | キオクシア株式会社 | 半導体記憶装置 |
US11404482B2 (en) * | 2018-06-29 | 2022-08-02 | Intel Corporation | Self-aligned repeatedly stackable 3D vertical RRAM |
JP2020004470A (ja) | 2018-06-29 | 2020-01-09 | キオクシア株式会社 | 半導体記憶装置 |
JP2020009904A (ja) | 2018-07-09 | 2020-01-16 | キオクシア株式会社 | 半導体メモリ |
JP2020017572A (ja) | 2018-07-23 | 2020-01-30 | キオクシア株式会社 | 半導体メモリ及び半導体メモリの製造方法 |
CN110838515B (zh) | 2018-08-17 | 2023-10-20 | 铠侠股份有限公司 | 半导体晶片及半导体装置 |
JP2020035504A (ja) | 2018-08-30 | 2020-03-05 | キオクシア株式会社 | メモリシステム |
JP2020038738A (ja) | 2018-09-03 | 2020-03-12 | キオクシア株式会社 | 不揮発性メモリ及びメモリシステム |
US10804280B2 (en) * | 2018-09-05 | 2020-10-13 | Intel Corporation | Memory device with vertical string drivers |
JP2020047322A (ja) | 2018-09-14 | 2020-03-26 | キオクシア株式会社 | メモリシステム |
JP2020047642A (ja) * | 2018-09-14 | 2020-03-26 | キオクシア株式会社 | 半導体記憶装置 |
JP7158965B2 (ja) | 2018-09-14 | 2022-10-24 | キオクシア株式会社 | メモリシステム |
JP2020047337A (ja) | 2018-09-18 | 2020-03-26 | キオクシア株式会社 | メモリシステム |
JP2020047806A (ja) | 2018-09-20 | 2020-03-26 | キオクシア株式会社 | 半導体記憶装置 |
JP2020047814A (ja) | 2018-09-20 | 2020-03-26 | キオクシア株式会社 | 半導体記憶装置 |
SG11202102625VA (en) | 2018-11-06 | 2021-04-29 | Kioxia Corp | Semiconductor memory device |
JP2020087495A (ja) | 2018-11-29 | 2020-06-04 | キオクシア株式会社 | 半導体メモリ |
JP2020095766A (ja) | 2018-12-11 | 2020-06-18 | キオクシア株式会社 | 半導体記憶装置 |
JP2020098655A (ja) | 2018-12-17 | 2020-06-25 | キオクシア株式会社 | 半導体記憶装置 |
JP7195913B2 (ja) | 2018-12-19 | 2022-12-26 | キオクシア株式会社 | 半導体記憶装置 |
JP2020102290A (ja) | 2018-12-21 | 2020-07-02 | キオクシア株式会社 | 半導体記憶装置 |
JP7159036B2 (ja) | 2018-12-25 | 2022-10-24 | キオクシア株式会社 | メモリデバイス |
JP2020102293A (ja) | 2018-12-25 | 2020-07-02 | キオクシア株式会社 | 半導体記憶装置 |
US11011239B2 (en) | 2018-12-27 | 2021-05-18 | Kioxia Corporation | Semiconductor memory |
JP2020107376A (ja) | 2018-12-27 | 2020-07-09 | キオクシア株式会社 | メモリシステム |
US10903223B2 (en) | 2019-01-15 | 2021-01-26 | Micron Technology, Inc. | Driver placement in memories having stacked memory arrays |
JP2020136644A (ja) | 2019-02-26 | 2020-08-31 | キオクシア株式会社 | 半導体記憶装置 |
JP2020141076A (ja) | 2019-02-28 | 2020-09-03 | キオクシア株式会社 | 半導体記憶装置 |
JP2020150147A (ja) | 2019-03-14 | 2020-09-17 | キオクシア株式会社 | 半導体記憶装置 |
JP2020150234A (ja) | 2019-03-15 | 2020-09-17 | キオクシア株式会社 | 半導体記憶装置 |
JP2020150218A (ja) | 2019-03-15 | 2020-09-17 | キオクシア株式会社 | 半導体記憶装置 |
JP2020155185A (ja) | 2019-03-22 | 2020-09-24 | キオクシア株式会社 | 半導体記憶装置 |
US11763864B2 (en) | 2019-04-08 | 2023-09-19 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures with bit-line pillars |
US11158652B1 (en) | 2019-04-08 | 2021-10-26 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
US11018156B2 (en) | 2019-04-08 | 2021-05-25 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
US10892016B1 (en) | 2019-04-08 | 2021-01-12 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
US11296106B2 (en) | 2019-04-08 | 2022-04-05 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
JP2020205003A (ja) | 2019-06-19 | 2020-12-24 | キオクシア株式会社 | メモリシステム、メモリコントローラ、及び半導体記憶装置 |
JP2021028950A (ja) | 2019-08-09 | 2021-02-25 | キオクシア株式会社 | 半導体記憶装置 |
JP2021040009A (ja) | 2019-09-02 | 2021-03-11 | キオクシア株式会社 | 半導体記憶装置及びその製造方法 |
JP2021039810A (ja) | 2019-09-04 | 2021-03-11 | キオクシア株式会社 | メモリシステム |
JP2021048167A (ja) | 2019-09-17 | 2021-03-25 | キオクシア株式会社 | 半導体記憶装置 |
JP2021047941A (ja) | 2019-09-17 | 2021-03-25 | キオクシア株式会社 | メモリシステム及びメモリシステムの制御方法 |
WO2021054447A1 (ja) | 2019-09-18 | 2021-03-25 | 株式会社マーナ | 密閉容器 |
JP2021048230A (ja) | 2019-09-18 | 2021-03-25 | キオクシア株式会社 | 半導体記憶装置 |
JP2021047953A (ja) | 2019-09-19 | 2021-03-25 | キオクシア株式会社 | 半導体記憶装置 |
JP2021153080A (ja) | 2020-03-24 | 2021-09-30 | キオクシア株式会社 | 半導体記憶装置 |
JP2021190150A (ja) | 2020-06-02 | 2021-12-13 | キオクシア株式会社 | メモリシステム及びメモリコントローラ |
JP2022020957A (ja) | 2020-07-21 | 2022-02-02 | キオクシア株式会社 | メモリシステム及び半導体記憶装置 |
KR20220019181A (ko) * | 2020-08-07 | 2022-02-16 | 삼성전자주식회사 | 반도체 메모리 소자 |
JP7282728B2 (ja) * | 2020-10-09 | 2023-05-29 | ウィンボンド エレクトロニクス コーポレーション | Nand型フラッシュメモリおよびその製造方法 |
CN112670296B (zh) * | 2020-12-24 | 2023-10-27 | 长江存储科技有限责任公司 | 三维存储器结构及其制备方法 |
JP2022146585A (ja) | 2021-03-22 | 2022-10-05 | キオクシア株式会社 | メモリシステム |
CN117715406A (zh) * | 2022-09-06 | 2024-03-15 | 长鑫存储技术有限公司 | 半导体结构及其形成方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005064452A (ja) | 2003-08-19 | 2005-03-10 | Hitachi Ltd | ナノチューブトランジスタデバイスおよびその製造方法 |
KR20060028765A (ko) * | 2003-06-12 | 2006-04-03 | 어드밴스드 마이크로 디바이시즈, 인코포레이티드 | 비휘발성 메모리 디바이스 |
KR20070096972A (ko) * | 2006-03-27 | 2007-10-02 | 가부시끼가이샤 도시바 | 비휘발성 반도체 메모리 장치 및 그의 제조 방법 |
KR20080024971A (ko) * | 2006-09-14 | 2008-03-19 | 삼성전자주식회사 | 3차원적으로 배열된 메모리 셀 트랜지스터들을 구비하는낸드 플래시 메모리 장치 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07235649A (ja) | 1994-02-25 | 1995-09-05 | Toshiba Corp | 不揮発性半導体記憶装置の製造方法 |
KR100528486B1 (ko) * | 2004-04-12 | 2005-11-15 | 삼성전자주식회사 | 불휘발성 메모리 소자 및 그 형성 방법 |
JP2006086206A (ja) * | 2004-09-14 | 2006-03-30 | Foundation For The Promotion Of Industrial Science | 不揮発性メモリ |
DE102005017072A1 (de) * | 2004-12-29 | 2006-07-13 | Hynix Semiconductor Inc., Ichon | Ladungsfalle- bzw. Ladung-Trap-Isolator-Speichereinrichtung |
KR100652433B1 (ko) * | 2005-09-08 | 2006-12-01 | 삼성전자주식회사 | 다중 비트 저장이 가능한 비휘발성 메모리 소자 및 그 제조방법 |
JP2007317920A (ja) * | 2006-05-26 | 2007-12-06 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
JP2008042206A (ja) * | 2006-08-04 | 2008-02-21 | Samsung Electronics Co Ltd | メモリ素子及びその製造方法 |
JP4768557B2 (ja) * | 2006-09-15 | 2011-09-07 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
JP2008078404A (ja) * | 2006-09-21 | 2008-04-03 | Toshiba Corp | 半導体メモリ及びその製造方法 |
KR100831390B1 (ko) * | 2006-11-25 | 2008-05-21 | 경북대학교 산학협력단 | 고집적 플래시 메모리 소자 및 그 제조 방법 |
JP4772656B2 (ja) * | 2006-12-21 | 2011-09-14 | 株式会社東芝 | 不揮発性半導体メモリ |
KR20080075405A (ko) * | 2007-02-12 | 2008-08-18 | 삼성전자주식회사 | 폴리 실리콘 핀을 갖는 비휘발성 메모리 트랜지스터, 상기트랜지스터를 구비하는 적층형 비휘발성 메모리 장치, 상기트랜지스터의 제조방법 및 상기 장치의 제조방법 |
GB0801494D0 (en) * | 2007-02-23 | 2008-03-05 | Univ Ind & Acad Collaboration | Nonvolatile memory electronic device using nanowire used as charge channel and nanoparticles used as charge trap and method for manufacturing the same |
JP4635069B2 (ja) * | 2008-03-26 | 2011-02-16 | 株式会社東芝 | 不揮発性半導体記憶装置 |
-
2008
- 2008-03-26 JP JP2008080543A patent/JP2009238874A/ja active Pending
-
2009
- 2009-03-23 WO PCT/JP2009/055713 patent/WO2009119527A1/ja active Application Filing
- 2009-03-23 KR KR1020107018974A patent/KR101109315B1/ko not_active IP Right Cessation
- 2009-03-23 CN CN200980110708XA patent/CN101981689A/zh active Pending
- 2009-03-23 EP EP09725762A patent/EP2259306A1/en not_active Withdrawn
- 2009-03-23 US US12/532,030 patent/US20110284946A1/en not_active Abandoned
- 2009-03-26 TW TW098109933A patent/TW201005954A/zh unknown
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060028765A (ko) * | 2003-06-12 | 2006-04-03 | 어드밴스드 마이크로 디바이시즈, 인코포레이티드 | 비휘발성 메모리 디바이스 |
JP2005064452A (ja) | 2003-08-19 | 2005-03-10 | Hitachi Ltd | ナノチューブトランジスタデバイスおよびその製造方法 |
KR20070096972A (ko) * | 2006-03-27 | 2007-10-02 | 가부시끼가이샤 도시바 | 비휘발성 반도체 메모리 장치 및 그의 제조 방법 |
KR20080024971A (ko) * | 2006-09-14 | 2008-03-19 | 삼성전자주식회사 | 3차원적으로 배열된 메모리 셀 트랜지스터들을 구비하는낸드 플래시 메모리 장치 |
Also Published As
Publication number | Publication date |
---|---|
CN101981689A (zh) | 2011-02-23 |
KR20100116198A (ko) | 2010-10-29 |
WO2009119527A1 (ja) | 2009-10-01 |
TW201005954A (en) | 2010-02-01 |
EP2259306A1 (en) | 2010-12-08 |
JP2009238874A (ja) | 2009-10-15 |
US20110284946A1 (en) | 2011-11-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101109315B1 (ko) | 반도체 메모리 및 그 제조 방법 | |
US10734400B1 (en) | Three-dimensional memory device including bit lines between memory elements and an underlying peripheral circuit and methods of making the same | |
US9911745B2 (en) | Three-dimensionally integrated circuit devices including oxidation suppression layers | |
US10103163B2 (en) | Semiconductor memory device | |
CN108538847B (zh) | 制造三维半导体存储装置的方法 | |
KR101117398B1 (ko) | 불휘발성 반도체 기억 장치 및 그 제조 방법 | |
US10109641B2 (en) | Semiconductor device and method for manufacturing same | |
US20180122819A1 (en) | Vertical memory device | |
US11114459B2 (en) | Three-dimensional memory device containing width-modulated connection strips and methods of forming the same | |
CN109983577B (zh) | 用于三维存储器的具有多重划分的阶梯结构 | |
US10847524B2 (en) | Three-dimensional memory device having double-width staircase regions and methods of manufacturing the same | |
US20120156848A1 (en) | Method of manufacturing non-volatile memory device and contact plugs of semiconductor device | |
US20180240810A1 (en) | Semiconductor memory device and manufacturing method of semiconductor memory device | |
TW201721843A (zh) | 非揮發性半導體記憶裝置及其製造方法 | |
US10269823B2 (en) | Flash memory semiconductor device | |
US20220044995A1 (en) | Memory Arrays And Methods Used In Forming A Memory Array | |
EP4059052A1 (en) | Memory arrays and methods used in forming a memory array comprising strings of memory cells | |
US20120238099A1 (en) | Method of manufacturing electronic part | |
US10147735B2 (en) | Semiconductor memory device and production method thereof | |
WO2021055009A1 (en) | Ferroelectric memory devices with dual dielectric confinement and methods of forming the same | |
WO2022046415A1 (en) | Integrated circuitry comprising a memory array comprising strings of memory cells and methods used in forming a memory array comprising strings of memory cells | |
JP2008109042A (ja) | 半導体記憶装置及びその製造方法 | |
US20220068944A1 (en) | Memory Array Comprising Strings Of Memory Cells And Method Used In Forming A Memory Array Comprising Strings Of Memory Cells | |
US20230016742A1 (en) | Transistor And Memory Circuitry Comprising Strings Of Memory Cells | |
JP2010087272A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20141230 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |