KR20060043040A - 액정 표시 장치 및 그 제조 방법 - Google Patents

액정 표시 장치 및 그 제조 방법 Download PDF

Info

Publication number
KR20060043040A
KR20060043040A KR1020050014261A KR20050014261A KR20060043040A KR 20060043040 A KR20060043040 A KR 20060043040A KR 1020050014261 A KR1020050014261 A KR 1020050014261A KR 20050014261 A KR20050014261 A KR 20050014261A KR 20060043040 A KR20060043040 A KR 20060043040A
Authority
KR
South Korea
Prior art keywords
gate
substrate
electrode
forming
sealant
Prior art date
Application number
KR1020050014261A
Other languages
English (en)
Other versions
KR101108782B1 (ko
Inventor
박승렬
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050014261A priority Critical patent/KR101108782B1/ko
Priority to TW094120637A priority patent/TWI282019B/zh
Priority to CNB2005100796407A priority patent/CN100412665C/zh
Priority to JP2005186177A priority patent/JP4386862B2/ja
Priority to US11/166,198 priority patent/US7456909B2/en
Publication of KR20060043040A publication Critical patent/KR20060043040A/ko
Priority to US12/289,796 priority patent/US7679693B2/en
Application granted granted Critical
Publication of KR101108782B1 publication Critical patent/KR101108782B1/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01CCONSTRUCTION OF, OR SURFACES FOR, ROADS, SPORTS GROUNDS, OR THE LIKE; MACHINES OR AUXILIARY TOOLS FOR CONSTRUCTION OR REPAIR
    • E01C11/00Details of pavings
    • E01C11/22Gutters; Kerbs ; Surface drainage of streets, roads or like traffic areas
    • E01C11/224Surface drainage of streets
    • E01C11/227Gutters; Channels ; Roof drainage discharge ducts set in sidewalks
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • EFIXED CONSTRUCTIONS
    • E03WATER SUPPLY; SEWERAGE
    • E03FSEWERS; CESSPOOLS
    • E03F3/00Sewer pipe-line systems
    • E03F3/04Pipes or fittings specially adapted to sewers
    • E03F3/046Open sewage channels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Hydrology & Water Resources (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Public Health (AREA)
  • Water Supply & Treatment (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Health & Medical Sciences (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 것으로, 정전 방지(Electro Static Discharge:ESD) 회로의 손상을 방지하는 액정 표시 장치 및 그 제조 방법에 관한 것이다.
본 발명은 액정 표시 장치에서 어레이 소자와 컬러 필터층을 함께 형성하고 패널 외곽부에 ESD 회로를 형성하는 데 있어서, 상기 ESD 회로 상에 패턴 스페이서를 형성시킴으로써 상기 ESD 회로를 보호하고 정전기 발생에 의한 쇼트를 방지하여 제품의 신뢰도를 향상시킨다.
또한, 상기 액정 표시 장치의 패널 외곽부에 블랙 매트릭스를 형성시킴으로써 빛샘을 방지하고, 액정 패널의 외곽부 블랙 매트릭스를 어레이 소자와 컬러 필터층이 함께 형성되어 있는 기판에 형성시킴으로써 액정 표시 장치의 두께를 줄일 수 있으므로 제품의 박형 및 경량화를 구현할 수 있고 재료비를 절감할 수 있는 장점이 있다.
실런트, ESD, 패턴 스페이서, 외곽부

Description

액정 표시 장치 및 그 제조 방법{Liquid Crystal Display device and the fabrication method thereof}
도 1은 종래의 COT 구조의 액정 표시 장치용 어레이기판의 일부를 개략적으로 도시한 평면도.
도 2는 도 1의 Ⅰ-Ⅰ`를 따라 절단하여, 이를 참조로 구성한 종래의 COT 구조 액정 표시 장치의 외곽부를 확대한 확대 단면도.
도 3은 본 발명에 따른 제 1 실시예로서, COT 구조의 액정 표시 장치의 일부에 대한 단면을 도시한 도면.
도 4는 본 발명에 따른 제 2 실시예로서, COT 구조의 액정 표시 장치의 단면도.
도 5는 본 발명에 따른 제 3 실시예로서, COT 구조의 액정 표시 장치의 단면도.
도 6은 본 발명에 따른 제 4 실시예로서, 4마스크 공정의 COT 구조 액정 표시 장치의 단면도.
도 7은 본 발명에 따른 제 5 실시예로서, COT 구조의 횡전계 방식 액정 표시 장치의 단면도.
도 8은 본 발명에 따른 제 6 실시예로서, COT 구조의 횡전계 방식 액정 표시 장치의 단면도.
<도면의 주요부분에 대한 부호 설명>
200, 300 : 제 1 기판 212, 261, 312 : 게이트 전극
214, 314 : 액티브층 215, 315 : 오믹 콘택층
216, 266, 316 : 소스 전극 218, 268, 318 : 드레인 전극
220, 320 : 컬러필터 222, 322 : 블랙 매트릭스
224, 324 : 화소 전극 228, 328 : 2차 보호막
232a, 332a : 게이트 절연막 232b, 332b : 1차 보호막
252, 352 : 게이트 패드 253, 353 : 게이트 패드 단자
263 : 반도체층 265, 365 : 화소 전극 패턴
267a, 367a : 드레인 전극 콘택홀 267b, 367b : 게이트 전극 콘택홀
280, 380 : 제 2 기판 288, 388 : 패턴 스페이서
294, 394 : 실런트 296a,296b,396a,396b : 편광판
311 : 데이터 배선
본 발명은 액정 표시 장치에 관한 것으로, 정전 방지(Electro Static Discharge:ESD) 회로의 손상을 방지하는 액정 표시 장치(Liquid Crystal Display device) 및 그 제조 방법에 관한 것이다.
최근, 전자산업의 발달과 함께 TV 브라운관 등에 제한적으로 사용되었던 디스플레이 장치가 개인용 컴퓨터, 노트북, 무선 단말기, 자동차 계기판, 전광판 등에 까지 확대 사용되고, 정보통신 기술의 발달과 함께 대용량의 화상정보를 전송할 수 있게 됨에 따라 이를 처리하여 구현할 수 있는 차세대 디스플레이 장치의 중요성이 커지고 있다.
이와 같은 차세대 디스플레이 장치는 경박단소, 고휘도, 대화면, 저소비전력 및 저가격화를 실현할 수 있어야 하는데, 이에 부응하여 근래에는 LCD, PDP(Plasma Display Panel), ELD(Electro Luminescent Display), VFD(Vacuum Fluorescent Display)등 여러 가지 평판 표시 장치가 연구되어 왔고, 그 중 하나로 최근에 액정 표시 장치가 주목을 받고 있다.
상기 액정 표시 장치는 해상도가 다른 평판 표시 장치보다 뛰어나고, 동화상을 구현할 때 그 품질이 브라운관에 비할 만큼 응답 속도가 빠른 특성을 나타내고 있다.
또한, 상기 액정 표시 장치는 고휘도, 고콘트라스트, 저소비전력성 등이 우수한 특성을 가지므로 데스크탑 컴퓨터 모니터, 노트북 컴퓨터 모니터, TV 수상기, 차량 탑재용 TV 수상기, 네비게이션 등 광범위한 분야에서 활용되고 있다.
일반적으로 액정 표시 장치는 일측에 전극이 각각 형성되어 있는 두 기판을, 두 전극이 형성되어 있는 면이 마주 대하도록 배치하고 두 기판 사이에 액정 물질을 주입한 다음, 두 전극에 전압을 인가하여 생성되는 전기장에 의해 액정 분자를 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치 이다.
이와 같은 액정 표시 장치는, 화상을 표시하는 액정 패널과 상기 액정 패널에 구동신호를 인가하기 위한 구동부로 크게 구분될 수 있으며, 상기 액정 패널은 일정 공간을 가지고 합착된 제 1, 제 2 기판과, 상기 두 기판 사이에 주입된 액정층으로 구성된다.
여기서, 상기 제 1 기판에는, 일정 간격을 갖고 일 방향으로 배열되는 복수개의 게이트 배선과, 상기 각 게이트 배선과 수직한 방향으로 일정한 간격으로 배열되는 복수개의 데이터 배선과, 상기 각 게이트 배선과 데이터 배선이 교차되어 정의된 각 화소영역에 매트릭스 형태로 형성되는 복수개의 화소 전극과 상기 게이트 배선의 신호에 의해 스위칭되어 상기 데이터 배선의 신호를 상기 각 화소 전극에 전달하는 복수개의 박막 트랜지스터가 형성된다.
그리고 제 2 기판에는, 상기 화소 영역을 제외한 부분의 빛을 차단하기 위한 블랙 매트릭스층과, 컬러 색상을 표현하기 위한 컬러 필터층과 화상을 구현하기 위한 공통 전극이 형성된다.
그런데, 이와 같이 형성된 액정 표시 장치는 박막 트랜지스터를 포함하는 어레이 기판(상기 제 1 기판)에 컬러 필터층을 함께 형성시킴으로써 제조 수율을 높이고 합착 마진을 좋게 할 수 있다.
이와 같이, 박막 트랜지스터와 컬러 필터층을 함께 형성시키는 COT(color filter on TFT), TOC(TFT on color filter)의 구조를 설명하면 다음과 같다.
도 1은 종래의 COT 구조의 액정 표시 장치용 어레이기판의 일부를 개략적으 로 도시한 평면도이다.
도 1에 도시한 바와 같이, 기판(150)상에 일 방향으로 연장되고 일 끝단에는 게이트 링크선(154)과 이에 연결된 게이트 패드(156)를 포함하는 게이트 배선(152)을 서로 평행하게 구성하고, 상기 게이트 배선(152)과 수직하게 교차하여 다수의 화소영역(P)을 정의하고, 일 끝단에는 데이터 링크선(미도시)과 이에 연결된 데이터 패드(미도시)를 포함하는 데이터 배선(158)을 구성한다.(이하, 편의상 데이터 패드부의 설명은 생략한다.)
이때, 상기 게이트 패드(156)에는 섬형상의 게이트 패드 단자(153)가 별도로 구성된다. 부분은 외부의 구동회로 연결되어 구동회로의 신호를 직접적으로 인가 받는 역할을 하게 된다.
상기 게이트 배선(152)과 데이터 배선(158)이 교차하는 지점에는 게이트 전극(160)과 액티브층(162)과 소스 및 드레인 전극(164,166)을 포함하는 박막트랜지스터(T)를 구성한다.
상기 게이트, 데이터 배선(152,158)이 교차하여 정의되는 화소영역(P)에는 투명한 화소전극(168)을 구성한다.
전술한 구성에서, 상기 박막트랜지스터(T)와 게이트 배선(152)과 데이터 배선(158)에 대응하는 상부에는 블랙매트릭스(170)를 형성하고, 상기 화소전극(168)의 상부에는 각 화소영역(P) 마다 적색과 녹색과 청색의 컬러필터(172a,172b,172c)를 순서대로 구성한다.
전술한 바와 같은 구성은 일반적인 COT구조의 액정 표시 장치용 어레이기판 의 평면 구성이다.
전술한 바와 같은 구성에서, 상기 게이트 링크선(154)과 게이트 패드(156)는 비표시영역(E)에 속하며, 종래에는 상기 비표시영역(E)과 표시영역(박막트랜지스터 어레이 영역)(C)의 경계 영역(D)에서 빛샘이 관찰되었다.
이하, 도 2를 참조하여, 전술한 바와 같이 구성된 어레이기판의 외곽 영역에 해당하는 액정 표시 장치의 형상을 설명한다.
도 2는 도 1의 Ⅰ-Ⅰ`를 따라 절단하여, 이를 참조로 구성한 종래의 COT 구조 액정 표시 장치의 외곽부를 확대한 확대 단면도이다.
도 2에 도시한 바와 같이, COT 구조의 액정 표시 장치(190)는 제 1 기판(150)과 제 2 기판(192)이 실런트(194)에 의해 부착하여 구성되며, 상기 실런트(194)의 외부로 게이트 패드(152)와 이에 접촉하는 게이트 패드 단자(153)가 노출되는 형상이다.
상기 제 1 및 제 2 기판(150,192)의 외부로 각각 편광축이 서로 수직하게 교차하는 편광판(196a,196b)이 구성되며, 외곽으로 제 1 및 제 2 기판(150,192)의 주변을 감싸는 탑커버(198)가 위치하게 된다.
이때, 상기 제 1 기판(150)에는 도시하지는 않았지만 박막트랜지스터 어레이부(미도시)와 이의 상부에 컬러필터(172a,172b,172c)와 블랙매트릭스(170)가 구성되고, 상기 2 기판(192)에는 투명 공통전극(199)이 구성된다.
전술한 구성에서, 종래에는 상기 액정패널(190)의 표시영역(C)과 비 표시영역(E)의 경계 영역(D)에서 미세한 빛샘이 발생하여, 화질을 떨어뜨리는 문제가 발 생하였다.
따라서, 이러한 빛샘 현상을 방지하기 위하여 박막 트랜지스터 영역 뿐만 아니라 액정패널 외곽부에도 블랙 매트릭스(170)가 형성되어야 한다.
그러나, 상기 액정 패널의 외곽부에 형성하는 블랙 매트릭스(170)가 어레이부와 컬러필터가 함께 형성된 제 1 기판(150)에 대향하는 제 2 기판(192)에 별도로 형성할 경우에 상기 블랙 매트릭스(170)의 두께 단차를 감소시키기 위한 2차 보호막(overcoating layer)이 상기 블랙 매트릭스 상에 추가로 형성되어야 한다.
따라서, 상기 제 1, 2 기판을 합착하여 형성한 액정 표시 장치의 두께가 두꺼워지고 상기 2차 보호막을 추가로 형성하므로 제조 비용이 상승하는 문제점이 있다.
또한, 제 1 기판에 액정 패널에서 어레이부의 끝단에 ESD(Electro Static Discharge:ESD)와 같은 정전 방지 회로가 형성되는 경우에는 화소 전극으로 최종 완성되므로, 상기 외곽부 블랙 매트릭스 상에 콘택홀을 형성해야 한다.
이때, 상기 블랙 매트릭스에 콘택홀을 형성하는 경우에 상기 블랙 매트릭스 물질이 유기막으로서 상기 콘택홀에 잔사를 발생시키고 공정이 불안정하여 화소 전극과의 접촉 특성이 좋지 않은 문제점이 있다.
본 발명은 한 기판에 어레이 소자와 컬러 필터층을 함께 형성하는 액정 표시 장치에서 블랙 매트릭스를 상기 기판에 함께 형성하고 외곽부 ESD 회로 상에 패턴 스페이서를 위치시켜 ESD 회로를 보호하고 정전기 발생에 의한 쇼트를 방지하는 액 정 표시 장치 및 그 제조 방법을 제공하는 데 목적이 있다.
상기한 목적을 달성하기 위하여 본 발명에 따른 액정 표시 장치의 일 실시예는, 화상이 표시되는 액티브 영역과, 화상 비표시 영역인 외곽부로 이루어지는 액정 패널에서,
상기 액티브 영역에 어레이 소자와 컬러 필터가 형성된 제 1 기판과; 상기 외곽부에 형성된 정전 방지 회로(ESD) 및 상기 정전 방지 회로 상에 형성된 패턴 스페이서와; 상기 제 1 기판과 대향하는 제 2 기판과; 상기 제 1 기판과 제 2 기판을 합착하는 실런트와; 상기 외곽부에 형성된 블랙 매트릭스를 포함하여 이루어진 것을 특징으로 한다.
상기 제 1, 2 기판의 간격을 유지하기 위한 패턴 스페이서가 상기 액티브 영역에 형성된 것을 특징으로 한다.
상기 정전 방지 회로는 수개의 박막 트랜지스터로 이루어지는 것을 특징으로 한다.
상기 패턴 스페이서는 상기 정전 방지 회로의 일부 또는 전면에 형성된 것을 특징으로 한다.
상기 정전 방지 회로는 실런트 하부에 형성된 것을 특징으로 한다.
상기 정전 방지 회로는 상기 실런트 내부에 형성된 것을 특징으로 한다.
상기 정전 방지 회로는 상기 실런트 외곽에 형성된 것을 특징으로 한다.
상기 제 1 기판은, 투명 기판 상에 서로 교차하여 화소 영역을 정의하는 게 이트 배선 및 데이터 배선과; 상기 게이트 배선과 데이터 배선이 교차하는 영역에 형성되는 박막 트랜지스터와; 상기 박막 트랜지스터, 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스와; 상기 화소 영역에 형성되는 컬러 필터와; 상기 컬러 필터 상에 형성되는 화소 전극;을 포함하여 이루어지는 것을 특징으로 한다.
상기 제 1 기판은, 투명 기판 상에 형성되는 컬러 필터와; 상기 컬러필터 상에서 게이트 배선과 데이터 배선이 교차하여 형성되는 화소 영역에 게이트 전극, 액티브층, 소스/드레인 전극으로 이루어지는 박막 트랜지스터와; 상기 박막 트랜지스터와 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스와; 상기 화소 영역 상에 형성되는 화소 전극;을 포함하여 이루어지는 것을 특징으로 한다.
또한, 상기한 목적을 달성하기 위하여 본 발명에 따른 액정 표시 장치의 제조 방법의 일 실시예는, 제 1 기판 상의 화상 영역에 어레이 소자와 컬러 필터 및 블랙 매트릭스를 형성하고, 화상 비표시 영역에 정전 방지 회로(ESD) 및 외곽부 블랙 매트릭스를 형성하는 단계와; 상기 화상 영역에 패턴 스페이서를 형성하고, 상기 정전 방지 회로의 일부 또는 전면에 패턴 스페이서를 형성하는 단계와; 상기 제 1 기판과 대향하는 제 2 기판과 실런트로 합착하는 단계와; 상기 제 1, 2 기판 사이에 액정층을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
상기 정전 방지 회로는 수개의 박막 트랜지스터로 이루어지는 것을 특징으로 한다.
상기 정전 방지 회로는 실런트 하부에 형성되는 것을 특징으로 한다.
상기 정전 방지 회로는 실런트 내부에 형성된 것을 특징으로 한다.
상기 정전 방지 회로는 상기 실런트 외곽에 형성되는 것을 특징으로 한다.
상기 제 1 기판은, 투명 기판 상에 서로 교차하여 화소 영역을 정의하는 게이트 배선 및 데이터 배선을 형성하는 단계와; 상기 게이트 배선과 데이터 배선이 교차하는 영역에 게이트 전극, 액티브층, 소스/드레인 전극으로 이루어지는 박막 트랜지스터를 형성하는 단계와; 상기 박막 트랜지스터, 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스를 형성하는 단계와; 상기 화소 영역에 적, 청, 녹색의 컬러 필터를 형성하는 단계와; 상기 컬러 필터 상에 화소 전극을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
상기 제 1 기판은, 투명 기판 상에 컬러 필터를 형성하는 단계와; 상기 컬러필터 상에서 게이트 배선과 데이터 배선이 교차하여 형성되는 화소 영역에 게이트 전극, 액티브층, 소스/드레인 전극으로 이루어지는 박막 트랜지스터를 형성하는 단계와; 상기 박막 트랜지스터와 게이트 배선 및 데이터 배선 상에 블랙 매트릭스를 형성하는 단계와; 상기 화소 영역 상에 화소 전극을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
또한, 상기한 목적을 달성하기 위하여 본 발명에 따른 액정 표시 장치의 다른 실시예는, 화상이 표시되는 액티브 영역과, 화상 비표시 영역인 외곽부로 이루어지는 액정 패널에서,
제 1 기판 상에 일 방향으로 형성된 게이트 배선, 게이트 전극 및 상기 외곽부에 형성된 게이트 패드와; 상기 게이트 배선 상에 형성된 게이트 절연막과; 상기 게이트 절연막 상에서 박막 트랜지스터 위치에 형성된 반도체층과; 상기 게이트 배 선과 교차하며 화소 영역을 정의하는 데이터 배선과, 소정 돌출되어 상기 반도체층 상에 형성된 소스 전극 및 드레인 전극과; 상기 박막 트랜지스터, 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스와; 상기 화소 영역에 형성되는 컬러 필터와; 상기 블랙 매트릭스 및 컬러 필터 상에 형성된 보호막과; 상기 보호막 상에 형성되어 상기 드레인 전극과 접속하는 화소 전극 및 상기 화소 전극과 엇갈려 구성되는 투명 공통 전극과; 상기 외곽부에 형성된 정전 방지(ESD) 회로와; 상기 정전 방지 회로, 상기 박막 트랜지스터, 상기 게이트 패드 상에 형성된 패턴 스페이서와; 상기 제 1 기판과 대향하는 제 2 기판과; 상기 제 1 기판과 제 2 기판을 합착하는 실런트;를 포함하여 이루어진 것을 특징으로 한다.
또한, 상기한 목적을 달성하기 위하여 본 발명에 따른 액정 표시 장치의 제조 방법의 다른 실시예는, 화상이 표시되는 액티브 영역과, 화상 비표시 영역인 외곽부로 이루어지는 액정 패널에서, 제 1 기판 상의 액티브 영역에 게이트 배선 및 게이트 패드와, 상기 게이트 배선과 교차하여 화소 영역을 정의하는 데이터 배선과, 상기 게이트 배선과 데이터 배선이 교차하는 영역에 게이트 전극, 액티브층, 소스/드레인 전극으로 이루어지는 박막 트랜지스터를 형성하는 단계와; 상기 제 1 기판의 외곽부에 정전 방지 회로(ESD)를 형성하는 단계와; 상기 박막 트랜지스터, 게이트 배선, 데이터 배선 및 상기 외곽부에 형성되는 블랙 매트릭스를 형성하는 단계와; 상기 화소 영역에 적, 청, 녹색의 컬러 필터를 형성하는 단계와; 상기 컬러 필터 상에 보호막을 형성하는 단계와; 상기 보호막 상에 화소 전극 및 투명 화소 전극을 형성하는 단계와; 상기 정전 방지 회로, 게이트 패드 상에 패턴 스페이 서를 형성하는 단계와; 상기 제 1 기판과 대향하는 제 2 기판과 실런트로 합착하는 단계와; 상기 제 1, 2 기판 사이에 액정층을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
이하, 첨부한 도면을 참조로 하여 본 발명에 따른 액정 표시 장치의 구체적인 실시예에 대해서 설명한다.
도 3은 본 발명에 따른 제 1 실시예로서, COT 구조의 액정 표시 장치의 일부에 대한 단면을 도시한 도면이다.
도 3에 도시된 바와 같이, 본 발명에 따른 COT 구조의 액정 표시 장치용 어레이 기판은, 제 1 기판(200)상에 게이트 전극(212)이 형성되고, 게이트 전극(212)의 상부에는 게이트 절연막(232a)을 형성한다.
그리고, 상기 게이트 전극에 이어지는 게이트 배선의 일단에는 게이트 패드가 형성되어 있다.
상기 게이트 전극(212)에 대응하는 게이트 절연막(232a)의 상부에는 액티브층(214)과 오믹 콘택층(215)을 적층하고, 상기 오믹 콘택층(215)의 상부에는 상기 오믹 콘택층(215)과 접촉하면서 소정 간격 이격된 소스 및 드레인 전극(216,218)을 형성한다.
상기 소스 및 드레인 전극(216,218)이 형성된 제 1 기판(200)의 전면에는 상기 액티브(214)층을 보호하기 위해, 무기 절연물질로 1차 보호막(232b)을 형성한다.
상기 화소영역에는, 상기 드레인 전극(219)과 접촉하는 컬러필터(220)를 화 소영역에 대응하는 게이트 절연막(232a)의 상부에 형성한다.
다음으로, 상기 박막트랜지스터(T)의 상부에 블랙매트릭스(222)를 형성한다.
상기 컬러필터(220)와 블랙매트릭스(222)가 형성된 제 1 기판(200)의 전면에 2차 보호막(228)을 더욱 구성한다.
그리고, 상기 2차 보호막(228)의 상부에 드레인 전극(218)과 접촉하면서 상기 화소영역에 대응하여 위치하는 화소전극(224)을 형성한다.
상기 블랙매트릭스(222)와 컬러필터(220)를 형성하는 공정 중에 외곽부 즉, 게이트 링크선에 대응하는 빛샘영역에 블랙 매트릭스(222)를 동시에 형성할 수 있다.
그리고, 상기 블랙매트릭스(222)와 컬러필터(220)의 상부에 구성된 2차 보호막(228)을 형성하면서, 상기 제 1 기판(200)의 외곽부의 블랙 매트릭스 상부에도 2차 보호막(228)을 동시에 형성하여 준다.
또한, 상기 드레인 전극(218)과 화소전극(224)을 접촉하도록 하기 위해, 1차 보호막(232b)과 그 하부의 게이트 절연막(232a)을 식각한다.
그리고, 상기와 같이 구성되는 제 1 기판(200)의 외곽부에는 정전 방지 회로인 ESD(Elector Static Discharge:ESD) 회로가 형성되어 있다.
상기 ESD 회로는 소정 개수의 박막 트랜지스터로 이루어지며 정전기 발생시에 패널 내의 배선을 도통시켜 쇼트(short)를 방지한다.
상기 ESD 회로는 제 1 기판(200) 외곽부에 게이트 전극(261), 상기 게이트 전극(261) 상에 게이트 절연막(232a), 상기 게이트 절연막(232a) 상에 반도체층 (263), 상기 반도체층(263) 상에 서로 이격한 소스 및 드레인 전극(266,268)으로 이루어지며, 화소 전극 패턴(265)이 상기 드레인 전극 콘택홀(267a)과 게이트 전극 콘택홀(267b)을 통해서 형성되어 전기적으로 연결된다.
그리고, 상기 ESD 회로 상에는 패턴 스페이서(288)가 형성되어 있다.
상기와 같이 구성되는 COT 구조의 액정 표시 장치는, 상기 제 1 기판(200)과 제 2 기판(280)이 실런트(294)에 의해 부착하여 구성되며, 상기 실런트(294)의 외부로 게이트 패드(252)와 이에 접촉하는 게이트 패드 단자(253)가 노출되는 형상이다.
상기 제 1 및 제 2 기판(200,280)의 외부로 각각 편광축이 서로 수직하게 교차하는 편광판(296a,296b)이 구성되며, 외곽으로 제 1 및 제 2 기판(200,200)의 주변을 감싸는 탑커버가 위치하게 된다.
이때, 상기 탑커버는 빛샘 방지를 위하여 상기 실런트(294)와 오버랩되도록 배치되는 것이 바람직하다.
이와 같이, COT 구조의 액정 패널 외곽부에 외곽부 빛샘을 차단하기 위한 블랙 매트릭스(222)를 형성하고 ESD 회로는 상기 외곽부 블랙 매트릭스(222) 외부에 위치한다.
그리고, 상기 ESD 회로 상에는 패턴 스페이서(288)를 형성시켜 상기 ESD 회로를 보호한다.
그리고, 상기 패턴 스페이서(288)가 형성된 ESD 회로는 실런트(294) 하부에 형성될 수 있으며, 상기 실런트(294) 내부 또는 외부에 형성될 수 있다.
이때, 패널 외곽부에 ESD 회로를 형성하는 데 있어서, 상기 ESD 회로 상에 패턴 스페이서를 형성시키고, 실런트 하부에 위치시킴으로써 상기 ESD 회로를 보호하고 정전기 발생에 의한 쇼트를 방지할 수 있다.
또한, 상기 실런트(294) 외부에 형성되어 있는 게이트 패드(252) 상에도 상기 패턴 스페이서(288)를 형성시킨다.
이는, 상기 패턴 스페이서(288) 형성시에 게이트 패드(252)와 투명 전극인 게이트 패드 단자(253) 사이에서 갈바닉(galvanic)현상이 발생하는 것을 방지하기 위한 것이다.
도 4는 본 발명에 따른 제 2 실시예로서, COT 구조의 액정 표시 장치의 단면도이다.
도 4에서 설명되지 않은 부호는 도 3에서 설명한 부분과 동일하다.
도 4에 도시된 바와 같이, 외곽부에 ESD 회로가 형성되어 있고, 상기 ESD 회로 상에는 패턴 스페이서가 형성되어 있다.
그리고, 상기 ESD 회로는 상기 실런트(294) 내부에 형성한다.
이때, 상기 ESD 회로는 상기 실런트(294)와 외곽부 블랙 매트릭스(222) 사이에 형성될 수도 있다.
도 5는 본 발명에 따른 제 3 실시예로서, COT 구조의 액정 표시 장치의 단면도이다.
도 5에서 설명되지 않은 부호는 도 3에서 설명한 부분과 동일하다.
도 5에 도시된 바와 같이, 외곽부에 ESD 회로가 형성되어 있고, 상기 ESD 회 로 상에는 패턴 스페이서(288)가 형성되어 있다.
그리고, 상기 ESD 회로는 상기 실런트(294) 바깥에 형성한다.
이때, 상기 ESD 회로는 상기 실런트(294)와 게이트 패드(252) 사이에 형성할 수 있다.
이와 같이, 상기 실런트(294) 바깥에 ESD 회로를 형성하고 상기 ESD 회로 상부에 패턴 스페이서(288)를 형성하면, 상기 ESD 회로에 전기적 신호 인가시 발생되는 전식, 부식을 방지하는 장점이 있다.
상기 실시예들에서 컬러 필터층이 박막 트랜지스터 상에 형성되는 COT(color filter on TFT) 구조를 예로 들어 설명하였으나, 이에 한정되지 않으며 박막 트랜지스터 하부에 컬러 필터층을 형성하는 TOC(TFT on color filter) 구조의 액정 표시 장치도 가능하다.
또한, 상기 실시예들에서 5마스크 공정의 액정 표시 장치를 예로 들어 설명하였으나, 이에 한정되지 않으며 4마스크 공정의 액정 표시 장치에도 적용할 수 있고, 횡전계 방식(IPS mode) 액정 표시 장치에도 적용할 수 있음이 명백하다.
도 6은 본 발명에 따른 제 4 실시예로서, 4마스크 공정을 이용한 COT 구조의 액정 표시 장치의 단면도이다.
도 6을 참조하면, 제 1 마스크 공정에서, 제 1 기판(200)상에 게이트 전극(212)이 형성되고, 게이트 전극(212)의 상부에는 게이트 절연막(232a)을 형성한다.
그리고, 상기 게이트 전극에 이어지는 게이트 배선의 일단에는 게이트 패드가 형성되어 있다.
이어서, 제 2 마스크 공정에서, 상기 게이트 절연막 상에 액티브층 물질, 오믹 콘택층 물질, 소스 및 드레인 전극 물질을 순서대로 적층한 후, 회절 노광을 이용하여 상기 게이트 전극(212)에 대응하는 게이트 절연막(232a)의 상부에 액티브층(214)과 오믹 콘택층(215)을 형성하고, 상기 오믹 콘택층(215)의 상부에는 상기 오믹 콘택층(215)과 접촉하면서 소정 간격 이격된 소스 및 드레인 전극(216,218)을 형성한다.
상기 소스 및 드레인 전극(216,218)이 형성된 제 1 기판(200)의 전면에는 상기 액티브(214)층을 보호하기 위해, 무기 절연물질(SiNx 등)로 1차 보호막(232b)을 형성한다. 이때, 상기 1차 보호막은 생략할 수도 있다.
다음으로, 상기 박막 트랜지스터(T)의 상부와 패널 외곽 영역과 ESD회로 등에 빛샘을 방지하기 위하여 블랙 매트릭스(222)를 형성한다.
그리고, 상기 화소영역에 대응하도록 컬러필터(220)를 1차 보호막 상에 형성한다.
상기 컬러필터(220)와 블랙매트릭스(222)가 형성된 제 1 기판(200)의 전면에 2차 보호막(228)을 더 구성한다.
상기 2차 보호막은 무기 절연물질인 실리콘 질화막(SiNx)을 사용할 수도 있고, 유기 절연물질인 포토 아크릴(photo acryl)등을 사용할 수도 있다.
이때, 상기 2차 보호막으로 포토 아크릴을 사용하는 이유는 컬러 필터와 블랙 매트릭스의 단차를 극복하여 평탄화시키기 위한 것이며, 또한 유전율 확보를 위한 것이었으나, 최근에는 색재현율을 위해 컬러 필터 레진이 두꺼워지면서 단차가 줄어들고 블랙 매트릭스 물질의 유전율 확보로 인하여 상대적으로 두께가 얇은 무기 절연물질인 실리콘 질화막을 사용할 수도 있게 되었다.
한편, 제 3 마스크 공정으로, 상기 1, 2차 보호막을 관통하는 콘택홀을 형성한다.
그리고, 제 4 마스크 공정으로, 상기 2차 보호막(228)의 상부에서 상기 콘택홀을 통하여 드레인 전극(218)과 접촉하면서 상기 화소영역에 대응하여 위치하는 화소전극(224)을 형성한다.
이때, 상기 블랙매트릭스(222)와 컬러필터(220)를 형성하는 공정 중에 외곽부 즉, 게이트 링크선에 대응하는 빛샘영역에 블랙 매트릭스(222)를 동시에 형성할 수 있다.
그리고, 상기 블랙매트릭스(222)와 컬러필터(220)의 상부에 구성된 2차 보호막(228)을 형성하면서, 상기 제 1 기판(200)의 외곽부의 블랙 매트릭스 상부에도 2차 보호막(228)을 동시에 형성하여 준다.
또한, 상기 드레인 전극(218)과 화소전극(224)을 접촉하도록 하기 위해, 1차 보호막(232b)과 그 하부의 게이트 절연막(232a)을 식각한다.
그리고, 상기와 같이 구성되는 제 1 기판(200)의 외곽부에는 정전 방지 회로인 ESD(Electro Static Discharge:ESD) 회로가 형성되어 있다.
상기 ESD 회로는 소정 개수의 박막 트랜지스터로 이루어지며 정전기 발생시에 패널 내의 배선을 도통시켜 쇼트(short)를 방지한다.
상기 ESD 회로는 제 1 기판(200) 외곽부에 게이트 전극(261), 상기 게이트 전극(261) 상에 게이트 절연막(232a), 상기 게이트 절연막(232a) 상에 반도체층(263), 상기 반도체층(263) 상에 서로 이격한 소스 및 드레인 전극(266,268)으로 이루어지며, 화소 전극 패턴(265)이 상기 드레인 전극 콘택홀(267a)과 게이트 전극 콘택홀(267b)을 통해서 형성되어 전기적으로 연결된다.
그리고, 상기 ESD 회로 상에는 패턴 스페이서(288)가 형성되어 있다.
상기와 같이 구성되는 COT 구조의 액정 표시 장치는, 상기 제 1 기판(200)과 제 2 기판(280)이 실런트(294)에 의해 부착하여 구성되며, 상기 실런트(294)의 외부로 게이트 패드(252)와 이에 접촉하는 게이트 패드 단자(253)가 노출되는 형상이다.
상기 제 1 및 제 2 기판(200,280)의 외부로 각각 편광축이 서로 수직하게 교차하는 편광판(296a,296b)이 구성되며, 외곽으로 제 1 및 제 2 기판(200,200)의 주변을 감싸는 탑커버가 위치하게 된다.
이때, 상기 탑커버는 빛샘 방지를 위하여 상기 실런트(294)와 오버랩되도록 배치되는 것이 바람직하다.
이와 같이, COT 구조의 액정 패널 외곽부에 외곽부 빛샘을 차단하기 위한 블랙 매트릭스(222)를 형성하고 ESD 회로는 상기 외곽부 블랙 매트릭스(222) 외부에 위치한다.
그리고, 상기 ESD 회로 상에는 패턴 스페이서(288)를 형성시켜 상기 ESD 회로를 보호한다.
그리고, 상기 패턴 스페이서(288)가 형성된 ESD 회로는 실런트(294) 하부에 형성될 수 있으며, 상기 실런트(294) 내부 또는 외부에 형성될 수 있다.
이때, 패널 외곽부에 ESD 회로를 형성하는 데 있어서, 상기 ESD 회로 상에 패턴 스페이서를 형성시키고, 실런트 하부에 위치시킴으로써 상기 ESD 회로를 보호하고 정전기 발생에 의한 쇼트를 방지할 수 있다.
또한, 상기 실런트(294) 외부에 형성되어 있는 게이트 패드(252) 상에도 상기 패턴 스페이서(288)를 형성시킨다.
이는, 상기 패턴 스페이서(288) 형성시에 게이트 패드(252)와 투명 전극인 게이트 패드 단자(253) 사이에서 갈바닉(galvanic)현상이 발생하는 것을 방지하기 위한 것이다.
도 7은 본 발명에 따른 제 5 실시예로서, 5마스크 공정을 이용한 COT구조의 횡전계 방식 액정 표시 장치의 단면도이다.
여기서, 앞서 설명한 도 3내지 도 6에서 동일한 부분에 대한 설명은 생략하여 설명하였다.
도 7을 참조하면, 제 1 기판(300)상에 게이트 전극(312)과 공통 전극이 형성되고, 게이트 전극(312)의 상부에는 게이트 절연막(332a)을 형성한다.
그리고, 상기 게이트 전극(312)에 이어지는 게이트 배선의 일단에는 게이트 패드(352)가 형성되어 있다.
이어서, 상기 게이트 전극(312)에 대응하는 게이트 절연막(332a)의 상부에 액티브층(314)과 오믹 콘택층(315)을 형성한다.
그리고 , 상기 게이트 배선과 교차되도록 데이터 배선(311)을 형성하고, 상 기 데이터 배선(311)에서 상기 액티브층(314) 상으로 소정 돌출된 소스 전극(316) 및 상기 소스 전극(316)과 소정 간격 이격된 드레인 전극(318)이 형성된다.
이때, 상기 소스 및 드레인 전극(316, 318)은 오믹 콘택층(315)과 접촉하며, 그 사이에는 액티브층(314)이 노출되어 채널이 형성되도록 상기 오믹 콘택층(315)은 제거된다.
이와 같이, 상기 소스 및 드레인 전극(316,318)이 형성된 제 1 기판(300)의 전면에는 상기 액티브(314)층을 보호하기 위해, 무기 절연물질(SiNx 등)로 1차 보호막(332b)을 형성한다. 이때, 상기 1차 보호막(332b)은 생략할 수도 있다.
다음으로, 상기 박막 트랜지스터(T)의 상부와 패널 외곽 영역과 ESD회로 등에 빛샘을 방지하기 위하여 블랙 매트릭스(322)를 형성한다.
그리고, 상기 화소영역에 대응하도록 컬러필터(320)를 1차 보호막(332b) 상에 형성한다.
상기 컬러필터(320)와 블랙매트릭스(322)가 형성된 제 1 기판(300)의 전면에 2차 보호막(328)을 더 구성한다.
상기 2차 보호막(328)은 무기 절연물질인 실리콘 질화막(SiNx)을 사용할 수도 있고, 유기 절연물질인 포토 아크릴(photo acryl)등을 사용할 수도 있다.
이때, 상기 2차 보호막(328)으로 포토 아크릴을 사용하는 이유는 컬러 필터(320)와 블랙 매트릭스(322)의 단차를 극복하여 평탄화시키기 위한 것이며, 또한 유전율 확보를 위한 것이었으나, 최근에는 색재현율을 위해 컬러 필터 레진이 두꺼워지면서 단차가 줄어들고 블랙 매트릭스 물질의 유전율 확보로 인하여 상대적으로 두께가 얇은 무기 절연물질인 실리콘 질화막을 사용할 수도 있게 되었다.
한편, 상기 1, 2차 보호막(332b)을 관통하는 콘택홀을 형성한다.
그리고, 상기 2차 보호막(328)의 상부에서 상기 콘택홀을 통하여 드레인 전극(318)과 접촉하면서 상기 화소영역에 대응하여 위치하는 화소전극(324)을 형성한다.
그리고, 상기 화소 전극(324)과 엇갈려 교차하는 빗살 모양의 투명 공통 전극(329a)을 형성한다.
한편, 상기 공통 전극(329b)과 투명 공통 전극(329a)은 패널 외곽 공통 전압 공급 라인(도시되지 않음)으로부터 동시에 공통 신호를 인가받으며, 이는 상기 공통 전극 링크부에서 이루어진다.
이때, 상기 블랙매트릭스(322)와 컬러필터(320)를 형성하는 공정 중에 외곽부 즉, 게이트 링크선에 대응하는 빛샘영역에 블랙 매트릭스(322)를 동시에 형성할 수 있다.
그리고, 상기 블랙매트릭스(322)와 컬러필터(320)의 상부에 구성된 2차 보호막(328)을 형성하면서, 상기 제 1 기판(300)의 외곽부의 블랙 매트릭스 상부에도 2차 보호막(328)을 동시에 형성하여 준다.
또한, 상기 드레인 전극(318)과 화소전극(324)을 접촉하도록 하기 위해, 1차 보호막(332b)과 그 하부의 게이트 절연막(332a)을 식각한다.
그리고, 상기와 같이 구성되는 제 1 기판(300)의 외곽부에는 정전 방지 회로인 ESD(Elector Static Discharge:ESD) 회로가 형성되어 있다.
그리고, 상기 ESD 회로 상에는 패턴 스페이서(388)를 형성시켜 상기 ESD 회로를 보호한다.
그리고, 상기 패턴 스페이서(388)가 형성된 ESD 회로는 실런트(394) 하부에 형성될 수 있으며, 상기 실런트(394) 내부 또는 외부에 형성될 수 있다.
또한, 상기 실런트(394) 외부에 형성되어 있는 게이트 패드(352) 상에도 상기 패턴 스페이서(388)를 형성시킨다.
이는, 상기 패턴 스페이서(388) 형성시에 게이트 패드(352)와 투명 전극인 게이트 패드 단자(353) 사이에서 갈바닉(galvanic)현상이 발생하는 것을 방지하기 위한 것이다.
또한, 상기 공통 전극 링크부 상에서도 갈바닉 현상을 방지하기 위하여 패턴 스페이서(388)를 형성시킨다.
도 8은 본 발명에 따른 제 6 실시예로서, 4마스크 공정을 이용한 COT구조의 횡전계 방식 액정 표시 장치의 단면도이다.
여기서, 앞서 설명한 도 3내지 도 7에서 동일한 부분에 대한 설명은 생략하여 설명하였다.
도 8을 참조하면, 제 1 마스크 공정에서, 제 1 기판(300)상에 게이트 전극(312)과 공통 전극이 형성되고, 게이트 전극(312)의 상부에는 게이트 절연막(332a)을 형성한다.
그리고, 상기 게이트 전극(312)에 이어지는 게이트 배선의 일단에는 게이트 패드(352)가 형성되어 있다.
이어서, 제 2 마스크 공정에서, 상기 액티브층(314), 오믹 콘택층(315) 및 데이터 배선(311)을 동시에 형성하는데, 상기 게이트 절연막(318) 상에 액티브층 물질, 오믹 콘택층 물질, 소스 및 드레인 전극 물질을 순서대로 적층한 후, 회절 노광을 이용하여 데이터 배선(311)과, 상기 데이터 배선(311)에서 소정 돌출된 소스 전극 및 드레인 전극(316, 318)과, 상기 소스 및 드레인 전극(316, 318) 하에 액티브층(314) 및 오믹 콘택층(315)이 형성된다.
즉, 상기 게이트 전극(312)에 대응하는 게이트 절연막(332a)의 상부에 액티브층(314)과 오믹 콘택층(315)을 형성하고, 상기 오믹 콘택층(315)의 상부에는 상기 오믹 콘택층(315)과 접촉하면서 소정 간격 이격된 소스 및 드레인 전극(316,318)이 형성된다.
따라서, 상기 데이터 배선(311) 하에는 액티브층(314) 및 오믹 콘택층(315)이 더 적층되어 형성되어 있으며, 상기 소스 및 드레인 전극(316, 318)은 오믹 콘택층(315)과 접촉하며, 그 사이에는 액티브층(314)이 노출되어 채널이 형성되도록 상기 오믹 콘택층(315)은 제거된다.
이와 같이, 상기 소스 및 드레인 전극(316,318)이 형성된 제 1 기판(300)의 전면에는 상기 액티브(314)층을 보호하기 위해, 무기 절연물질(SiNx 등)로 1차 보호막(332b)을 형성한다. 이때, 상기 1차 보호막(332b)은 생략할 수도 있다.
다음으로, 상기 박막 트랜지스터(T)의 상부와 패널 외곽 영역과 ESD회로 등에 빛샘을 방지하기 위하여 블랙 매트릭스(222)를 형성한다.
그리고, 상기 화소영역에 대응하도록 컬러필터(320)를 1차 보호막(332b) 상 에 형성한다.
상기 컬러필터(320)와 블랙매트릭스(322)가 형성된 제 1 기판(300)의 전면에 2차 보호막(328)을 더 구성한다.
상기 2차 보호막(328)은 무기 절연물질인 실리콘 질화막(SiNx)을 사용할 수도 있고, 유기 절연물질인 포토 아크릴(photo acryl)등을 사용할 수도 있다.
이때, 상기 2차 보호막(328)으로 포토 아크릴을 사용하는 이유는 컬러 필터(320)와 블랙 매트릭스(322)의 단차를 극복하여 평탄화시키기 위한 것이며, 또한 유전율 확보를 위한 것이었으나, 최근에는 색재현율을 위해 컬러 필터 레진이 두꺼워지면서 단차가 줄어들고 블랙 매트릭스 물질의 유전율 확보로 인하여 상대적으로 두께가 얇은 무기 절연물질인 실리콘 질화막을 사용할 수도 있게 되었다.
한편, 상기 1, 2차 보호막(332b, 328)을 관통하는 콘택홀을 형성한다.
그리고, 상기 2차 보호막(328)의 상부에서 상기 콘택홀을 통하여 드레인 전극(318)과 접촉하면서 상기 화소영역에 대응하여 위치하는 화소전극(324)을 형성한다.
그리고, 상기 화소 전극(324)과 엇갈려 교차하는 빗살 모양의 투명 공통 전극(329a)을 형성한다.
한편, 상기 공통 전극(329b)과 투명 공통 전극(329a)은 패널 외곽 공통 전압 공급 라인(도시되지 않음)으로부터 동시에 공통 신호를 인가받으며, 이는 상기 공통 전극 링크부에서 이루어진다.
이때, 상기 블랙매트릭스(322)와 컬러필터(320)를 형성하는 공정 중에 외곽 부 즉, 게이트 링크선에 대응하는 빛샘영역에 블랙 매트릭스(322)를 동시에 형성할 수 있다.
그리고, 상기 블랙매트릭스(322)와 컬러필터(320)의 상부에 구성된 2차 보호막(328)을 형성하면서, 상기 제 1 기판(300)의 외곽부의 블랙 매트릭스 상부에도 2차 보호막(328)을 동시에 형성하여 준다.
또한, 상기 드레인 전극(318)과 화소전극(324)을 접촉하도록 하기 위해, 1차 보호막(332b)과 그 하부의 게이트 절연막(332a)을 식각한다.
그리고, 상기와 같이 구성되는 제 1 기판(300)의 외곽부에는 정전 방지 회로인 ESD(Elector Static Discharge:ESD) 회로가 형성되어 있다.
그리고, 상기 ESD 회로 상에는 패턴 스페이서(388)를 형성시켜 상기 ESD 회로를 보호한다.
그리고, 상기 패턴 스페이서(388)가 형성된 ESD 회로는 실런트(394) 하부에 형성될 수 있으며, 상기 실런트(394) 내부 또는 외부에 형성될 수 있다.
또한, 상기 실런트(394) 외부에 형성되어 있는 게이트 패드(352) 상에도 상기 패턴 스페이서(388)를 형성시킨다.
이는, 상기 패턴 스페이서(388) 형성시에 게이트 패드(352)와 투명 전극인 게이트 패드 단자(353) 사이에서 갈바닉(galvanic)현상이 발생하는 것을 방지하기 위한 것이다.
또한, 상기 공통 전극 링크부 상에서도 갈바닉 현상을 방지하기 위하여 패턴 스페이서(388)를 형성시킨다.
이상 본 발명을 구체적인 실시예를 통하여 상세히 설명하였으나, 이는 본 발명을 구체적으로 설명하기 위한 것으로, 본 발명에 따른 액정 표시 장치 및 그 제조 방법은 이에 한정되지 않으며, 본 발명의 기술적 사상 내에서 당 분야의 통상의 지식을 가진 자에 의해 그 변형이나 개량이 가능함이 명백하다.
본 발명은 액정 표시 장치에서 어레이 소자와 컬러 필터층을 함께 형성하고 패널 외곽부에 ESD 회로를 형성하는 데 있어서, 상기 ESD 회로 상에 패턴 스페이서를 형성시킴으로써 상기 ESD 회로를 보호하고 정전기 발생에 의한 쇼트를 방지하여 제품의 신뢰도를 향상시키는 효과가 있다.
또한, 상기 액정 표시 장치의 패널 외곽부에 블랙 매트릭스를 형성시킴으로써 빛샘을 방지하는 효과가 있다.
또한, 상기 액정 패널의 외곽부 블랙 매트릭스를 어레이 소자와 컬러 필터층이 함께 형성되어 있는 기판에 형성시킴으로써 액정 표시 장치의 두께를 줄일 수 있으므로 제품의 박형 및 경량화를 구현할 수 있고 재료비를 절감하는 효과가 있다.

Claims (43)

  1. 화상이 표시되는 액티브 영역과, 화상 비표시 영역인 외곽부로 이루어지는 액정 패널에서,
    상기 액티브 영역에 어레이 소자와 컬러 필터가 형성된 제 1 기판과;
    상기 외곽부에 형성된 정전 방지(ESD) 회로 및 상기 정전 방지 회로 상에 형성된 패턴 스페이서와;
    상기 제 1 기판과 대향하는 제 2 기판과;
    상기 제 1 기판과 제 2 기판을 합착하는 실런트와;
    상기 외곽부에 형성된 블랙 매트릭스를 포함하여 이루어진 것을 특징으로 하는 액정 표시 장치.
  2. 제 1항에 있어서,
    상기 제 1, 2 기판의 간격을 유지하기 위한 패턴 스페이서가 상기 액티브 영역에 형성된 것을 특징으로 하는 액정 표시 장치.
  3. 제 1항에 있어서,
    상기 정전 방지 회로는 수개의 박막 트랜지스터로 이루어지는 것을 특징으로 하는 액정 표시 장치.
  4. 제 1항에 있어서,
    상기 패턴 스페이서는 상기 정전 방지 회로의 일부 또는 전면에 형성된 것을 특징으로 하는 액정 표시 장치.
  5. 제 1항에 있어서,
    상기 정전 방지 회로는 실런트 하부에 형성된 것을 특징으로 하는 액정 표시 장치.
  6. 제 1항에 있어서,
    상기 정전 방지 회로는 실런트 내부에 형성된 것을 특징으로 하는 액정 표시 장치.
  7. 제 1항에 있어서,
    상기 정전 방지 회로는 상기 실런트 외곽에 형성된 것을 특징으로 하는 액정 표시 장치.
  8. 제 1항에 있어서, 상기 제 1 기판은,
    기판 상에 일 방향으로 형성된 게이트 배선, 게이트 전극 및 상기 외곽부에 형성된 게이트 패드와;
    상기 게이트 배선 상에 형성된 게이트 절연막과;
    상기 게이트 절연막 상에서 박막 트랜지스터 위치에 형성된 반도체층과;
    상기 게이트 배선과 교차하며 화소 영역을 정의하는 데이터 배선과, 소정 돌출되어 상기 반도체층 상에 형성된 소스 전극 및 드레인 전극과;
    상기 박막 트랜지스터, 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스와;
    상기 화소 영역에 형성되는 컬러 필터와;
    상기 블랙 매트릭스 및 컬러 필터 상에 형성된 보호막과;
    상기 보호막 상에 형성되어 상기 드레인 전극과 접속하는 화소 전극;을 포함하여 이루어지는 것을 특징으로 하는 액정 표시 장치.
  9. 제 8항에 있어서,
    상기 소스 전극 및 드레인 전극 상에 보호막을 더 형성한 것을 특징으로 하는 액정 표시 장치.
  10. 제 8항에 있어서,
    상기 데이터 배선 하에 반도체층이 더 형성된 것을 특징으로 하는 액정 표시 장치.
  11. 제 8항에 있어서,
    상기 보호막은 포토 아크릴 또는 무기 절연막인 것을 특징으로 하는 액정 표 시 장치.
  12. 제 8항에 있어서,
    상기 게이트 패드 상에 패턴 스페이서가 더 형성된 것을 특징으로 하는 액정 표시 장치.
  13. 제 1항에 있어서, 상기 제 1 기판은,
    기판 상에 형성되는 컬러 필터와;
    상기 컬러 필터 상에 일 방향으로 형성된 게이트 배선, 게이트 전극 및 상기 외곽부에 형성된 게이트 패드와;
    상기 게이트 배선 상에 형성된 게이트 절연막과;
    상기 게이트 절연막 상에서 박막 트랜지스터 위치에 형성된 반도체층과;
    상기 게이트 배선과 교차하며 화소 영역을 정의하는 데이터 배선과, 소정 돌출되어 상기 반도체층 상에 형성된 소스 전극 및 드레인 전극과;
    상기 박막 트랜지스터, 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스와;
    상기 블랙 매트릭스 상에 형성된 보호막과;
    상기 보호막 상에 형성되어 상기 드레인 전극과 접속하는 화소 전극;을 포함하여 이루어지는 것을 특징으로 하는 액정 표시 장치.
  14. 제 1 기판 상의 화상 영역에 어레이 소자와 컬러 필터 및 블랙 매트릭스를 형성하고, 화상 비표시 영역에 정전 방지 회로(ESD) 및 외곽부 블랙 매트릭스를 형성하는 단계와;
    상기 화상 영역에 패턴 스페이서를 형성하고, 상기 정전 방지 회로의 일부 또는 전면에 패턴 스페이서를 형성하는 단계와;
    상기 제 1 기판과 대향하는 제 2 기판과 실런트로 합착하는 단계와;
    상기 제 1, 2 기판 사이에 액정층을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  15. 제 14항에 있어서,
    상기 정전 방지 회로는 수개의 박막 트랜지스터로 이루어지는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  16. 제 14항에 있어서,
    상기 정전 방지 회로는 실런트 하부에 형성되는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  17. 제 14항에 있어서,
    상기 정전 방지 회로는 상기 실런트 내부에 형성된 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  18. 제 14항에 있어서,
    상기 정전 방지 회로는 상기 실런트 외곽에 형성되는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  19. 제 14항에 있어서, 상기 제 1 기판은,
    기판 상에 게이트 배선 및 게이트 패드와, 상기 게이트 배선과 교차하여 화소 영역을 정의하는 데이터 배선을 형성하는 단계와;
    상기 게이트 배선과 데이터 배선이 교차하는 영역에 게이트 전극, 액티브층, 소스/드레인 전극으로 이루어지는 박막 트랜지스터를 형성하는 단계와;
    상기 박막 트랜지스터, 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스를 형성하는 단계와;
    상기 화소 영역에 적, 청, 녹색의 컬러 필터를 형성하는 단계와;
    상기 컬러 필터 상에 화소 전극을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  20. 제 14항에 있어서, 상기 제 1 기판은,
    기판 상에 컬러 필터를 형성하는 단계와;
    상기 컬러필터 상에서 게이트 배선과 데이터 배선이 교차하여 형성되는 화소 영역에 게이트 전극, 액티브층, 소스/드레인 전극으로 이루어지는 박막 트랜지스터 를 형성하는 단계와;
    상기 박막 트랜지스터와 게이트 배선 및 데이터 배선 상에 블랙 매트릭스를 형성하는 단계와;
    상기 화소 영역 상에 화소 전극을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  21. 제 19항에 있어서,
    상기 게이트 패드 상에 패턴 스페이서를 형성하는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  22. 화상이 표시되는 액티브 영역과, 화상 비표시 영역인 외곽부로 이루어지는 액정 패널에서,
    제 1 기판 상에 일 방향으로 형성된 게이트 배선, 게이트 전극 및 상기 외곽부에 형성된 게이트 패드와;
    상기 게이트 배선 상에 형성된 게이트 절연막과;
    상기 게이트 절연막 상에서 박막 트랜지스터 위치에 형성된 반도체층과;
    상기 게이트 배선과 교차하며 화소 영역을 정의하는 데이터 배선과, 소정 돌출되어 상기 반도체층 상에 형성된 소스 전극 및 드레인 전극과;
    상기 박막 트랜지스터, 게이트 배선 및 데이터 배선 상에 형성되는 블랙 매트릭스와;
    상기 화소 영역에 형성되는 컬러 필터와;
    상기 블랙 매트릭스 및 컬러 필터 상에 형성된 보호막과;
    상기 보호막 상에 형성되어 상기 드레인 전극과 접속하는 화소 전극 및 상기 화소 전극과 엇갈려 구성되는 투명 공통 전극과;
    상기 외곽부에 형성된 정전 방지(ESD) 회로와;
    상기 정전 방지 회로, 상기 박막 트랜지스터, 상기 게이트 패드 상에 형성된 패턴 스페이서와;
    상기 제 1 기판과 대향하는 제 2 기판과;
    상기 제 1 기판과 제 2 기판을 합착하는 실런트;를 포함하여 이루어진 것을 특징으로 하는 액정 표시 장치.
  23. 제 22항에 있어서,
    상기 정전 방지 회로는 수개의 박막 트랜지스터로 이루어지는 것을 특징으로 하는 액정 표시 장치.
  24. 제 22항에 있어서,
    상기 패턴 스페이서는 상기 정전 방지 회로의 일부 또는 전면에 형성된 것을 특징으로 하는 액정 표시 장치.
  25. 제 22항에 있어서,
    상기 정전 방지 회로는 실런트 하부에 형성된 것을 특징으로 하는 액정 표시 장치.
  26. 제 22항에 있어서,
    상기 정전 방지 회로는 실런트 내부에 형성된 것을 특징으로 하는 액정 표시 장치.
  27. 제 22항에 있어서,
    상기 정전 방지 회로는 상기 실런트 외곽에 형성된 것을 특징으로 하는 액정 표시 장치.
  28. 제 22항에 있어서,
    상기 데이터 배선 인근의 상기 게이트 배선층에 금속 공통 전극이 더 형성된 것을 특징으로 하는 액정 표시 장치.
  29. 제 28항에 있어서,
    상기 금속 공통 전극은 투명 공통 전극과 공통 전극 링크부로 연결된 것을 특징으로 하는 액정 표시 장치.
  30. 제 29항에 있어서,
    상기 공통 전극 링크부 상에는 패턴 스페이서가 형성된 것을 특징으로 하는 액정 표시 장치.
  31. 제 22항에 있어서,
    상기 화소 전극 및 투명 공통 전극은 투명한 도전성 전극 물질로 이루어진 것을 특징으로 하는 액정 표시 장치.
  32. 제 22항에 있어서,
    상기 소스 전극 및 드레인 전극 상에 보호막을 더 형성한 것을 특징으로 하는 액정 표시 장치.
  33. 제 22항에 있어서,
    상기 데이터 배선 하에 반도체층이 더 형성된 것을 특징으로 하는 액정 표시 장치.
  34. 제 22항에 있어서,
    상기 보호막은 포토 아크릴 또는 무기 절연막인 것을 특징으로 하는 액정 표시 장치.
  35. 화상이 표시되는 액티브 영역과, 화상 비표시 영역인 외곽부로 이루어지는 액정 패널에서,
    제 1 기판 상의 액티브 영역에 게이트 배선 및 게이트 패드와, 상기 게이트 배선과 교차하여 화소 영역을 정의하는 데이터 배선과, 상기 게이트 배선과 데이터 배선이 교차하는 영역에 게이트 전극, 액티브층, 소스/드레인 전극으로 이루어지는 박막 트랜지스터를 형성하는 단계와;
    상기 제 1 기판의 외곽부에 정전 방지 회로(ESD)를 형성하는 단계와;
    상기 박막 트랜지스터, 게이트 배선, 데이터 배선 및 상기 외곽부에 형성되는 블랙 매트릭스를 형성하는 단계와;
    상기 화소 영역에 적, 청, 녹색의 컬러 필터를 형성하는 단계와;
    상기 컬러 필터 상에 보호막을 형성하는 단계와;
    상기 보호막 상에 화소 전극 및 투명 화소 전극을 형성하는 단계와;
    상기 정전 방지 회로, 게이트 패드 상에 패턴 스페이서를 형성하는 단계와;
    상기 제 1 기판과 대향하는 제 2 기판과 실런트로 합착하는 단계와;
    상기 제 1, 2 기판 사이에 액정층을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  36. 제 35항에 있어서,
    상기 박막 트랜지스터를 형성하는 단계에 있어서,
    상기 게이트 배선 형성시에 상기 데이터 배선 인근에 금속 공통 전극을 형성하는 단계를 더 포함하는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  37. 제 35항에 있어서,
    상기 소스 전극 및 드레인 전극 상에 보호막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  38. 제 36항에 있어서,
    상기 금속 공통 전극은 투명 공통 전극과 공통 전극 링크부로 연결된 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  39. 제 38항에 있어서,
    상기 공통 전극 링크부 상에는 패턴 스페이서가 형성된 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  40. 제 36항에 있어서,
    상기 화소 전극 및 투명 공통 전극은 투명한 도전성 전극 물질로 이루어진 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  41. 제 36항에 있어서,
    상기 정전 방지 회로는 실런트 하부에 형성되는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  42. 제 36항에 있어서,
    상기 정전 방지 회로는 상기 실런트 내부에 형성된 것을 특징으로 하는 액정 표시 장치의 제조 방법.
  43. 제 36항에 있어서,
    상기 정전 방지 회로는 상기 실런트 외곽에 형성되는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
KR1020050014261A 2004-07-30 2005-02-21 액정 표시 장치 및 그 제조 방법 KR101108782B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020050014261A KR101108782B1 (ko) 2004-07-30 2005-02-21 액정 표시 장치 및 그 제조 방법
TW094120637A TWI282019B (en) 2004-07-30 2005-06-21 Liquid crystal display device and manufacturing method thereof
CNB2005100796407A CN100412665C (zh) 2004-07-30 2005-06-23 液晶显示装置及其制造方法
JP2005186177A JP4386862B2 (ja) 2004-07-30 2005-06-27 液晶表示装置及びその製造方法
US11/166,198 US7456909B2 (en) 2004-07-30 2005-06-27 Liquid crystal display device and manufacturing method thereof
US12/289,796 US7679693B2 (en) 2004-07-30 2008-11-04 Liquid crystal display device and manufacturing method thereof

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR20040060527 2004-07-30
KR1020040060527 2004-07-30
KR1020050014261A KR101108782B1 (ko) 2004-07-30 2005-02-21 액정 표시 장치 및 그 제조 방법

Publications (2)

Publication Number Publication Date
KR20060043040A true KR20060043040A (ko) 2006-05-15
KR101108782B1 KR101108782B1 (ko) 2012-02-24

Family

ID=35731704

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050014261A KR101108782B1 (ko) 2004-07-30 2005-02-21 액정 표시 장치 및 그 제조 방법

Country Status (5)

Country Link
US (2) US7456909B2 (ko)
JP (1) JP4386862B2 (ko)
KR (1) KR101108782B1 (ko)
CN (1) CN100412665C (ko)
TW (1) TWI282019B (ko)

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8164699B2 (en) 2007-10-31 2012-04-24 Samsung Electronics Co., Ltd. Display panel and method thereof
US8169569B2 (en) 2010-01-22 2012-05-01 Samsung Electronics Co., Ltd. Method of making liquid crystal display and liquid crystal display thereof
US20120112214A1 (en) * 2009-04-17 2012-05-10 Au Optronics Corporation Active device array substrate
US8253891B2 (en) 2008-10-28 2012-08-28 Samsung Electronics Co., Ltd. Thin film transistor substrate and liquid crystal display including the same
KR101251349B1 (ko) * 2006-08-18 2013-04-05 삼성디스플레이 주식회사 박막 트랜지스터 표시판, 이의 제조 방법 및 이를포함하는 표시 장치.
KR20140075309A (ko) * 2012-12-11 2014-06-19 엘지디스플레이 주식회사 곡면형 액정표시장치의 제조방법
KR101430281B1 (ko) * 2007-08-30 2014-08-14 재팬 디스프레이 웨스트 인코포레이트 액정 표시 장치 및 그 제조 방법
KR20150002231A (ko) * 2013-06-28 2015-01-07 엘지디스플레이 주식회사 액정 디스플레이 장치
KR20150026480A (ko) * 2013-09-03 2015-03-11 삼성디스플레이 주식회사 밀봉재를 포함하는 표시 장치 및 그 제조 방법
KR20150033790A (ko) * 2013-09-23 2015-04-02 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판
KR20160085948A (ko) * 2015-01-08 2016-07-19 삼성디스플레이 주식회사 액정 표시 장치
KR20160086515A (ko) * 2015-01-09 2016-07-20 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
US9502683B2 (en) 2014-06-24 2016-11-22 Samsung Display Co., Ltd. Sealing portion structure for display device
KR20170038605A (ko) * 2015-09-30 2017-04-07 엘지디스플레이 주식회사 네로우 베젤 디스플레이 장치
KR101878188B1 (ko) * 2016-08-31 2018-07-13 엘지디스플레이 주식회사 스페이서 및 범프 패턴을 포함하는 액정 표시 장치 및 그의 제조 방법
KR20190052842A (ko) * 2017-11-09 2019-05-17 엘지디스플레이 주식회사 표시장치
KR20210042193A (ko) * 2019-10-08 2021-04-19 삼성디스플레이 주식회사 표시패널

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101107251B1 (ko) * 2004-12-31 2012-01-19 엘지디스플레이 주식회사 폴리 박막 트랜지스터 기판 및 그 제조 방법
US7456432B2 (en) * 2006-11-20 2008-11-25 Tpo Displays Corp. System having electrostatic discharge protection structure and method for manufacturing the same
JP2008129405A (ja) * 2006-11-22 2008-06-05 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
KR101031713B1 (ko) * 2006-12-22 2011-04-29 엘지디스플레이 주식회사 박막트랜지스터 기판과 이의 제조방법
KR101316791B1 (ko) * 2007-01-05 2013-10-11 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 액정 표시 장치, 박막트랜지스터 기판의 제조 방법
US8064028B2 (en) * 2007-03-16 2011-11-22 Sony Corporation Method for manufacturing electro-optical device wherein an electrostatic protection circuit is shielded by a light-shielding sheet that is separate and apart from the electro-optical device
KR101319334B1 (ko) 2007-03-20 2013-10-16 엘지디스플레이 주식회사 액정표시패널 및 그의 제조방법
TWI340282B (en) * 2007-05-25 2011-04-11 Au Optronics Corp Liquid crystal panel, thin film transistors array substrate and curing line structure thereof in use of phase separation alignment process
US7812918B2 (en) * 2007-07-12 2010-10-12 Lg Display Co., Ltd. Liquid crystal display device and method for fabricating the same
JP5125356B2 (ja) * 2007-09-27 2013-01-23 ソニー株式会社 電子デバイスおよび電子デバイスの製造方法ならびに電子機器
KR101443374B1 (ko) * 2007-10-23 2014-09-30 엘지디스플레이 주식회사 정전기 방지 회로 및 이를 구비한 액정표시장치
KR101490472B1 (ko) * 2008-07-28 2015-02-05 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
TWI395167B (zh) * 2008-12-12 2013-05-01 Au Optronics Corp 陣列基板與顯示面板
KR101591476B1 (ko) * 2009-10-19 2016-02-19 삼성디스플레이 주식회사 표시 기판, 이의 제조 방법 및 이를 포함하는 표시 장치
KR101760849B1 (ko) 2011-03-04 2017-07-25 삼성디스플레이 주식회사 액정 표시 장치
CN102385196A (zh) * 2011-10-25 2012-03-21 深圳市华星光电技术有限公司 液晶显示面板及其形成方法
CN103137628B (zh) * 2011-11-30 2015-12-16 上海中航光电子有限公司 一种用于显示装置的薄膜晶体管阵列基板及其制造方法
CN102830562B (zh) * 2012-08-31 2015-03-18 京东方科技集团股份有限公司 液晶面板和液晶显示设备
CN103676260B (zh) * 2012-09-14 2017-05-03 群康科技(深圳)有限公司 显示装置
CN102929033A (zh) * 2012-11-09 2013-02-13 京东方科技集团股份有限公司 一种彩膜基板、阵列基板、显示面板及显示装置
CN103928453B (zh) * 2013-01-11 2016-09-28 北京京东方光电科技有限公司 一种阵列基板及其制造方法
TWI514055B (zh) * 2013-05-16 2015-12-21 Au Optronics Corp 顯示面板與其製造方法
CN103309106B (zh) * 2013-07-10 2015-11-11 深圳市华星光电技术有限公司 彩色滤光阵列基板及其制造方法
CN103698945B (zh) * 2013-12-16 2016-04-06 京东方科技集团股份有限公司 阵列基板及其制备方法、显示面板
KR102185102B1 (ko) 2014-01-10 2020-12-02 삼성디스플레이 주식회사 어레이 기판, 이를 갖는 액정 표시 패널 및 이의 제조방법
KR102219516B1 (ko) 2014-04-10 2021-02-25 삼성디스플레이 주식회사 표시 기판
KR20160032393A (ko) * 2014-09-15 2016-03-24 삼성디스플레이 주식회사 액정 표시 장치
TWI551927B (zh) 2014-12-09 2016-10-01 友達光電股份有限公司 顯示面板
KR102315811B1 (ko) * 2015-02-16 2021-10-25 삼성디스플레이 주식회사 표시 장치
JP2016157072A (ja) * 2015-02-26 2016-09-01 株式会社ジャパンディスプレイ 表示装置
KR102334811B1 (ko) 2015-04-30 2021-12-03 삼성디스플레이 주식회사 박막 트랜지스터 기판
CN104991376A (zh) * 2015-07-29 2015-10-21 深圳市华星光电技术有限公司 液晶显示器及其液晶面板
CN105045010B (zh) * 2015-08-26 2019-01-22 深圳市华星光电技术有限公司 一种阵列基板和显示装置
JP2017103408A (ja) 2015-12-04 2017-06-08 株式会社ジャパンディスプレイ 表示装置
CN105489596B (zh) * 2016-01-04 2019-05-21 京东方科技集团股份有限公司 一种阵列基板及制作方法
WO2017126438A1 (ja) * 2016-01-20 2017-07-27 シャープ株式会社 液晶表示パネルおよびその製造方法
KR102668848B1 (ko) * 2016-08-04 2024-05-24 삼성디스플레이 주식회사 액정 표시 장치
CN106547137A (zh) * 2016-11-01 2017-03-29 深圳市华星光电技术有限公司 一种液晶面板及制造方法
KR102672153B1 (ko) 2016-12-06 2024-06-04 삼성디스플레이 주식회사 표시 장치
TWI610281B (zh) * 2017-03-09 2018-01-01 友達光電股份有限公司 顯示面板
CN107229152B (zh) * 2017-07-04 2020-01-31 深圳市华星光电半导体显示技术有限公司 液晶显示面板的制作方法及液晶显示面板
US20190041708A1 (en) * 2017-08-04 2019-02-07 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Array substrate and display device
CN107329338B (zh) * 2017-08-11 2020-11-10 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示面板、显示装置
CN107783342A (zh) * 2017-10-30 2018-03-09 深圳市华星光电技术有限公司 液晶显示面板及其制备方法
US10558090B2 (en) 2017-10-30 2020-02-11 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display panel and manufacturing method thereof
CN108828858A (zh) * 2018-05-29 2018-11-16 武汉华星光电技术有限公司 一种显示器件的隔离子层的制作方法、彩膜基板和显示面板
TWI710834B (zh) * 2018-08-13 2020-11-21 友達光電股份有限公司 顯示面板及其製作方法
CN109656056B (zh) * 2019-02-28 2021-07-16 上海天马微电子有限公司 反射型显示面板和反射型显示装置
CN109799639A (zh) * 2019-03-19 2019-05-24 武汉华星光电技术有限公司 一种显示面板
CN109870854A (zh) * 2019-03-28 2019-06-11 武汉华星光电技术有限公司 显示面板及显示装置
KR20210128544A (ko) * 2020-04-16 2021-10-27 삼성디스플레이 주식회사 표시 장치
WO2022082737A1 (zh) * 2020-10-23 2022-04-28 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05232511A (ja) * 1992-02-25 1993-09-10 Nippondenso Co Ltd アクティブマトリックス型液晶表示装置の製造方法
JPH08254714A (ja) * 1995-03-16 1996-10-01 Fujitsu Ltd 反射型液晶表示装置の製造方法
JP3477301B2 (ja) * 1995-12-19 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型液晶表示装置及びその製造方法
US5547881A (en) * 1996-03-06 1996-08-20 Taiwan Semiconductor Manufacturing Company Ltd Method of forming a resistor for ESD protection in a self aligned silicide process
JPH10123574A (ja) * 1996-10-17 1998-05-15 Hitachi Ltd アクティブマトリクス基板
JP3102392B2 (ja) * 1997-10-28 2000-10-23 日本電気株式会社 半導体デバイスおよびその製造方法
JPH11305243A (ja) * 1998-04-16 1999-11-05 Internatl Business Mach Corp <Ibm> 液晶表示装置
JP3983460B2 (ja) 1999-07-06 2007-09-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3498020B2 (ja) * 1999-09-29 2004-02-16 Nec液晶テクノロジー株式会社 アクティブマトリックス基板及びその製造方法
JP2001188240A (ja) * 1999-12-28 2001-07-10 Sharp Corp 透明導電膜を有する電子装置
JP3564417B2 (ja) * 2000-05-31 2004-09-08 Nec液晶テクノロジー株式会社 カラー液晶表示装置及びその製造方法
JP3793402B2 (ja) * 2000-07-28 2006-07-05 株式会社日立製作所 カラー液晶表示装置
JP2002182179A (ja) * 2000-12-15 2002-06-26 Seiko Epson Corp 液晶装置及びその製造方法
KR100830524B1 (ko) 2001-12-29 2008-05-21 엘지디스플레이 주식회사 액정표시장치의 빛샘 방지 구조

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101251349B1 (ko) * 2006-08-18 2013-04-05 삼성디스플레이 주식회사 박막 트랜지스터 표시판, 이의 제조 방법 및 이를포함하는 표시 장치.
KR101430281B1 (ko) * 2007-08-30 2014-08-14 재팬 디스프레이 웨스트 인코포레이트 액정 표시 장치 및 그 제조 방법
US8164699B2 (en) 2007-10-31 2012-04-24 Samsung Electronics Co., Ltd. Display panel and method thereof
US8310610B2 (en) 2007-10-31 2012-11-13 Samsung Display Co., Ltd. Display panel having electrostatic discharger
US8253891B2 (en) 2008-10-28 2012-08-28 Samsung Electronics Co., Ltd. Thin film transistor substrate and liquid crystal display including the same
US20120112214A1 (en) * 2009-04-17 2012-05-10 Au Optronics Corporation Active device array substrate
US8597968B2 (en) * 2009-04-17 2013-12-03 Au Optronics Corporation Active device array substrate
US8169569B2 (en) 2010-01-22 2012-05-01 Samsung Electronics Co., Ltd. Method of making liquid crystal display and liquid crystal display thereof
KR20140075309A (ko) * 2012-12-11 2014-06-19 엘지디스플레이 주식회사 곡면형 액정표시장치의 제조방법
KR20150002231A (ko) * 2013-06-28 2015-01-07 엘지디스플레이 주식회사 액정 디스플레이 장치
KR20150026480A (ko) * 2013-09-03 2015-03-11 삼성디스플레이 주식회사 밀봉재를 포함하는 표시 장치 및 그 제조 방법
KR20150033790A (ko) * 2013-09-23 2015-04-02 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판
US9502683B2 (en) 2014-06-24 2016-11-22 Samsung Display Co., Ltd. Sealing portion structure for display device
KR20160085948A (ko) * 2015-01-08 2016-07-19 삼성디스플레이 주식회사 액정 표시 장치
KR20160086515A (ko) * 2015-01-09 2016-07-20 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR20170038605A (ko) * 2015-09-30 2017-04-07 엘지디스플레이 주식회사 네로우 베젤 디스플레이 장치
KR20220093075A (ko) * 2015-09-30 2022-07-05 엘지디스플레이 주식회사 네로우 베젤 디스플레이 장치
KR101878188B1 (ko) * 2016-08-31 2018-07-13 엘지디스플레이 주식회사 스페이서 및 범프 패턴을 포함하는 액정 표시 장치 및 그의 제조 방법
KR20190052842A (ko) * 2017-11-09 2019-05-17 엘지디스플레이 주식회사 표시장치
US10606131B2 (en) 2017-11-09 2020-03-31 Lg Display Co., Ltd. Display device and method of manufacturing the same
KR20210042193A (ko) * 2019-10-08 2021-04-19 삼성디스플레이 주식회사 표시패널

Also Published As

Publication number Publication date
JP4386862B2 (ja) 2009-12-16
JP2006048006A (ja) 2006-02-16
TW200604668A (en) 2006-02-01
US7456909B2 (en) 2008-11-25
CN100412665C (zh) 2008-08-20
US20060023135A1 (en) 2006-02-02
CN1727975A (zh) 2006-02-01
US20090141205A1 (en) 2009-06-04
KR101108782B1 (ko) 2012-02-24
TWI282019B (en) 2007-06-01
US7679693B2 (en) 2010-03-16

Similar Documents

Publication Publication Date Title
KR101108782B1 (ko) 액정 표시 장치 및 그 제조 방법
US8325311B2 (en) Liquid crystal display device and method of fabricating the same
KR102113607B1 (ko) 액정 표시 장치 및 그의 제조 방법
KR100964797B1 (ko) 액정 표시 장치 및 그 제조 방법
KR20220124669A (ko) 액정 표시장치
US10551700B2 (en) Display apparatus including a backlight assembly
US10990232B2 (en) Touch panel and manufacturing method thereof, and touch display device
US9798206B2 (en) Liquid crystal display apparatus
US20030122978A1 (en) Liquid crystal display device having single bodied compensating pattern and method of fabricating the same
KR101298610B1 (ko) 액정표시장치 및 그 제조방법
WO2017022609A1 (ja) 表示パネル
US8842249B2 (en) Display substrate, a method of manufacturing the same and a display apparatus having the same
KR101432891B1 (ko) 액정표시장치
KR20120075145A (ko) 액정표시소자 및 그 제조방법
KR20050083433A (ko) 수평 전계형 액정 표시 장치 및 그 제조 방법
KR101140020B1 (ko) 정전기 방지를 위한 액정표시소자 및 그 제조방법
KR20070044918A (ko) 액정패널 및 그 제조방법
JP4765424B2 (ja) 液晶表示パネル及びこれを使用した液晶表示装置
KR20080001900A (ko) 수평 전계형 액정표시장치 및 그 제조 방법
KR100919187B1 (ko) 정전기 방전이 방지된 액정표시소자
KR101163396B1 (ko) 횡전계모드 액정표시소자 및 그 제조방법
KR20040103275A (ko) 횡전계 방식 액정표시장치 및 제조 방법
KR100841629B1 (ko) 횡전계모드 액정표시소자
JP2006091504A (ja) 電気光学装置及び電子機器
KR20060011585A (ko) 액정 표시 장치 및 그 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141230

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151228

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161214

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171218

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20191212

Year of fee payment: 9