WO2007040255A1 - 半導体基板およびその製造方法 - Google Patents

半導体基板およびその製造方法 Download PDF

Info

Publication number
WO2007040255A1
WO2007040255A1 PCT/JP2006/319933 JP2006319933W WO2007040255A1 WO 2007040255 A1 WO2007040255 A1 WO 2007040255A1 JP 2006319933 W JP2006319933 W JP 2006319933W WO 2007040255 A1 WO2007040255 A1 WO 2007040255A1
Authority
WO
WIPO (PCT)
Prior art keywords
trench
substrate
forming
semiconductor
trenches
Prior art date
Application number
PCT/JP2006/319933
Other languages
English (en)
French (fr)
Inventor
Syouji Nogami
Tomonori Yamaoka
Shoichi Yamauchi
Nobuhiro Tsuji
Toshiyuki Morishita
Original Assignee
Sumco Corporation
Denso Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2005293087A external-priority patent/JP2007103747A/ja
Priority claimed from JP2006214551A external-priority patent/JP4788519B2/ja
Application filed by Sumco Corporation, Denso Corporation filed Critical Sumco Corporation
Priority to DE112006002626T priority Critical patent/DE112006002626B4/de
Priority to CN200680036884XA priority patent/CN101278377B/zh
Priority to US12/089,497 priority patent/US20090273102A1/en
Publication of WO2007040255A1 publication Critical patent/WO2007040255A1/ja
Priority to US12/964,141 priority patent/US8835276B2/en
Priority to US14/448,347 priority patent/US9034721B2/en
Priority to US14/448,370 priority patent/US20140342535A1/en
Priority to US14/448,372 priority patent/US8956947B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F9/00Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
    • G03F9/70Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
    • G03F9/7073Alignment marks and their environment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/975Substrate or mask aligning feature

Definitions

  • the present invention relates to a semiconductor suitable for manufacturing a semiconductor device using a trench formed with a high aspect ratio in the depth direction of a substrate, such as a MOSFET having a three-dimensional structure or a super junction MOSFET.
  • the present invention relates to a substrate and a manufacturing method thereof.
  • a substrate such as a MOSFET having a three-dimensional structure using a trench (for example, see Patent Document 1) and a super junction MOSFET (for example, see Patent Document 2).
  • a semiconductor device using a trench formed with a high aspect ratio is known.
  • it is effective to form an impurity diffusion layer having a high aspect ratio by embedding an epitaxial film in the trench (see, for example, Patent Documents 3 and 4).
  • Patent Document 1 Japanese Patent Laid-Open No. 2001-274398
  • Patent Document 2 Japanese Patent Laid-Open No. 2003-124464
  • Patent Document 3 Japanese Patent Laid-Open No. 2001-196573
  • Patent Document 4 Japanese Patent Laid-Open No. 2005-317905
  • FIG. 8 is a sectional view showing an example of the manufacturing process.
  • a semiconductor substrate having an N ⁇ type layer 102 formed on the surface of an N + type substrate 101 is prepared, and as shown in FIG. 8 (b), N —A plurality of high aspect ratio trenches 103 are formed using a mask (not shown) for the device formation region of the mold layer 102.
  • a trench 104 is also formed in the alignment region outside the device formation region as an alignment mark in a later process.
  • the epitaxial film 105 is grown under conditions where impurities are doped.
  • an impurity diffusion layer 106 is formed by performing a planarization process for planarizing the epitaxial film 105 formed on the upper portion of the trench 103 to eliminate the step. .
  • the impurity diffusion layer 106 having a high aspect ratio is formed by embedding the epitaxial film 105 in the trench 103, the level difference of the epitaxial film 105 is formed in the flattening process. Will be flattened.
  • the epitaxial film 105 is embedded in the trench 103, it is also embedded in the trench 104 formed in the alignment region, and the step of the trench 104 is eliminated after the flattening process. Since the epitaxial film 105 grows as a single crystal on the underlying substrate or silicon layer, the trench 104 formed in the alignment region also has a single crystal structure, unlike single crystal non-crystalline silicon. It is difficult to recognize the interface with the N + type substrate 101 and the N ⁇ type layer 102 optically or with a laser (He— Ne). Only the pure diffusion layer exists. In such a single crystal impurity diffusion layer, there is a problem that alignment in a later step cannot be performed using the oxide film, the trench 104 formed in the alignment region as an alignment mark.
  • a diffusion layer having a high aspect ratio is formed by embedding an epitaxial film a plurality of times in a previously formed trench. Therefore, there was a limit to increasing the aspect ratio. If the aspect ratio of the trench is increased beyond that limit, there is a risk of voids (voids) in the buried epitaxial film in the trench, and if voids occur, flakes are formed above the voids. There is a problem that the breakdown voltage is reduced due to down and the device performance deteriorates.
  • the trench depth in order to improve the breakdown voltage in the above-described super junction structure (PZN column structure) in which N-type regions and P-type regions are arranged alternately and perpendicular to the current direction, the trench depth must be reduced. Although it is necessary to make it deeper, the aspect ratio becomes higher as a result of the deeper trench depth, and if a buried defect (void) occurs in the buried epitaxial film in the trench, it becomes a buried defect (void). Due to the occurrence of crystal defects As a result, the yield of pressure-resistant junction leaks will be reduced, or in areas where defects are buried in trenches.
  • a first object of the present invention is to provide a semiconductor substrate on which alignment marks that can be used for alignment are formed even after the impurity film is formed by flattening the epitaxial film and a method for manufacturing the same. It is to provide.
  • a second object of the present invention is to provide a method of manufacturing a semiconductor substrate capable of avoiding the occurrence of voids in an epitaxial film embedded in a trench.
  • a substrate (1) composed of a single crystal semiconductor and a semiconductor layer (2) composed of a single crystal formed on the surface of the substrate are provided.
  • the first feature is that voids (3) that serve as alignment marks are formed on the substrate in the alignment region that is different from the device formation region on the substrate! /
  • voids formed in the alignment region can be optically recognized, for example, with respect to the substrate formed of the single crystal semiconductor. Alignment when manufacturing semiconductor devices such as MOSFETs and superjunction MOSFETs that have a three-dimensional structure, such as by forming a trench in the semiconductor layer provided on the semiconductor substrate, using it as a alignment mark. It becomes possible to take
  • the present invention also includes a substrate (21) made of a single crystal semiconductor and a semiconductor layer (22) made of a single crystal formed on the surface of the substrate,
  • the second feature is that a void (25) serving as an alignment mark is formed in the semiconductor layer in an alignment region different from the device formation region.
  • the trenches (4, 23) are formed in the device formation region of the semiconductor layer, and the impurity diffusion layers (5, 24) epitaxially grown in the trenches are formed.
  • a semiconductor substrate may be used.
  • one or a plurality of voids may be used.
  • a plurality of voids are arranged at equal intervals. Then, it becomes easy to recognize as a void formed as an alignment mark.
  • the semiconductor substrate having the first feature includes, for example, a step of preparing a substrate (1) made of a single crystal semiconductor, and a device formation region of the substrate on the substrate.
  • a mask material (10) having openings formed in different alignment regions is disposed, and the substrate is etched while being covered with the mask material, thereby forming alignment mark forming wrench (11) in the alignment region.
  • a process for forming a semiconductor layer (2) composed of a single crystal on the surface of the substrate while forming a void (3) in the alignment mark forming trench Manufactured.
  • the width of the alignment mark forming trench is preferably 1 to 50 m.
  • the semiconductor substrate having the second feature includes, for example, a step of preparing a substrate (21) made of a single crystal semiconductor, and a semiconductor layer (22) made of a single crystal on the surface of the substrate. Forming a first mask material (30) having an opening formed in an alignment region of the semiconductor layer different from the device formation region on the semiconductor layer, and a first mask The semiconductor layer is etched in a state covered with a mask material to form alignment mark formation trenches (31) in the alignment region, and after removing the first mask material, the semiconductor layer is formed on the surface of the semiconductor layer.
  • a step of etching the semiconductor layer in a state covered with the second mask material to form a device trench (23) in the device formation region, and after removing the second mask material, the trench for forming the alignment mark is formed. While forming the void (25), the step of forming the epitaxial film (33) so as to embed the inside of the device trench, and the flat portion of the epitaxial film formed outside the device trench And a manufacturing process including a step of chemical conversion treatment.
  • the step for forming the alignment mark formation trench in the alignment region is not performed.
  • the step of forming the alignment mark forming trench in the alignment region can be performed.
  • the alignment mark forming trench it is preferable that the alignment mark forming trench is deeper than the device trench. In this way, it becomes easy to form an epitaxial film so as to fill the inside of the device trench while forming voids in the alignment mark forming trench.
  • the alignment mark forming trench can be deepened so that the substrate is etched.
  • the alignment mark formation trench may be formed in the alignment region, and at the same time, the device trench may be formed in the device formation region. In this way, it is possible to simplify the manufacturing process of the semiconductor substrate.
  • the width of the alignment mark forming trench is smaller than the width of the device trench. In this way, it becomes easy to form an epitaxial film so as to fill the inside of the device trench while forming voids in the alignment mark forming trench.
  • the invention according to claim 13 is for achieving the second object, and as shown in FIG. 7, (a) a step of growing the first epitaxial film 61 on the surface of the substrate body 63 (B) a step of partially etching the first epitaxial film 61 to form a plurality of first trenches 64; and (c) an entire interior of the plurality of first trenches 64 and a plurality of first trenches 64.
  • a third layer having the same composition as the first epitaxial film 61 is formed on the surface of the first layer.
  • a method of manufacturing a semiconductor substrate including a step of flattening an upper surface.
  • the trench depth B with respect to the width A of the trenches 64 and 67 is shallow. It is known that the shallower it is, the more it can be filled with the epitaxial films 62 and 68 without causing voids inside the trenches 64 and 67! /.
  • the formation of the trenches 64 and 67 and the embedding of the epitaxial films 62 and 68 are performed in a plurality of times, so that the epitaxial films 6 2 and 68 are formed.
  • the trench depth B with respect to the width A of the trenches 64 and 67 when embedding can be made shallow, and the epitaxial films 62 and 68 can be formed without causing voids in the plurality of trenches 64 and 67. Can be embedded.
  • the invention according to claim 14 is the invention according to claim 13, characterized in that after step (g), steps (d) to (g) are repeated once or twice or more. To do.
  • steps (d) to (g) are repeated three times or more, and the aspect ratio of the trench to be finally obtained is Even if it is comparatively large, the depth B of the trench with respect to the width A of the trench when embedding the epitaxial film per time can be made shallow, and the trench can be buried inside the trench. It is possible to effectively avoid the occurrence of voids in the rare epitaxy film.
  • voids serving as alignment marks are formed on the substrate in the alignment region different from the device formation region of the substrate. Since this void can be optically recognized for a substrate made of a single crystal semiconductor, for example, this void is used as an alignment mark to form a trench in the semiconductor layer provided in the semiconductor substrate. MOSFETs and superstructures that have a three-dimensional structure It is possible to make an alignment when manufacturing semiconductor devices such as junction MOSFETs. In this case, the same effect can be obtained even if a void serving as an alignment mark is formed in the semiconductor layer in an alignment region different from the device formation region in the semiconductor layer.
  • the depth of the trench with respect to the width of the trench when filling the epitaxial film is made shallow. And can be filled with an epitaxial film without causing voids in the plurality of trenches.
  • the trench formation and the filling of the epitaxial film are repeated three times or more, even when the aspect ratio of the trench to be finally obtained is relatively large, the trench for filling the epitaxial film is used.
  • the depth of the trench with respect to the width of the trench can be made sufficiently shallow, and the occurrence of voids in the epitaxial film embedded in the trench can be effectively avoided.
  • FIG. 1 is a diagram showing a cross-sectional configuration of a semiconductor substrate according to a first embodiment of the present invention.
  • FIG. 2 is a cross-sectional view showing a manufacturing process of a semiconductor device using a semiconductor substrate manufactured by the manufacturing process including the manufacturing process of the semiconductor substrate shown in FIG.
  • FIG. 3 is a diagram showing a cross-sectional configuration of a semiconductor substrate in a second embodiment of the present invention.
  • FIG. 4 is a cross-sectional view showing a manufacturing process of a semiconductor device using a semiconductor substrate manufactured by the manufacturing process including the manufacturing process of the semiconductor substrate shown in FIG. 3.
  • FIG. 5 is a cross-sectional view showing a manufacturing process of a semiconductor device using a semiconductor substrate manufactured by the manufacturing process including a manufacturing process of a semiconductor substrate according to a third embodiment of the present invention.
  • FIG. 6 is a cross-sectional view showing a manufacturing process of a semiconductor device using a semiconductor substrate manufactured by the manufacturing process including a manufacturing process of a semiconductor substrate according to a fourth embodiment of the present invention.
  • FIG. 7 is a process diagram showing a method of manufacturing a semiconductor substrate according to a fifth embodiment of the present invention.
  • FIG. 8 is a cross-sectional view showing a manufacturing process of a semiconductor device studied by the present inventors.
  • FIG. 1 is a cross-sectional view of the semiconductor substrate of this embodiment.
  • an N ⁇ type layer 2 made of single crystal silicon is formed on the surface of an N + type substrate 1 made of single crystal silicon, thereby forming a semiconductor substrate.
  • a void 3 is formed inside the N + type substrate 1 at a position different from the alignment region of the N + type substrate 1, specifically, the device formation region.
  • a plurality of the voids 3 are formed at regular intervals, for example.
  • the void 3 formed in the alignment region can be optically recognized, for example, with respect to the N + type substrate 1 made of single crystal silicon.
  • Manufacturing semiconductor devices such as MOSFETs and super-junction MOSFETs that have a three-dimensional structure, such as by forming trenches in the N-type layer 2 provided on the semiconductor substrate using 3 as an alignment mark It is possible to take a time alignment.
  • FIG. 2 is a cross-sectional view showing a manufacturing process of the semiconductor device using the semiconductor substrate manufactured by the manufacturing process including the manufacturing process of the semiconductor substrate shown in FIG.
  • an N + type substrate 1 made of single crystal silicon is prepared, and a mask material 10 such as a resist is disposed on the surface of the N + type substrate 1. Then, in the alignment region, the planned formation position of the void 3 as the alignment mark in the mask material 10 is opened. Thereby, for example, openings of the same width are formed in the mask material 10 at equal intervals.
  • etching is performed with the mask material 10 covering the N + type substrate 1, and the same width is arranged in the alignment region of the N + type substrate 1, for example, at equal intervals.
  • the trench 1 Form 1
  • the width of the trench 11 is set to 50 m or less
  • the depth is set to 1 m or more
  • the thickness of the N + substrate 1 is set.
  • the trench 11 can be etched by, for example, anisotropic dry etching using RIE (Reactive Ion Etching) or anisotropic wet etching using TMAH or KOH.
  • the N ⁇ type layer 2 is epitaxially grown on the surface of the N + type substrate 1. At this time, the epitaxial growth on the surface of the N + type substrate 1 can be promoted while suppressing the epitaxial growth in the trench 11 formed in the N + type substrate 1.
  • trichlorosilane SiHCl 3
  • SiCl 3 silicon tetrachloride
  • the epitaxial film is not grown in the trench 11, but the trench 11 is not completely buried! It does not matter if an epitaxial film is formed to the extent. For this reason, the region of the trench 11 where the epitaxial film is not formed remains as a void 3 in the surface layer portion of the N + type substrate 1.
  • the oxide film 12 is formed on the surface of the N-type layer 2 by thermal oxidation or CVD as a mask material, and then the oxide film is formed in the device formation region. Etch and open 12 desired locations. At this time, by aligning the etching mask of the oxide film 12 using the void 3 as the alignment mark, it is possible to accurately open the desired position of the oxide film 12. Then, etching using the oxide film 12 as a mask material is performed to form a plurality of trenches 4 arranged at equal intervals in the N-type layer 2.
  • a P-type epitaxial film 13 is formed so that the trench 4 is buried. .
  • the reaction rate is controlled so that the growth of the epitaxial film 13 in the trench 4 formed in the N "type layer 2 is promoted.
  • SiH 2 monosilane
  • Si H 2 disilane
  • SiH C1 dichlorosilane
  • SiHCl 3 trichlorosilane
  • halide gas all of hydrogen chloride (HC1), chlorine (C1), fluorine (F), chlorine trifluoride (C1F), hydrogen fluoride (HF), hydrogen bromide (HBr)
  • the upper limit of the film formation temperature 950 ° C is used when monosilane or disilane is used as the semiconductor source gas, 1100 ° C is used when dichlorosilane is used, and trichloro-open silane is used. 1150 ° C when used, and 1200 ° C when using tetrasalt silicon.
  • the lower limit of the growth temperature the case where the film-formation vacuum degree is in the range of lOOPa from atmospheric pressure to 800 ° C, if the film-formation vacuum degree is in the range of 1 X 10- 5 Pa from lOOPa The temperature is 600 ° C. Experimentally confirm that this makes it possible to grow epitaxially without causing crystal defects! /
  • a planarization process step by CMP (Chemical Mechanical Polishing), for example, to eliminate the step of the epitaxial film 13 is performed.
  • CMP Chemical Mechanical Polishing
  • a semiconductor remaining as a post-process such as forming an N-type layer 6 on the N-type layer 2 and the impurity diffusion layer 5,
  • a semiconductor device using a high aspect ratio trench 4 is completed. Also at this time, by using the void 3 as an alignment mark and taking an alignment in the photolithographic process in a later process, each element constituting the semiconductor device can be accurately formed at a desired position. It becomes possible.
  • the void 3 formed on the N + type substrate 1 can be used as an alignment mark. For this reason, by using such a semiconductor substrate, it is possible to take the alignment of the subsequent manufacturing process of the semiconductor device, for example, the formation process of the trench 4 formed in FIG. Each element can be accurately formed at a desired position.
  • FIG. 3 is a cross-sectional view of the semiconductor substrate of this embodiment.
  • an N ⁇ type layer 22 composed of single crystal silicon is formed on the surface of an N + type substrate 21 composed of single crystal silicon, and the N ⁇ type layer 22 is formed with respect to the N ⁇ type layer 22.
  • the impurity diffusion layer 24 is formed in the trench 23 .
  • voids 25 are formed inside the N-type layer 22 in the alignment region of the N-type layer 22. For example, a plurality of the voids 25 are formed at equal intervals.
  • the void 25 formed in the alignment region can be optically recognized, for example, with respect to the N-type layer 22 made of single crystal silicon.
  • the void 25 as an alignment mark and forming a trench 23 in the N-type layer 22 provided on the semiconductor substrate, a semiconductor device such as a MOSFET or a super junction MOSFET having a three-dimensional structure can be obtained. It is possible to take an alignment when manufacturing.
  • FIG. 4 is a cross-sectional view showing a manufacturing process of the semiconductor device using the semiconductor substrate manufactured by the manufacturing process including the manufacturing process of the semiconductor substrate shown in FIG.
  • an N + type substrate 21 made of single crystal silicon is prepared, and an N ⁇ type layer 22 is epitaxially grown on the surface of the N + type substrate 21.
  • a mask material 30 such as a resist is disposed on the surface of the N-type layer 22.
  • a planned formation position of the void 25 serving as an alignment mark in the mask material 30 is opened. Thereby, for example, openings having the same width at equal intervals are formed in the mask material 30.
  • etching is performed with the N-type layer 22 covered with the mask material 30, and the alignment region of the N-type layer 22 is, for example, equidistantly spaced.
  • a trench 31 having the same width is formed.
  • the width of the trench 31 is made smaller than the width of the trench 23, and the etching is performed up to the N + type substrate 21.
  • the trench 31 is formed so as to have a deeper depth than the trench 23. Etching of the trench 31 at this time may be, for example, anisotropic dry etching using RIE or anisotropic wet etching using TMAH, KOH, or the like!
  • an oxide film 32 is formed on the surface of the N-type layer 22 by thermal oxidation or CVD as a mask material.
  • the oxide film 32 may be formed up to the inside of the trench 31 extending only by the surface of the N-type layer 22. In this case, the oxide film 32 may be formed in the entire region inside the trench 31 or may be formed only in part.
  • a desired position of the oxide film 32 is etched and opened in the device formation region. At this time, by using the trench 31 as an alignment mark and aligning the etching mask of the oxide film 32, the desired position of the oxide film 32 can be opened accurately.
  • etching using the oxide film 32 as a mask material is performed to form a plurality of trenches 23 arranged at equal intervals in the N ⁇ type layer 22.
  • the oxide film 32 is removed. At this time, the removal of the oxide film 32 disposed in the trench 31 may be incomplete. Then, for example, a P-type epitaxial film 33 is formed so that the trench 23 formed in the N-type layer 22 is buried. At this time, the reaction rate is controlled so that the growth of the epitaxial film 33 into the trench 23 formed in the N-type layer 22 is promoted. This condition is the same as the process of FIG. 2 (e) of the first embodiment described above.
  • the force for filling the trench 23 with the epitaxial film 33 is as follows.
  • the trench 31 has a smaller width than the trench 23 or is deeper than the trench 23. 31 is not completely buried by the epitaxial film 33 and remains as a void 25.
  • a flattening treatment step using CMP, for example, to eliminate the step of the epitaxial film 33 is performed.
  • the epitaxial film 33 remains in the trench 23 and the impurity diffusion layer 24 is formed.
  • the N— type layer 22 and the impurity diffusion layer 24 have an N— High-aspect-ratio trenches 23 can be used by carrying out the remaining semiconductor device manufacturing process, such as forming the mold layer 26.
  • the used semiconductor device is completed.
  • each element constituting the semiconductor device can be accurately formed at a desired position by using the void 25 as an alignment mark and taking the alignment in the photolithographic process in a later process.
  • the void 25 formed in the N-type layer 22 can be used as an alignment mark. For this reason, using such a semiconductor substrate, it is possible to align the subsequent manufacturing process of the semiconductor device, and it is possible to accurately form each element constituting the semiconductor device at a desired position. .
  • a third embodiment of the present invention will be described.
  • the trench 31 for forming the void 25 used as the alignment mark shown in the second embodiment and the trench 23 for forming the impurity diffusion layer 24 having a high aspect ratio are formed at the same time. is there. Accordingly, the following description will be made on differences of the present embodiment from the second embodiment, but the other aspects are the same as those of the second embodiment, and the description thereof will be omitted.
  • FIG. 5 is a cross-sectional view showing a manufacturing process of a semiconductor device using the semiconductor substrate manufactured by the manufacturing process including the manufacturing process of the semiconductor substrate of the present embodiment.
  • the same process as in FIG. 4 (a) described above is performed to form the N ⁇ type layer 22 on the surface of the N + type substrate 21 and further to the N ⁇ type.
  • a mask material 30 is disposed on the surface of the layer 22. Then, in the alignment region, the planned formation position of the void 25 as the alignment mark in the mask material 30 is opened, and the planned formation position of the trench 23 in the mask material 30 is opened in the device formation region.
  • etching is performed with the mask material 30 covering the N-type layer 22, and a trench 31 is formed in the alignment region of the N-type layer 22.
  • a trench 23 is formed in the device formation region of the N-type layer 22.
  • the width of the trench 31 is made smaller than the width of the trench 23 (for example, less than 1 to 50 / z m).
  • a P-type epitaxial film 33 is embedded so that the inside of the trench 23 formed in the N—type layer 22 is buried. Form.
  • the reaction rate is controlled so that the growth of the epitaxial film 33 into the trench 23 formed in the N-type layer 22 is promoted. This condition is the same as that of FIG. 2 (e) in the first embodiment described above. It is the same as that.
  • the force for filling the trench 23 with the epitaxial film 33 is smaller than the trench 23, so that the trench 31 is not completely buried with the epitaxial film 33. Remains as Void 25.
  • the impurity diffusion layer 24 is formed by performing the same process as in FIG. 4E after the process shown in FIG. 5D.
  • N is formed on the N-type layer 22 and the impurity diffusion layer 24 as in the step of FIG. 2 (g) of the first embodiment.
  • semiconductor devices using the high aspect ratio trenches 23 are completed by performing the semiconductor device manufacturing process that remains as a post process, such as forming the mold layer 26.
  • the trench 31 for forming the void 25 used as the alignment mark and the trench 23 for forming the impurity diffusion layer 24 having a high aspect ratio are simultaneously formed. Forming. For this reason, it is possible to eliminate the process required only for forming the void 25 serving as the alignment mark, and to simplify the manufacturing process of the semiconductor substrate and the semiconductor device.
  • the trench 31 for forming the void 25 used as the alignment mark shown in the second embodiment is formed after the trench 23 for forming the impurity diffusion layer 24 having a high aspect ratio. . Therefore, the following description will be made on differences of the present embodiment from the second embodiment, but the other aspects are the same as those of the second embodiment, and the description thereof will be omitted.
  • FIG. 6 is a cross-sectional view showing a manufacturing process of the semiconductor device using the semiconductor substrate manufactured by the manufacturing process including the manufacturing process of the semiconductor substrate of the present embodiment.
  • the same step as in FIG. 4 (a) described above is performed to form the N ⁇ type layer 22 on the surface of the N + type substrate 21. Further, the same process as in FIG. 4C is performed, and after the oxide film 32 serving as a mask material is disposed on the surface of the N-type layer 22, the trench 23 of the oxide film 32 is formed in the device formation region. The formation position is opened.
  • the ethyne is covered with the N-type layer 22 covered with the oxide film 32. Then, a trench 23 is formed in the device formation region of the N-type layer 22.
  • the mask material 30 is formed on the surface of the N-type layer 22 by the same step as in FIG. 4 (a). To do. At this time, the mask material 30 may be formed up to the inside of the trench 23 that extends only on the surface of the N-type layer 22. In this case, the mask material 30 may be formed all over the inside of the trench 31 or only partially. Then, in the alignment region, after etching and opening a desired position of the mask material 30, etching is performed with the N-type layer 22 covered with the mask material 30, so that the N-type layer 22 is equalized. A plurality of trenches 31 arranged at intervals are formed.
  • FIG. 6 (d) Thereafter, in the process shown in FIG. 6 (d), the same process as in FIG. 4 (d) is performed, so that the inside of the trench 23 is filled with the epitaxial film 33 and a void 25 serving as an alignment mark is obtained. 6 (e) and (f), the same steps as in FIGS. 4 (e) and (f) are performed, and the remaining semiconductor device manufacturing process is performed. Thus, a semiconductor device using the high aspect ratio trench 23 is completed. Also at this time, it is possible to accurately form each element constituting the semiconductor device at a desired position by using the void 25 as the alignment mark and taking the alignment in the photolithographic process in a later process.
  • the trench 31 for forming the void 25 used as the alignment mark is performed after the trench 23 for forming the impurity diffusion layer 24 having a high aspect ratio as in the present embodiment. May be.
  • the semiconductor substrate has been described by taking as an example the structure shown in FIG. 1, specifically, the state in which the N ⁇ type layer 2 is formed on the surface of the N + type substrate 1. As shown in FIG. 2, it is also possible to use one obtained up to the step of FIG. 2 (f), that is, one obtained by forming the impurity diffusion layer 5 in the trench 4. Similarly, in the second embodiment, the state before the formation of the trench 23, that is, the process up to the step shown in FIG. 4B can be used as the semiconductor substrate.
  • the case where only one impurity diffusion layer 5 or 24 is formed for the trenches 4 and 23 formed in the device formation region has been described as an example.
  • This is a conductive type. Or it may be composed of multiple layers with different concentrations.
  • the case where the N ⁇ type layers 2 and 22 are formed on the N + type substrates 1 and 21 has been described.
  • the present invention is not limited to these conductivity types.
  • both the semiconductor substrate and the semiconductor layer formed thereon may be P-type, or they may be of different conductivity types.
  • the semiconductor substrate includes an N + type substrate body 63, and epitaxial films 61 and 66 are formed on the surface of the substrate body 63.
  • the substrate body 63 is an N + type silicon single crystal substrate doped with impurities such as phosphorus, arsenic, and antimony
  • the epitaxial films 61 and 66 are N type silicon single crystals doped with impurities such as phosphorus, arsenic, and antimony. Is a layer.
  • the epitaxial films 61 and 66 are partially etched away, and a plurality of rib-like epitaxial films 61 and 66 are formed on the surface of the substrate body 63 at predetermined intervals, respectively.
  • epitaxial films 62 and 68 having a p-type silicon single crystal force doped with impurities such as boron, gallium and indium.
  • an N + type substrate body 63 is prepared, and an N type first epitaxial film 61 is formed thereon.
  • the first epitaxial film 61 is grown in the temperature range of 400 to 1200 ° C. by vapor phase growth while supplying silane gas as a source gas to the surface of the substrate body 63.
  • the first epitaxial film 61 is partially etched to form a plurality of first trenches 64.
  • a silicon oxide film (not shown) is formed on the N-type first epitaxial film 61, and a pattern is formed in a predetermined shape so that a predetermined trench is obtained with respect to the silicon oxide film.
  • RIE anisotropic etching
  • KOH alkaline anisotropic etching solution
  • TMAH TMAH
  • a silicon oxide film (not shown) used as a mask is removed. In this way, a predetermined interval is provided on the surface of the substrate body 63.
  • a plurality of rib-shaped first epitaxy films 61 are formed, and a plurality of first trenches 64 are respectively formed between the plurality of first epitaxy films 61.
  • the second epitaxy film 62 is formed on the entire interior of the plurality of first trenches 64 and on the surface of the first epitaxy film 61 other than the plurality of first trenches 64. Grow. Specifically, while supplying the source gas onto the first epitaxial film 61 including the inner surfaces of the plurality of first trenches 64, the second epitaxial film is formed in a temperature range of 400 to 1150 ° C. by vapor deposition. A film 62 is formed, and the plurality of first trenches 64 are filled with the second epitaxial film 62.
  • the source gas supplied for forming the first epitaxial film 61 is a semiconductor source gas and a halogen gas. It is preferable to use a mixed gas with the soot gas.
  • a semiconductor source gas monosilane (SiH)
  • Trichlorosilane SiHCl
  • SiCl tetrasalt silicon
  • Halogenated gases include salt and hydrogen (HC1), chlorine (C1), fluorine (F), and trifluoride salts
  • the halide gas therein functions as an etching gas
  • the etching gas is supply-controlled
  • the etching rate is plural.
  • the opening of the first trench 64 is faster than the inside of the plurality of first trenches 64.
  • the growth rate in the deeper part than the openings of the plurality of first trenches 64 becomes slower, and the plurality of second epitaxial films 62 on the side surfaces of the plurality of first trenches 64 are plural from the bottoms of the plurality of first trenches 64.
  • the thickness of the opening of the first trench 64 is reduced, and as shown in FIG. 2 (c), the second epitaxial film 62 can be embedded without causing voids in the plurality of first trenches 64. it can.
  • the second epitaxy film 62 is polished to expose the surface of the first epitaxy film 61 and embedded in the entire interior of the plurality of first trenches 64.
  • the upper surface of the second epitaxial film 62 is flattened. This polishing can be performed by CMP, for example. Togashi.
  • the upper surface of the flattened second epitaxy film 62 and the exposed surface of the first epitaxy film 61 have the first epitaxy film 61 and A third epitaxial film 66 having the same composition is further grown.
  • the formation of the third epitaxy film 66 is performed by the same procedure as the formation of the first epitaxy film 61 described above. Specifically, the upper surface of the planarized second epitaxy film 62 and the exposed first epitaxy film 62 are exposed. While supplying silane gas as a source gas to the surface of the epitaxial film 61, the third epitaxial film 66 is grown in the temperature range of 400 to 1200 ° C. by the vapor phase growth method.
  • a plurality of second trenches 67 are formed by etching portions corresponding to the plurality of first trenches 64 of the third epitaxial film 66 to form a plurality of second trenches 67.
  • the first trench 64 is extended. Specifically, a silicon oxide film (not shown) is formed on the third epitaxial film 66, and a portion corresponding to the first trench 64 of the silicon oxide film is removed to obtain a predetermined shape. Patter Jung. Then, using this patterned silicon oxide film as a mask, the third epitaxial film 66 is subjected to anisotropic etching (RIE) or an alkaline anisotropic etching solution (KOH, TMAH, etc.). The plurality of first trenches 64 are extended by wet etching to form a plurality of second trenches 67. Thereafter, the silicon oxide film (not shown) used as a mask is removed.
  • RIE anisotropic etching
  • KOH, TMAH alkaline anisotropic
  • a fourth epitaxy film 68 is formed on the entire interior of the plurality of second trenches 67 and on the surface of the third epitaxy film 66 other than the plurality of second trenches 67. Grow further.
  • the formation of the fourth epitaxy film 68 is performed by the same procedure as the formation of the second epitaxy film 62 described above. Specifically, the third epitaxy film 68 including the inner surfaces of the plurality of second trenches 67 is formed. While the source gas is being supplied onto 66, a fourth epitaxy film 68 is formed in the temperature range of 400 to 1150 ° C. by vapor deposition, and a plurality of second epitaxy films 68 are formed by the fourth epitaxy film 68.
  • the trench 67 is buried.
  • the fourth epitaxy film 68 is polished to expose the surface of the third epitaxy film 66 and embedded in the entire interior of the plurality of second trenches 67. Flatten the upper surface of the fourth epitaxial film 68. As a result, a semiconductor substrate in which P-type regions and N-type regions are alternately arranged in the lateral direction is obtained.
  • the depth of the trench with respect to the width A of the trenches 64 and 67 is determined.
  • the depth of the trench with respect to the width A of the trenches 64, 67 is shallower, that is, the aspect ratio (BZA) force is smaller.
  • 67 can be embedded with the epitaxial films 62, 68 without causing voids.
  • the formation of the trenches 64 and 67 and the embedding of the epitaxial films 62 and 68 are performed in a plurality of times, so that the embedding of the epitaxial films 62 and 68 is performed.
  • the aspect ratio of the trenches 64 and 67 can be reduced. As a result, the trenches 64 and 67 can be filled with the epitaxial films 62 and 68 without causing voids.
  • step (d) to step (g) may be repeated once or twice or more after step (g).
  • the epitaxy per time It is possible to reduce the aspect ratio of the trench when the film is embedded, and to effectively avoid the formation of voids in the epitaxial film embedded in the trench.
  • the present invention relates to a semiconductor substrate used in a semiconductor device using a trench formed with a high aspect ratio in the depth direction of the substrate, such as a MOSFET having a three-dimensional structure or a super junction MOSFET. It can utilize for the manufacturing method.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Element Separation (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

【課題】エピタキシャル膜を平坦化して不純物拡散層を形成した後にも、アライメントに用いることができるアライメントマークが形成された半導体基板を提供する。 【解決手段】N+型基板1のアライメント領域に、トレンチ11を形成しておき、このトレンチ11を利用してN-型層2を形成した後にボイド3が残るようにする。このN+型基板1に形成したボイド3をアライメントマークとして利用することが可能となる。このため、このような半導体基板を用いて、その後の半導体装置の製造工程のアライメントを取ることができ、半導体装置を構成する各要素を所望位置に正確に形成することが可能となる。

Description

明 細 書
半導体基板およびその製造方法
技術分野
[0001] 本発明は、 3次元的な構造とされる MOSFETやスーパージャンクション MOSFET のように、基板の深さ方向に高アスペクト比で形成されるトレンチを利用した半導体装 置の製造に好適な半導体基板とその製造方法に関するものである。
背景技術
[0002] 従来より、トレンチを利用した 3次元的な構造とされる MOSFET (例えば、特許文 献 1参照)やスーパージャンクション MOSFET (例えば、特許文献 2参照)のように、 基板の深さ方向に高アスペクト比で形成されるトレンチを利用した半導体装置が知ら れている。このような構造の半導体装置では、トレンチ内にェピタキシャル膜を埋設 することにより、高アスペクト比の不純物拡散層を形成することが有効である(例えば 、特許文献 3、 4参照)。
特許文献 1:特開 2001— 274398号公報
特許文献 2 :特開 2003— 124464号公報
特許文献 3:特開 2001— 196573号公報
特許文献 4:特開 2005— 317905号公報
発明の開示
発明が解決しょうとする課題
[0003] トレンチ内にェピタキシャル膜を埋設することによって高アスペクト比の不純物拡散 層を形成する場合、例えば、以下のような製造方法が考えられる。図 8は、その製造 工程の一例を示した断面図である。
[0004] まず、図 8 (a)に示すように、 N+型基板 101の表面に N—型層 102が形成された半導 体基板を用意し、図 8 (b)に示すように、 N—型層 102のデバイス形成領域に対して図 示しないマスクを用いて複数の高アスペクト比のトレンチ 103を形成する。このとき、 同時に、後工程でのァライメントマークとして、デバイス形成領域外のァライメント領域 にもトレンチ 104を形成しておく。そして、図 8 (c)に示すように、トレンチ 103を埋め込 むように、不純物がドーピングされる条件下でェピタキシャル膜 105を成長させる。こ の後、図 8 (d)に示すように、トレンチ 103の上部に形成されたェピタキシャル膜 105 を平坦化して段差を無くす平坦化処理工程を行うことで、不純物拡散層 106が形成 される。
[0005] このように、トレンチ 103内にェピタキシャル膜 105を埋設することによって高ァスぺ タト比の不純物拡散層 106を形成する場合、平坦ィ匕処理工程にて、ェピタキシャル 膜 105の段差を平坦ィ匕することになる。
[0006] し力しながら、ェピタキシャル膜 105をトレンチ 103に埋設する際にァライメント領域 に形成されたトレンチ 104にも埋設され、平坦ィ匕処理工程後にトレンチ 104の段差も なくなる。そして、ェピタキシャル膜 105が下地となる基板やシリコン層に対して単結 晶で成長するため、ァライメント領域に形成されたトレンチ 104内にも単結晶の不 多結晶シリコンと異なり、単結晶で構成された N+型基板 101や N—型層 102との界面 を光学的に、もしくはレーザ (He— Ne)により認識することが困難である。このた 純物拡散層のみが存在することになる。このような単結晶の不純物拡散層では、酸 化膜やめ、ァライメント領域に形成したトレンチ 104をァライメントマークとして用いて、 後工程でのァライメントを行うことができな 、と 、う問題がある。
[0007] 一方、従来の半導体基板の製造方法にあっては、予め形成されたトレンチ内にェ ピタキシャル膜を複数回にわたって埋め込むことにより高アスペクト比の拡散層を形 成するようになっていることから、そのアスペクト比を高くするには自ずと限界があった 。そして、その限界を超えてトレンチのアスペクト比を高くすると、トレンチ内の埋め込 みェピタキシャル膜中に埋め込み不良(ボイド)が発生するおそれがあり、ボイドが生 じるとそのボイドの上部においてフレークダウンが発生して耐圧が減少し、素子性能 が低下する不具合がある。
[0008] 特に、 N型領域と P型領域とが交互にかつ電流方向に対して垂直に並んだ前述の スーパジャンクション構造 (PZNコラム構造)においてその耐圧を向上させるために は、トレンチ深さを深くする必要があるけれども、トレンチ深さが深くなることによって結 果としてアスペクト比が高くなり、トレンチ内の埋め込みェピタキシャル膜中に埋め込 み不良(ボイド)が発生すると、埋め込み不良(ボイド)に起因する結晶欠陥の発生に 伴い耐圧接合リーク歩留まりの低下を招いたり、トレンチでの埋め込み不良箇所にお
V、てレジストが残って工程内汚染を招くと!、つたことが発生する。
[0009] 本発明の第 1の目的は、ェピタキシャル膜を平坦ィ匕して不純物拡散層を形成した 後にも、ァライメントに用いることができるァライメントマークが形成された半導体基板 およびその製造方法を提供することにある。
[0010] 本発明の第 2の目的は、トレンチの内部に埋め込まれたェピタキシャル膜にボイド が生じることを回避し得る半導体基板の製造方法を提供することにある。
課題を解決するための手段
[0011] 上記第 1の目的を達成するため、本発明では、単結晶半導体で構成された基板(1 )と、基板の表面に形成された単結晶で構成された半導体層 (2)とを有し、基板のう ちのデバイス形成領域とは異なるァライメント領域において、基板にァライメントマー クとなるボイド(3)が形成されて!、ることを第 1の特徴として!/、る。
[0012] このような構造の半導体基板では、ァライメント領域に形成されたボイドを単結晶半 導体で構成された基板に対して例えば光学的に認識することが可能であるため、こ のボイドをァライメントマークとして用いて、半導体基板に備えられた半導体層にトレ ンチを形成する等により、 3次元的な構造とされる MOSFETやスーパージャンクショ ン MOSFETのような半導体装置を製造するときのァライメントを取ることが可能となる
[0013] また、本発明では、単結晶半導体で構成された基板 (21)と、基板の表面に形成さ れた単結晶で構成された半導体層 (22)とを有し、半導体層のうちのデバイス形成領 域とは異なるァライメント領域にぉ 、て、半導体層にァライメントマークとなるボイド(2 5)が形成されて!、ることを第 2の特徴として 、る。
[0014] このように、半導体層にァライメントマークとなるボイドが形成された形態であっても、 上記第 1の特徴と同様の効果を得ることができる。
[0015] また、これらの場合において、半導体層のデバイス形成領域にトレンチ (4、 23)を 形成し、該トレンチ内にェピタキシャル成長させられた不純物拡散層(5、 24)を形成 した状態の半導体基板としても良い。
[0016] なお、ボイドは、 1つでも複数でも良ぐ例えば等間隔に複数個配置された構成とす れば、ァライメントマークとして形成されたボイドとして認識が容易となる。
[0017] また、上記第 1の特徴を有する半導体基板は、例えば、単結晶半導体で構成され た基板(1)を用意する工程と、基板の上に、該基板のうちのデバイス形成領域とは異 なるァライメント領域に開口部が形成されたマスク材(10)を配置する工程と、マスク 材で覆った状態で基板をエッチングし、ァライメント領域にァライメントマーク形成用ト レンチ(11)を形成する工程と、ァライメントマーク形成用トレンチにボイド(3)が形成 されるようにしつつ、基板の表面に単結晶で構成された半導体層(2)を形成するェ 程と、を含んだ製造方法にて製造される。
[0018] この場合、例えば、ァライメントマーク形成用トレンチを形成する工程では、該ァライ メントマーク形成用トレンチの幅を 1〜50 mとすると好ましい。
[0019] また、上記第 2の特徴を有する半導体基板は、例えば、単結晶半導体で構成され た基板 (21)を用意する工程と、基板の表面に単結晶で構成された半導体層(22)を 形成する工程と、半導体層の上に、該半導体層のうちのデバイス形成領域とは異な るァライメント領域に開口部が形成された第 1マスク材 (30)を配置する工程と、第 1マ スク材で覆った状態で半導体層をエッチングし、ァライメント領域にァライメントマーク 形成用トレンチ(31)を形成する工程と、第 1マスク材を除去したのち、半導体層の表 面に、該半導体層のうちのデバイス形成領域に開口部が形成された第 2マスク材(3 2)を配置す
る工程と、第 2マスク材で覆った状態で半導体層をエッチングし、デバイス形成領域 にデバイス用トレンチ(23)を形成する工程と、第 2マスク材を除去したのち、ァラィメ ントマーク形成用トレンチにボイド(25)が形成されるようにしつつ、デバイス用トレン チ内を埋設するようにェピタキシャル膜 (33)を形成する工程と、ェピタキシャル膜の うちデバイス用トレンチ外に形成された部分を平坦化処理する工程と、を含んだ製造 方法により製造される。
[0020] また、ここで説明したようにデバイス形成領域にデバイス用トレンチを形成する工程 を行う前にァライメント領域にァライメントマーク形成用トレンチを形成する工程を行う のではなぐデバイス形成領域にデバイス用トレンチを形成する工程を行った後にァ ライメント領域にァライメントマーク形成用トレンチを形成する工程を行うこともできる。 [0021] そして、これらの場合、ァライメントマーク形成用トレンチを形成する工程において、 該ァライメントマーク形成用トレンチの深さをデバイス用トレンチの幅よりも深くすると 好ましい。このよう〖こすると、ァライメントマーク形成用トレンチにボイドが形成されるよ うにしつつ、デバイス用トレンチ内を埋設するようにェピタキシャル膜を形成すること が容易となる。
[0022] 例えば、基板までエッチングされるように該ァライメントマーク形成用トレンチを深く することができる。
[0023] さらに、ァライメント領域にァライメントマーク形成用トレンチを形成すると同時に、デ バイス形成領域にデバイス用トレンチを形成する様にしても良い。このようにすれば、 半導体基板の製造工程の簡略ィ匕を図ることが可能となる。
[0024] また、以上説明したような上記第 2の特徴を有する半導体基板の製造方法におい て、ァライメントマーク形成用トレンチの幅をデバイス用トレンチの幅よりも小さくすると 好ましい。このよう〖こすると、ァライメントマーク形成用トレンチにボイドが形成されるよ うにしつつ、デバイス用トレンチ内を埋設するようにェピタキシャル膜を形成すること が容易となる。
[0025] なお、上記各手段の括弧内の符号は、後述する実施形態に記載の具体的手段と の対応関係を示すものである。
[0026] 請求項 13に係る発明は、上記第 2の目的を達成するためのものであり、図 7に示す ように、(a)基板本体 63表面に第 1ェピタキシャル膜 61を成長させる工程と、(b)この 第 1ェピタキシャル膜 61を部分的にエッチングして複数の第 1トレンチ 64を形成する 工程と、(c)複数の第 1トレンチ 64の内部全体及び複数の第 1トレンチ 64以外の第 1 ェピタキシャル膜 61の表面に第 2ェピタキシャル膜 62を成長させる工程と、 (d)第 2 ェピタキシャル膜 62を研磨して第 1ェピタキシャル膜 61の表面を露出させるとともに 複数の第 1トレンチ 64の内部全体に埋め込まれた第 2ェピタキシャル膜 62の上面を 平坦にする工程と、 (e)平坦にされた第 2ェピタキシャル膜 62の上面と露出した第 1 ェピタキシャル膜 61の表面に第 1ェピタキシャル膜 61と同一組成の第 3ェピタキシャ ル膜 66を更に成長させる工程と、(f)この第 3ェピタキシャル膜 66の複数の第 1トレン チ 64に対応する部分をエッチングして複数の第 2トレンチ 67を形成することにより複 数の第 1トレンチ 64を延長させる工程と、(g)複数の第 2トレンチ 67の内部全体及び 複数の第 2トレンチ 67以外の第 3ェピタキシャル膜 66の表面に第 4ェピタキシャル膜 68を更に成長させる工程と、 (h)第 4ェピタキシャル膜 68を研磨して第 3ェピタキシャ ル膜 66の表面を露出させるとともに複数の第 2トレンチ 67の内部全体に埋め込まれ た第 4ェピタキシャル膜 68の上面を平坦にする工程とを含む半導体基板の製造方法 である。
[0027] トレンチ 64, 67の内部にボイドを生じさせることなくェピタキシャル膜 62, 68で埋め 込むことができるか否かに関しては、そのトレンチ 64, 67の幅 Aに対するトレンチの 深さ Bが浅ければ浅いほど、トレンチ 64, 67の内部にボイドを生じさせることなくェピ タキシャル膜 62, 68で埋め込むことができることが知られて!/、る。
[0028] この請求項 13に記載された半導体基板の製造方法では、トレンチ 64, 67の形成と ェピタキシャル膜 62, 68の埋め込みを複数回に分けて行うので、ェピタキシャル膜 6 2, 68の埋め込みを行う際のトレンチ 64, 67の幅 Aに対するトレンチの深さ Bを浅い ものにすることができ、複数のトレンチ 64、 67の内部にボイドを生じさせることなくェピ タキシャル膜 62、 68で埋め込むことができる。
[0029] 請求項 14に係る発明は、請求項 13に係る発明であって、工程 (g)の後に、工程 (d )から工程 (g)までを 1回又は 2回以上繰り返すことを特徴とする。
[0030] この請求項 14に記載された半導体基板の製造方法では、工程 (d)から工程 (g)ま でを 3回以上繰り返すことになり、最終的に得ようとするトレンチのアスペクト比が比較 的大き 、ものであつても、 1回あたりのェピタキシャル膜の埋め込みを行う際のトレン チの幅 Aに対するトレンチの深さ Bを浅いものにすることができ、トレンチの内部に埋 め込まれたェピタキシャル膜にボイドが生じることを有効に回避することができる。 発明の効果
[0031] 以上述べたように、本発明によれば、基板のうちのデバイス形成領域とは異なるァ ライメント領域において、基板にァライメントマークとなるボイドを形成した。このボイド は単結晶半導体で構成された基板に対して例えば光学的に認識することが可能で あるため、このボイドをァライメントマークとして用いて、半導体基板に備えられた半導 体層にトレンチを形成する等により、 3次元的な構造とされる MOSFETやスーパー ジャンクション MOSFETのような半導体装置を製造するときのァライメントを取ること が可能となる。この場合、半導体層のうちのデバイス形成領域とは異なるァライメント 領域にお ヽて、半導体層にァライメントマークとなるボイドを形成しても同様の効果を 得ることができる。
[0032] また、トレンチの形成とェピタキシャル膜の埋め込みを複数回に分けて行うようにす れば、ェピタキシャル膜の埋め込みを行う際のトレンチの幅に対するトレンチの深さを 浅いものにすることができ、複数のトレンチの内部にボイドを生じさせることなくェピタ キシャル膜で埋め込むことができる。特にトレンチの形成とェピタキシャル膜の埋め込 みを 3回以上繰り返せば、最終的に得ようとするトレンチのアスペクト比が比較的大き いものであっても、ェピタキシャル膜の埋め込みを行う際のトレンチの幅に対するトレ ンチの深さを十分に浅いものにすることができ、トレンチの内部に埋め込まれたェピタ キシャル膜にボイドが生じることを有効に回避することができる。
図面の簡単な説明
[0033] [図 1]本発明の第 1実施形態における半導体基板の断面構成を示す図である。
[図 2]図 1に示した半導体基板の製造工程を含め、その製造工程により製造された半 導体基板を用いた半導体装置の製造工程を示した断面図である。
[図 3]本発明の第 2実施形態における半導体基板の断面構成を示す図である。
[図 4]図 3に示した半導体基板の製造工程を含め、その製造工程により製造された半 導体基板を用いた半導体装置の製造工程を示した断面図である。
[図 5]本発明の第 3実施形態にカゝかる半導体基板の製造工程を含め、その製造工程 により製造された半導体基板を用いた半導体装置の製造工程を示した断面図である
[図 6]本発明の第 4実施形態にカゝかる半導体基板の製造工程を含め、その製造工程 により製造された半導体基板を用いた半導体装置の製造工程を示した断面図である
[図 7]本発明の第 5実施形態の半導体基板の製造方法を示す工程図である。
[図 8]本発明者らの検討による半導体装置の製造工程を示した断面図である。
符号の説明 N+型基板
N—型層
ボイド、
トレンチ
不純物拡散層 N—型層
マスク材
トレンチ
酸化膜
ェピタキシャル膜 N+型基板
N—型層
トレンチ
不純物拡散層 ボイド
型層
マスク材
トレンチ
酸化膜
ェピタキシャル膜 半導体基板 第 1ェピタキシャル膜 第 2ェピタキシャル膜 基板本体 第 1トレンチ 第 3ェピタキシャル膜 第 2トレンチ 第 4ェピタキシャル膜 発明を実施するための最良の形態
[0035] 以下、本発明の実施形態について図に基づいて説明する。なお、以下の各実施形 態相互において、互いに同一もしくは均等である部分には、図中、同一符号を付して ある。
[0036] (第 1実施形態)
本発明の第 1実施形態について説明する。図 1は、本実施形態の半導体基板の断 面図である。この図に示されるように、単結晶シリコンで構成された N+型基板 1の表面 に単結晶シリコンで構成された N—型層 2が形成されることで、半導体基板が構成され ている。この半導体基板には、 N+型基板 1のァライメント領域、具体的にはデバイス 形成領域とは異なる位置において、 N+型基板 1の内部にボイド 3が形成されている。 このボイド 3は、例えば等間隔に複数個形成されて 、る。
[0037] このような構造の半導体基板では、ァライメント領域に形成されたボイド 3を単結晶 シリコンで構成された N+型基板 1に対して例えば光学的に認識することが可能である ため、このボイド 3をァライメントマークとして用いて、半導体基板に備えられた N—型層 2にトレンチを形成する等により、 3次元的な構造とされる MOSFETやスーパージャ ンクシヨン MOSFETのような半導体装置を製造するときのァライメントを取ることが可 能となる。
[0038] 続いて、上記のように構成された半導体基板の製造方法を含め、半導体基板を用 いた半導体装置の製造方法について説明する。図 2は、図 1に示した半導体基板の 製造工程を含め、その製造工程により製造された半導体基板を用いた半導体装置 の製造工程を示した断面図である。
[0039] まず、図 2 (a)に示す工程では、単結晶シリコンで構成された N+型基板 1を用意し、 N+型基板 1の表面にレジストなどのマスク材 10を配置する。そして、ァライメント領域 において、このマスク材 10のうちァライメントマークとするボイド 3の形成予定位置を開 口させる。これにより、例えば、等間隔で同じ幅の開口部がマスク材 10に形成される
[0040] 続、て、図 2 (b)に示す工程では、マスク材 10で N+型基板 1を覆った状態でエッチ ングを行い、 N+型基板 1のァライメント領域に、例えば等間隔並ぶ同じ幅のトレンチ 1 1を形成する。このとき、トレンチ 11の幅を 50 m以下、深さを 1 m以上かつ N+型 基板 1の厚み以下としている。トレンチ 11のエッチングは、例えば RIE (Reactive Ion Etching)を用いた異方性ドライエッチングでも、 TMAHや KOH等を用いた異方性ゥ エツトエッチングでも良 、。
[0041] 図 2 (c)に示す工程では、 N+型基板 1の表面に N—型層 2をェピタキシャル成長させ る。このとき、 N+型基板 1に形成したトレンチ 11内へのェピタキシャル成長を抑制しつ つ、 N+型基板 1の表面でのェピタキシャル成長が促進できるようにしている。
[0042] 例えば、ェピタキシャル成長の半導体ソースガスとして、モノシラン(SiH )、ジシラ
4 ン(Si H )、ジクロロシラン(SiH C1 )、トリクロロシラン(SiHCl )、四塩化シリコン(Si
2 6 2 2 3
C1 )のいずれかを用いる。特に、シリコンソースガスとして、ジクロロシラン(SiH C1 )
4 2 2
、トリクロロシラン(SiHCl )、四塩化シリコン(SiCl )のいずれかを用いるとよい。
3 4
[0043] このとき、トレンチ 11内にはェピタキシャル膜が成長しないような条件とするのが好 ま 、が、トレンチ 11が完全に埋め込まれな!/、程度にェピタキシャル膜が形成される のは構わない。このため、トレンチ 11のうちェピタキシャル膜が形成されなかった領 域がボイド 3として N+型基板 1の表層部に残る。
[0044] 図 2 (d)に示す工程では、 N—型層 2の表面に熱酸化もしくは CVD等による酸ィ匕膜 1 2をマスク材として形成したのち、デバイス形成領域において、酸ィ匕膜 12の所望位置 をエッチングして開口させる。このとき、ボイド 3をァライメントマークとして用いて、酸 化膜 12のエッチングマスクのァライメントを取ることにより、酸ィ匕膜 12の所望位置を正 確に開口させることが可能となる。そして、酸ィ匕膜 12をマスク材として用いたエツチン グを行い、 N—型層 2に等間隔に配置された複数個のトレンチ 4を形成する。
[0045] 図 2 (e)に示す工程では、マスク材として用いた酸ィ匕膜 12を除去した後、トレンチ 4 内が埋設されるように、例えば P-型のェピタキシャル膜 13を形成する。このとき、 N" 型層 2に形成したトレンチ 4内へのェピタキシャル膜 13の成長が促進されるような反 応律速となる条件とする。
[0046] 例えば、ェピタキシャル成長の半導体ソースガス(シリコンソースガス)として、モノシ ラン(SiH )、ジシラン(Si H )、ジクロロシラン(SiH C1 )、トリクロロシラン(SiHCl )、
4 2 6 2 2 3 四塩ィ匕シリコン(SiCl )のいずれかを用いることによって、より埋め込んだェピタキシャ ル膜内のボイドゃ欠陥の発生を抑制することが可能となる。特に、シリコンソースガス として、ジクロロシラン(SiH C1 )、トリクロロシラン(SiHCl )、四塩化シリコン(SiCl )
2 2 3 4 のいずれかを用いるとよい。また、ハロゲン化物ガスとして、塩化水素(HC1)、塩素( C1 )、フッ素(F )、三フッ化塩素(C1F )、フッ化水素(HF)、臭化水素(HBr)の ヽず
2 2 3
れかをシリコンソースガスと混合させて成膜することによって、よりいつそう埋め込んだ ェピタキシャル膜内のボイドゃ欠陥の発生を抑制することが可能となる。
[0047] このとき、成膜温度の上限値に関しては、半導体ソースガスとしてモノシラン又はジ シランを用いた場合には 950°C、ジクロロシランを用いた場合には 1100°C、トリクロ口 シランを用いた場合には 1150°C、四塩ィ匕シリコンを用いた場合には 1200°Cとする。 また、成長温度の下限値に関しては、成膜真空度が常圧から lOOPaの範囲とした場 合には 800°Cとし、成膜真空度が lOOPaから 1 X 10— 5Paの範囲とした場合には 600 °Cとする。このようにすることにより、結晶欠陥が発生することなくェピタキシャル成長 することができることを実験的に確認して!/、る。
[0048] この後、図 2 (f)に示す工程において、ェピタキシャル膜 13の段差を無くすベぐ例 えば CMP (Chemical Mechanical Polishing)による平坦化処理工程を行う。これにより 、ェピタキシャル膜 13がトレンチ 4内に残り、不純物拡散層 5が形成される。
[0049] その後、例えば、図 2 (g)の工程に示すように、 N—型層 2および不純物拡散層 5の上 に N—型層 6を成膜するなど、後工程として残っている半導体装置の製造工程を行うこ とで、高アスペクト比のトレンチ 4を利用した半導体装置が完成する。このときにも、ボ イド 3をァライメントマークとして用いて後工程でのフォトリソグラフイエ程におけるァラ ィメントを取ることにより、半導体装置を構成する各要素を所望位置に正確に形成す ることが可能となる。
[0050] 以上説明したように、本実施形態の半導体基板では、 N+型基板 1に形成したボイド 3をァライメントマークとして利用することが可能となる。このため、このような半導体基 板を用いて、その後の半導体装置の製造工程、例えば、図 2 (f)に形成したトレンチ 4 の形成工程等のァライメントを取ることができ、半導体装置を構成する各要素を所望 位置に正確に形成することが可能となる。
[0051] (第 2実施形態) 本発明の第 2実施形態について説明する。図 3は、本実施形態の半導体基板の断 面図である。この図に示されるように、単結晶シリコンで構成された N+型基板 21の表 面に単結晶シリコンで構成された N—型層 22が形成され、この N—型層 22に対して形 成したトレンチ 23内に不純物拡散層 24が形成されることで、半導体基板が構成され ている。この半導体基板には、 N—型層 22のァライメント領域において、 N—型層 22の 内部にボイド 25が形成されている。このボイド 25は、例えば等間隔に複数個形成さ れている。
[0052] このような構造の半導体基板では、ァライメント領域に形成されたボイド 25を単結晶 シリコンで構成された N—型層 22に対して例えば光学的に認識することが可能である ため、このボイド 25をァライメントマークとして用いて、半導体基板に備えられた N—型 層 22にトレンチ 23を形成する等により、 3次元的な構造とされる MOSFETやスーパ 一ジャンクション MOSFETのような半導体装置を製造するときのァライメントを取るこ とが可能となる。
[0053] 続いて、上記のように構成された半導体基板の製造方法を含め、半導体基板を用 いた半導体装置の製造方法について説明する。図 4は、図 3に示した半導体基板の 製造工程を含め、その製造工程により製造された半導体基板を用いた半導体装置 の製造工程を示した断面図である。
[0054] まず、図 4 (a)に示す工程では、単結晶シリコンで構成された N+型基板 21を用意し 、 N+型基板 21の表面に N—型層 22をェピタキシャル成長させる。そして、 N—型層 22 の表面にレジストなどのマスク材 30を配置する。そして、ァライメント領域において、こ のマスク材 30のうちァライメントマークとするボイド 25の形成予定位置を開口させる。 これにより、例えば、等間隔で同じ幅の開口部がマスク材 30に形成される。
[0055] 続!、て、図 4 (b)に示す工程では、マスク材 30で N—型層 22を覆った状態でエッチ ングを行い、 N—型層 22のァライメント領域に、例えば等間隔並ぶ同じ幅のトレンチ 31 を形成する。このとき、少なくとも、トレンチ 31の幅がトレンチ 23の幅よりも小さくなる条 件(例えば 1〜50 /ζ πι未満)と、トレンチ 31がトレンチ 23よりも深くなる条件(例えば 1 〜50 μ m以上)との 、ずれか一方の条件を満たすようにして!/、る。本実施形態の場 合、トレンチ 31の幅をトレンチ 23の幅よりも小さくし、かつ、 N+型基板 21までエツチン グされる深さとなるようにトレンチ 31を形成することで、トレンチ 23よりも深くなるように している。このときのトレンチ 31のエッチングは、例えば RIEを用いた異方性ドライエ ツチングでも、 TMAHや KOH等を用いた異方性ウエットエッチングでも良!、。
[0056] 図 4 (c)に示す工程では、マスク材 30を除去したのち、 N—型層 22の表面に熱酸化 もしくは CVD等による酸ィ匕膜 32をマスク材として形成する。このとき、 N—型層 22の表 面だけでなぐトレンチ 31の内部まで酸ィ匕膜 32が形成されても良い。この場合、酸ィ匕 膜 32がトレンチ 31の内部全域に形成されても良いし、一部にのみ形成されても良い 。この後、デバイス形成領域において、酸ィ匕膜 32の所望位置をエッチングして開口さ せる。このとき、トレンチ 31をァライメントマークとして用いて、酸化膜 32のエッチング マスクのァライメントを取ることにより、酸ィ匕膜 32の所望位置を正確に開口させること が可能となる。そして、酸ィ匕膜 32をマスク材として用いたエッチングを行い、 N—型層 2 2に等間隔に配置された複数個のトレンチ 23を形成する。
[0057] 図 4 (d)に示す工程では、酸化膜 32を除去する。このとき、トレンチ 31内に配置さ れた酸ィ匕膜 32の除去が不完全であっても構わない。そして、 N—型層 22に形成され たトレンチ 23内が埋設されるように、例えば P-型のェピタキシャル膜 33を形成する。 このとき、 N—型層 22に形成したトレンチ 23内へのェピタキシャル膜 33の成長が促進 されるような反応律速となる条件とする。この条件は、上述した第 1実施形態の図 2 (e )の工程と同様である。
[0058] これにより、トレンチ 23内がェピタキシャル膜 33で埋設される力 トレンチ 31に関し ては、トレンチ 23よりも幅が小さくされている力、もしくは、トレンチ 23よりも深くされて いるため、トレンチ 31がェピタキシャル膜 33で完全に埋設されず、ボイド 25として残 る。
[0059] この後、図 4 (e)に示す工程において、ェピタキシャル膜 33の段差を無くすベぐ例 えば CMPによる平坦ィ匕処理工程を行う。これにより、ェピタキシャル膜 33がトレンチ 23内に残り、不純物拡散層 24が形成される。
[0060] そして、例えば、図 4 (f)の工程に示すように、第 1実施形態の図 2 (g)の工程と同様 に、 N—型層 22および不純物拡散層 24の上に N—型層 26を成膜するなど、後工程とし て残っている半導体装置の製造工程を行うことで、高アスペクト比のトレンチ 23を利 用した半導体装置が完成する。このときにも、ボイド 25をァライメントマークとして用い て後工程でのフォトリソグラフイエ程におけるァライメントを取ることにより、半導体装置 を構成する各要素を所望位置に正確に形成することが可能となる。
[0061] 以上説明したように、本実施形態の半導体基板では、 N—型層 22に形成したボイド 2 5をァライメントマークとして利用することが可能となる。このため、このような半導体基 板を用いて、その後の半導体装置の製造工程のァライメントを取ることができ、半導 体装置を構成する各要素を所望位置に正確に形成することが可能となる。
[0062] (第 3実施形態)
本発明の第 3実施形態について説明する。本実施形態は、第 2実施形態に示した ァライメントマークとして用いるボイド 25を形成するためのトレンチ 31と、高アスペクト 比の不純物拡散層 24を形成するためのトレンチ 23とを同時に形成するものである。 したがって、以下、本実施形態のうち第 2実施形態と異なる点について説明するが、 その他に関しては第 2実施形態と同様であるため、説明を省略する。
[0063] 図 5は、本実施形態の半導体基板の製造工程を含め、その製造工程により製造さ れた半導体基板を用いた半導体装置の製造工程を示した断面図である。
[0064] まず、図 5 (a)に示す工程では、上述した図 4 (a)と同様の工程を行い、 N+型基板 2 1の表面に N—型層 22を形成し、さらに N—型層 22の表面にマスク材 30を配置する。そ して、ァライメント領域において、マスク材 30のうちァライメントマークとするボイド 25の 形成予定位置を開口させると共に、デバイス形成領域においてマスク材 30のうちトレ ンチ 23の形成予定位置を開口させる。
[0065] 続!、て、図 5 (b)に示す工程では、マスク材 30で N—型層 22を覆った状態でエッチ ングを行い、 N—型層 22のァライメント領域にトレンチ 31を形成すると同時に、 N—型層 22のデバイス形成領域にトレンチ 23を形成する。このとき、トレンチ 31の幅がトレン チ 23の幅よりも小さく(例えば l〜50 /z m未満)なるようにする。
[0066] 図 5 (c)に示す工程では、マスク材 30を除去したのち、 N—型層 22に形成されたトレ ンチ 23内が埋設されるように、例えば P—型のェピタキシャル膜 33を形成する。このと き、 N—型層 22に形成したトレンチ 23内へのェピタキシャル膜 33の成長が促進される ような反応律速となる条件とする。この条件は、上述した第 1実施形態の図 2 (e)のェ 程と同様である。
[0067] これにより、トレンチ 23内がェピタキシャル膜 33で埋設される力 トレンチ 31に関し ては、トレンチ 23よりも幅が小さくされているため、トレンチ 31がェピタキシャル膜 33 で完全に埋設されず、ボイド 25として残る。
[0068] この後、図 5 (d)に示す工程にぉ 、て、図 4 (e)と同様の工程を行うことで、不純物 拡散層 24が形成される。
[0069] そして、例えば、図 5 (e)の工程に示すように、第 1実施形態の図 2 (g)の工程と同 様に、 N—型層 22および不純物拡散層 24の上に N—型層 26を成膜するなど、後工程 として残って!/、る半導体装置の製造工程を行うことで、高アスペクト比のトレンチ 23を 利用した半導体装置が完成する。
[0070] 以上説明したように、本実施形態では、ァライメントマークとして用いるボイド 25を形 成するためのトレンチ 31と、高アスペクト比の不純物拡散層 24を形成するためのトレ ンチ 23とを同時に形成している。このため、ァライメントマークとなるボイド 25を形成 するためのみに必要とされる工程を無くすことができ、半導体基板及び半導体装置 の製造工程の簡略ィ匕を図ることが可能となる。
[0071] (第 4実施形態)
本発明の第 4実施形態について説明する。本実施形態は、第 2実施形態に示した ァライメントマークとして用いるボイド 25を形成するためのトレンチ 31を、高アスペクト 比の不純物拡散層 24を形成するためのトレンチ 23の後に形成するものである。した がって、以下、本実施形態のうち第 2実施形態と異なる点について説明するが、その 他に関しては第 2実施形態と同様であるため、説明を省略する。
[0072] 図 6は、本実施形態の半導体基板の製造工程を含め、その製造工程により製造さ れた半導体基板を用いた半導体装置の製造工程を示した断面図である。
[0073] まず、図 6 (a)に示す工程では、上述した図 4 (a)と同様の工程を行 、、 N+型基板 2 1の表面に N—型層 22を形成する。さらに、図 4 (c)と同様の工程を行い、 N—型層 22の 表面にマスク材となる酸ィ匕膜 32を配置したのち、デバイス形成領域において酸ィ匕膜 32のうちトレンチ 23の形成予定位置を開口させる。
[0074] 続 、て、図 6 (b)に示す工程では、酸ィ匕膜 32で N—型層 22を覆った状態でエツチン グを行 ヽ、 N—型層 22のデバイス形成領域にトレンチ 23を形成する。
[0075] 次に、図 6 (c)に示す工程では、酸ィ匕膜 32を除去したのち、図 4 (a)と同様の工程 により、 N—型層 22の表面にマスク材 30を形成する。このとき、 N—型層 22の表面だけ でなぐトレンチ 23の内部までマスク材 30が形成されても良い。この場合、マスク材 3 0がトレンチ 31の内部全域に形成されても良いし、一部にのみ形成されても良い。こ の後、ァライメント領域において、マスク材 30の所望位置をエッチングして開口させた のち、マスク材 30で N—型層 22を覆った状態でエッチングを行うことで、 N—型層 22に 等間隔に配置された複数個のトレンチ 31を形成する。
[0076] この後、図 6 (d)に示す工程において、図 4 (d)と同様の工程を行うことで、トレンチ 2 3内をェピタキシャル膜 33で埋設すると共にァライメントマークとなるボイド 25を形成 し、図 6 (e)、(f)に示す工程において、図 4 (e)、(f)と同様の工程を行い、さらに後ェ 程として残って 、る半導体装置の製造工程を行うことで、高アスペクト比のトレンチ 23 を利用した半導体装置が完成する。このときにも、ボイド 25をァライメントマークとして 用いて後工程でのフォトリソグラフイエ程におけるァライメントを取ることにより、半導体 装置を構成する各要素を所望位置に正確に形成することが可能となる。
[0077] 以上説明したように、本実施形態のように、ァライメントマークとして用いるボイド 25 を形成するためのトレンチ 31を、高アスペクト比の不純物拡散層 24を形成するため のトレンチ 23の後に行っても良い。
[0078] (他の実施形態)
上記第 1実施形態において、半導体基板として図 1に示す構造、具体的には N+型 基板 1の表面に N—型層 2を形成した状態のものを例に挙げて説明したが、半導体基 板として図 2 (f)の工程までを行ったもの、つまり、トレンチ 4に不純物拡散層 5を形成 したものを用いることもできる。同様に、第 2実施形態では、トレンチ 23を形成する前 の状態、つまり図 4 (b)に示す工程までを行ったものを半導体基板として用いることも できる。
[0079] さらに、上記各実施形態では、デバイス形成領域に形成されるトレンチ 4、 23に対し て不純物拡散層 5、 24を一層のみ形成する場合を例に挙げて説明したが、これが導 電型もしくは濃度の異なる複数層で構成されて 、ても構わな 、。 [0080] 上記各実施形態では、 N+型基板 1、 21上に N—型層 2、 22を形成するものについて 説明したが、これらの導電型に限るものではない。例えば半導体基板およびその上 に形成する半導体層が共に P型であっても良いし、これらが別々の導電型であっても 構わない。
[0081] (第 5実施形態)
次に本発明の第 5実施形態を説明する。
[0082] 図 7に示すように、半導体基板は N+型の基板本体 63を備え、この基板本体 63表面 にはェピタキシャル膜 61, 66が形成される。基板本体 63はリン、ヒ素、アンチモン等 の不純物のドープされた N+型のシリコン単結晶基板であり、ェピタキシャル膜 61, 66 はリン、ヒ素、アンチモン等の不純物のドープされた N型シリコン単結晶層である。こ のェピタキシャル膜 61, 66は部分的にエッチング除去され、所定の間隔をあけてリ ブ状の複数のェピタキシャル膜 61, 66が基板本体 63の表面にそれぞれ形成され、 複数のェピタキシャル膜 61, 66間のトレンチ 64, 67には、ホウ素、ガリウム、インジゥ ム等の不純物のドープされた p型シリコン単結晶力もなるェピタキシャル膜 62, 68が 埋め込まれる。
[0083] このような半導体装置における本発明の製造方法について説明する。先ず、図 7 (a )に示すように、 N+型の基板本体 63を用意し、その上に N型の第 1ェピタキシャル膜 61を形成する。具体的には、基板本体 63の表面に原料ガスとしてシランガスを供給 しながら、気相成長法により 400〜1200°Cの温度範囲で第 1ェピタキシャル膜 61を 成長させる。
[0084] 次に図 7 (b)に示すように、この第 1ェピタキシャル膜 61を部分的にエッチングして 複数の第 1トレンチ 64を形成する。具体的には、 N型第 1ェピタキシャル膜 61の上に 図示しないシリコン酸ィ匕膜を成膜し、このシリコン酸ィ匕膜に対して所定のトレンチが得 られるように所定の形状にパターユングする。そして、このパターユングされたシリコン 酸ィ匕膜をマスクにして N型の第 1ェピタキシャル膜 61に対して異方性エッチング (RI E)、又は、アルカリ性異方性エッチング液 (KOH、 TMAH等)によるウエットエツチン グを行い、複数の第 1トレンチ 64を形成する。その後、マスクとして用いた図示しない シリコン酸ィ匕膜を除去する。このようにして、この基板本体 63表面に、所定の間隔を あけてリブ状の複数の第 1ェピタキシャル膜 61をそれぞれ形成するとともに、その複 数の第 1ェピタキシャル膜 61の間に複数の第 1トレンチ 64をそれぞれ形成する。
[0085] 次に図 7 (c)に示すように、複数の第 1トレンチ 64の内部全体及び複数の第 1トレン チ 64以外の第 1ェピタキシャル膜 61の表面に第 2ェピタキシャル膜 62を成長させる 。具体的には、複数の第 1トレンチ 64の内面を含めて第 1ェピタキシャル膜 61の上に 原料ガスを供給しながら、気相成長法により 400〜1150°Cの温度範囲で第 2ェピタ キシャル膜 62を成膜し、その第 2ェピタキシャル膜 62により複数の第 1トレンチ 64内 を埋め込む。この複数の第 1トレンチ 64の内部を第 2ェピタキシャル膜 62で埋め込む 工程において、少なくとも埋め込み最終工程において、第 1ェピタキシャル膜 61の成 膜のために供給する原料ガスとして、半導体ソースガスとハロゲンィ匕物ガスとの混合 ガスを用いることが好ましい。ここで、半導体ソースガスとしては、モノシラン(SiH )、
4 ジシラン(Si H )、ジクロロシラン(SiH C1 )、トリクロロシラン(SiHCl )、四塩化シリコ
2 6 2 2 3
ン(SiCl )等が挙げられる。特に、半導体ソースガスとして、ジクロロシラン(SiH C1 )
4 2 2
、トリクロロシラン(SiHCl )、四塩ィ匕シリコン(SiCl )のいずれかを用いることが好まし
3 4
い。ハロゲンィ匕物ガスとしては塩ィ匕水素(HC1)、塩素(C1 )、フッ素(F )、三フッ化塩
2 2
素(C1F )、フッ化水素 (HF)、臭化水素 (HBr)のいずれかを用いることが好ましぐ
3
特に塩化水素 (HC1)を用いることが好ま 、。
[0086] 半導体ソースガスとハロゲンィ匕物ガスとの混合ガスを原料ガスとして供給すると、そ の内のハロゲン化物ガスはエッチングガスとして機能し、そのエッチングガスは供給 律速であり、エッチング速度は複数の第 1トレンチ 64開口部の方が複数の第 1トレン チ 64の内部よりも早くなる。これにより複数の第 1トレンチ 64開口部よりも深い部位で の成長速度よりも遅くなり、複数の第 1トレンチ 64側面上の第 2ェピタキシャル膜 62に 関して複数の第 1トレンチ 64底部より複数の第 1トレンチ 64開口部の膜厚が小さくな り、図 2 (c)に示すように、複数の第 1トレンチ 64の内部にボイドを生じさせることなく 第 2ェピタキシャル膜 62で埋め込むことができる。
[0087] 次に、図 7 (d)に示すように、第 2ェピタキシャル膜 62を研磨して第 1ェピタキシャル 膜 61の表面を露出させるとともに複数の第 1トレンチ 64の内部全体に埋め込まれた 第 2ェピタキシャル膜 62の上面を平坦にする。この研磨は例えば CMP等により行うこ とがでさる。
[0088] 次に、図 7 (e)に示すように、平坦ィ匕された第 2ェピタキシャル膜 62の上面と露出し た第 1ェピタキシャル膜 61の表面にその第 1ェピタキシャル膜 61と同一組成の第 3ェ ピタキシャル膜 66を更に成長させる。この第 3ェピタキシャル膜 66の形成は上述した 第 1ェピタキシャル膜 61の形成と同一の手順により行われ、具体的には、平坦化され た第 2ェピタキシャル膜 62の上面と露出した第 1ェピタキシャル膜 61の表面に原料 ガスとしてシランガスを供給しながら、気相成長法により 400〜1200°Cの温度範囲で 第 3ェピタキシャル膜 66を成長させる。
[0089] 次に、図 7 (f)に示すように、この第 3ェピタキシャル膜 66の複数の第 1トレンチ 64に 対応する部分をエッチングして複数の第 2トレンチ 67を形成することにより複数の第 1 トレンチ 64を延長させる。具体的には、第 3ェピタキシャル膜 66の上に図示しないシ リコン酸ィ匕膜を成膜し、このシリコン酸ィ匕膜の第 1トレンチ 64に対応する部分を除去し て所定の形状にパターユングする。そして、このパターユングされたシリコン酸ィ匕膜を マスクにして第 3ェピタキシャル膜 66に対して異方性エッチング (RIE)、又は、アル カリ性異方性エッチング液 (KOH、 TMAH等)によるウエットエッチングを行い、複数 の第 2トレンチ 67を形成することにより複数の第 1トレンチ 64を延長させる。その後、 マスクとして用いた図示しな 、シリコン酸化膜を除去する。
[0090] 次に、図 7 (g)に示すように、複数の第 2トレンチ 67の内部全体及び複数の第 2トレ ンチ 67以外の第 3ェピタキシャル膜 66の表面に第 4ェピタキシャル膜 68を更に成長 させる。この第 4ェピタキシャル膜 68の形成は上述した第 2ェピタキシャル膜 62の形 成と同一の手順により行われ、具体的には、複数の第 2トレンチ 67の内面を含めて第 3ェピタキシャル膜 66の上に原料ガスを供給しながら、気相成長法により 400〜115 0°Cの温度範囲で第 4ェピタキシャル膜 68を成膜し、その第 4ェピタキシャル膜 68に より複数の第 2トレンチ 67内を埋め込む。
[0091] 次に、図 7 (h)に示すように、第 4ェピタキシャル膜 68を研磨して第 3ェピタキシャル 膜 66の表面を露出させるとともに複数の第 2トレンチ 67の内部全体に埋め込まれた 第 4ェピタキシャル膜 68の上面を平坦にする。これにより、横方向に P型領域と N型 領域とが交互に配置された半導体基板が得られる。 [0092] ここで、トレンチ 64, 67の内部にボイドを生じさせることなくェピタキシャル膜 62, 68 で埋め込むことができるか否かに関しては、そのトレンチ 64, 67の幅 Aに対するトレ ンチの深さ Bで表されるアスペクト比(BZA)に依り、そのトレンチ 64, 67の幅 Aに対 するトレンチの深さ Bが浅ければ浅いほど、即ち、アスペクト比(BZA)力 、さいほどト レンチ 64, 67の内部にボイドを生じさせることなくェピタキシャル膜 62, 68で埋め込 むことができることが知られている。そして、本発明における半導体基板の製造方法 に依れば、トレンチ 64, 67の形成とェピタキシャル膜 62, 68の埋め込みを複数回に 分けて行うので、ェピタキシャル膜 62, 68の埋め込みを行う際のトレンチ 64, 67のァ スぺタト比を小さいものにすることができる。この結果、複数のトレンチ 64、 67の内部 にボイドを生じさせることなくェピタキシャル膜 62、 68で埋め込むことができる。
[0093] なお、この第 5の実施の形態では、トレンチ 64, 67の形成とェピタキシャル膜 62, 6 8の埋め込みを 2回に分けて行う場合を説明したが、最終的に得ようとするトレンチの アスペクト比が比較的大きい場合には、上述した工程 (g)の後に、工程 (d)から工程( g)までを 1回又は 2回以上更に繰り返しても良 、。工程 (d)から工程 (g)までを 3回以 上繰り返す半導体基板の製造方法では、最終的に得ようとするトレンチのアスペクト 比が比較的大きいものであっても、 1回あたりのェピタキシャル膜の埋め込みを行う際 のトレンチのアスペクト比を小さいものにすることができ、トレンチの内部に埋め込まれ たェピタキシャル膜にボイドが生じることを有効に回避することができる。
産業上の利用可能性
[0094] 本発明は、 3次元的な構造とされる MOSFETやスーパージャンクション MOSFET のように、基板の深さ方向に高アスペクト比で形成されるトレンチを利用した半導体装 置に用いられる半導体基板とその製造方法に利用することができる。

Claims

請求の範囲
[1] 単結晶半導体で構成された基板 (1)と、前記基板 (1)の表面に形成された単結晶で 構成された半導体層 (2)とを有し、前記基板 (1)のうちのデバイス形成領域とは異なる ァライメント領域において、前記基板 (1)にァライメントマークとなるボイド (3)が形成され て!ヽることを特徴とする半導体基板。
[2] 単結晶半導体で構成された基板 (21)と、前記基板 (21)の表面に形成された単結晶 で構成された半導体層 (22)とを有し、前記半導体層 (22)のうちのデバイス形成領域と は異なるァライメント領域において、前記半導体層 (22)にァライメントマークとなるボイ ド (25)が形成されていることを特徴とする半導体基板。
[3] 半導体層のデバイス形成領域にはトレンチ (4,23)が形成されており、該トレンチ内に ェピタキシャル成長させられた不純物拡散層 (5,24)が形成されていることを特徴とす る請求項 1又は 2記載の半導体基板。
[4] ボイドは、等間隔に複数個配置されて 、ることを特徴とする請求項 1な 、し 3 、ずれ 力 1項に記載の半導体基板。
[5] 単結晶半導体で構成された基板 (1)を用意する工程と、
前記基板 (1)の上に、該基板のうちのデバイス形成領域とは異なるァライメント領域 に開口部が形成されたマスク材 (10)を配置する工程と、
前記マスク材 (10)で覆った状態で前記基板 (1)をエッチングし、前記ァライメント領域 にァライメントマーク形成用トレンチ (11)を形成する工程と、
前記ァライメントマーク形成用トレンチにボイド (3)が形成されるようにしつつ、前記基 板の表面に単結晶で構成された半導体層 (2)を形成する工程と、
を含んで!/、ることを特徴とする半導体基板の製造方法。
[6] ァライメントマーク形成用トレンチを形成する工程では、該ァライメントマーク形成用 トレンチの幅を 1〜50 μ mとすることを特徴とする請求項 5記載の半導体基板の製造 方法。
[7] 単結晶半導体で構成された基板 (21)を用意する工程と、
前記基板 (21)の表面に単結晶で構成された半導体層 (22)を形成する工程と、 前記半導体層 (22)の上に、該半導体層 (22)のうちのデバイス形成領域とは異なるァ ライメント領域に開口部が形成された第 1マスク材 (30)を配置する工程と、
前記第 1マスク材 (30)で覆った状態で前記半導体層をエッチングし、前記ァライメン ト領域にァライメントマーク形成用トレンチ (31)を形成する工程と、
前記第 1マスク材 (30)を除去したのち、前記半導体層の表面に、該半導体層のうち の前記デバイス形成領域に開口部が形成された第 2マスク材 (32)を配置する工程と、 前記第 2マスク材 (32)で覆った状態で前記半導体層をエッチングし、前記デバイス 形成領域にデバイス用トレンチ (23)を形成する工程と、
前記第 2マスク材 (32)を除去したのち、前記ァライメントマーク形成用トレンチにボイ ド (25)が形成されるようにしつつ、前記デバイス用トレンチ内を埋設するようにェピタキ シャル膜 (33)を形成する工程と、
前記ェピタキシャル膜のうち前記デバイス用トレンチ外に形成された部分を平坦ィ匕 処理する工程と、
を含んで!/、ることを特徴とする半導体基板の製造方法。
単結晶半導体で構成された基板 (21)を用意する工程と、
前記基板の表面に単結晶で構成された半導体層 (22)を形成する工程と、 前記半導体層の表面に、該半導体層のうちの前記デバイス形成領域に開口部が 形成された第 1マスク材 (32)を配置する工程と、
前記第 1マスク材で覆った状態で前記半導体層をエッチングし、前記デバイス形成 領域にデバイス用トレンチ (23)を形成する工程と、
前記第 1マスク材を除去したのち、前記半導体層の上に、該半導体層のうちのデバ イス形成領域とは異なるァライメント領域に開口部が形成された第 2マスク材 (30)を配 置する工程と、
前記第 2マスク材で覆った状態で前記半導体層をエッチングし、前記ァライメント領 域にァライメントマーク形成用トレンチ (31)を形成する工程と、
前記第 2マスク材を除去したのち、前記ァライメントマーク形成用トレンチにボイド (2 5)が形成されるようにしつつ、前記デバイス用トレンチ内を埋設するようにェピタキシ ャル膜 (33)を形成する工程と、
前記ェピタキシャル膜のうち前記デバイス用トレンチ外に形成された部分を平坦ィ匕 処理する工程と、
を含んで!/、ることを特徴とする半導体基板の製造方法。
ァライメントマーク形成用トレンチを形成する工程では、該ァライメントマーク形成用 トレンチの深さを前記デバイス用トレンチの幅よりも深くすることを特徴とする請求項 7 又は 8記載の半導体基板の製造方法。
ァライメントマーク形成用トレンチを形成する工程では、前記基板までエッチングさ れるように該ァライメントマーク形成用トレンチを深くすることを特徴とする請求項 9記 載の半導体基板の製造方法。
単結晶半導体で構成された基板 (21)を用意する工程と、
前記基板 (21)の表面に単結晶で構成された半導体層 (22)を形成する工程と、 前記半導体層 (22)の上に、該半導体層のうちのデバイス形成領域およびァライメン ト領域の双方に開口部が形成されたマスク材 (30)を配置する工程と、
前記マスク材で覆った状態で前記半導体層をエッチングし、前記ァライメント領域 にァライメントマーク形成用トレンチ (31)を形成すると同時に、前記デバイス形成領域 にデバイス用トレンチ (23)を形成する工程と、
前記マスク材を除去したのち、前記ァライメントマーク形成用トレンチにボイド (25)が 形成されるようにしつつ、前記デバイス用トレンチ内を埋設するようにェピタキシャル 膜 (33)を形成する工程と、
前記ェピタキシャル膜のうち前記デバイス用トレンチ外に形成された部分を平坦ィ匕 処理する工程と、
を含んで!/、ることを特徴とする半導体基板の製造方法。
ァライメントマーク形成用トレンチを形成する工程では、該ァライメントマーク形成用 トレンチの幅を前記デバイス用トレンチの幅よりも小さくすることを特徴とする請求項 7 な!、し 1 IV、ずれか 1項に記載の半導体基板の製造方法。
(a)基板本体 (63)表面に第 1ェピタキシャル膜 (61)を成長させる工程と、
(b)この第 1ェピタキシャル膜 (61)を部分的にエッチングして複数の第 1トレンチ (64) を形成する工程と、
(c)前記複数の第 1トレンチ (64)の内部全体及び前記複数の第 1トレンチ (64)以外の 前記第 1ェピタキシャル膜 (61)の表面に第 2ェピタキシャル膜 (62)を成長させる工程と
(d)前記第 2ェピタキシャル膜 (62)を研磨して前記第 1ェピタキシャル膜 (61)の表面 を露出させるとともに前記複数の第 1トレンチ (64)の内部全体に埋め込まれた前記第 2ェピタキシャル膜 (62)の上面を平坦にする工程と、
(e)平坦にされた前記第 2ェピタキシャル膜 (62)の上面と露出した前記第 1ェピタキ シャル膜 (61)の表面に前記第 1ェピタキシャル膜 (61)と同一組成の第 3ェピタキシャル 膜 (66)を更に成長させる工程と、
(f)この第 3ェピタキシャル膜 (66)の前記複数の第 1トレンチ (64)に対応する部分を エッチングして複数の第 2トレンチ (67)を形成することにより前記複数の第 1トレンチ (6 4)を延長させる工程と、
(g)前記複数の第 2トレンチ (67)の内部全体及び前記複数の第 2トレンチ (67)以外 の前記第 3ェピタキシャル膜 (66)の表面に第 4ェピタキシャル膜 (68)を更に成長させる 工程と、
(h)前記第 4ェピタキシャル膜 (68)を研磨して前記第 3ェピタキシャル膜 (66)の表面 を露出させるとともに前記複数の第 2トレンチ (67)の内部全体に埋め込まれた前記第 4ェピタキシャル膜 (68)の上面を平坦にする工程と
を含む半導体基板の製造方法。
工程 (g)の後に、工程 (d)から工程 (g)までを 1回又は 2回以上繰り返す請求項 13 記載の半導体基板の製造方法。
PCT/JP2006/319933 2005-10-06 2006-10-05 半導体基板およびその製造方法 WO2007040255A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
DE112006002626T DE112006002626B4 (de) 2005-10-06 2006-10-05 Halbleitersubstrat und Verfahren zu dessen Herstellung
CN200680036884XA CN101278377B (zh) 2005-10-06 2006-10-05 半导体衬底及其制造方法
US12/089,497 US20090273102A1 (en) 2005-10-06 2006-10-05 Semiconductor Substrate and Method for Manufacturing the Same
US12/964,141 US8835276B2 (en) 2005-10-06 2010-12-09 Method for manufacturing semiconductor substrate
US14/448,347 US9034721B2 (en) 2005-10-06 2014-07-31 Method for manufacturing semiconductor substrate
US14/448,370 US20140342535A1 (en) 2005-10-06 2014-07-31 Method for manufacturing semiconductor substrate
US14/448,372 US8956947B2 (en) 2005-10-06 2014-07-31 Method for manufacturing semiconductor substrate

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2005-293087 2005-10-06
JP2005293087A JP2007103747A (ja) 2005-10-06 2005-10-06 半導体基板の製造方法
JP2006214551A JP4788519B2 (ja) 2006-08-07 2006-08-07 半導体基板の製造方法
JP2006-214551 2006-08-07

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US12/089,497 A-371-Of-International US20090273102A1 (en) 2005-10-06 2006-10-05 Semiconductor Substrate and Method for Manufacturing the Same
US12/964,141 Division US8835276B2 (en) 2005-10-06 2010-12-09 Method for manufacturing semiconductor substrate

Publications (1)

Publication Number Publication Date
WO2007040255A1 true WO2007040255A1 (ja) 2007-04-12

Family

ID=37906297

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/319933 WO2007040255A1 (ja) 2005-10-06 2006-10-05 半導体基板およびその製造方法

Country Status (5)

Country Link
US (5) US20090273102A1 (ja)
KR (2) KR100997153B1 (ja)
CN (1) CN101853786B (ja)
DE (2) DE112006002626B4 (ja)
WO (1) WO2007040255A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011165987A (ja) * 2010-02-11 2011-08-25 Denso Corp 半導体基板の製造方法
CN104112670A (zh) * 2014-06-27 2014-10-22 杭州士兰集成电路有限公司 一种半导体器件及其制作方法

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7998826B2 (en) * 2007-09-07 2011-08-16 Macronix International Co., Ltd. Method of forming mark in IC-fabricating process
WO2009037634A2 (en) * 2007-09-20 2009-03-26 Philips Intellectual Property & Standards Gmbh Led package and method for manufacturing the led package
JP5509543B2 (ja) * 2008-06-02 2014-06-04 富士電機株式会社 半導体装置の製造方法
US20110038564A1 (en) * 2009-08-14 2011-02-17 Cindy Ann Slansky Reusable silicone bag
JP5614877B2 (ja) * 2010-05-28 2014-10-29 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CN102456575A (zh) * 2010-10-28 2012-05-16 上海华虹Nec电子有限公司 超级结结构的半导体器件的制作方法及器件结构
CN102820212B (zh) * 2011-06-08 2015-08-12 无锡华润上华半导体有限公司 一种深沟槽超级pn结的形成方法
CN103035493B (zh) * 2012-06-15 2015-06-03 上海华虹宏力半导体制造有限公司 半导体器件的交替排列的p柱和n柱的形成方法
KR20140017086A (ko) 2012-07-30 2014-02-11 삼성디스플레이 주식회사 집적회로 및 이를 포함하는 표시 장치
JP6142496B2 (ja) * 2012-10-12 2017-06-07 富士電機株式会社 半導体装置の製造方法
US9230917B2 (en) * 2013-05-29 2016-01-05 Infineon Technologies Dresden Gmbh Method of processing a carrier with alignment marks
US9355964B2 (en) 2014-03-10 2016-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming alignment marks and structure of same
CN104124276B (zh) * 2014-08-11 2020-04-24 深圳尚阳通科技有限公司 一种超级结器件及其制作方法
JP6510280B2 (ja) * 2015-03-11 2019-05-08 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
CN104934465A (zh) * 2015-05-12 2015-09-23 电子科技大学 一种超结结构的制备方法
CN104979214B (zh) * 2015-05-12 2019-04-05 电子科技大学 一种超结结构的制备方法
SE538783C2 (sv) * 2015-06-16 2016-11-22 Ascatron Ab SiC SUPER-JUNCTIONS
CN106328488B (zh) * 2015-06-25 2020-10-16 北大方正集团有限公司 超结功率器件的制备方法和超结功率器件
DE102015122828A1 (de) 2015-12-23 2017-06-29 Infineon Technologies Austria Ag Verfahren zum Herstellen einer Halbleitervorrichtung mit epitaktischen Schichten und einer Ausrichtungsmarkierung
DE102016101559A1 (de) * 2016-01-28 2017-08-03 Infineon Technologies Austria Ag Verfahren zum herstellen von halbleitervorrichtungen, einschliesslich einer abscheidung von kristallinem silizium in gräben
KR102526936B1 (ko) 2016-04-26 2023-04-28 삼성디스플레이 주식회사 표시 패널 및 표시 패널용 모기판
CN106816376A (zh) * 2017-01-12 2017-06-09 中国科学院微电子研究所 一种超结器件耐压层的制备方法
DE102017113864A1 (de) * 2017-06-22 2018-12-27 Infineon Technologies Austria Ag Verfahren zum Herstellen einer Justiermarke
CN110896027A (zh) * 2019-12-05 2020-03-20 中国科学院微电子研究所 一种半导体器件纳米线及其制备方法
US20230296994A1 (en) * 2022-03-21 2023-09-21 Infineon Technologies Ag Back Side to Front Side Alignment on a Semiconductor Wafer with Special Structures

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001093977A (ja) * 1999-09-21 2001-04-06 Toshiba Corp 半導体装置の製造方法
JP2005019898A (ja) * 2003-06-27 2005-01-20 Denso Corp 半導体基板およびその製造方法
JP2005086091A (ja) * 2003-09-10 2005-03-31 Oki Electric Ind Co Ltd 半導体装置

Family Cites Families (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4466173A (en) * 1981-11-23 1984-08-21 General Electric Company Methods for fabricating vertical channel buried grid field controlled devices including field effect transistors and field controlled thyristors utilizing etch and refill techniques
FR2566179B1 (fr) 1984-06-14 1986-08-22 Commissariat Energie Atomique Procede d'autopositionnement d'un oxyde de champ localise par rapport a une tranchee d'isolement
US4528047A (en) * 1984-06-25 1985-07-09 International Business Machines Corporation Method for forming a void free isolation structure utilizing etch and refill techniques
US5022580A (en) * 1988-03-16 1991-06-11 Plessey Overseas Limited Vernier structure for flip chip bonded devices
US5169485A (en) * 1991-03-07 1992-12-08 Bell Communications Research, Inc. Method for the preparation of epitaxial ferromagnetic manganese aluminum magnetic memory element
JP3131239B2 (ja) * 1991-04-25 2001-01-31 キヤノン株式会社 半導体回路装置用配線および半導体回路装置
JP3363496B2 (ja) 1991-11-20 2003-01-08 キヤノン株式会社 半導体装置及びその製造方法
DE69232432T2 (de) * 1991-11-20 2002-07-18 Canon Kk Verfahren zur Herstellung einer Halbleiteranordnung
JPH08139190A (ja) 1994-11-11 1996-05-31 Seiko Epson Corp 半導体装置の製造方法
JP2685028B2 (ja) 1995-05-31 1997-12-03 日本電気株式会社 半導体装置の製造方法
US5958800A (en) * 1996-10-07 1999-09-28 Taiwan Semiconductor Manufacturing Company, Ltd. Method for post planarization metal photolithography
JP3542491B2 (ja) 1997-03-17 2004-07-14 キヤノン株式会社 化合物半導体層を有する半導体基板とその作製方法及び該半導体基板に作製された電子デバイス
US5963816A (en) * 1997-12-01 1999-10-05 Advanced Micro Devices, Inc. Method for making shallow trench marks
US6020226A (en) * 1998-04-14 2000-02-01 The United States Of America As Represented By The Secretary Of The Air Force Single layer integrated metal process for enhancement mode field-effect transistor
US6194253B1 (en) * 1998-10-07 2001-02-27 International Business Machines Corporation Method for fabrication of silicon on insulator substrates
WO2000036383A1 (de) * 1998-12-15 2000-06-22 Fraunhofer Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur erzeugung von justagestrukturen in halbleitersubstraten
US6100158A (en) * 1999-04-30 2000-08-08 United Microelectronics Corp. Method of manufacturing an alignment mark with an etched back dielectric layer and a transparent dielectric layer and a device region on a higher plane with a wiring layer and an isolation region
JP3356162B2 (ja) 1999-10-19 2002-12-09 株式会社デンソー 半導体装置及びその製造方法
JP3485081B2 (ja) * 1999-10-28 2004-01-13 株式会社デンソー 半導体基板の製造方法
JP3860705B2 (ja) * 2000-03-31 2006-12-20 新電元工業株式会社 半導体装置
KR100643225B1 (ko) * 2000-04-28 2006-11-10 에이에스엠엘 네델란즈 비.브이. 리소그래피 투영장치, 기판정렬 마크의 위치를 결정하는방법, 디바이스 제조방법 및 그 디바이스
JP4843843B2 (ja) * 2000-10-20 2011-12-21 富士電機株式会社 超接合半導体素子
US6579738B2 (en) * 2000-12-15 2003-06-17 Micron Technology, Inc. Method of alignment for buried structures formed by surface transformation of empty spaces in solid state materials
US6440816B1 (en) * 2001-01-30 2002-08-27 Agere Systems Guardian Corp. Alignment mark fabrication process to limit accumulation of errors in level to level overlay
SE523906C2 (sv) * 2001-09-20 2004-06-01 Micronic Laser Systems Ab Bondningsmetod
US6798038B2 (en) * 2001-09-20 2004-09-28 Kabushiki Kaisha Toshiba Manufacturing method of semiconductor device with filling insulating film into trench
JP3973395B2 (ja) 2001-10-16 2007-09-12 株式会社豊田中央研究所 半導体装置とその製造方法
KR20030058435A (ko) * 2001-12-31 2003-07-07 동부전자 주식회사 배선 제조 방법
DE10202140A1 (de) * 2002-01-21 2003-08-07 Infineon Technologies Ag Verfahren zum Herstellen eines Hohlraums in einem monokristallinen Siliziumsubstrat und Halbleiterbaustein mit einem Hohlraum in einem monokristallinen Siliziumsubstrat mit einer epitaktischen Deckschicht
JP3913564B2 (ja) 2002-01-31 2007-05-09 富士電機ホールディングス株式会社 超接合半導体素子の製造方法
JP3908572B2 (ja) 2002-03-18 2007-04-25 株式会社東芝 半導体素子
TWI265550B (en) * 2002-05-14 2006-11-01 Toshiba Corp Fabrication method, manufacturing method for semiconductor device, and fabrication device
JP2004047967A (ja) * 2002-05-22 2004-02-12 Denso Corp 半導体装置及びその製造方法
US6746890B2 (en) * 2002-07-17 2004-06-08 Tini Alloy Company Three dimensional thin film devices and methods of fabrication
DE10316776B4 (de) * 2003-04-11 2005-03-17 Infineon Technologies Ag Verfahren zum Erzeugen einer Schutzabdeckung für ein Bauelement
JP3915984B2 (ja) 2003-06-17 2007-05-16 信越半導体株式会社 シリコンエピタキシャルウェーハの製造方法及びシリコンエピタキシャルウェーハ
JP4539052B2 (ja) 2003-08-06 2010-09-08 富士電機システムズ株式会社 半導体基板の製造方法
JP2005142335A (ja) 2003-11-06 2005-06-02 Fuji Electric Holdings Co Ltd 半導体素子の製造方法
JP2005181959A (ja) * 2003-12-22 2005-07-07 Rohm & Haas Electronic Materials Llc 光ファイバーをプリント配線板の埋め込み型導波路に連結する方法および構造体
JP4773716B2 (ja) 2004-03-31 2011-09-14 株式会社デンソー 半導体基板の製造方法
JP3961503B2 (ja) * 2004-04-05 2007-08-22 株式会社Sumco 半導体ウェーハの製造方法
US7763342B2 (en) * 2005-03-31 2010-07-27 Tini Alloy Company Tear-resistant thin film methods of fabrication
US7684660B2 (en) * 2005-06-24 2010-03-23 Intel Corporation Methods and apparatus to mount a waveguide to a substrate
US7543501B2 (en) * 2005-10-27 2009-06-09 Advanced Research Corporation Self-calibrating pressure sensor
JP2007116190A (ja) 2006-12-12 2007-05-10 Toshiba Corp 半導体素子およびその製造方法
DE102008035055B3 (de) * 2008-07-26 2009-12-17 X-Fab Semiconductor Foundries Ag Verfahren zur Ausrichtung einer elektronischen CMOS-Struktur bezogen auf eine vergrabene Struktur bei gebondeten und rückgedünnten Stapeln von Halbleiterscheiben

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001093977A (ja) * 1999-09-21 2001-04-06 Toshiba Corp 半導体装置の製造方法
JP2005019898A (ja) * 2003-06-27 2005-01-20 Denso Corp 半導体基板およびその製造方法
JP2005086091A (ja) * 2003-09-10 2005-03-31 Oki Electric Ind Co Ltd 半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011165987A (ja) * 2010-02-11 2011-08-25 Denso Corp 半導体基板の製造方法
CN104112670A (zh) * 2014-06-27 2014-10-22 杭州士兰集成电路有限公司 一种半导体器件及其制作方法

Also Published As

Publication number Publication date
DE112006004215B4 (de) 2012-05-31
US20140342526A1 (en) 2014-11-20
US20140342535A1 (en) 2014-11-20
DE112006002626T5 (de) 2008-08-28
KR100997153B1 (ko) 2010-11-30
CN101853786B (zh) 2012-06-13
US20140342525A1 (en) 2014-11-20
US20090273102A1 (en) 2009-11-05
US9034721B2 (en) 2015-05-19
DE112006002626B4 (de) 2010-08-19
US20110076830A1 (en) 2011-03-31
KR100950232B1 (ko) 2010-03-29
KR20100018073A (ko) 2010-02-16
US8835276B2 (en) 2014-09-16
KR20080059596A (ko) 2008-06-30
CN101853786A (zh) 2010-10-06
US8956947B2 (en) 2015-02-17

Similar Documents

Publication Publication Date Title
WO2007040255A1 (ja) 半導体基板およびその製造方法
CN109494158B (zh) 具有改进的内间隔件的纳米片晶体管
JP4695824B2 (ja) 半導体ウエハの製造方法
US7364980B2 (en) Manufacturing method of semiconductor substrate
CN101278377B (zh) 半导体衬底及其制造方法
JP4879545B2 (ja) 半導体基板の製造方法
JP2005019898A (ja) 半導体基板およびその製造方法
JP2007096137A (ja) 半導体基板の製造方法およびエピタキシャル成長装置
CN102208336B (zh) 形成交替排列的p型和n型半导体薄层的工艺方法
US20120032312A1 (en) Semiconductor substrate, semiconductor device, and method of producing semiconductor substrate
JP5556851B2 (ja) 半導体装置の製造方法
JP4039161B2 (ja) 半導体基板の製造方法
JP4788519B2 (ja) 半導体基板の製造方法
JP2003218037A (ja) 半導体基板の製造方法
JP5397253B2 (ja) 半導体基板の製造方法
JP5566987B2 (ja) 半導体基板の製造方法
JP5200604B2 (ja) スーパージャンクション構造を有する半導体素子の製造方法
KR102135769B1 (ko) 에칭 마스크 및 핀 구조 형성을 위한 방법들
JP2007288213A (ja) 半導体基板の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200680036884.X

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1120060026267

Country of ref document: DE

WWE Wipo information: entry into national phase

Ref document number: 12089497

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020087009941

Country of ref document: KR

RET De translation (de og part 6b)

Ref document number: 112006002626

Country of ref document: DE

Date of ref document: 20080828

Kind code of ref document: P

122 Ep: pct application non-entry in european phase

Ref document number: 06811271

Country of ref document: EP

Kind code of ref document: A1

REG Reference to national code

Ref country code: DE

Ref legal event code: 8607

WWE Wipo information: entry into national phase

Ref document number: 1020107000759

Country of ref document: KR