KR100318458B1 - 에스오아이소자의소자분리방법 - Google Patents
에스오아이소자의소자분리방법 Download PDFInfo
- Publication number
- KR100318458B1 KR100318458B1 KR1019980025259A KR19980025259A KR100318458B1 KR 100318458 B1 KR100318458 B1 KR 100318458B1 KR 1019980025259 A KR1019980025259 A KR 1019980025259A KR 19980025259 A KR19980025259 A KR 19980025259A KR 100318458 B1 KR100318458 B1 KR 100318458B1
- Authority
- KR
- South Korea
- Prior art keywords
- silicon layer
- region
- oxide film
- field oxide
- thickness
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 29
- 238000002955 isolation Methods 0.000 title claims abstract description 17
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 58
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 58
- 239000010703 silicon Substances 0.000 claims abstract description 58
- 238000005530 etching Methods 0.000 claims abstract description 11
- 239000000758 substrate Substances 0.000 claims abstract description 9
- 238000004519 manufacturing process Methods 0.000 claims abstract description 5
- 239000004065 semiconductor Substances 0.000 claims description 6
- 238000000206 photolithography Methods 0.000 claims description 5
- 229920002120 photoresistant polymer Polymers 0.000 description 7
- 230000003647 oxidation Effects 0.000 description 5
- 238000007254 oxidation reaction Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/84—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
- H01L21/76281—Lateral isolation by selective oxidation of silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
- H01L21/76283—Lateral isolation by refilling of trenches with dielectric material
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Element Separation (AREA)
Abstract
본 발명은 상충되는 두가지 요구 조건, 즉 필드산화막의 두께 확보와 웰저항의 감소를 모두 만족할 수 있도록 하는 SOI 소자의 소자분리 방법을 제공하고자 하는 것으로, 이를 위한 본 발명의 반도체소자 제조방법은, 반도체소자 제조방법에 있어서, 제1실리콘층과, 상기 제1실리콘층 상에 매몰절연층을 개재하여 형성된 제2실리콘층을 포함하는 SOI 기판을 준비하는 단계; 상대적으로 큰 면적을 갖는 필드영역 이외의 제1지역의 상기 제1실리콘층을 선택적으로 식각하여 상기 제1지역에서의 제1실리콘층 두께가 상기 큰 면적을 갖는 필드영역인 제2지역에서의 상기 제1실리콘층 두께에 비해 얇은 두께를 가지도록 하는 단계; 및 소자분리 공정을 진행하여 상기 제1지역에 작은 사이즈의 필드산화막을 형성하고, 동시에 상기 제2지역에 큰 사이즈의 필드산화막을 형성하는 단계를 포함하여 이루어진다.
Description
본 발명은 SOI(Silicon On Insulator) 기판을 사용한 반도체소자(이하 "SOI소자"라 한다)에 관한 것으로, 특히 BC(Body-Contacted)-SOI 소자의 소자분리구조 및 그 제조방법에 관한 것이다.
SOI 소자는 차세대의 저전력/고속 소자로서 많은 주목을 받고 있는데, 특히 최근에는 필드산화막 밑에 실리콘막을 남키므로써, SOI 소자에서 발생하는 플로팅바디이펙트(Floating Body Effect)의 문제를 해결한 BC-SOI(Body-Contated SOI)구조가 많이 연구되고 있다.
도1은 종래기술에 따른 BC-SOI 소자의 구조를 나타낸 단면도이다. 도1을 참조하면, 종래의 BC-SOI 소자는, 지지 기판 역할을 하는 제1실리콘층(101), 매몰산화층(102), 및 활성영역(즉, 트랜지스터의 Body)을 제공하는 제2실리콘층(103)으로 이루어진 SOI 기판에 필드산화막(104a, 104b)과 트랜지스터(106)가 형성되어 있다. 필드산화막(104a, 104b)은 트랜지스터(106)의 바디(Body)가 플로팅되므로써 발생되는 플로팅바디이펙트를 방지하기 위해 제2실리콘층(103) 내에서 매몰산화층(102)과 떨어져 있다. 트랜지스터(106)는 게이트산화막, 게이트전극 및 소스/드레인에 의해 형성되며, 소스/드레인은 LDD(lightly doped drain) 구조의 소스/드레인으로 형성될 수도 있다.
제2실리콘층(103)에 형성되는 트랜지스터들의 채널 전위를 제어하기 위하여 웰(well) 픽업(pick-up)을 위한 확산영역(105)이 제2실리콘층의 소정부위에 형성되어 있다. 참고적으로, 도면에서 나타난 제2실리콘층(103)에는 웰이 도시되어 있지 않으나, 통상 반도체소자는 CMOS 회로이므로 N-채널 트랜지스터와 P-채널트랜지스터의 바디(Body)는 각각 P웰 또는 N웰이 될 것이며, 이때의 웰 픽업을 위한 확산영역은 그 웰과 동일한 도전형의 불순물이 도핑된 영역이다.
이러한 도1에 도시된 종래의 BC-SOI 소자의 구조는 그 두께가 얇은 제2실리콘층(103)을 사용할 수 있으므로, 접합 커패시턴스(Junction Capacitance) 값이 작아 고속 소자에 적합한 특성을 갖는 등, SOI 소자로서의 이점을 가지면서도 플로팅바디이펙트의 문제가 없으며, 일반 단일 실리콘기판을 사용한 설계, 공정 등을 그대로 이용하여 소자를 제작할 수 있다는 장점을 가지고 있다.
그러나, 종래의 BC-SOI 소자도 몇가지 문제점을 갖고 있는데, 그 중 하나가 웰 저항의 문제이다. 즉, 양호한 소자분리(Isolation ) 특성을 얻기 위해서는 충분한 두께의 필드산화막 확보가 필요한데, 충분한 두께의 필드산화막을 확보하기 위해서 필드산화막의 두께를 두껍게 할 경우 필드산화막 밑에 남는 제2실리콘층의 두께가 얇아져 웰 저항이 커지는 문제가 있다. 필드산화막 밑에 남은 제2실리층의 양이 작아 웰 저항이 커지는 경우, 트랜지스터의 바디 바이어스(Body Bias)가 잘 잡히지 않아, 심한 경우 플로팅바디이펙트가 나타날 수도 있다. 한편, 웰 저항을 작게하기 위해서는 필드산화막의 두께를 감소시켜 필드산화막 밑에 남아있는 제2실리콘층의 두께를 증가시켜야 하는데, 이를 위해 필드산화막의 두께를 감소시키면 필드산화막 펀치쓰루(Punch through) 문제가 발생된다.
더욱이, 도1에 도시된 종래의 소자분리 구조는 필드지역이 적은 영역에서의 필드산화막(104a)와 필드지역이 큰 영역에서의 필드산화막(104b)이 각기 매몰산화층(102)과 떨어진 거리가 동일(LA= LB)하기 때문에, 즉, 각 필드산화막(104a,104b)과 메몰산화층(102) 사이에 형성된 제2실리콘층(103)의 두께가 실질적으로 동일하게 형성되어 있기 때문에, 상충관계를 갖는 필드산화막 두께 확보와 웰저항 감소를 모두 만족할 수가 없었다.
왜냐하면, 작은 사이즈의 필드산화막(104a)이 형성된 영역의 소자에서는 웰저항보다 펀치쓰루 문제가 더 심각한데 반하여, 큰 사이즈의 필드산화막(104b)이 형성된 영역의 소자에서는 펀치쓰루는 그리 문제되지 않으나(필드지역이 크므로) 웰저항이 매우 심각한 문제로 대두되기 때문이다.
본 발명은 상기 문제점을 해결하기 위하여 안출된 것으로써, 상충되는 두가지 요구 조건, 즉 필드산화막의 두께 확보와 웰저항의 감소를 모두 만족할 수 있도록 하는 SOI 소자의 소자분리 방법을 제공하는데 목적이 있다.
도1은 종래기술에 따른 BC-SOI 소자의 구조를 나타낸 단면도.
도2a 내지 도2d는 본 발명에 따른 SOI 소자의 소자분리 방법을 나타내는 공정 단면도.
도3a 내지 도3d는 포토리소그라피 공정시의 미스얼라인을 감안한 본 발명의 다른 실시예를 설명하기 위한 도면.
* 도면의 주요부분에 대한 부호의 설명
201 : 제1실리콘층 202 : 매몰산화층
203 : 제2실리콘층 207a : 작은 사이즈의 필드산화막
207b : 큰 사이즈의 필드산화막
상기 목적을 달성하기 위한 본 발명의 반도체소자 제조방법은, 반도체소자 제조방법에 있어서, 제1실리콘층과, 상기 제1실리콘층 상에 매몰절연층을 개재하여 형성된 제2실리콘층을 포함하는 SOI 기판을 준비하는 단계; 상대적으로 큰 면적을 갖는 필드영역 이외의 제1지역의 상기 제1실리콘층을 선택적으로 식각하여 상기 제1지역에서의 제1실리콘층 두께가 상기 큰 면적을 갖는 필드영역인 제2지역에서의 상기 제1실리콘층 두께에 비해 얇은 두께를 가지도록 하는 단계; 및 소자분리 공정을 진행하여 상기 제1지역에 작은 사이즈의 필드산화막을 형성하고, 동시에 상기 제2지역에 큰 사이즈의 필드산화막을 형성하는 단계를 포함하여 이루어진다.
본 발명의 반도체소자 제조방법에서, 상기 소자분리 공정을 통상의 LOCOS 공정 또는 통상의 트렌치 소자분리 공정으로 진행할 수 있다.
또한, 본 발명의 반도체소자 제조방법에서, 상기 제1지역의 상기 제1실리콘층을 선택적으로 식각하는 단계는, 상기 제1지역에 식각마스크패턴을 형성하고 상기 제2지역의 상기 제1실리콘층을 식각하여 이루어지되, 포토리소그라피 공정시의 미스얼라인을 감안하여 상기 식각마스크패턴은 상기 필드산화막 보다 적은 크기로 디자인하는 것을 특징으로 한다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부된 도면을 참조하여 설명하기로 한다.
도2a 내지 도2d는 본 발명에 따른 SOI 소자의 소자분리 방법을 나타내는 공정 단면도이다.
먼저, 도2a와 같이 제1실리콘층(201), 매몰산화층(202) 및 제2실리콘층(203)으로 이루어진 SOI 기판에서, 제2실리콘층(203) 상에 큰 사이즈의 필드산화막이 형성될 지역을 덮는 포토레지스트패턴(204)을 형성하고 노출된 제2실리콘층(203)을 일부두께 식각한다. 여기서 포토레지스트패턴(204)은 제2실리콘층(203)을 식각하기 위한 식각마스크패턴으로서 포토레지스트 이외에 다른 박막을 사용하는 공지된 기존의 방법은 모두 적용될 수 있다
이어서, 도2b는 포토레지스트패턴(204)을 제거한 상태로서, 제2실리콘층(203)은 큰 사이즈의 필드산화막이 형성될 지역이 다른 지역보다 두꺼운 두께를 갖게 된다.
이어서, 도2c와 같이 통상의 LOCOS(Local oxidation of silicon) 소자분리 공정을 진행하여, 작은 사이즈 및 큰 사이즈를 갖는 필드산화막(207a, 207b)을 동시에 형성하는데, 이때 동일한 조건에서 산화가 이루어지므로, 상대적으로 두꺼운 제2실리콘층(103)은 산화되지 않고 잔류하는 두께가 상대적으로 얇았던 지역보다 크게 된다.
그리고, 도2d는 도2b의 상태에서, 통상의 트렌치(Trench) 소자분리 공정을 진행하여 작은 사이즈 및 큰 사이즈를 갖는 필드산화막(207a, 207b)을 동시에 형성한 상태로서, 트렌치 소자분리 공정중 트렌치 형성을 위한 제2실리콘층(203)의 식각시 제2실리콘층(203)은 각 필드 지역에서 동일한 두께로 식각되기 때문에, 큰 사이즈를 갖는 필드산화막(207b) 하부에 형성되는 제2실리콘층(203)은 상대적으로 두꺼운 두께를 갖는다.
한편, 도3a 내지 도3d는 포토리소그라피 공정시의 미스얼라인을 감안한 본 발명의 다른 실시예를 설명하기 위한 도면으로서, 도3a에 도시된 바와 같이, 포토레지스트패턴이 형성되는 영역(즉, 제2실리콘층(203)의 돌출 영역)과 큰 사이즈의 필드산화막(207b)이 형성되는 영역의 크기는 동일하지만, 포토리소그라피 공정시 미스얼라인(Mis-align)이 발생될 경우 미스얼라인이 발생된 지역에서 제2실리콘층(203)의 활성영역은 단차를 가질수 있다. 이에 의해 접합이나 콘택형성시 문제를 발생시킬 소지가 있다.
따라서, 본 발명에서는 도3b에 도시된 바와 같이 포토레지스트패턴(204)을 필드산화막(207b) 패턴보다 적게 형성하여, 도3c와 같이 미스얼라인이 발생하더라도 필드산화(207b)이 포토레지스트패턴(204)이 형성된 지역을 덮도록 하므로써, 도3d와 같이 단차없는 활성영역을 얻을 수 있다.
결국, 본 발명의 제조방법에 의해 형성된 소자분리구조는, 도2c 또는 도2d에 도시된 바와 같이, 제1실리콘층(201), 매몰산화층(202) 및 제2실리콘층(203)으로 이루어진 SOI 기판에 작은 사이즈를 갖는 필드산화막(207a)과 큰 사이즈를 갖는 필드산화막(207b)가 형성되어 있는바, 작은 사이즈를 갖는 필드산화막(207a)는 매몰산화층(202)와 거리 LA를 두고 이격되어 있으며, 큰 사이즈를 갖는 필드산화막(207b)는 매몰산화층(202)와 LA보다 큰 거리 LB를 두고 이격되어 있다.
따라서, 작은 사이즈의 필드산화막(207a)이 형성된 영역의 소자에서는 펀치쓰루를 억제할수 있고, 큰 사이즈의 필드산화막(207b)이 형성된 영역의 소자에서는 웰저항을 개선할 수 있다. 즉, 작은 사이즈의 필드산화막(207a)이 형성된 영역의 소자에서는 웰저항보다 펀치쓰루 문제가 더 심각한데, 작은 사이즈의 필드산화막(207a)과 매몰산화층(202) 사이에 형성된 제2실리콘층(203)의 두께는 상대적으로 적기 때문에 펀치쓰루 문제를 최대한 억제할 수 있고, 큰 사이즈의 필드산화막(207b)이 형성된 영역의 소자에서는 펀치쓰루는 그리 문제되지 않으나 웰저항이 매우 심각한 문제로 대두되는데, 큰 사이즈의 필드산화막(207b)과매몰산화층(202) 사이에 형성된 제2실리콘층(203)의 두께가 상대적으로 크기 때문에 웰저항이 작아지게 된다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.
본 발명은 BC-SOI 소자에서 작은 사이즈의 필드산화막 및 큰 사이즈의 필드산화막에서 각기 현저한 문제를 일으키는 펀치쓰루 및 웰저항 증가 문제를 동시에 개선할 수 있어, 고집적 BC-SOI 소자의 특성을 향상시키는 효과가 있다.
Claims (4)
- 반도체소자 제조방법에 있어서,제1실리콘층과, 상기 제1실리콘층 상에 매몰절연층을 개재하여 형성된 제2실리콘층을 포함하는 SOI 기판을 준비하는 단계;상대적으로 큰 면적을 갖는 필드영역 이외의 제1지역의 상기 제1실리콘층을 선택적으로 식각하여 상기 제1지역에서의 제1실리콘층 두께가 상기 큰 면적을 갖는 필드영역인 제2지역에서의 상기 제1실리콘층 두께에 비해 얇은 두께를 가지도록 하는 단계; 및소자분리 공정을 진행하여 상기 제1지역에 작은 사이즈의 필드산화막을 형성하고, 동시에 상기 제2지역에 큰 사이즈의 필드산화막을 형성하는 단계를 포함하여 이루어진 반도체소자.
- 제2항에 있어서,상기 소자분리 공정을 LOCOS 공정으로 진행하는 것을 특징으로 하는 반도체소자 제조방법.
- 제2항에 있어서,상기 소자분리 공정을 트렌치 소자분리 공정으로 진행하는 것을 특징으로 하는 반도체소자 제조방법.
- 제1항 내지 제3항중 어느한 항에 있어서,제1지역의 상기 제1실리콘층을 선택적으로 식각하는 단계는,상기 제1지역에 식각마스크패턴을 형성하고 상기 제2지역의 상기 제1실리콘층을 식각하여 이루어지되,포토리소그라피 공정시의 미스얼라인을 감안하여 상기 식각마스크패턴은 상기 필드산화막 보다 적은 크기로 디자인하는 것을 특징으로 하는 반도체소자 제조방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980025259A KR100318458B1 (ko) | 1998-06-30 | 1998-06-30 | 에스오아이소자의소자분리방법 |
US09/343,066 US6194289B1 (en) | 1998-06-30 | 1999-06-29 | SOI device and method of isolation thereof |
TW088110938A TW447083B (en) | 1998-06-30 | 1999-06-29 | SOI device and method of isolation thereof |
JP11185527A JP2000031269A (ja) | 1998-06-30 | 1999-06-30 | Soi素子及びその素子分離方法 |
US09/739,479 US20010002716A1 (en) | 1998-06-30 | 2000-12-18 | SOI device and method of isolation thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980025259A KR100318458B1 (ko) | 1998-06-30 | 1998-06-30 | 에스오아이소자의소자분리방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000003951A KR20000003951A (ko) | 2000-01-25 |
KR100318458B1 true KR100318458B1 (ko) | 2002-02-19 |
Family
ID=19541746
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980025259A KR100318458B1 (ko) | 1998-06-30 | 1998-06-30 | 에스오아이소자의소자분리방법 |
Country Status (4)
Country | Link |
---|---|
US (2) | US6194289B1 (ko) |
JP (1) | JP2000031269A (ko) |
KR (1) | KR100318458B1 (ko) |
TW (1) | TW447083B (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100349366B1 (ko) * | 1999-06-28 | 2002-08-21 | 주식회사 하이닉스반도체 | 에스오아이 소자 및 그의 제조방법 |
JP4823408B2 (ja) | 2000-06-08 | 2011-11-24 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体記憶装置 |
KR100366923B1 (ko) * | 2001-02-19 | 2003-01-06 | 삼성전자 주식회사 | 에스오아이 기판 및 이의 제조방법 |
KR100373851B1 (ko) * | 2001-03-30 | 2003-02-26 | 삼성전자주식회사 | 소이형 반도체 장치 및 그 형성 방법 |
US7313330B2 (en) | 2002-08-13 | 2007-12-25 | Samsung Electronics Co., Ltd. | Redundant apparatus and method for gigabit ethernet passive optical network system and frame format thereof |
KR100961830B1 (ko) | 2003-07-22 | 2010-06-08 | 매그나칩 반도체 유한회사 | 트렌치형 게이트를 구비하는 트랜지스터 및 그 제조 방법 |
JP2005158952A (ja) * | 2003-11-25 | 2005-06-16 | Toshiba Corp | 半導体装置及びその製造方法 |
KR100702315B1 (ko) | 2006-05-10 | 2007-03-30 | 주식회사 하이닉스반도체 | 반도체 소자의 형성 방법 |
US7944000B2 (en) | 2006-06-12 | 2011-05-17 | Ricoh Company, Ltd. | Semiconductor resistor, method of manufacturing the same, and current generating device using the same |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4604162A (en) | 1983-06-13 | 1986-08-05 | Ncr Corporation | Formation and planarization of silicon-on-insulator structures |
US4939099A (en) | 1988-06-21 | 1990-07-03 | Texas Instruments Incorporated | Process for fabricating isolated vertical bipolar and JFET transistors |
US5476819A (en) | 1993-07-26 | 1995-12-19 | Litton Systems, Inc. | Substrate anchor for undercut silicon on insulator microstructures |
TW389999B (en) * | 1995-11-21 | 2000-05-11 | Toshiba Corp | Substrate having shallow trench isolation and method of manufacturing the same |
US5646053A (en) | 1995-12-20 | 1997-07-08 | International Business Machines Corporation | Method and structure for front-side gettering of silicon-on-insulator substrates |
US5747353A (en) * | 1996-04-16 | 1998-05-05 | National Semiconductor Corporation | Method of making surface micro-machined accelerometer using silicon-on-insulator technology |
US5747377A (en) * | 1996-09-06 | 1998-05-05 | Powerchip Semiconductor Corp. | Process for forming shallow trench isolation |
US5858621A (en) * | 1997-01-22 | 1999-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bi-layer silylation process using anti-reflective-coatings (ARC) for making distortion-free submicrometer photoresist patterns |
US5811315A (en) | 1997-03-13 | 1998-09-22 | National Semiconductor Corporation | Method of forming and planarizing deep isolation trenches in a silicon-on-insulator (SOI) structure |
US6054368A (en) * | 1997-06-30 | 2000-04-25 | Taiwan Semiconductor Manufacturing Company | Method of making an improved field oxide isolation structure for semiconductor integrated circuits having higher field oxide threshold voltages |
-
1998
- 1998-06-30 KR KR1019980025259A patent/KR100318458B1/ko not_active IP Right Cessation
-
1999
- 1999-06-29 TW TW088110938A patent/TW447083B/zh not_active IP Right Cessation
- 1999-06-29 US US09/343,066 patent/US6194289B1/en not_active Expired - Lifetime
- 1999-06-30 JP JP11185527A patent/JP2000031269A/ja active Pending
-
2000
- 2000-12-18 US US09/739,479 patent/US20010002716A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US20010002716A1 (en) | 2001-06-07 |
TW447083B (en) | 2001-07-21 |
JP2000031269A (ja) | 2000-01-28 |
KR20000003951A (ko) | 2000-01-25 |
US6194289B1 (en) | 2001-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6677645B2 (en) | Body contact MOSFET | |
US5214295A (en) | Thin film field effect transistor, CMOS inverter, and methods of forming thin film field effect transistors and CMOS inverters | |
KR100278273B1 (ko) | 반도체장치의콘택홀형성방법 | |
KR20010050860A (ko) | 반도체 장치 및 그 제조 방법 | |
KR100318458B1 (ko) | 에스오아이소자의소자분리방법 | |
US5677210A (en) | Method of producing a fully planarized concave transistor | |
US7737466B1 (en) | Semiconductor device and manufacturing method thereof | |
KR100280167B1 (ko) | 반도체장치 및 그 제조방법 | |
US6995055B2 (en) | Structure of a semiconductor integrated circuit and method of manufacturing the same | |
JP3529220B2 (ja) | 半導体装置及びその製造方法 | |
JP2000332250A (ja) | 半導体装置およびその製造方法 | |
GB2289162A (en) | Semiconductor device with trench isolation and method for fabrication therof | |
US20050145942A1 (en) | Method of making field effect transistors having self-aligned source and drain regions using independently controlled spacer widths | |
KR19990002942A (ko) | 에스오 아이(soi) 소자의 제조방법 | |
JPH09312331A (ja) | 半導体装置及びその製造方法 | |
US6303441B1 (en) | Semiconductor device and method for fabricating the same | |
JPH10163338A (ja) | 半導体装置とその製造方法 | |
JPH09289315A (ja) | 半導体装置の製造方法 | |
KR100372820B1 (ko) | 이중 실리콘 모스펫 및 그 제조방법 | |
KR19990057791A (ko) | 접합 하부로 확장된 소자분리절연막을 갖는 반도체소자 및 그제조방법 | |
JP2734434B2 (ja) | 半導体装置およびその製造方法 | |
KR100674647B1 (ko) | 고전압용 반도체 소자의 제조 방법 | |
KR100379534B1 (ko) | 반도체 소자의 제조 방법 | |
JP3521921B2 (ja) | 半導体装置の製造方法 | |
KR0149942B1 (ko) | Cmos 소자의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20091126 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |