KR100280167B1 - 반도체장치 및 그 제조방법 - Google Patents
반도체장치 및 그 제조방법 Download PDFInfo
- Publication number
- KR100280167B1 KR100280167B1 KR1019980045062A KR19980045062A KR100280167B1 KR 100280167 B1 KR100280167 B1 KR 100280167B1 KR 1019980045062 A KR1019980045062 A KR 1019980045062A KR 19980045062 A KR19980045062 A KR 19980045062A KR 100280167 B1 KR100280167 B1 KR 100280167B1
- Authority
- KR
- South Korea
- Prior art keywords
- contact
- mis transistor
- gate
- conductive
- cap layer
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 23
- 239000004065 semiconductor Substances 0.000 title claims description 31
- 239000010410 layer Substances 0.000 claims abstract description 60
- 239000000758 substrate Substances 0.000 claims abstract description 37
- 238000000034 method Methods 0.000 claims abstract description 36
- 239000011229 interlayer Substances 0.000 claims abstract description 26
- 239000010408 film Substances 0.000 claims description 82
- 238000005530 etching Methods 0.000 claims description 16
- 239000012535 impurity Substances 0.000 claims description 11
- 238000009792 diffusion process Methods 0.000 claims description 10
- 238000000151 deposition Methods 0.000 claims description 3
- 239000010409 thin film Substances 0.000 claims description 3
- 229910052710 silicon Inorganic materials 0.000 abstract description 21
- 239000010703 silicon Substances 0.000 abstract description 21
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract description 20
- 229910004298 SiO 2 Inorganic materials 0.000 abstract description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 40
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 37
- 230000002093 peripheral effect Effects 0.000 description 11
- 238000001020 plasma etching Methods 0.000 description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 10
- 229920005591 polysilicon Polymers 0.000 description 10
- 238000005468 ion implantation Methods 0.000 description 9
- 230000010354 integration Effects 0.000 description 5
- 238000001459 lithography Methods 0.000 description 5
- 238000002955 isolation Methods 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 3
- 238000010586 diagram Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76897—Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823418—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
- H01L21/823425—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures manufacturing common source or drain regions between a plurality of conductor-insulator-semiconductor structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823475—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
Abstract
자기정합 콘택트를 포함하는 디바이스에서도 콘택트 공정을 1번으로 끝내 제조 프로세스를 간략화 할 수 있다.
실리콘기판(21) 상의 게이트전극(24) 상에는 콘택트부(25a,25b)를 갖춘 캡층(25)이 자기정합적으로 형성된다. 그리고, 이 캡층(25) 및 실리콘기판(21) 상에 SiO2계의 층간막(38)이 퇴적된 후, 콘택트홀(40a~40e)의 패터닝이 행해진다. 이 후, 상기 콘택트홀(40a~40e)에 대해 배선층(41)이 형성된다. 상기 콘택트부(25a,25b)의 지름은 콘택트홀(40a~40e)의 지름과 다르게 형성된다.
Description
본 발명은 반도체장치의 고집적화에 관한 것으로, 특히 자기정합 콘택트를 포함하는 디바이스의 프로세스를 간략화 한 반도체장치 및 그 제조방법에 관한 것이다.
최근의 반도체 집적회로 기술에 있어서의 고집적화에는 현저한 것이 있다. 이들 반도체 집적회로의 고집적화의 요구를 달성하는 방법으로, 일반적으로는 리소그래피의 해상능력을 향상시키는 미세한 라인, 스페이스, 콘택트 패턴을 실현함으로써 고집적화를 달성하고 있다.
그러나, 최근 리소그래피 기술에 있어서의 레이어(layer)간의 맞춤능력의 진보가 해상력의 진보보다 늦기 때문에, 맞춤 여유를 확보하는 것에 의한 면적의 증대라는 문제가 커지고 있으며, 집적회로의 고집적화를 저해하고 있다.
이들 문제를 해결하기 위해, 콘택트를 게이트에 대해 자기정합적으로 형성함으로써 맞춤에 의한 면적의 증대를 회피하는 방법이 채용되고 있다.
도 10 및 도 11은, 이와 같은 종래 반도체장치의 제조공정을 나타낸 단면도이다.
도 10의 (a)에 있어서, 실리콘기판(1)과 이 실리콘기판(1)과는 역도전형의 웰(1a)의 표면부에 소자분리영역(2) 및 n-확산층(3), p-확산층(4)이 형성되어 있다. 상기 실리콘기판(1) 및 웰(1a) 상에는 게이트산화막(6)을 매개로 게이트전극(7)이 형성되어 있다. 또한, 8은 실리콘(SiN)질화막에 의한 캡층이다. 더욱이, 상기 실리콘기판(1) 상에 실리콘질화막(5) 퇴적되어 있다. 또, 이 경우 상기 게이트전극(7)의 양측에는 게이트 측벽(12)이 형성되어 있다.
다음에, 도 10의 (b)에 나타낸 바와 같이, 웰(1a)의 형성되어 있지 않은 실리콘기판(1) 상(上) 및, 웰(1a) 상의 각각에 대해 RIE(반응성이온에칭)에 의한 실리콘기판면 상의 실리콘질화막(5)의 제거와 불순물의 이온주입이 행해져 소스·드레인으로 되는 N+확산층(9,10) 및 P+확산층(11)이 형성된다. 이 후, 실리콘기판(1)의 전면 상에 층간막(13)이 퇴적된다.
이어서, 도 10의 (c)에 나타낸 바와 같이, 후에 기판(1)의 소스·드레인으로의 콘택트를 형성해야 할 위치를 제외하고, 층간막(13) 상에 레지스트(14)가 형성된다. 그리고, 이 레지스터(14)를 마스크로 하여 도 11의 (a)에 나타낸 바와 같이, 실리콘질화막(8)에 대해 선택비를 취하는 조건으로 에칭이 이루어진다. 이에 의해, 콘택트홀(15)이 얻어지고, 게이트전극에 대해 맞춤 여유를 확보하지 않아도 콘택트를 형성할 수 있다.
다음에, 도 11의 (b)에 나타낸 바와 같이, 후에 게이트로의 콘택트부를 형성해야 할 위치를 제외하고 상기 콘택트홀(15) 및 층간막(13) 상에 레지스트(16)가 퇴적된 후, 이 레지스트(16)를 마스크로 하여 게이트 상에 콘택트홀(17)이 형성된다.
이 후, 도 11의 (c)에 나타낸 바와 같이, 형성된 각 콘택트홀(15,17) 내(內) 및 층간막(13) 상에 금속배선(18,19)이 형성된다.
그러나, 상술한 바와 같은 형성방법에서는 게이트 상의 질화막을 에칭하여 콘택트를 형성하는 공정(도 11의 (b))과, 게이트 상의 질화막을 에칭하지 않는 콘택트 공정(도 11의 (a))이라는 상반되는 프로세스가 필요해진다. 이 때문에, 콘택트 공정이 2번 필요해져 프로세스 공정이 길어진다는 과제를 갖고 있었다.
본 발명은 상기한 점을 감안하여 이루어진 것으로, 자기정합 콘택트를 포함하는 디바이스에 있어서도 1번의 콘택트 공정으로 제조가 가능한 반도체장치 및 그 제조방법을 제공하는 것에 그 목적이 있다.
도 1은 본 발명에 따른 제1실시예의 반도체장치의 구조를 나타낸 단면도로, (a)는 층간막 내의 콘택트의 지름이 게이트에 접하는 콘택트의 지름보다 큰 경우를 나타낸 도면, (b)는 층간막 내의 콘택트의 지름이 게이트에 접하는 콘택트의 지름보다 작은 경우를 나타낸 도면,
도 2는 본 발명의 제1실시예에 의한 반도체장치의 제조 프로세스를 나타낸 단면도,
도 3은 본 발명의 제1실시예에 의한 반도체장치의 제조 프로세스를 나타낸 단면도,
도 4는 본 발명의 제2실시예를 나타낸 것으로, 제1실시예에 있어서 패턴이 미세한 부분에 플러그를 앞에 형성해 두는 예를 나타낸 제조 프로세스의 단면도,
도 5는 본 발명의 제2실시예를 나타낸 것으로, 제1실시예에 있어서 패턴이 미세한 부분에 플러그를 앞에 형성해 두는 예를 나타낸 제조 프로세스의 단면도,
도 6은 본 발명의 제2실시예를 나타낸 것으로, 제1실시예에 있어서 패턴이 미세한 부분에 플러그를 앞에 형성해 두는 예를 나타낸 제조 프로세스의 단면도,
도 7은 본 발명의 제2실시예를 나타낸 것으로, 제1실시예에 있어서 패턴이 미세한 부분에 플러그를 앞에 형성해 두는 예를 나타낸 제조 프로세스의 단면도,
도 8은 본 발명의 제3실시예를 나타낸 것으로, 제1실시예에 있어서 전체의 콘택트홀의 에칭을 행하기 전에 박막의 실리콘질화막을 퇴적해 두는 예를 나타낸 제조 프로세스의 단면도,
도 9는 본 발명의 제3실시예를 나타낸 것으로, 제1실시예에 있어서 전체의 콘택트홀의 에칭을 행하기 전에 박막의 실리콘질화막을 퇴적해 두는 예를 나타낸 제조 프로세스의 단면도,
도 10은 종래 반도체장치의 제조공정을 나타낸 단면도,
도 11은 종래 반도체장치의 제조공정을 나타낸 단면도이다.
〈도면의 주요부분에 대한 부호의 설명〉
21 --- 실리콘(Si)기판, 22 --- 소자분리영역,
23 --- 게이트절연막, 24 --- 폴리실리콘층(게이트전극),
25 --- 실리콘질화막(캡층), 25a,25b --- 콘택트부,
26,27,28 --- 소스·드레인영역, 29 --- 실리콘질화막,
30 --- 게이트 측벽, 31 --- P+층,
32,36 --- 콘택트 패턴, 33,37,39 --- 레지스트,
34,35 --- N+층, 38 --- 층간막,
40a,40b,40c,40e --- 콘택트홀, 41 --- 배선층,
43 --- 실리콘질화막(얇은 실리콘질화막).
상기 목적을 달성하기 위한 본 발명은, 반도체기판 상에 형성된 게이트전극과, 상기 게이트전극 상에 상기 게이트전극과 자기정합적으로 형성되고, 제1콘택트홀을 갖춘 캡층, 상기 반도체기판 및 상기 캡층 상에 퇴적되고, 상기 제1콘택트홀 상에 제2콘택트홀을 갖춘 층간막 및, 상기 제1 및 제2콘택트홀 내에 형성되는 배선층을 구비하여 구성된 반도체장치에 있어서, 상기 제1콘택트홀과 제2콘택트홀은 서로 다른 마스크를 이용하여 형성된 것을 특징으로 한다.
또한, 본 발명은 제1도전형 MIS트랜지스터와 제2도전형 MIS트랜지스터를 형성해야 할 기판 상에서 게이트절연막, 게이트전극 및 캡층의 적층구조를 게이트형상으로 가공하는 제1공정과, 상기 제1도전형 MIS트랜지스터측 영역을 피복하는 절연막의 전면과, 상기 제2도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층을 에칭하고, 상기 제1도전형 MIS트랜지스터의 기판면을 실질적으로 노출시킴과 동시에 상기 제2도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층의 일부를 제거한 후에 제1도전형 불순물의 주입을 행하는 제2공정, 상기 제2도전형 MIS트랜지스터측 영역을 피복하는 절연막의 전면과, 상기 제1도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층을 에칭하고, 상기 제2도전형 MIS트랜지스터의 기판면을 실질적으로 노출시킴과 동시에 상기 제1도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층 및 상기 제2도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층의 나머지부를 제거한 후에 제2도전형 불순물의 주입을 행하는 제3공정, 상기 절연막과는 다른 층간막을 기판 상에 형성하는 제4공정 및, 상기 층간막에 대한 선택적인 에칭으로 상기 제1도전형 MIS트랜지스터 및 상기 제2도전형 MIS트랜지스터의 소스·드레인 및 상기 게이트 콘택트부에 이르는 콘택트홀을 형성하는 제5공정을 구비하여 이루어진 것을 특징으로 한다.
본 발명에서는 N형 불순물의 이온주입, P형 불순물의 이온주입 공정 각각에 있어서의 레지스트 마스크의 형성시에 게이트 상의 콘택트부도 제거된 패턴을 형성해 둔다. 이에 의해, 콘택트 공정이 1번으로도 자기정합 콘택트를 포함하는 집적회로를 형성할 수 있도록 하고 있다.
(실시예)
이하, 본 발명의 실시예를 도면을 참조하면서 상세히 설명한다.
우선, 도 1 내지 도 3을 참조하여 본 발명의 제1실시예를 설명한다. 본 제1실시예에 의한 반도체장치는, DRAM의 메모리셀부와 N형 MOSFET 및 P형 MOSFET를 갖춘 주변회로부를 동일한 반도체기판 상에 형성해서 얻어지는 것이다.
도 1은 본 발명에 따른 제1실시예의 반도체장치의 구조를 나타낸 단면도로, 게이트 상의 콘택트부에서 게이트에 접하는 제1콘택트의 지름과 SiO2층간막 내의 제2콘택트 지름의 크기가 다른 경우를 나타내고 있다. 즉, 도 1의 (a)는 제2콘택트의 지름이 제1콘택트의 지름보다 큰 경우를 나타낸 도면이고, 도 1의 (b)는 제2콘택트의 지름이 제1콘택트의 지름보다 작은 경우를 나타낸 도면이다.
또한, 도 2 및 도 3은 본 제1실시예에 의한 반도체장치의 제조 프로세스를 나타낸 단면도이다.
도 2의 (a)에 있어서, p형 실리콘(Si)기판(21)에 리소그래피 공정을 이용하여 n웰(21a)이 형성된다. 이어서, p형 실리콘기판(21)의 표면에 있어서, 메모리셀부의 N채널 MOS트랜지스터 및 주변회로부를 구성하는 N채널 MOS트랜지스터 및 P채널 MOS트랜지스터 사이 등에 소자분리영역(22a,22b)이 형성된다.
계속해서, 실리콘기판(21)의 표면부에 게이트절연막(23), 폴리실리콘층(24: 게이트전극), 실리콘질화막(25: 캡층)의 적층구조가 가공된다. 그리고, 이온주입 및 열공정이 행해지고, 실리콘기판(21)의 표면에 n-, p-, n-형의 소스·드레인 확산영역(얕은 확산층) 26, 27, 28이 형성된다. 더욱이, 상기 실리콘기판(21) 상에 실리콘질화막(29)이 게이트 사이가 매립되지 않을 정도의 두께로 퇴적된다. 또, 상기 게이트전극(24)의 양측에는 게이트 측벽(30)이 형성된다.
계속해서, 도 2의 (b)에 나타낸 바와 같이, 레지스트(33)로 이루어지는 마스크를 이용하여 주변회로부의 P채널 MOS트랜지스터 상의 실리콘질화막(29)이 선택적으로 반응성이온에칭(RIE)으로 제거된 후, 이온주입에 의해 소스·드레인으로 되는 P+층(31)이 형성된다. 이 경우, 주변회로부의 P채널 MOS트랜지스터 상(上) 뿐만 아니라, N채널 MOS트랜지스터의 게이트 상에서도 실리콘질화막(25)이 부분적으로 후퇴하도록 콘택트 패턴(32)을 갖춘 레지스트(33)가 형성된다. 그리고, 상기 콘택트 패턴(32) 하(下)의 실리콘질화막(25)이 에칭 후퇴되도록 해 둔다.
한편, P채널 MOS트랜지스터의 게이트 상의 실리콘질화막(25)은 전면이 노출하여 콘택트 패턴은 형성되어 있지 않기 때문에, 마찬가지로 가공 후퇴한다.
도 2의 (c)에 있어서는, 메모리셀부 및 주변회로부의 N채널 MOS트랜지스터 상의 실리콘질화막(29)이 레지스트(37)를 마스크로 RIE로 에칭 제거된다. 그리고, n형 불순물의 이온주입이 행해져 소스·드레인으로 되는 N+층(34,35)이 형성된다.
이 경우, P채널 MOS트랜지스터의 게이트 상에 콘택트 패턴(36)이 형성되어 있으며, 이 콘택트 패턴(36) 하에서는 레지스트(37)를 마스크로 한 RIE에 의해 실리콘질화막(25)이 에칭 후퇴되도록 해 둔다. 한편, N채널 MOS트랜지스터의 게이트 상의 실리콘질화막(25)은 마찬가지로 가공 후퇴한다.
이들 공정에 의해, 주변회로부의 N채널 MOS트랜지스터 및 P채널 MOS트랜지스터에 있어서, 게이트 상의 콘택트부(25a,25b)에 2회 에칭이 행해짐으로써 콘택트홀이 형성되고, 게이트 폴리실리콘층(24)이 노출된다. 또, 실리콘기판(21) 상도 실리콘질화막(29)이 에칭됨으로써 동시에 노출된다.
그리고, 상술한 공정에 의해 형성된 소스·드레인으로 되는 P+층(31), N+층(34,35)에 대한 열공정이 행해져 활성화 된다.
이어서, 도 3의 (a)에 나타낸 바와 같이, SiO2계의 층간막(38)이 퇴적된 후, 콘택트홀을 형성하는 위치를 제외한 부분에 레지스트(39)가 형성된다. 이 후, 도 3의 (b)에 나타낸 바와 같이, 콘택트홀(40a,40b,40c,40d,40e)의 패터닝이 행해진다. 이는 상기 층간막(38)에 대해 선택비를 취하는 조건으로 그 층간막(38)이 에칭된다.
여기서, 소스·드레인으로 되는 P+층(31), N+층(34,35) 상에 형성된 콘택트홀(40a,40c,40e)은 게이트에 대해 자기정합적으로 형성된다. 한편, 게이트 상에 형성된 콘택트홀(40b,40d)에서는 실리콘질화막(25)이 존재하지 않는 콘택트부(25a,25b)에서 게이트 폴리실리콘층(24)과의 콘택이 얻어진다.
연속해서, 도 3의 (c)에 나타낸 바와 같이, 형성된 콘택트홀(40a~40e) 내 및 층간막(38) 상에 배선층(41)이 형성된다.
이와 같이, 제1실시예의 방법에 의하면, 리소그래피의 공정수를 증가시키지 않고, SAC(자기정합 콘택트)구조를 포함하는 집적회로를 형성할 수 있다.
다음에, 본 발명의 제2실시예에 대해 설명한다.
도 4 내지 도 7은 상술한 제1실시예에 있어서, 패턴이 미세한 부분에 플러그를 앞에 형성해 두는 예를 나타낸 것으로, 제2실시예에 있어서의 제조 프로세스의 단면도이다. 또, 상술한 제1실시예와 동일한 부분에 대해서는, 도 4 내지 도 7에 있어서 도 2 및 도 3과 동일한 부호를 붙이고, 설명은 생략한다.
도 4의 (a)에 있어서, 기판(21)의 표면에 소자분리영역(22)이 형성되어 있으며, 계속해서 실리콘기판(21)의 표면부에 게이트절연막(23), 폴리실리콘층(24), 실리콘질화막(25)의 적층구조가 가공된다. 그리고, 이온주입 및 열공정이 행해지고, 실리콘기판(21)의 표면에 소스·드레인 확산영역(26,27,28)이 형성된다. 더욱이, 상기 소스·드레인 확산영역(26,27,28) 상에 실리콘질화막(29)이 게이트 사이가 매립되지 않을 정도로 퇴적된다.
이어서, 도 4의 (b)에 나타낸 바와 같이, 전면에 예컨대 SiO2계의 절연막(50)을 게이트 사이가 매립될 정도의 막 두께로 퇴적한다. 도 4의 (c)에서는 리소그래피 기술에 의해, 메모리셀부의 게이트 사이 이외가 레지스트 마스크(51)로 피복된다. 다음에, 노출한 메모리셀부의 게이트 사이에 있어서의 절연막(50) 및 실리콘질화막(29)을 순차 에칭 제거한다. 더욱이, 레지스트 마스크(51)를 제거하고, 도 5의 (a)에 나타낸 바와 같이, 불순물이 도프된 N형 폴리실리콘(49)을 전면에 퇴적한다.
계속해서, 도 5의 (b)에 있어서, N형 폴리실리콘(49)을 에칭하여 후퇴시킴으로써 메모리셀부의 게이트 사이에 선택적으로 남겨 플러그(43)를 형성한 후, 메모리셀부의 게이트 사이를 레지스트 마스크(52)로 덮고, 주변회로부의 절연막(50)을 제거한다.
이 후, 도 5의 (c)에 나타낸 바와 같이, 그 반도체장치의 전면에 실리콘질화막이 퇴적된다.
이렇게 하여, 인접하는 게이트 측벽 사이의 일부에 플러그가 형성된 반도체장치가 형성된다.
도 6의 (a)에 있어서, 상술한 도 4 및 도 5의 프로세스에 의해 제조된 반도체장치는 패턴이 미세한 메모리셀부에, 인접하는 게이트 측벽의 사이에 플러그(43)가 형성되고, 이 플러그(43) 상에도 실리콘질화막(25´)이 가공되어 있다.
계속해서, 도 6의 (b)에 나타낸 바와 같이, 사유변개로부(私有變改路部)의 P채널 MOS트랜지스터 상의 실리콘질화막(29)이 RIE로 제거된 후, 이온주입에 의해 소스·드레인으로 되는 P+층(31)이 형성된다. 이 경우, 주변회로부의 N채널 MOS트랜지스터의 게이트 상에 콘택트 패턴(32)을 갖춘 레지스트(33)가 형성된다. 그리고, 상기 콘택트 패턴(32) 하의 실리콘질화막(25)이 에칭 후퇴된다. 한편, P채널 MOS트랜지스터의 게이트 상의 실리콘질화막(29)은 전면이 노출하여 콘택트 패턴은 형성되어 있지 않기 때문에, 마찬가지로 가공 후퇴한다.
다음에, 도 6의 (c)에 나타낸 바와 같이, 메모리셀부 및 주변회로부의 N채널 MOS트랜지스터 상의 실리콘질화막(29)이 레지스트(37)를 마스크로 RIE로 에칭 제거된다. 그리고, n형 불순물의 이온주입이 행해져 N+층(35)이 형성된다.
이 경우, P채널 MOS트랜지스터의 게이트 상에도 콘택트 패턴(36)이 형성되어 있으며, 이 콘택트 패턴(36) 하에서는 실리콘질화막(25)이 에칭 후퇴되도록 해 둔다. 한편, 메모리셀부 및 주변회로부의 N채널 MOS트랜지스터의 게이트 상의 실리콘질화막(25)은 마찬가지로 가공 후퇴한다.
이들 공정에 의해, 주변회로부의 N채널 MOS트랜지스터 및 P채널 MOS트랜지스터에 있어서, 게이트 상의 콘택트부(25a,25b)에 2회 에칭이 행해짐으로써 콘택트홀이 형성되고, 게이트 폴리실리콘층(24)이 노출된다. 또, 실리콘기판(21) 상도 실리콘질화막(29)이 에칭되는 것으로 동시에 노출된다. 더욱이, 메모리셀부에서는 실리콘질화막(25´)의 에칭에 의해 플러그(43)가 노출된다.
그리고, 상술한 공정에 의해 형성된 소스·드레인으로 되는 P+층(31), N+층(35)에 대한 열공정이 행해져 활성화 된다.
이어서, 도 7의 (a)에 나타낸 바와 같이, SiO2계의 층간막(38)이 퇴적된 후, 콘택트홀을 형성하는 위치를 제외한 부분에 레지스트(39)가 형성된다. 그리고, 도 7의 (b)에 나타낸 바와 같이, 콘택트홀(40a´,40b,40c,40d,40e)의 패터닝이 행해진다. 이는 상기 층간막(38)에 대해 선택비를 취하는 조건으로 그 층간막(38)이 에칭된다.
여기서, 플러그(43) 및 P+층(31), N+층(35) 상에 형성된 콘택트홀(40a´, 40c,40e)은 게이트에 대해 자기정합적으로 형성된다. 한편, 게이트 상에 형성된 콘택트홀(40b,40d)에서는 실리콘질화막(25)이 존재하지 않는 콘택트부(25a,25b)에 게이트 폴리실리콘층(24)과의 콘택트가 얻어진다.
계속해서, 도 7의 (c)에 나타낸 바와 같이, 형성된 콘택트홀(40a´,40b~40e) 사이 및, 층간막(38) 상에 배선층(41)이 형성된다.
이와 같이, 인접하는 게이트 사이의 일부에 있어서, 특히 패턴 피치가 작은 부분에 플러그 콘택트를 LDD구조의 얕은 확산층의 주입공정 보다도 앞서 형성하도록 해도 된다.
다음에, 본 발명의 제3실시예를 설명한다.
도 8 및 도 9는 상술한 제1실시예에 있어서, 전체 콘택트홀의 에칭을 행하기 전에 박막의 실리콘질화막을 퇴적해 두는 예를 나타낸 제조 프로세스의 단면도이다.
도 8의 (a)~(c)는 상술한 제1실시예의 도 2의 (a)~(c)와 동일하므로 설명은 생략한다.
도 8의 (a)~(c)의 프로세스에 의해 콘택트부(25a,25b)가 형성된 후, 도 8의 (d)에 나타낸 바와 같이, 얇은 실리콘질화막(43)이 기판(21)의 표면 상에 퇴적된다.
그리고, 도 9의 (a)에 나타낸 바와 같이, 상기 얇은 실리콘질화막(43) 및 실리콘질화막(25) 상에 SiO2계의 층간막(38)이 퇴적된 후, 콘택트홀을 형성하는 위치를 제외한 부분에 레지스트(39)가 형성된다. 이 후, 도 9의 (b)에 나타낸 바와 같이, 콘택트홀(40a~40e)의 패터닝이 행해지고, 상기 층간막(38)이 RIE에 의해 선택적으로 에칭된다. 이 때, 콘택트홀(40a~40e) 내에 소스·드레인으로 되는 P+층(31), N+층(34,35) 및, 게이트로의 콘택트부(25a,25b) 상에 퇴적된 얇은 실리콘질화막(43)이 제거된다.
여기서, 소스·드레인으로 되는 P+층(31), N+층(34,35) 상에 형성된 콘택트홀(40a,40c,40e)은 게이트에 대해 자기정합적으로 형성된다. 한편, 게이트 상에 형성된 콘택트홀(40b,40d)에서는 실리콘질화막(25)이 존재하지 않는 콘택트부(25a,25b)에 게이트 폴리실리콘층(24)과의 콘택트가 얻어진다.
계속해서, 도 9의 (c)에 나타낸 바와 같이, 형성된 콘택트홀(40a~40e) 내 및 층간막(38) 상에 배선층(41)이 형성된다.
이와 같은 제3실시예의 방법에 의하면, 콘택트부의 RIE시에 STI부분이 없어지는 것을 방지할 수 있다. 따라서, 자기정합 콘택트를 형성하는 경우의 프로세스의 신뢰성이 향상한다.
이상 설명한 바와 같이 본 발명에 의하면, 자기정합 콘택트를 포함하는 디바이스에 있어서도 콘택트 공정이 1번으로 끝나기 때문에, 제조 프로세스를 간략화 할 수 있다.
Claims (7)
- 반도체기판 상에 형성된 게이트전극과,상기 게이트전극 상에 상기 게이트전극과 자기정합적으로 형성되고, 제1콘택트홀을 갖춘 캡층,상기 반도체기판 및 상기 캡층 상에 퇴적되고, 상기 제1콘택트홀 상에 제2콘택트홀을 갖춘 층간막 및,상기 제1 및 제2콘택트홀 내에 형성되는 배선층을 구비하여 구성되고,상기 제1콘택트홀과 제2콘택트홀은 서로 다른 마스크를 이용하여 형성된 것을 특징으로 하는 반도체장치.
- 제1항에 있어서, 상기 제2콘택트홀의 지름은 상기 제1콘택트홀의 지름보다 큰 것을 특징으로 하는 반도체장치.
- 제1항에 있어서, 상기 제2콘택트홀의 지름은 상기 제1콘택트홀의 지름보다 작은 것을 특징으로 하는 반도체장치.
- 제1도전형 MIS트랜지스터와 제2도전형 MIS트랜지스터를 형성해야 할 기판 상에서 게이트절연막, 게이트전극 및 캡층의 적층구조를 게이트형상으로 가공하는 제1공정과,상기 제1도전형 MIS트랜지스터측 영역을 피복하는 절연막의 전면과, 상기 제2도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층을 에칭하고, 상기 제1도전형 MIS트랜지스터의 기판면을 실질적으로 노출시킴과 동시에 상기 제2도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층의 일부를 제거한 후에 제1도전형 불순물의 주입을 행하는 제2공정,상기 제2도전형 MIS트랜지스터측 영역을 피복하는 절연막의 전면과, 상기 제1도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층을 에칭하고, 상기 제2도전형 MIS트랜지스터의 기판면을 실질적으로 노출시킴과 동시에 상기 제1도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층 및 상기 제2도전형 MIS트랜지스터의 게이트 콘택트부 상의 캡층의 나머지부를 제거한 후에 제2도전형 불순물의 주입을 행하는 제3공정,상기 절연막과는 다른 층간막을 기판 상에 형성하는 제4공정 및,상기 층간막에 대한 선택적인 에칭으로 상기 제1도전형 MIS트랜지스터 및 상기 제2도전형 MIS트랜지스터의 소스·드레인 및 상기 게이트 콘택트부에 이르는 콘택트홀을 형성하는 제5공정을 구비하여 이루어진 것을 특징으로 하는 반도체장치의 제조방법.
- 제4항에 있어서, 상기 제1공정과 제2공정의 사이에 상기 기판에 불순물을 주입하고, 상기 제1도전형 MIS트랜지스터 및 상기 제2도전형 MIS트랜지스터의 적어도 한쪽에 대해 LDD구조의 얕은 확산층을 형성하는 공정을 더 구비하여 이루어진 것을 특징으로 하는 반도체장치의 제조방법.
- 제4항에 있어서, 상기 제1공정과 제2공정 사이에 인접하는 게이트간 일부에 플러그 콘택트를 형성하는 공정을 더 구비하여 이루어진 것을 특징으로 하는 반도체장치의 제조방법.
- 제4항에 있어서, 상기 제3공정과 제4공정의 사이에 상기 기판 상에 절연막의 박막을 퇴적하는 공정을 더 구비하여 이루어진 것을 특징으로 하는 반도체장치의 제조방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9295420A JPH11135779A (ja) | 1997-10-28 | 1997-10-28 | 半導体装置及びその製造方法 |
JP97-295420 | 1997-10-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990037416A KR19990037416A (ko) | 1999-05-25 |
KR100280167B1 true KR100280167B1 (ko) | 2001-02-01 |
Family
ID=17820383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980045062A KR100280167B1 (ko) | 1997-10-28 | 1998-10-27 | 반도체장치 및 그 제조방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6300178B1 (ko) |
JP (1) | JPH11135779A (ko) |
KR (1) | KR100280167B1 (ko) |
TW (1) | TW402818B (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6387759B1 (en) * | 1998-05-18 | 2002-05-14 | Hyundai Electronics Industries Co., Ltd. | Method of fabricating a semiconductor device |
KR100328810B1 (ko) * | 1999-07-08 | 2002-03-14 | 윤종용 | 반도체 장치를 위한 콘택 구조 및 제조 방법 |
US6399470B1 (en) * | 2000-10-05 | 2002-06-04 | Oki Electronic Industry Co., Ltd. | Method for forming contact holes on conductors having a protective layer using selective etching |
US6475906B1 (en) * | 2001-07-05 | 2002-11-05 | Promos Technologies, Inc. | Gate contact etch sequence and plasma doping method for sub-150 NM DT-based DRAM devices |
US6730553B2 (en) * | 2001-08-30 | 2004-05-04 | Micron Technology, Inc. | Methods for making semiconductor structures having high-speed areas and high-density areas |
US6909152B2 (en) * | 2002-11-14 | 2005-06-21 | Infineon Technologies, Ag | High density DRAM with reduced peripheral device area and method of manufacture |
US6828238B1 (en) * | 2003-06-03 | 2004-12-07 | Micron Technology, Inc. | Methods of forming openings extending through electrically insulative material to electrically conductive material |
DE102004020938B3 (de) * | 2004-04-28 | 2005-09-08 | Infineon Technologies Ag | Verfahren zum Herstellen einer ersten Kontaktlochebene in einem Speicherbaustein |
TWI242797B (en) * | 2004-06-01 | 2005-11-01 | Nanya Technology Corp | Method for forming self-aligned contact of semiconductor device |
KR100753414B1 (ko) | 2006-02-24 | 2007-08-30 | 주식회사 하이닉스반도체 | 반도체 소자의 제조방법 |
US8563425B2 (en) * | 2009-06-01 | 2013-10-22 | Advanced Micro Devices | Selective local interconnect to gate in a self aligned local interconnect process |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5294822A (en) * | 1989-07-10 | 1994-03-15 | Texas Instruments Incorporated | Polycide local interconnect method and structure |
JP2643907B2 (ja) * | 1995-05-12 | 1997-08-25 | 日本電気株式会社 | 半導体装置の製造方法 |
US5637525A (en) * | 1995-10-20 | 1997-06-10 | Micron Technology, Inc. | Method of forming a CMOS circuitry |
US5718800A (en) * | 1995-11-08 | 1998-02-17 | Micron Technology, Inc. | Self-aligned N+/P+ doped polysilicon plugged contacts to N+/P+ doped polysilicon gates and to N+/P+ doped source/drain regions |
KR100192521B1 (ko) * | 1996-07-19 | 1999-06-15 | 구본준 | 반도체장치의 제조방법 |
TW368731B (en) * | 1997-12-22 | 1999-09-01 | United Microelectronics Corp | Manufacturing method for self-aligned local-interconnect and contact |
-
1997
- 1997-10-28 JP JP9295420A patent/JPH11135779A/ja active Pending
-
1998
- 1998-10-26 TW TW087117644A patent/TW402818B/zh not_active IP Right Cessation
- 1998-10-27 US US09/179,318 patent/US6300178B1/en not_active Expired - Fee Related
- 1998-10-27 KR KR1019980045062A patent/KR100280167B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US6300178B1 (en) | 2001-10-09 |
KR19990037416A (ko) | 1999-05-25 |
TW402818B (en) | 2000-08-21 |
JPH11135779A (ja) | 1999-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5472897A (en) | Method for fabricating MOS device with reduced anti-punchthrough region | |
KR100278273B1 (ko) | 반도체장치의콘택홀형성방법 | |
US5612240A (en) | Method for making electrical connections to self-aligned contacts that extends beyond the photo-lithographic resolution limit | |
KR970011054B1 (ko) | 반도체 기억장치 및 그 제조방법 | |
US6274914B1 (en) | CMOS integrated circuits including source/drain plug | |
KR100280167B1 (ko) | 반도체장치 및 그 제조방법 | |
US8415211B2 (en) | Semiconductor device, method of fabricating the same, and patterning mask utilizied by the method | |
US6503789B1 (en) | Contact structure for a semiconductor device and manufacturing method thereof | |
US20050255641A1 (en) | Semiconductor device and method of manufacturing the same | |
KR100318458B1 (ko) | 에스오아이소자의소자분리방법 | |
US6509216B2 (en) | Memory structure with thin film transistor and method for fabricating the same | |
US6486516B1 (en) | Semiconductor device and a method of producing the same | |
US5874331A (en) | Method of manufacturing CMOS semiconductor devices by forming a salicide structure | |
KR100293052B1 (ko) | 반도체 소자 제조 방법 | |
KR100502376B1 (ko) | 반도체 기억 장치 및 그 제조 방법 | |
US5933722A (en) | Method for manufacturing well structure in integrated circuit | |
KR100486120B1 (ko) | Mos 트랜지스터의 형성 방법 | |
JP3212882B2 (ja) | 半導体装置の製造方法 | |
JP2596341B2 (ja) | 半導体集積回路装置及びその製造方法 | |
US6313006B1 (en) | Method of field implantation | |
KR100515075B1 (ko) | 반도체소자의 매립배선 형성방법 | |
KR100618807B1 (ko) | 셀프 얼라인 컨택이 가능한 이중 게이트 폴리 구조의반도체 소자 제조방법과 그 게이트 구조체 | |
KR20060099214A (ko) | 반도체 소자의 cmos 트랜지스터 및 그 형성방법 | |
KR20010017213A (ko) | 반도체 소자 형성방법 | |
JP2007287791A (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110920 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |