WO1987003423A1 - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
WO1987003423A1
WO1987003423A1 PCT/JP1986/000579 JP8600579W WO8703423A1 WO 1987003423 A1 WO1987003423 A1 WO 1987003423A1 JP 8600579 W JP8600579 W JP 8600579W WO 8703423 A1 WO8703423 A1 WO 8703423A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
voltage
semiconductor
semiconductor device
layer
Prior art date
Application number
PCT/JP1986/000579
Other languages
English (en)
French (fr)
Inventor
Goro Kitsukawa
Kiyoo Itoh
Ryoichi Hori
Takao Watanabe
Katsuhiro Shimohigashi
Noriyuki Homma
Original Assignee
Hitachi, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi, Ltd. filed Critical Hitachi, Ltd.
Priority to KR1019910701144A priority Critical patent/KR950007575B1/ko
Priority to DE3650613T priority patent/DE3650613T2/de
Priority to EP86906927A priority patent/EP0245515B1/en
Priority to KR1019910701145A priority patent/KR950002273B1/ko
Priority to KR1019870700554A priority patent/KR950007573B1/ko
Publication of WO1987003423A1 publication Critical patent/WO1987003423A1/ja
Priority to US08/352,238 priority patent/US5497023A/en
Priority to US08/574,110 priority patent/US6208010B1/en
Priority to HK98102615A priority patent/HK1003586A1/xx
Priority to US10/115,101 priority patent/US6740958B2/en
Priority to US10/377,717 priority patent/US6864559B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0214Particular design considerations for integrated circuits for internal polarisation, e.g. I2L
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0623Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0214Particular design considerations for integrated circuits for internal polarisation, e.g. I2L
    • H01L27/0218Particular design considerations for integrated circuits for internal polarisation, e.g. I2L of field effect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components

Definitions

  • the present invention relates to a method for electrically isolating elements from each other in a semiconductor device.
  • MOS insulated gate field-effect transistor
  • BIP bipolar transistor
  • Fig. 1 shows the basic planar structure of the above BiCMOS method.
  • the figure shows one n-channel MOS transistor (nM OS), one P-channel MOS transistor (PM ⁇ S), and one P n MOS transistor. Indicates a bipolar transistor ( ⁇ ⁇ ⁇ ⁇ ⁇ ⁇ ).
  • nMOS and pMOS are source and gate drain terminals, respectively, and C, E, and B of npn BIP are collector, emitter, and base, respectively.
  • These terminal names are omitted in the following drawings.
  • the conductivity type of the impurity is shown for the sake of simplicity of the impurity diffusion layer. Therefore, even if the same symbol is given, it indicates only that the conductivity type is the same, and the impurity material and impurity concentration are arbitrarily selected according to the purpose. This applies to the following drawings unless otherwise specified.
  • the isolation between the elements in the prior art is based on the fact that the P-type substrate (p-Sub) has the lowest potential in the circuit, and the n-type isolation layer (n-ell) that forms the pMOS. Then, the highest potential in the circuit is applied so that the junction of each part does not become a condition of an anisotropic bias, thereby separating a large number of elements in the chip. That is, in the prior art, when the circuit operates between the power supply voltage Vcc (for example, 5 V) and the ground (0 V), 0 V is applied to p — S ub and 5 V is applied to the n-type isolation layer. Isolation between elements was performed.
  • Vcc for example, 5 V
  • the applied voltage of the P-Sub and the n-type isolation layer is selected to be the minimum voltage required for isolation between elements, so that the reverse voltage applied to each junction can be reduced, While it is possible to cope with a problem such as a decrease in element pressure due to future miniaturization of elements, the following problems arise.
  • external noise generally surge noise such as overshoot and undershoot
  • I / O terminal Is somehow connected to the diffusion layer in the chip, so that the junction in the prior art is a ⁇ -directional bias.
  • negative surge noise is applied to the n-type diffusion layer as shown by the source S or drain D of the n-MOS in FIG.
  • the gap becomes a ⁇ -direction bias, and a ⁇ -direction current flows from the p-Sub toward the n-type diffusion layer.
  • An object of the present invention is to provide a semiconductor device which solves the above problem and operates stably. Another object of the present invention is to solve the above-mentioned problems, and to further provide a voltage application method for freely setting a voltage to be applied to a substrate or an isolation region according to an application, and a device enabling the method. It is to provide the structure.
  • problems caused by the above-described voltage application method such as an increase in the voltage applied to each element and a decrease in the reliability of a low-pressure element such as a fine element, etc.
  • To solve the problem separate the isolation region of the same conductivity type MOS or bipolar transistor of the same conductivity type into several electrically insulated regions, and apply a suitable separation voltage according to each application .
  • FIG. 1 is a sectional view showing a conventional technique
  • FIG. 2 is a sectional view showing a first embodiment of the present invention
  • FIG. 3 is a sectional view showing a second embodiment of the present invention
  • FIG. FIG. 5 is a sectional view showing an embodiment of a CMOS structure
  • FIG. 6 is a sectional view showing an embodiment of a bipolar structure
  • FIG. 7 is a sectional view showing an embodiment of a bipolar-CMOS composite structure.
  • FIG. 8 is a cross-sectional view showing an embodiment of an SOI structure
  • FIG. 9 is a cross-sectional view showing an embodiment of an SOS structure
  • FIG. 10 is a block diagram of a memory
  • FIG. The figures show an embodiment showing the application of the substrate separation voltage to the memory.
  • FIGS. 12 to 16 show cross-sectional views showing the embodiment of the MOS dynamic memory
  • FIGS. Fig. 18 is a cross-sectional view showing an embodiment of a bi-directional pM ⁇ S composite dynamic memory
  • Fig. 1.9 is a main process for realizing the structure of Fig. 18 Sectional view showing a ⁇ , another embodiment of the second 0 Figure bipolar one CMOS complex dynamic memory
  • FIG. 21 is a plan view of FIG. 20 viewed from the chip surface.
  • FIG. 22 is a cross-sectional view showing an embodiment of a main process for realizing the structure of FIG. .
  • FIG. 2 shows one of the basic embodiments of the present invention, in which the BiCMOS method is applied to a dynamic RAM (DRAM) using a one-transistor cell as a memory cell MC. I have.
  • DRAM dynamic RAM
  • nM , S, pM ⁇ S, npnBIP and memory cell MC are integrated.
  • the MC forms a storage capacitor between the n-type diffusion layer and the plate (PL) and between the n-type diffusion layer and p-Sub, and transfers the charge stored in the storage capacitor to the word line signal WL. Control with the applied gate to read information on the data line DL and write cell information from the data line.
  • a P-type diffusion layer is provided immediately below the II-type diffusion layer of the storage capacitor.
  • the so-called soft-era phenomenon by shielding the capacitance part from minority carriers generated by radiation such as radiation incident on the substrate and acting as a barrier. belongs to.
  • Such a structure is referred to as a HiC type memory cell, and it can be used as a technology, digest, object, 'international', electronon, denoise, and ⁇ 1 ⁇ -ing. [Technical Digest of international Electron Device Meetiny, 1977, pp.27-290] detailed. Also, regarding soft error phenomena, I-I-I-I-I-I-Transactions-On-Electron-Devices
  • a P-substrate P-sub is used for the silicon substrate. This is because a high-performance nPn-type transistor is used as the BIP, and this is separated electrically and efficiently.
  • the non-blunt concentration is by considering the Collector power substrate capacitance of BIP, 1 0 14 ⁇ ; selected to the extent L 0 18 (on -3).
  • nBL and pBL are impurity buried layers having a relatively high degree of impurity, and realize a high-performance BIP by reducing the collector resistance of the BIP and at the same time, reduce the resistance values of nWELL and pWELL. This is to prevent the occurrence of the latch-up phenomenon.
  • the latch-up phenomenon refer to Technical Digest of International Electron Devices, Technical L Digest of International Electron Device.
  • n BL respectively non Donbutsu ⁇ of PBL, 1 0 18 ⁇ 1 0 20 (cm - 3) is selected to the extent 1 0 16 ⁇ 1 0 1 ⁇ ( ⁇ -3).
  • silicon is formed in advance on a p-Sub by a diffusion method, and then silicon is formed on the top by epitaxy growth, and pWELL, nWELL, etc. are formed in the silicon. Therefore, it can be realized by a method of forming ions in a P-Sub by relatively high energy ion implantation, etc., but details will be described later.
  • These buried layers may be omitted for one purpose or for the rainy case, depending on the purpose.
  • CN is a collector And a high concentration impurity layer to reduce the resistance between VBB2 and nBL.
  • n WE LL and p WELL are regions for forming p MOS and n MOS, respectively. Also, an example is shown in which the BIP collector layer is partially configured using an n-WELL layer.
  • the voltages VBBI (generally referred to as base voltages, which are supplied to the substrate via PWELL and PBL) for separation between the elements, VBB2 (general)
  • VBB2 generally
  • a voltage that is ⁇ or lower than the operating voltage range of the circuit is applied to either one of them.
  • whether or not to apply the above voltage to the rainy side may be selected according to the purpose.For example, if only the voltage is applied to VBBi, the circuit must be between 0 V and Vcc (for example, 5 V). When operating, apply a voltage of Vcc to a voltage VBB2 of 0 V or less to VBBJL.
  • VBB2 is set to Vcc
  • a similar effect can be obtained by applying a voltage higher than Vcc according to the purpose.
  • each junction is biased in an Since this does not occur, the occurrence of the latch-up phenomenon can be reduced.
  • the junction capacitance can be further reduced.
  • a P-type substrate is used when a P-type substrate is used.
  • an n-type substrate may be used when a pnp-type BIP is used.
  • the polarity of the applied voltage should be reversed.
  • the memory cell is a HiC type cell, but the I-I-I-I-PROCESSING [IEE PROC. Vo ⁇ .130, Pt.I, 3 ⁇ 3, JUNE 1983, PP. 127-135] or International ⁇ Solid state circuit circuit conferencing * Digest Sai * * Tech Futari Zore 'Papers' [1984, 1985
  • the present invention can be applied to LSIs such as not only DRAMs but also other SRAMs and ROMs ⁇ 5 logical LSIs in general.
  • the present invention requires a voltage higher or lower than the operating voltage range of the circuit, which is described in detail in Japanese Patent Application Publication No. 54-82150, or 1976. 'Digest of Obs' ISSCC Digest of
  • V BBi may be performed from the back surface of the substrate.
  • P — S ub or n WELL To solve the problems of the prior art.However, for example, where the injection of minority carriers became a problem, or where the junction capacitance needed to be reduced, As described with reference to FIG. 2, a voltage higher or lower than the operating voltage range of the circuit is applied, and, for example, a p-type impurity layer immediately below the storage capacitor as in the memory cell of FIG. 2 is applied.
  • the technology described below is not limited to the BiCMOS method, but can also be applied to ordinary PMOS, iiMOS or CMOS methods. Since it can be applied to LSI as it is, various application examples are described without being limited to the BiCMOS method. I decided to.
  • Figure 3 shows the application of the above to an nMOS integrated circuit.
  • Configuration of the figure P substrate - the n Ueru layer NW is formed in the (P S ub), p Ueru layer P Wi therein to be al, to form a PW 2.
  • the nMOSs formed in these two types of p-wells and p-Subs are referred to as nMOS1, nMOS2, and nMOS3, respectively.
  • VBBi, VBB2, VBB3 can be applied to the M 0 S isolation layer, and the voltage suitable for the circuit application in the chip can be selected.
  • a voltage of Vcc or a voltage higher than at least VBB2 or VBB4 is applied to the n- type layer NW as VBB4.
  • FIG. 2 shows one nMOS at a time, it is usual to have a plurality of nM ⁇ S on a single well.
  • Fig. 2 two p-wells and one n-well are shown.However, a plurality of n-wells can be provided, and any combination in which one or more P-wells are designed in n-wells can be used. Can be applied. Also, all the nMOSs can be configured on the p-well. Further, the present invention can be easily applied to a PMOS integrated circuit only by changing the conductivity types of the substrate, the gate and the MOS, and reversing all the potential relationships. V BBI may be applied to the substrate either from the front side or from the back side (Example 3).
  • FIG. 4 shows an embodiment in which the present invention is applied to an nMOS integrated circuit using an n-type substrate.
  • two p-wells PWi, PW2
  • n-Sub n-type substrate
  • nMOS is created in each p-well.
  • V BB2 and V BB3 are applied to P Wi and PW 2 .
  • the optimum voltage can be applied to V BB2 and V BB3 according to the circuit part. For example
  • n voltage applied to S u b
  • V BB1 may be VCC or a higher voltage than either VBB2 or V BB3.
  • Fig. 4 only two p-cells and one nM ⁇ S above each are shown, but any combination of p-cells and any number of nMOS Can be easily applied.
  • two or more arbitrary voltage values may be selected for the voltages applied to the plurality of P-wells according to the application.
  • a PMOS integrated circuit can be obtained by reversing the conductivity types of the base slope, the well, the source, and the drain. At this time, different voltages are applied to VBB2 and VBBS, and a voltage lower than GND or VBB2 or VBB3 is applied to VBBI.
  • FIG. 5 shows an embodiment in which the present invention is applied to a CMOS (complementary MOS) configuration.
  • FIG at three n Ueru on P-type substrate (NWi, N W2, N Wa ) Wotsu Ku is, is NWi La, p Ueru (P Wi, P W2) in the NW 2 Wotsu Ru Ku. Then p Ueru (P Wi, PW 2) and P - S ub within the n MOS (n MOS l, n MOS 2, n MOS 3) Wotsu Ru Ku.
  • FIG. 6 shows an embodiment in which the present invention is applied to an integrated circuit using a bipolar transistor.
  • pNPL La transistor
  • a plurality of upn transistors are formed on a p-sub, as shown by nPn3 in this figure, and a common substrate voltage is supplied as VBBI from the chip surface or chip back surface. I have.
  • V BBI the lowest potential on the circuit
  • GND (0 V) or lower
  • a P-type separation device separate from the P-Sub is provided, and an npn transistor is provided in this device.
  • V BB2 and V BB3 are applied to this P layer.
  • the values of VBB2 and VBBS can be set independently of VBBI.
  • VBB is applied to the n-type layer (nW) that separates P — Sub and the above-mentioned p layer.
  • This VBB4 is better than VBB1, VBB2 and VBBS. If a voltage (for example, Vcc) is applied, npn1, nPn2, and npn3 can be completely separated from each other electrically.
  • Npnl using the layer used in order n P ri 2 Wotsu rather partially, pnp transistors in FIG.
  • Fig. 7 shows the formation of nM ⁇ S (nMOSl, nMOS2, nMOS3) and pMOS (pMOSl, pMOS2) in P-Sub, as in Fig. 5.
  • a pn pn transistor transistor is formed.
  • VBB1, VBB2, and VBB3 can be set independently as the separation voltage of nM ⁇ S. Also it can be set VBB4, VBB 5 as a PMOS minute ⁇ voltage independently.
  • VBBI can be a bipolar-only isolation voltage.
  • a structure like npiil in Fig. 6 is included in Fig. 7, it is possible to supply different separation voltages between the bipolars.
  • a pnp transistor can be formed in the same manner as in FIG. If the conductivity types of the collector, drain, bipolar collector, emitter and base are all inverted, a pnp transistor and a CMOS structure can be constructed, and the structure is independent of the present invention. Of the divided voltage can be applied. (Example 7)
  • FIG. 8 shows an example in which the present invention is applied to an nMOS portion of a stacked CMOS structure.
  • This figure shows an example in which a pMOS is formed by a so-called SOi structure in which a riMOS is grown on the substrate side and a polycrystalline Si is grown on the substrate with an oxide film.
  • the pMOS (pW), n Independent voltage is applied to each isolation part of n M ⁇ S 1 formed in the P-well and n MOS 2 formed in the p-S ub by combining the p-well (ii W).
  • VBB2 and VBBI can be applied. If the conductivity types of the base and the well are reversed, PM S on the base side and Si on the polycrystalline Si side
  • Fig. 9 shows n MOS and PMOS on S ⁇ ⁇ I (Silicon on Insulator) or S ⁇ S structure (Silicon on Saphire) on the insulating substrate marked INSULATOR, to which the present invention is applied. It is.
  • a P-type Si (or n-type Si) is crystal-grown on the insulating substrate, and a plurality of P-type (or n-type) impurities are introduced into the P layer until it reaches the substrate. Isolate the n-type region.
  • An nMOS is formed in the separated P-type region and a pMOS is formed in the n-type region.
  • the VBBS also in the n-type region for applying a V BB2.
  • the number of p-type and n-type isolation regions in Fig. 9 can be selected arbitrarily, and can be either PMOS or nMOS.
  • FIG. 10 is a block diagram of general memory (including dynamic RAM, static RAM, ROM, etc.).
  • ADR is an address input
  • CS is a chip select input
  • WE is a write enable input
  • DI is a data input
  • DO is a data output.
  • the names of these signals are examples, and other names may be used.
  • Block I shows the address buffer, decoder, and driver circuit.
  • Block C shows the control circuit and write signal generation circuit.
  • Block MC ' indicates a memory cell array.
  • Block S O indicates a sense circuit output circuit.
  • the memory cell array MC enclosed by a broken line is applied separately from the substrate voltage of the other portion.
  • Fig. 11 shows the built-in bias generation circuit on the substrate for the two separate blocks as shown in Fig. 10 and the two outputs VBBMI
  • V BBM2 to peripheral circuits other than the memory cell array, and apply V CC and GND potential to the memory cell array as V BBM3 and V BBM4.
  • the circuit configuration of the substrate bias generating circuit has already been disclosed in 1976 ISSCC pp. 138 to 139 or JP-A-51-117584.
  • V BBMi (+7 V) is used for the isolation region ( n ⁇ ell) of the PMOS in the peripheral circuit
  • V BBMI ( ⁇ 3 V) is used for the isolation region (p ⁇ ell) of the nMOS, and the p of the cell array.
  • Vcc is applied to the n-well of the MOS and 0 V is applied to the p-well of the ii MOS of the cell array.
  • FIGS. 10 and 11 An embodiment of a cross-sectional view of a chip obtained for the embodiment of the chip configuration shown in FIGS. 10 and 11 is shown below. These show the input circuit of the MOS dynamic RAM 'and the cross-sectional structure of the dynamic memory cell, corresponding to the conventional example shown in FIG. In this case, the memory cell is a dynamic cell, but the present invention can be similarly applied to a MOS static memory cell and a neurostatic memory cell. (Example A)
  • the input protection circuit ( ⁇ -type diffusion resistor and nMOS diode) and the input circuit iiMOS are in the p-level (PW), and the input circuit pM ⁇ S is n-level (nW ), And the nMOS memory cell is formed on the P — Sub.
  • the p-well and the p-Sub of the input circuit are electrically separated.
  • the values of V BBM2 and V BBM4, which are the isolation voltages can be set independently.Therefore, for example, V BBM2 is set to 13 V to satisfy the input circuit specifications, and V BBM is set to the memory cell soft error. 0 V can be selected from the point of view.
  • the dashed line at the bottom of the memory cell is a P-shaped high-grade layer. You. In this way, the disadvantages of the conventional example described in FIG. 3 can be prevented, and a stable dynamic memory can be provided.
  • n-type diffused resistor of the input protection circuit and the nMOS diode are provided in the p-well, and the nMOS of the peripheral circuit is formed on P-Sub in the same way as the memory cell.
  • P MOS is naturally formed on the n-well.
  • VBBM2 (for example, 13 V) is applied to the p-type of the n-type diffusion resistor and the n-MOS diode as the input protection element, and the n-MOS substrate p—Sub of the input circuit and the memory cell is applied to the p-sub.
  • Apply VBBM4 (for example, 0 V).
  • a P-type high-refractive-index layer is provided as in Fig. 12.
  • this embodiment has only the input protection element in the well, simplifies the layout, and uses nMOS other than the input protection diode for the cells and peripheral circuits. Since it is formed under the same concentration condition over the whole, there is an advantage that VTH can be easily controlled.
  • a memory cell is formed on the p-well (pW), and the nMOS of the input protection circuit and peripheral circuits are formed on p-Sub.
  • a relatively high-concentration P-well is provided below the memory cell to replace the high-concentration layer shown by a broken line in FIGS.
  • Figure 15 shows the use of an n-type layer for the substrate and the peripheral circuits and memory cells. It is formed in p ⁇ ell. In FIGS. 12 to 14, a double-well structure is used, but in this embodiment, a single-layer well structure is sufficient.
  • V BBM2 for example, 13 V
  • VBBM4 for example, 0 V
  • VBBMI for example, VCC
  • the P-level to which V BBM2 is applied may include only an input protection circuit or may include a peripheral circuit such as an address buffer.
  • Fig. 16 shows an example in which a pMOS memory cell is formed on a p-sub.
  • VBBM2 for example, ⁇ 3 V
  • V BBM1 for example, +7 V
  • VBBM3 for example, Vcc
  • Fig. 17 to Fig. 21 are those using an epitaxy layer
  • Figs. 20 to 22 are those without an epitaxy layer.
  • FIG. 17 shows, from the left, ii MOS, pMOS, npn bipolar transistors and a dynamic nMOS memory cell in the peripheral circuit.
  • a highly doped p-type buried layer p BL
  • This PBL is also used to separate the n-type buried layer.
  • the p-well can be omitted if a p-type epitaxial layer is used.
  • a high-concentration n-type buried layer nBL is provided, and a high-concentration n-layer (CN) is added for nBL power supply.
  • CN high-concentration n-layer
  • VBBM2 for example, 13 V
  • VBBMI for example, VCC
  • a common VBBM4 is applied to the separation layer of the npn bipolar transistor and the separation layer of iiMOS in the memory cell.
  • the buried layer provided below the well is for reducing the collector resistance of the bipolar transistor.
  • it is also effective for preventing latch-up due to the reduction of the substrate resistance.
  • Fig. 18 shows a memory cell formed on a p-sub.
  • the difference from Fig. 17 is only the configuration of the lower part of the memory cell.
  • the PBL of the grating degree rises and the VTH of the nMOS may fluctuate.
  • the p-type ⁇ concentration layer indicated by the broken line is placed only below the storage capacitor.
  • the buried layer is not provided in the nMOS channel of the memory cell.
  • Fig. 19 shows the main steps for realizing the cross-sectional structure shown in Fig. 18.
  • (a) first forms an n-type buried layer nBL on the surface of the P-type substrate, and (b) forms a further p-type buried layer pBL. Then Epita Kisharu Ri rather suspended the E P i layer in the growth of (c), a (d) eta Ueru (n WELL) in the E P i layer in the step of (e), P Ueru (PWELL).
  • an n-type high-concentration impurity doped CN is formed and connected to the lower nBL.
  • the memory cell plate, MOS gate, MOS source / drain layer and, if necessary, a bipolar emitter layer are formed thereafter. After that, processes such as contact and wiring are required.
  • CN and nBL reduce the collector resistance of the bipolar transistor.
  • the epi-axial layer is provided at the contact interface between the MOS source, the drain and the gate, and the bipolar base and the collector, the contact between the high-concentration layers is not so large, and the breakdown pressure is required for circuit operation.
  • FIGS. 20 to 25 show an embodiment not using an epitaxy layer. These are used to create a high-concentration layer with an impeller at a certain depth on a P-type substrate. Therefore, the production cost can be reduced as compared with the case where the epitaxial layer is used.
  • FIG. 20 is a cross-sectional view
  • FIG. 21 shows a conceptual diagram of this as viewed from the surface of the chip.
  • the p-type substrate of nMOSl is surrounded by an n-layer (CN or n-well) to separate it from P-Sub.
  • FIG. 22 shows the main steps of the process for realizing the structure shown in Figs.
  • an n-layer with a high concentration is provided at a certain depth from the surface with an impeller at p — Sub.
  • (b) and (c) are used to create n and p elements.
  • p_ell can be omitted in the case of p — Sub.
  • a low concentration II layer (CN) is formed to reach the nBL buried layer.
  • D Subsequent steps for fabricating the MOS element, bipolar element, and other wiring are the same as conventional steps.
  • an independent and arbitrary voltage can be applied to the base separation layer of the MOS element and the separation layer of the bipolar element.
  • the optimal voltage can be selected according to the purpose of the circuit. This makes it possible to freely set the concentration profile file, set the isolation voltage, etc. for problems such as undershoot of input / output, junction parasitic capacitance, and soft error. You.
  • the present invention can prevent the above phenomena, can be applied to various products such as MOS, BiP, CMOS, Bi-MOS, Bi-CMOS, and can improve reliability and the like. You can do it.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)
  • Semiconductor Memories (AREA)
  • Bipolar Transistors (AREA)

Description

明 細 書
半導体装置
技 術 分 野
本発明は半導体装置内の素子相互間の電気的分離方法に関する も のである。
背 景 技 術
従来、 絶縁ゲー ト形電界効果 卜ラ ンジスタ (以後 M O S と略す 。 ) あるいはバイポーラ トランジスタ (以後 B I P と略す) を用. いた集積回路では、 素子間の電気的絶緣を行なう ため p II接合に 逆バイ アスを印加する こ とで行ってきた。 これ らの詳細は例えば 柳井, 永田著 「集積回路工学 ( 1 ) 」 (コ ロナ社) P .2 1 〜 P . 3 1 な どに述べ られている。
一方、 近年論理 L S I , S R A M (スタ ティ ック R A M) にお いて、 ノ 'イポーラ ト ラ ンジスタ と C M O S ト ラ ンジスタ ( n チヤ ネル, p チャネル雨 M O S トランジスタ を用いる相補形 M O S ト ランジスタ) を組み合せて、 前者の髙速性と後者の高集積性, 低 消费鼋カ性の各特長を活かして、 高速, 髙集積, 低消费電力の論 理 L S I , S R A Mを実現する、 いわゆる BiCMOS方式が注目 を集 めている。 これらは日経エレク ト ロニク ス, 1985年 8月 1 2号 1 8 7〜 2 0 8頁などに詳細が述べられている。 このよ う な
BiCMOS方式においても前述と同様の素子間分離法が採用される。
第 1 図は上記 BiCMOS方式の原理的な靳面構造を示している。 同 図には、 各々 1個ずつの nチャネル M O S トランジスタ (nM O S ) , P チャネル M O S トランジスタ ( P M〇 S ) 、 および P n ノ ィポーラ トランジスタ ( ιι ρ η Β Ι Ρ ) を示す。
こ こで n M O S , p M O S の S , G, Dは各々 ソース, ゲー ト ドレイ ンの各端子であ り、 また n p n B I Pの C, E , Bはコ レ ク タ , ェミ ッタ , ベースの端子である (以後の図面ではこれらの 端子名を省略する) 。 また、 同図で不純物拡散層は簡単のため、 不純物の導電形のみを記入している。 したがって同一の記号を付 した箇所でも、 導電形が同一である こと を示すのみで、 その不純 物材料, 不純物澳度は目的に応じて適宜任意に選定される。 これ は特にことわらない限り以下の図面においても同様である。 さて このような構造において、 従来技術では素子間の分離は、 P形基 板 ( p — S u b ) には回路中の最も低い電位、 また p M O S を形 成した n形分離層 ( n ゥエル) には、 回路中の最も高い電位を印 加して各部の接合が煩方向バイ アスの条件にな らないよう に して チップ中の多数の素子間の分離を行なっている。 すなわち、 従来 技術では回路が電源電圧 Vcc (たとえば 5 V) と接地 ( 0 V) の 間で動作する場合は、 p — S u b に 0 V、 n形分離層に 5 Vを印 加して、 素子間分離を行なっていた。 このような方式においては P — S u b および n形分離層の印加電圧が、 素子間分離に必要な 最低の電圧に選ばれているので、 各接合に印加される逆電圧を小 さ く でき、 今後の素子微細化にともなう素子酎圧低下の問題など に対処可能な反面、 以下のよう な問題を生じる。
L S I の入出力端子は外部回路と直接接続されるため、 電源電 圧以上も し く は 0 V以下の外来雑音 (一般にはオーバシュー ト, アンダーシュー トなどのサージ雑音) が入力される。 入出力端子 は何らかの形で、 チップ内の拡散層に接続されているため、 従来 技術においてはその接合部が頫方向バイ ア スとなる。 たとえば第 1 図中の n M O S のソース S、 も し く は ド レ イ ン Dに示すよ う な n形の拡散層に負のサージ雑音が印加される と n形拡散層と p — S u b 間は頫方向バイ ア スとな り 、 p — S u b から n形拡散層に 向けて頫方向電流が流れる。 その結果、 少数キャリ ア ( P形シ リ コ ン基板では電子) が P — S u b に注入される。 この少数キヤリ ァの平均自由行程 (mean f ree path ) は通常数百 / i mにも達する ため、 他の回路部分に到達し、 たとえば、 SRA MDRAMにおいてはメ モ リ セル内の記憶情報が破壊されるなどの問題を生じる。 こ の少 数キャリ ア注入の現象は入出力端子部のみでな く 、 チップ内部の 回路動作においても容量結合、 あるいはバイポーラ トランジスタ の飽和動作によって、 拡散層あるいは P — S u b電位が局所的に 変動するなどによ り生じる恐れがある。 このため BiCMOS方式の特 長を充分活用 して、 高性能の半導体装置を実現する ことが不可能 となる。
発 明 の 開 示
本発明の 目的は、 上記問題を解決して安定に動作する半導体装 置を提供する こ と にある。 また本発明の他の 目的は、 上記問題を 解決してさ らに基板あるいは分離領域に印加する電圧を用途に応 じて自由に設定するための電圧印加方法と これを可能とするデバ イ ス構造を提供する こ とである。
本発明の更に他の 目的は、 以下に説明する実施例及び図面から 明らかになる。 本発明では、 少数キャリ ア注入の恐れのある個所、 たとえば基 扳に回路の動作範囲の電圧よ り さ らに負 (一般に P型シ リ コ ン基 扳使用時) 、 あるいは正 (一般に n型シ リ コ ン基板使用時) の電 圧を印加する。
また、 さ らに本発明では、 上記の如き電圧の印加法によって生 じる問題、 たとえば各素子に印加される電圧が増大し微細素子な ど低酎圧の素子の信頼度が低下するなどの問題を解決するため、 同一導電形の M O S あるいは同一導電形のバイポーラ トランジス タの分離領域をい く つかの電気的に絶縁した領域に分割し、 各々 の用途に応じて好適な分離電圧を印加する。
図面の簡単な ·説明
第 1 図は従来の技術を示す断面図、 第 2 図は本発明の第 1 の実 施例を示す断面図、 第 3 図は本発明の第 2 の実施例を示す断面図 第 4 図は本発明の第 3 の実施例を示す断面図、 第 5 図は C M O S 構造の実施 を示す断面図、 第 6 図はバイポーラ構造の実施例を 示す断面図、 第 7 図はバイポーラ一 C M O S複合構造の実施例を 示す断面図、 第 8 図は S O I構造の実施例を示す断面図、 第 9 図 は S O S構造の実施例を示す断面図、 第 1 0 図はメモ リ のブロッ ク図、 第 1 1 図はメモ リ への基板分離電圧の印加を示す実施例を 示す図、 第 1 2 図〜第 1 6 図は M O S ダイナ ミ ック メモ リ の実施 例を示す断面図、 第 1 7 図と第 1 8 図はバイポ一.ラ ー p M〇 S複 合ダイナミ ック メモ リ の実施例を示す断面図、 第 1.9 図は第 1 8 図の構造を実現するための主要工程実施例を示す断面図、 第 2 0 図はバイポーラ一 C M O S複合ダイナミ ック メモ リ の別の実施例 を示す断面図、 第 2 1 図は第 2 0図をチップ表面から見た平面図. 第 2 2図は第 2 1 図の構造を実現するための主要工程実施例を示 す断面図である。
発明を実施するための最良の形態
以下、 本発明の詳細を実施例によ り説明する。
〔実施例 1〕
第 2 図は本発明の基本的実施例の一つであ り、 BiCMOS方式を、 メモ リセル M C と して 1 トランジスタ形セルを用いたダイナミ ツ ク形 R A M ( D R A M) に適用 した場合について示している。
同図には、 n M〇 S, p M〇 S, n p n B I Pおよびメモ リセ ル M Cの断面構造が一体化されて示してある。 M Cは n形拡散層 とプレー ト ( P L ) との間および n形拡散層と p — S u b との間 で蓄積容量を形成し、 この蓄積容量に蓄えられた電荷を ワー ド線 信号 W L を印加したゲー トで制御し、 データ線 D L に情報を読出 した り、 データ線からセル情報を書込んだりする。 また、 同図に 示した M Cでは、 蓄積容量の II形拡散層の直下に P形拡散層 (不 純物層) を設けているが、 これは、 基板間との容量を増大させる と共に、 α線などの放射線が基板に入射して生 じる少数キャリ ア から容量部をシール ド (障壁と して作用する) し、 放射線入射に よる誤動作、 いわゆるソ フ トエラ一現象の低滅を図るためのもの である。 このよ う な構造は H i C形メモ リセルと して、 テク二力 ル · ダイ ジェス ト · ォブ ' イ ンタ ナショナル ' エ レ ク ト ロ ン · デ ノ イ ス · ^一 τイ ン グ 〔 Technical Digest of international Electron Device Meetiny, 1977 , p p .2 8 7 - 2 9 0 ] などに 詳しい。 また、 ソ フ トエラー現象については、 アイ · ィ一 ' ィー • ィ一 ' ト ラ ンザク ショ ン ' オン ' エ レ ク ト ロ ン ' デバイ ス
L IEEE Transation on Electron Device , V o β . E D— 2 6 , NQ 1 , J an. , 1979, p p . 2〜 9 〕 などに詳しい。
同図のよう に、 シ リ コ ン基钣には P形基板 P— S u b を用いて いる。 これは B I P と して高性能の n P n形の トランジスタ を用 い、 これを電気的に効率よ く分離するためである。 通常その不鈍 物濃度は、 B I Pのコ レ ク タ基板間容量などを考慮して、 1 014 〜 ; L 018 (on-3) 程度に選ばれる。 n B L, p B Lは、 比較的高 濂度の不純物埋込み層であ り、 B I Pのコ レク タ抵抗を低減して 高性能の B I P を実現する と同時に、 n W E L L , p W E L Lの 抵抗値を小さ く し、 ラッチアップ現象の発生を陆止するためであ る。 ラッチアップ現象については、 テクニカル ' ダイジェス ト · ォブ ' イ ンタ ナショナル ' エ レ ク ト ロ ン · デバイ ス · ミ ーティ ン L Technical Digest of International Electron Device
Meetiny, 1982 , p p .4 5 4 — 4 7 7〕 などに述べ られている。 n B L , P B Lの不鈍物濂度はそれぞれ、 1 018〜 1 020 ( cm- 3) 1 016〜 1 0(αη-3)程度に選ばれる。 これらは、 p — S u b 上 に予め拡散法によって形成し、 その後その上部にェピタ キシャル 成長によ り シ リ コ ンを形成し、 その中に p W E L L , n W E L L などを形成する方法や、 表面から P— S u b 内に比較的高工ネル ギ一のイオン注入法によって形成する方法などによ り実現できる が、 詳細は後で述べる。 なお、 これらの埋込み層は、 目的に応じ て一方あるいは雨方とも省略する場合もある。 C Nはコ レクタお よび VBB2 と n B L間の抵抗を下げるための高濃度不純物層であ る。 n WE L L , p W E L Lはそれぞれ p M O S , n M O S を作 成する領域である。 また、 B I P コ レク タ層は一部 n W E L L層 を用いて構成する例を示している。
以上のよ う な構成において、 本発明においては、 各素子間の分 離用の電圧 VBBI ( P W E L L , P B L を介して基板に供給され るため一般には基扳電圧と称する) 、 V BB2 (—般にはゥエル電 圧と称する) のいずれか一方、 も し く は雨方に回路の動作電圧範 囲よ り も髙ぃ、 あるいは低い電圧を印加する。 一方、 あるいは雨 方に上記の如き電圧を印加するか否かは目的に応じて選べばよい たとえば、 VBBi にのみ印加する場合は、 回路が 0 Vと Vcc (た とえば 5 V ) の間で動作する場合は VBBJL に 0 V以下の の電圧 V BB2 には Vccの電圧を印加するよ う にする。 これによ り、 たと えば P W E L L内の n形拡散層に半導体装置の外部も し く は内部 から何らかの原因によ り負の電圧が印加されたと しても、 基板と II形拡散層間が煩方向バイ アスとな らないよ う に V BBi の値を設 定する こ と によ り、 従来技術で問題となった少数キャリアが基抜 内に注入され、 回路が誤動作する現象を完全に解決できる。 この 効果は、 第 2 図に示したよう に情報を電荷と して記憶する形式の D R A Mにおいて特に著しいが、 その他の論理 L S I , S R A M あるいは R O Mなどにおいても、 著しい効果が得られるこ とは勿 論である。 上記では VBB2 を Vccとする例を説明したが、 目的に 応じて に Vccよ り高い電圧を印加しても同様の効果を得る こ と ができる。 また本発明によれば各接合が煩方向にバイアスさ れる こ と がないので、 ラッチアップ現象の発生も低減できる。 ま た、 さ ら に接合容量の低減も可能にな る。
本実施例では、 P形基板を用いる例を示したが、 p n p形の B I P を用いる場合な どは n形基板を用いても よい。 その場合に 5 は印加電圧の極性を反対にすべき こ と は勿論である。 また、 メ モ リ セルと しては H i C形のセルを示 したが、 アイ ' ィ ー ' ィ一 ' プロ シ一デイ ング 〔IEE PROC. Vo β . 1 3 0 , P t . I , Να 3 , JUNE 1983, P P . 1 2 7 — 1 3 5〕 , あるいは、 イ ンタ ナショナ ル ♦ ソ リ ッ ド · ステー ト · サーキッ ト · コ ン フ ァ レ ンス * ダイ ジ 丄 0 ェス ト · 才ブ * テク 二力ゾレ ' ペーパーズ 〔1984, 1985
International Solid— Ststecireuit Conference Digest of Technical Papers〕な どに述べ られている各種の平面形, 立体形 (C C C, S T Cセノレな ど)のメモ リ セルを用いる際にもそのま ま 適用でき る。 また、 D R A Mに限らずその他の S R A M , R O M 丄 5 論理 L S I な ど L S I—般にもそのま ま適用可能な こ と は前に述 ベたと お り である。 また、 本発明では回路の動作電圧の範囲よ り 高い、 も し く は低い電圧を必要とする が、 これは実顛昭 54— 82150 、 あるいは 1976ァィ · エス · エス ' シ一 ' シ一 ' ダイ ジェ ス ト · ォブ ' テク二力ノレ · ぺ一パーズ 〔 ISSCC Digest of
20 Technical Papers) p p . 1 3 8 - 1 3 9 な どに述べ られてい る方 法によ り 、 半導体装置内部で発生可能なため、 外部から余分な電 圧を供給しないで実現する こ と もでき る。 また、 VBBi の印加は 基板裏面力、ら行なっても よい。
以上、 述べた実施例では P — S u b も し く は n W E L L に一様 に電圧を印加して、 従来技術の問題を解決する方法について述べ たが、 次にたとえば少数キャリ アの注入が問題となったリ、 ある いは接合容量を小さ くする必要のある個所には、 第 2 図で説明し たよ う に、 回路の動作電圧範囲よ り高い、 あるいは低い電圧を印 加し、 たとえば第 2 図のメモ リ セルのよ う に蓄積容量直下の p形 不純物層の漉度を高く して、 蓄積容量な らびに前に述べた ct線入 射によ り発生する少数キャリ アに対するシール ド効果を増大させ た り、 素子を微細化した高集積化, 高速化を図 り たい個所には、 ともに酎圧が低下するため、 従来と同じよ う に回路の動作電圧の 範囲で最も髙ぃ、 あるいは低い電圧を印加するなどのよ う に、 目 的に応じて任意の電圧を印加する方法と、 これを可能にする半導 体構造の実施例を述べる。
なお、 以後に述べる技術は BiCMOS方式のみでな く 、 通常の P M O S , ii M O S あるいは C M O S の各方式の. L S I にもその まま適用でき ので、 BiCMOS方式にこだおらず、 各種の適用例を 説明する こ と とする。
〔実施例 2〕
第 3 図は n M O S の集積回路に上記を適用 したものである。 本 図の構成は P形基板 ( P — S u b ) の中に n ゥエル層 NWを形成 し、 さ らにこの中に p ゥエル層 P Wi , P W2 を形成する。 この 2種の p ゥエル内および p — S u b 内に形成した n M O S を各々 n M O S 1 , n M O S 2, n M O S 3 とする。 この構造で 3種の
Π M 0 S の分離層には各々独立の電圧 VBBi , V BB2 , V BB3 を 印加でき、 チップ内に回路用途に好適な電圧に選ぶことができる 一方 n ゥエル層 N Wには VBB4 と して、 Vccの電圧も し く は少 なく とも VBB2 , VBB4 のいずれよ り も高い電圧を印加する。 な お第 2図では 1個ずつの n M O S を示したが、 1つのゥエル上に 複数の n M〇 S を有するのが通常である。
また第 2 図では 2個の p ゥエル、 1個の n ゥエルを示したが、 n ゥエルを複数個設け、 n ゥエルの中に 1 個あるいは 2個以上の P ゥエルを設計する任意の組合せにも応用できる。 またすベての n M O S を p ゥェル上に構成する こ ともできる。 さ らに基板、 ゥ エルと M O S の導電形を変更し、 すべての電位関係を逆にするだ けで P M O S集積回路に本発明を容易に適用できる。 VBBI の基 板への印加方法は表面からでも良い し、 裏面から供給しても良い 〔実施例 3〕 '
第 4図は n形基板を用いた n M O S集積回路に本発明を適用 し た実施例である。 この図で n形基板 ( n — S u b ) 内に 2個の p ゥエル(P Wi, P W2)をつ く り、 各々の p ウエノレの中に n M O S をつ く る。 この図で本発明を適用 して P Wi , P W2 には相異な る電圧 V BB2 , V BB3 を印加する。 この V BB2 , V BB3 には、 そ の回路部分に応じて最適の電圧を印加する こ と ができる。 例えば
V BB3 には G N Dの電位を、 また V BB2 にはこれよ り さ らに低い 一 3 Vを印加する こと ができる。 n — S u b へ印加する電圧
V BB1 は VCCでも良い し、 あるいは VBB2 , V BB3 のいずれかよ り高い電圧であれば良い。
第 4 図では 2個の p ゥエルとその上の 1 個ずつの n M〇 S のみ を示したが、 任意の数の P ゥエルと任意の数の n M O S の組合せ にも容易に適用できる。 その時複数の P ゥエルへの印加電圧も用 途に応じて 2種以上の任意の電圧値を選べば良い。 また基坂, ゥ エル, ソース, ド レイ ンの導電形を反転すれば P M O S集積回路 とするこ と ができる。 この時 VBB2 , VBBS には互いに異なる芷 の電圧を印加し、 VBBI は G N D又は VBB2 , VBB3 のいずれよ リも低い電圧を印加する。
〔実施例 4〕
第 5 図は C M O S (相補形 M O S ) 構成に本発明を適用 した実 施例である。 この図では P形基板上に 3個の n ゥエル (NWi , N W2 , N Wa ) をつ く り、 さ らに NWi , N W2 内に p ゥエル ( P Wi , P W2 ) をつ く る。 その後 p ゥエル ( P Wi , P W2 ) と P — S u b 内に n M O S ( n M O S l , n M O S 2 , n M O S 3 ) をつ く る。 また n ウエノレ(NWi , N W2 , " N Ws )内に p M O S ( P M 0 S 1 , p M 0 S 2 , p M 0 S 3 ) をつ く る。 この構成に おいて n M〇 S用の p形分離層に電圧 VBB2 , VBB4 , VBBI を 印加する。 また P M O S用の n形分離層に電圧 V BB3 , VBBS , VBBS を印加する。 これら VBB2 , VBBA , VBBI あるいは VBBS , VBB5 , VBB6 には使用回路に応じて相異なる 2値以上の電圧を 印加する。 例えば VBB2 , VBB* , VBBI と しては G N D ( O V) , 一 3 Vを、 また VBBS , VBBS , VBBS には V CC ( + 5 V ) 、
Vcc+ α ( + 7 V ) を印加する。 こ う して n M O S , p M O S の 各々の分離層に任意の電圧を印加する こ と ができる。 なお第 5 図 では各々のゥエル内には 1個の M O S トランジスタ のみを図示し たが必要に応じて複数の M〇 S を設けても良い。 またゥエルの数 も第 5 図では n ゥエル 3個、 p ゥエル 2個であるが必要に応じて 増減すれば良い。 さ らに基板、 ゥエルの極性を反転して π— S u b 上にまず P ゥエルをつく リ、 その中に n ゥエルを形成する構成に も適用できる ことは明らかである。
以上、 説明してきた実施例は M O S ト ラ ンジスタ のみを用いた 構成であるが、 さ らに本発明をバイポーラ トランジスタ を用いた 集積回路や、 バイポーラ と M O S を併せもつ集積回路に適用 した 例を次に示す。
〔実施例 5〕
第 6 図はバイポーラ ト ランジスタ を用いた集積回路に本発明を 用いた実施例である。 第 6図では 3'個の II p nバイポーラ トラン ジスタ ( n p n l, n p n 2 , n P n 3 ) と 1 個の p n pノ ィポ —ラ トランジスタ ( p n p l ) を形成している。 通常のバイポー ラ集積回路ではこの図の n P n 3 の様に p — S u b上に複数の u p n トランジスタ を構成し共通の基板電圧を V BBI と してチッ プ表面あるいはチップ裏面から供給している。 V BBI の値を回路 上の最も低い電位の G N D ( 0 V ) あるいはこれよ り低い電圧に すれば、 複数のバイポーラ トランジスタ を相互に分離する こ とが できる。 本発明ではさ らに P Wi, P W2で示した様に P — S u b とは別の P形分離装置を設け、 この中に n p n ト ラ ンジスタ
( n p n l , n p n 2 ) を形成する。 この P層には V BB2 ,V BB3 を印加する。 VBB2 , V BBS の値は V BBI と独立に設定できる。 P — S u b と上記 p層を分離する n形層 ( n W) には VBB を印 加する。 この VBB4 は VBB1 , VBB2 , V BBS の 3者よ りも髙ぃ 電圧(例えば Vcc)を印加しておけば電気的に n p n 1, n P n 2 , n p n 3 を相互に完全に分雜できる。 n p n l , n P ri 2 をつ く るために用いた層を部分的に用いて、 図中の p n p トランジスタ
( P n p 1 ) を構成できる。 なお基板を含めて全ての層の導電形 を逆転すれば複数の p n p トラ ンジスタ のコ レ ク タ の n形分離層 に相異なる電圧を印加する ことができる。
〔実施例 6〕
次にチップ上に C M O S とバイポーラ を併せもついわゆる
BiCMO'S構造に本発明を適用 した例を示す。 第 7 図は P — S u b 内 に第 5 図と同様に n M〇 S ( n M O S l , n M O S 2 , n M O S 3 ) と p M O S ( p M O S l , p M O S 2 ) を形成しさ らに ii p nノ イボ一ラ トラ ンジスタ を形成した実施例である。 前述したと同様 に n M〇 S の分離電圧と して VBB1 , VBB2 , VBB3 を独立に設 定できる。 また P M O S の分雜電圧と して VBB4 , VBB5を独立に 設定できる。 ノ ィポ一ラ トランジスタ の分離領域には n M〇 S 3 の基板電圧と同 じ VBBI を印加しているが、 n M O S 3 がなけれ ぱ、 VBBI はバイポーラ専用の分離電圧とする こ と ができる。 ま た第 6 図中の n p ii l の様な構造を第 7 図中に敢込めば、 バイポ ーラ相互間にも相異なる分離用電圧を供給する こと ができる。 ま た p n p トランジスタ も第 6 図と同様に形成する こ と ができる。 また基板と ゥエルと ソース, ド レイ ン, ノ ィポーラのコ レクタ , ェミ ッタ , ベースの導電形を全て反転すれば p n p ト ラ ンジスタ と C M O S構造を構成でき、 その構造にも本発明の独立の分雜電 圧を印加する こ と ができる。 〔実施例 7〕
第 8 図は積層形 C M O S構造の n M O S部分に本発明を適用 し たものである。 この図は基板側に ri M O S、 基板上に酸化膜さ ら に多結晶 S i を成長させるいわゆる S O i 構造によ り p M O S を 形成した例であるが、 これと p ゥエル ( P W) , n ゥエル ( ii W) を組合せる こ と によ リ P ゥエル内に形成した n M〇 S 1 と p — S u b上に形成した n M O S 2の各々の分離部に独立の電圧
VBB2 と VBBI を印加するこ とができる。 また基钣, ゥエルの導 電形を反対にすれば、 基扳側に P M〇 S、 多結晶 S i側に
n M O S を形成し P M O Sの分離部に別個の分離電圧を印加する こ と ができる。
〔実施例 8〕 '
第 9 図は S 〇 I (Silicon on Insulator) 又は、 S 〇 S構造 (Silicon on Saphire) で INSULATOR と記した絶縁性基接の上に n M O S , P M O S を構成し、 これに本発明を適用 したものであ る。 絶緣性基扳'の上に P形 S i (または n形 S i ) を結晶成長さ せ、 この P層に 形 (または p形) の不純物を基板に達するまで 深く入れて複数の P形または n形領域を分離する。 この分離され た P形領域内に n M O S を、 n形領域内に p M O S を形成する。 複数の P形領域の各々 にはその回路の用途に応じて VBBI , VBBS を、 また n形領域には VBB2 を印加する。 第 9 図の p形, n形分 離領域の個数は任意の数を選ぶこと ができ、 また P M O S , n M O Sのいずれか一方だけにする こ ともできる。
〔実施例 9〕 これまで第 2図および第 3〜第 9 図に種々の基板電圧分離の構 造について述べたが、 次にこれをメモ リ に応用 した実施例につい て述べる。
第 1 0 図は一般的なメモ リ (ダイナミ ック R A M , スタティ ッ ク R A M , R O M等を含む) のブロック図である。 A D Rはア ド レス入力、 C S はチップセ レク ト入力、 W E はライ トイネーブル 入力、 D I はデータ入力、 D Oはデータ 出力である。 これら信号 の名称は一例であ り、 他の名称を用いる場合もある。
ブロック I はア ド レスバッファとデコーダ、 ドライバ回路を示 す。 ブロック Cは制御回路, 書込み信号発生回路姿を示す。 プロ ック M C'はメモ リセルア レーを示す。 ブロック S Oはセンス回路 出力回路を示す。 本発明の一実施例は、 破線で囲んだメモ リセル ア レー M C とその他の部分の基板電圧を分離して印加する こ とで ある。
第 1 1 図は、 第 1 0 図の様に 2つに分離したブロック に対し、 チップ内に基板にバイアス発生回路を内蔵し、 その 2 出力 VBBMI
V BBM2をメモ リセルア レー以外の周辺回路に印加し、 メモ リセル ア レーには V CCと G N D電位を V BBM3 , V BBM4と して印加する。 基板バイ ァス発生回路の回路構成は既に 1976 ISSCC p p . 1 3 8 〜 P P . 1 3 9 あるいは特開昭 51— 117584 号に開示されている。 この構成で例えば、 周辺回路の P M O S の分離領域 ( n ゥエル) には V BBMi ( + 7 V ) 、 n M O S の分離領域 ( p ゥエル) には V BBMI ( - 3 V ) 、 またセルア レーの p M O S の n ゥエルには Vccを, セルア レーの ii M O S の P ゥエルには 0 Vを印加する。 こう して入, 出力回路の分離領域には絶対値の大きい電圧を供紿 する ことによ り、 入出力信号のオーバーシュー ト, アンダーシュ ー トにも安定で、 また接合容量 (M O S のソー ス , ド レ イ ン一基 板間容量やバイ ポー ラ の コ レ ク タ ー基板間容量) を減少でき、 ま たセルァレ一はソ フ トエラーの起きに く い濃度プロ ファイルを選 択する こと ができる。 なお以後の実施例で用いる分離電圧の名称 はその役割に従って第 1 1 図の V BBM1, V BBM2 , V BBM3 , V BBM4 のいずれかの記号に相応させる。
第 1 0図, 第 1 1 図のチップ構成の実施例に対して得られるチ ップの断面図の実施例を以下に示す。 これらは第 1 図の従来例に 対応して M O S ダイナミ ック R A M'の入力回路とダイナミ ック メ モリセルの部分の断面構造を示す。 なおこ こではメモ リセルをダ ィナミ ック形セルと したが、 M O S スタティック形メモリセルや ノ イポーラスタ ティ ック形メモ リ セルにも同様に適用できる。 〔実施例 A〕
第 1 2図の実施例では入力保護回路 ( η形拡散抵抗と n M O S ダイオード) と入力回路の ii M O S を p ゥェル ( P W) の中に、 入力回路の p M〇 S を n ゥェル ( n W) 内に形成し、 n M O S の メ モ リセルは P — S u b上に形成している。 本実施例では入力回 路の p ゥエルと p — S u b が電気的に分離されている。 このため に各々の分離電圧である V BBM2と V BBM4の値を独立に設定できる したがって、 例えば V BBM2を入力回路の仕様を満たすために一 3 Vに、 V BBM をメモリセルの射ソ フ トエラーの観点から 0 Vに選 ぶことができる。 メモ リセルの下部の破線は P形の高濂度層であ る。 この様に して、 第 3 図で述べた従来例の欠点を防ぎ、 安定な ダイナミ ック メモ リ を提供できる。
〔実施例 B〕
第 1 3 図は入力保護回路の n形拡散抵抗と n M O S ダイオー ド のみを p ゥエル内に設け、 周辺回路の n M O S はメモ リセルと同 様に P— S u b上に形成している。 また P M O S は当然 n ゥエル の上に形成している。 そ して入力保護素子である n形拡散抵抗と n M O S ダイオー ドの p ゥエルには VBBM2 (例えば一 3 V) を印 加し、 入力回路およびメモ リセルの n M O S の基板 p — S u b に は VBBM4 (例えば 0 V) を印加する。 メモ リセルの下には第 1 2 図と同様に P形の高濂度層を設けている。 そ してこの p — S u b には を印加する。 第 1 2図の実施例に対し、 本実施例は入 力保護素子のみを ゥエル内に設けており、 レイ アウ トが簡略化さ れ、 かつ入力保護ダイオー ド以外の n M O S がセル、 周辺回路に わたって同一濃度条件で形成されるので、 VTHの制御が容易ある という利点を持つ。
〔実施例 C〕
第 1 4図はメモ リセルを p ゥェル ( p W) 上に形成し、 入力保 護回路、 周辺回路の n M O S は p — S u b上に形成したものであ る。 本実施例ではメモ リセルの下側に比較的、 高濃度の P ゥエル を設け、 第 1 2 , 第 1 3 図で破線で示した高濃度層の代替してい る。
〔実施例 D〕
第 1 5 図は基板に n形層を用い、 周辺回路およびメモ リ セルを p ゥエルの中に形成したものである。 第 1 2〜 1 4 図では 2重の ゥエル構造であつたが、 本実施例では単層のゥエル構成で済む。 周辺回路の n M〇 S の p ゥエルには V BBM2 (例えば一 3 V) を印 加し、 メモ リセルの n M〇 S の p ゥエルには V BBM4 (例えば 0 V ) を印加する。 また n - S u b には VBBMI (例えば VCC) を印加す る。 V BBM2を印加する P ゥエル内には入力保護回路だけでも良い し、 ァ ド レ スバッ フ ァ等の周辺回路を含んでいても良い。
〔実施例 E〕
第 1 6 図は p — S u b上に p M O S メモ リセルを形成した例で ある。 周辺回路の n M 0 S の基扳には VBBM2 (例えば— 3 V) を 供給し、 周辺回路の P M O S の n ゥエルには VBBM1 (例えば + 7 V ) を印加し、 P M O S のソ ース, ド レ イ ン接合容量を減らす。 メモ リセルの n ゥエルには VBBM3 (例えば Vcc) を印加する。 こ う して入力回路はアンダーシュー トに強く かつ高速化を図れ、 ま たメモ リセルはソ フ トエラ一の起こ り に く いメモ リ を構成できる。 〔実施例 1 0〕
以上実施例 9 の具体的構成と して実施例 A〜E を第 1 2〜 1 6 図で M O S メモ リ (スタティック R A M , ダイナミ ック R A M) を用いて説明 したが、 次にバイポーラ素子と M O S素子を併せも つ第 7 図の BiCMOS構成を用いて、 メモ リ に適用 した実施例を第
1 7〜第 2 1 図に示す。 このう ち第 1 7〜 1 9 図はェピタ キシャ ル層を用いたもの、 第 2 0〜 2 2図はェピタ キシャル層を用いな いものである。
〔実施例 F〕 第 1 7 図は左から周辺回路の ii M O S , p M O S , n p nバイ ポーラ トランジスタ とダイナミ ック形 n M O S メモリセルを示す, n M O S メモ リセルの下部には高濃度の p形埋込層 ( p B L ) を置き、 酎ソ フ トエラー性能を強化している。 この P B Lは n形 埋込層の分離にも用いる。
周辺回路の n M O S は p ゥエルの中に 成しているが、 p形ェ ピタ キシャル層を用いれば P ゥエルを省略する こ とができる。 こ の P ゥエル層の下側には高濃度の n型埋込層 n B L を設け、 nBL の耠電用に髙濃度の n層 ( C N) を付加している。 また p ゥエル の側面は n ゥエルで囲むこ と によ り、 p — S u b と電気的に絶縁 させている。 周辺回路の n M 0 S には VBBM2 (例えば一 3 V) 、 P M〇 S の n ゥ ルには VBBMI (例えば VCC) を印加する。 また n p nバイポーラ トランジスタ の分雜層とメモ リセルの ii M O S の分離層には、 共通の VBBM4を印加している。 ゥエルの下部に設 けた埋込層はバイポーラ トランジスタ のコ レク タ抵抗の低減のた めのものであるが ·、 基板抵抗の減少によ リ ラッチアップの防止に も有効である。
〔実施例 G〕
第 1 8 図はメモ リセルを p — S u b上に形成したものであ り、 第 1 7 図との差はメモ リセルの下部の構成た'けである。 第 1 7図 の構成では髙濂度の P B L がわき上がり、 n M O S の VTHが変動 するおそれがあるが、 第 1 8 図は破線で示した p形の髙濃度層を 蓄積容量の下部だけに設け、 メモ リセルの n M O S のチャネル部 に埋込層がわき上がらない様に している。 /03423
(20) 次に第 1 8 図の断面構造を実現するための主要工程を第 1 9 図 に示す。 第 1 9 図ではまず ( a ) で P形基板の表面に n形埋込層 n B L を形成し、 ( b ) でさ らに p形埋込層 p B L を形成する。 その後 ( c ) のェピタ キシャル成長で E P i層をつ く り、 ( d ) ( e ) の工程で E P i層の中に η ゥエル ( n W E L L ) 、 P ゥエル ( P W E L L ) を形成する。 ( f )で n形の高濃度不純物を ド一プ した C Nを形成し下部の n B L と接続させる。 本図では省略して い る が、 この後メモ リ セルのプレー ト、 M O S のゲー ト、 M O S のソース ' ド レイ ン層、 また必要な らバイポーラのェミ ッタ層を 形成する。 さ らにその後、 コ ンタ ク ト , 配線等の工程を要する。 この第 1 7 , 第 1 8 図の中で、 C Nと n B Lはバイポーラ トラン ジスタ のコ レ ク タ抵抗を低減する。 一方 M O S のソース, ド レイ ンと ゥエル, バイポーラのベースと コ レク タ接触界面はェピタ キ シャル層を設けたため、 それほど高濃度層同士の接触とな らず、 ブレークダウン酎圧を回路動作に必要が程度に保つこ と ができ る 〔実施例 H〕
以上はェピタ キシャル層を用いる工程例であるが、 次にェピタ キシャル層を用いない実施例を第 2 0〜 2 5 図に示す。 これらは P形基板の一定の深さの場所にイ ンブラで髙濃度層をつ く るもの である。 このためェピタ キシャル層を用いる場合と較べて製造コ ス トを低减でき る。
第 2 0図は断面図であるがこれをチップの表面から見た概念図 を第 2 1 図に示す。 n M O S l の p形基板を n層 ( C Nまたは n ゥエル) で囲み、 P — S u b との間を分離している。
o
(21) 第 2 0 , 2 1 図の構造を実現するためのプロセスの主要工程を 第 2 2 図に示す。 ( a ) は p — S u b にイ ンブラで表面から一定 の深さの所に高濃度の n層を設ける。 その後 ( b ) , ( c ) で n ゥエル、 p ゥエルをつ く る。 p ゥエルは p — S u b の場合には省 略すること ができる。 ( d ) では n B L埋込層に達する様に髙濃 度の II層 ( C N) を形成する。 ( d ) 以後の M O S素子、 バイポ —ラ素子さ らに配線を造る工程は従来の工程と等しい。
以上、 多く の実施例に述べてきた様に、 本発明によ り、 M O S 素子の基扳ゃ分離層に、 またバイポーラ素子の分離層に、 独立な 任意の電圧を印加するこ とができ、 その回路の 目的に応じた最適 の電圧を選択する こ とができる。 これによ リ入出力のアンダーシ ユー ト、 や接合寄生容量、 ソ フ トエラーの問題等に対し、 濃度プ 口 フ ァイ ルの設定、 分雜電圧の設定等を 自由に行なう こ と.ができ る。
5 産業上の利用可能性
従来は、 シ リ コ ン基板上に形成した M O S ト ラ ン ジスタや、 B i P ト ラ ン ジスタ を形成する p — n接合面で、 サージ雑音など による、 少数キャリ アの注入が生じ、 これが原因となって、 S R A Mや D R A Mの記憶憶報の破壊等の問題を生じていた。
このよう な現象は、 半導体装置の信頼性を溶と して しまうので 好ま し く ない。
本発明は、 上記現象を防止でき、 M O S , B i P , C M O S , B i — M O S , B i — C M O S等各種の製品に適用でき、 信頼性 の向上等が可能であるので、 有効に利用される こ と ができる。

Claims

1
5
WO 87/03423 PCT/JP86/00579
( 22)
請 求 の 範 囲
1 . 基板および基板上の電気的に分離された複数の分離層の中に 絶縁ゲー ト形電界効果 トラ ンジスタ の ソース, ド レイ ンあるい はバイポーラ ト ラ ンジスタ のコ レ ク タ , ベース, ェ ミ ッタ を有 する半導体装置において、 該ソース, ド レイ ン、 あるいはコ レ ク タ , ベース, ェミ ッタ の各電極への印加電圧の変化範囲外の 値の電圧を、 該基板あるいは該複数の分離層の少なく とも一部 に印加する こ と を特徴とする半導体装置。
2 . 基坂および基板内の電気的に分離された複数の分離層の中に 丄 0 絶縁ゲ一 ト形電界効果 ト ランジスタ のソース, ド レイ ンあるい はバイポーラ ト ラ ンジスタ のコ レ ク タ , ベース, ェ ミ ッタ を有 する半導体装置において、 · 互いに同一導電形の該基板と該分離 層、 あるいは互いに同一導電形の複数の該分離層に少な く とも 2種以上の異なる分離電圧を印加する こ と を特徴とする半導体 装置。
3 . 半導体基体と、 該基体に設けられた少な く とも 1 つの p n接 合を有する半導体素子と、 該半導体素子への電源供給手段と、 上記基体への電源供給手段と を有し、
上記基体への電源供給手段は、 上記半導体素子への入力が本
20 来予定している入力電圧の極性と逆の入力電圧が入力されたと きにも上記 P n接合が頗方向バイ アスされないよ う に電圧を供 耠する こ と を特徴とする半導体装置。
4 . 上記半導体基体は、 半導体基板と、 該基扳上に形成されたェ ピタ キシャル成長層からなる こ と を特激とする特許請求の範囲
ϋ
WO 87/03423 PCT/JP86/00579
(23) 第 1項記載の半導体装置。
5 . 上記半導体基体は、 絶縁基板上に、 半導体層を設けたもので ある こ と を特徴とする特許請求の範囲第 1項記載の半導体装置
6 . 上記半導体素子は少な く とも M O S トランジスタ を含んでな る こ と を特徴とする特許請求の範囲第 2項記載の半導体装置。
7 . 上記半導体素子は、 少な く ともバイポーラ ト ラ ンジスタ を含 んでなる こ と を特徴とする特許請求の範囲第 2項記載の半導体
8 . 上記半導体素子は、 少な く とも M O S トランジスタ とバイポ ーラ トランジスタ を含んでなるこ と を特墩とする特許請求の範 囲第 2項記載の半導体装置。
9 . 上記半導体素子は、 外部入力が入力される半導体素子である こ と を特徴とする特許請求の範囲第 1項記載の半導体装置。
10. 上記半導体素子は、 半導体記憶装置を形成し、 上記煩方向バ5 ィ ァスされない p n接合を有する半導体素子は、 外部入力が入 力される半導体素子である こ と を特徴とする特許請求の範囲第
1項記載の半導体装置。
PCT/JP1986/000579 1985-09-25 1986-11-12 Semiconductor device WO1987003423A1 (en)

Priority Applications (10)

Application Number Priority Date Filing Date Title
KR1019910701144A KR950007575B1 (ko) 1985-11-20 1986-11-12 회로를 웰로 분리한 반도체장치
DE3650613T DE3650613T2 (de) 1985-11-20 1986-11-12 Halbleiteranordnung
EP86906927A EP0245515B1 (en) 1985-11-20 1986-11-12 Semiconductor device
KR1019910701145A KR950002273B1 (ko) 1985-11-20 1986-11-12 회로를 웰로 분리한 반도체장치
KR1019870700554A KR950007573B1 (ko) 1985-11-20 1986-11-12 회로를 웰로 분리한 반도체장치
US08/352,238 US5497023A (en) 1985-09-25 1994-12-08 Semiconductor memory device having separately biased wells for isolation
US08/574,110 US6208010B1 (en) 1985-09-25 1995-12-18 Semiconductor memory device
HK98102615A HK1003586A1 (en) 1985-11-20 1998-03-27 Semiconductor device
US10/115,101 US6740958B2 (en) 1985-09-25 2002-04-04 Semiconductor memory device
US10/377,717 US6864559B2 (en) 1985-09-25 2003-03-04 Semiconductor memory device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP60258506A JPH0671067B2 (ja) 1985-11-20 1985-11-20 半導体装置
JP60/258506 1985-11-20

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
US2968187A Continuation-In-Part 1985-09-25 1987-03-24

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US89940586A Continuation-In-Part 1985-09-25 1986-08-22
US07087256 A-371-Of-International 1986-11-12

Publications (1)

Publication Number Publication Date
WO1987003423A1 true WO1987003423A1 (en) 1987-06-04

Family

ID=17321153

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1986/000579 WO1987003423A1 (en) 1985-09-25 1986-11-12 Semiconductor device

Country Status (7)

Country Link
EP (1) EP0245515B1 (ja)
JP (1) JPH0671067B2 (ja)
KR (1) KR950007573B1 (ja)
DE (1) DE3650613T2 (ja)
HK (1) HK1003586A1 (ja)
SG (1) SG59995A1 (ja)
WO (1) WO1987003423A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0478793A1 (en) * 1990-04-13 1992-04-08 Kabushiki Kaisha Toshiba Substrate structure of a semiconductor device
US5173294A (en) * 1986-11-18 1992-12-22 Research Foundation Of State University Of New York Dna probe for the identification of haemophilus influenzae

Families Citing this family (71)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2199695B (en) * 1987-01-06 1990-07-25 Samsung Semiconductor Inc Dynamic random access memory with selective well biasing
GB8713388D0 (en) * 1987-06-08 1987-07-15 Philips Electronic Associated Semiconductor device
JPH01129451A (ja) * 1987-11-16 1989-05-22 Fujitsu Ltd 半導体装置
JP2788269B2 (ja) * 1988-02-08 1998-08-20 株式会社東芝 半導体装置およびその製造方法
US5093707A (en) * 1988-04-27 1992-03-03 Kabushiki Kaisha Toshiba Semiconductor device with bipolar and cmos transistors
US5297097A (en) 1988-06-17 1994-03-22 Hitachi Ltd. Large scale integrated circuit for low voltage operation
USRE40132E1 (en) 1988-06-17 2008-03-04 Elpida Memory, Inc. Large scale integrated circuit with sense amplifier circuits for low voltage operation
JP2845493B2 (ja) * 1988-06-24 1999-01-13 株式会社東芝 半導体装置
JPH0744231B2 (ja) * 1989-11-10 1995-05-15 株式会社東芝 半導体集積回路およびその製造方法
JPH03153070A (ja) * 1989-11-10 1991-07-01 Seiko Epson Corp 半導体装置
JPH07109860B2 (ja) * 1990-01-19 1995-11-22 株式会社東芝 電荷転送デバイスを含む半導体装置およびその製造方法
JPH07109861B2 (ja) * 1990-01-19 1995-11-22 株式会社東芝 電荷転送デバイスを含む半導体装置およびその製造方法
US5260228A (en) * 1990-01-19 1993-11-09 Kabushiki Kaisha Toshiba Method of making a semiconductor device having a charge transfer device, MOSFETs, and bipolar transistors
JPH03296260A (ja) * 1990-04-16 1991-12-26 Toshiba Corp Mos型半導体装置
JPH0423147U (ja) * 1990-06-20 1992-02-26
JP2609743B2 (ja) * 1990-06-28 1997-05-14 三菱電機株式会社 半導体装置
KR940009357B1 (ko) * 1991-04-09 1994-10-07 삼성전자주식회사 반도체 장치 및 그 제조방법
US5248624A (en) * 1991-08-23 1993-09-28 Exar Corporation Method of making isolated vertical pnp transistor in a complementary bicmos process with eeprom memory
JPH05129425A (ja) * 1991-10-30 1993-05-25 Nec Kansai Ltd 半導体装置およびその製造方法
US5595925A (en) * 1994-04-29 1997-01-21 Texas Instruments Incorporated Method for fabricating a multiple well structure for providing multiple substrate bias for DRAM device formed therein
JP4037470B2 (ja) 1994-06-28 2008-01-23 エルピーダメモリ株式会社 半導体装置
TW362275B (en) * 1996-09-05 1999-06-21 Matsushita Electronics Corp Semiconductor device and method for producing the same
US6107672A (en) * 1997-09-04 2000-08-22 Matsushita Electronics Corporation Semiconductor device having a plurality of buried wells
US6901006B1 (en) 1999-07-14 2005-05-31 Hitachi, Ltd. Semiconductor integrated circuit device including first, second and third gates
JP4012341B2 (ja) 1999-07-14 2007-11-21 株式会社ルネサステクノロジ 半導体集積回路装置
JP2001291779A (ja) * 2000-04-05 2001-10-19 Mitsubishi Electric Corp 半導体装置およびその製造方法
TWI230392B (en) 2001-06-18 2005-04-01 Innovative Silicon Sa Semiconductor device
JP2004311684A (ja) * 2003-04-07 2004-11-04 Sanyo Electric Co Ltd 半導体装置
US20040228168A1 (en) 2003-05-13 2004-11-18 Richard Ferrant Semiconductor memory device and method of operating same
US7335934B2 (en) 2003-07-22 2008-02-26 Innovative Silicon S.A. Integrated circuit device, and method of fabricating same
US7606066B2 (en) 2005-09-07 2009-10-20 Innovative Silicon Isi Sa Memory cell and memory cell array having an electrically floating body transistor, and methods of operating same
US7683430B2 (en) 2005-12-19 2010-03-23 Innovative Silicon Isi Sa Electrically floating body memory cell and array, and method of operating or controlling same
US7492632B2 (en) 2006-04-07 2009-02-17 Innovative Silicon Isi Sa Memory array having a programmable word length, and method of operating same
US7933142B2 (en) 2006-05-02 2011-04-26 Micron Technology, Inc. Semiconductor memory cell and array using punch-through to program and read same
US8069377B2 (en) 2006-06-26 2011-11-29 Micron Technology, Inc. Integrated circuit having memory array including ECC and column redundancy and method of operating the same
US7542340B2 (en) 2006-07-11 2009-06-02 Innovative Silicon Isi Sa Integrated circuit including memory array having a segmented bit line architecture and method of controlling and/or operating same
KR101406604B1 (ko) 2007-01-26 2014-06-11 마이크론 테크놀로지, 인코포레이티드 게이트형 바디 영역으로부터 격리되는 소스/드레인 영역을 포함하는 플로팅-바디 dram 트랜지스터
WO2009031052A2 (en) 2007-03-29 2009-03-12 Innovative Silicon S.A. Zero-capacitor (floating body) random access memory circuits with polycide word lines and manufacturing methods therefor
US8064274B2 (en) 2007-05-30 2011-11-22 Micron Technology, Inc. Integrated circuit having voltage generation circuitry for memory cell array, and method of operating and/or controlling same
US8085594B2 (en) 2007-06-01 2011-12-27 Micron Technology, Inc. Reading technique for memory cell with electrically floating body transistor
US8194487B2 (en) 2007-09-17 2012-06-05 Micron Technology, Inc. Refreshing data of memory cells with electrically floating body transistors
US8536628B2 (en) 2007-11-29 2013-09-17 Micron Technology, Inc. Integrated circuit having memory cell array including barriers, and method of manufacturing same
US8349662B2 (en) 2007-12-11 2013-01-08 Micron Technology, Inc. Integrated circuit having memory cell array, and method of manufacturing same
US8773933B2 (en) 2012-03-16 2014-07-08 Micron Technology, Inc. Techniques for accessing memory cells
US8014195B2 (en) 2008-02-06 2011-09-06 Micron Technology, Inc. Single transistor memory cell
US8189376B2 (en) 2008-02-08 2012-05-29 Micron Technology, Inc. Integrated circuit having memory cells including gate material having high work function, and method of manufacturing same
US7957206B2 (en) 2008-04-04 2011-06-07 Micron Technology, Inc. Read circuitry for an integrated circuit having memory cells and/or a memory cell array, and method of operating same
US7947543B2 (en) 2008-09-25 2011-05-24 Micron Technology, Inc. Recessed gate silicon-on-insulator floating body device with self-aligned lateral isolation
US7933140B2 (en) 2008-10-02 2011-04-26 Micron Technology, Inc. Techniques for reducing a voltage swing
US7924630B2 (en) 2008-10-15 2011-04-12 Micron Technology, Inc. Techniques for simultaneously driving a plurality of source lines
US8223574B2 (en) 2008-11-05 2012-07-17 Micron Technology, Inc. Techniques for block refreshing a semiconductor memory device
US8213226B2 (en) 2008-12-05 2012-07-03 Micron Technology, Inc. Vertical transistor memory cell and array
US8319294B2 (en) 2009-02-18 2012-11-27 Micron Technology, Inc. Techniques for providing a source line plane
WO2010102106A2 (en) 2009-03-04 2010-09-10 Innovative Silicon Isi Sa Techniques for forming a contact to a buried diffusion layer in a semiconductor memory device
CN102365628B (zh) 2009-03-31 2015-05-20 美光科技公司 用于提供半导体存储器装置的技术
US8139418B2 (en) 2009-04-27 2012-03-20 Micron Technology, Inc. Techniques for controlling a direct injection semiconductor memory device
US8508994B2 (en) 2009-04-30 2013-08-13 Micron Technology, Inc. Semiconductor device with floating gate and electrically floating body
US8498157B2 (en) 2009-05-22 2013-07-30 Micron Technology, Inc. Techniques for providing a direct injection semiconductor memory device
US8537610B2 (en) 2009-07-10 2013-09-17 Micron Technology, Inc. Techniques for providing a semiconductor memory device
US9076543B2 (en) 2009-07-27 2015-07-07 Micron Technology, Inc. Techniques for providing a direct injection semiconductor memory device
US8199595B2 (en) 2009-09-04 2012-06-12 Micron Technology, Inc. Techniques for sensing a semiconductor memory device
US8174881B2 (en) 2009-11-24 2012-05-08 Micron Technology, Inc. Techniques for reducing disturbance in a semiconductor device
US8310893B2 (en) 2009-12-16 2012-11-13 Micron Technology, Inc. Techniques for reducing impact of array disturbs in a semiconductor memory device
US8416636B2 (en) 2010-02-12 2013-04-09 Micron Technology, Inc. Techniques for controlling a semiconductor memory device
US8411513B2 (en) 2010-03-04 2013-04-02 Micron Technology, Inc. Techniques for providing a semiconductor memory device having hierarchical bit lines
US8576631B2 (en) 2010-03-04 2013-11-05 Micron Technology, Inc. Techniques for sensing a semiconductor memory device
US8369177B2 (en) 2010-03-05 2013-02-05 Micron Technology, Inc. Techniques for reading from and/or writing to a semiconductor memory device
KR20130007609A (ko) 2010-03-15 2013-01-18 마이크론 테크놀로지, 인크. 반도체 메모리 장치를 제공하기 위한 기술들
US8411524B2 (en) 2010-05-06 2013-04-02 Micron Technology, Inc. Techniques for refreshing a semiconductor memory device
US8531878B2 (en) 2011-05-17 2013-09-10 Micron Technology, Inc. Techniques for providing a semiconductor memory device
US9559216B2 (en) 2011-06-06 2017-01-31 Micron Technology, Inc. Semiconductor memory device and method for biasing same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49128684A (ja) * 1973-03-14 1974-12-10
JPS567463A (en) * 1979-06-29 1981-01-26 Hitachi Ltd Semiconductor device and its manufacture
JPS59143359A (ja) * 1983-01-31 1984-08-16 ストレイジ、テクノロジ−、パ−トナ−ズ Cmos集積回路
JPS59144168A (ja) * 1983-02-07 1984-08-18 Hitachi Ltd バイポ−ラmos半導体装置及びその製造法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57194565A (en) * 1981-05-25 1982-11-30 Toshiba Corp Semiconductor memory device
JPS5922359A (ja) * 1982-07-29 1984-02-04 Nec Corp 集積化半導体記憶装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49128684A (ja) * 1973-03-14 1974-12-10
JPS567463A (en) * 1979-06-29 1981-01-26 Hitachi Ltd Semiconductor device and its manufacture
JPS59143359A (ja) * 1983-01-31 1984-08-16 ストレイジ、テクノロジ−、パ−トナ−ズ Cmos集積回路
JPS59144168A (ja) * 1983-02-07 1984-08-18 Hitachi Ltd バイポ−ラmos半導体装置及びその製造法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0245515A4 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5173294A (en) * 1986-11-18 1992-12-22 Research Foundation Of State University Of New York Dna probe for the identification of haemophilus influenzae
EP0478793A1 (en) * 1990-04-13 1992-04-08 Kabushiki Kaisha Toshiba Substrate structure of a semiconductor device
EP0478793A4 (ja) * 1990-04-13 1995-06-28 Tokyo Shibaura Electric Co
US6104233A (en) * 1990-04-13 2000-08-15 Kabushiki Kaisha Toshiba Substrate structure of semi-conductor device

Also Published As

Publication number Publication date
JPH0671067B2 (ja) 1994-09-07
KR950007573B1 (ko) 1995-07-12
KR880700468A (ko) 1988-03-15
JPS62119958A (ja) 1987-06-01
SG59995A1 (en) 1999-02-22
EP0245515A1 (en) 1987-11-19
EP0245515B1 (en) 1997-04-16
EP0245515A4 (en) 1990-12-27
DE3650613D1 (de) 1997-05-22
DE3650613T2 (de) 1997-10-23
HK1003586A1 (en) 1998-10-30

Similar Documents

Publication Publication Date Title
WO1987003423A1 (en) Semiconductor device
US5497023A (en) Semiconductor memory device having separately biased wells for isolation
JP2703970B2 (ja) Mos型半導体装置
US6864559B2 (en) Semiconductor memory device
US6767784B2 (en) Latch-up prevention for memory cells
JP2950558B2 (ja) 半導体装置
EP1105875B1 (en) On-chip word line voltage generation for dram embedded in logic process
US5384473A (en) Semiconductor body having element formation surfaces with different orientations
US5148255A (en) Semiconductor memory device
KR100299344B1 (ko) 다이나믹랜덤액세스메모리용이득셀과바이씨모스다이나믹랜덤액세스메모리제조방법
JP3128262B2 (ja) 半導体集積回路装置
JP2001352077A (ja) Soi電界効果トランジスタ
JPH05251661A (ja) 三重構造を有する半導体メモリー装置
JPH0955483A (ja) 半導体記憶装置
US4912054A (en) Integrated bipolar-CMOS circuit isolation process for providing different backgate and substrate bias
US6075720A (en) Memory cell for DRAM embedded in logic
JPH1032259A (ja) 半導体装置
US7190610B2 (en) Latch-up prevention for memory cells
KR950007575B1 (ko) 회로를 웰로 분리한 반도체장치
JPH05326858A (ja) 半導体装置
KR950002273B1 (ko) 회로를 웰로 분리한 반도체장치
JP2000031381A (ja) ディジタル/アナログ混載半導体集積回路
JP3077396B2 (ja) 半導体装置
JPS63239861A (ja) 半導体集積回路装置
JPH02105566A (ja) 相補型半導体装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): DE FR GB

WWE Wipo information: entry into national phase

Ref document number: 1986906927

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1986906927

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1986906927

Country of ref document: EP