TW497255B - Semiconductor device and method for making the same - Google Patents

Semiconductor device and method for making the same Download PDF

Info

Publication number
TW497255B
TW497255B TW090101415A TW90101415A TW497255B TW 497255 B TW497255 B TW 497255B TW 090101415 A TW090101415 A TW 090101415A TW 90101415 A TW90101415 A TW 90101415A TW 497255 B TW497255 B TW 497255B
Authority
TW
Taiwan
Prior art keywords
film
electrode
forming
conductive material
manufacturing
Prior art date
Application number
TW090101415A
Other languages
English (en)
Inventor
Yuichi Matsui
Masahiko Hiratani
Yasuhiro Shimamoto
Yoshitaka Nakamura
Toshihide Nabatame
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW497255B publication Critical patent/TW497255B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • H01L21/28562Selective deposition
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Semiconductor Memories (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

497255 A7 B7 五、發明説明(彳) (發明之背景) 本發明乃記憶單兀(memory cell )之電容(capacitor )之電極或針形電極(plug )之藉化學的氣相成長法所形 成之半導體裝置及其製造方法。 按動態隨機存取記憶體(D R A Μ )等之半導體裝置 乃’藉由縮小單元面而可以實現高積體化(high integration density )。這是意爲著記憶體之電容之佔有面積之必然的 減少。在此情形之下爲了防止軟錯誤(s 〇 f t e r r 〇 r )起見須 要確保記億體之讀出上所必要之一定之蓄積電荷量才行。 換言爲了半導體裝置之高積體化之用必要增大每單位面積 之蓄積電荷量之手段。 該手段之一而可以舉出將比介電率大的氧化物介電體 適用於電容絕緣膜。替代於現在做爲電容絕緣膜而使用於 以往記憶體之S i〇2膜(比介電率:3 · 8 )或 S i3N4膜(比介電率:7〜8)而採用Ta2〇5膜(比 介電率:2 0〜2 5 )。惟在於千兆位元單位(gigabit scale )之記憶體乃做爲電容絕緣膜而採用比介電率大之 T a 2〇5膜再加上使電容予以立體化而增大實質的電容面 積之下,仍然該讀取所必要之蓄積電荷量還不足。於是現 在做爲電容介電體膜而檢討具有1 0 0以上之比介電率之 氧化物介電體。例如鈦酸緦:S r T i〇3 ( S T〇),鈦 酸鋇鰓:(B a ,S r ) 丁 i〇3 ( B S T ),鈦酸鉻酸鉛 :P b ( Z r ,T i ) 3 ( P Z T )或採用 S r B i 2 T a 2 0 9 ( S Β Τ )。在此中ΡΖΤ或SBT係亦可適用 本紙張尺度適用中國國家標準(CNS ) A4規格(210x297公釐) (請先閱讀背面之注意事項再填寫本頁) Γ 經濟部智慧財產局員工消費合作社印製 497255 經濟部智慧財產局員工消費合作社印製 A7 ___B7__五、發明説明(2 ) 於利用該強介電性之強介電體記憶體。 這些氧化物介電體乃爲了提高其電氣的特性(介電性 (dielec trie-property )而必須在於至少 4 0 0 °C 至 7〇0 °C之高溫且氧化性環境中之膜形成或後處理。 在此時由環境中之氧氣而下部電極之被氧化時,可形 成較電容絕緣膜而介電率低之絕緣膜,而招致電容容量之 實質的降低。又位於下部電極之下部之阻擋層或針形電極 之被氧化時,即電晶體與電容之電氣的導通會喪失。於是 使用對於高溫且氧化性之環境而比較安定之白金(P (¾ ) 或氧化物之被形成之後仍然可以保持導電性之釕(R u ) 或銥(I r )做爲下部電極乃成爲有力之候補而被檢討, 其中特別是優異於微細加工性之R u乃做爲酸化物介電體 之下部電極而最合宜之材料。 綜合上述,在於千兆位元單位之記憶體中,由於電容 所能佔有之面積小,所以雖然使用比介電率高之氧化物介 電體之下,仍然讀取所必要之蓄積電荷量有不足之可能性 。於是實質的增大電容面積起見發生使電容構造立體化之 必要。例如將電容之下部電極形成爲立體構造,此後必要 有形成電容之氧化物介電體之製程及在於預先形成之立體 構造上形成上述之下部電極,而後形成氧化物介電體之製 程。 在於 Technical Digest of International Electron Devices and Materials (IEDM) 98 pp.803-806 之、、(B a ,S r ) T i 〇 3, Capacitor Technology for Gigabit Scaled DRAMs 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ (請先閲讀背面之注意事項再填寫本頁) 497255 A7 __B7_ 五、發明説明(3 ) (請先閲讀背面之注意事項再填寫本頁) 〃爲題之論文中,揭示在於介電體膜之材料使用B S T, 而將電極形成爲凸形形狀而在其材料使用R u之電容之立 體構造例。 又於 Technical Digest of Inlernational Electron Device and Mate-rials (IEDM) 99. pp.789-792 之 > Low Temperature (Ba,Sr) Ti〇3 Capacitor process Integration (LTB) Technology for Gigabit Scaled DRAMs 〃爲題之論文中,揭示有,在於 介電體膜之材料使用B S T,而以電極爲凹型形狀,而在 其材料使用S I· R u〇3之電容之立體構造例。 又於 Technical Digest of International Electron Devices and Materials (IEDM) 99. pp.793-796 之以、、Development of Ru/Ta2〇3/Ru Capacitor Technology for Gigabit Scale DRAM A 爲題之論文中揭示有由於由R u所成之電容之下部電極之 形成步驟中將不用之R u予以濺射蝕刻之揭示。 惟在上述之任何文獻中均未認識下述之問題點,所以 下述本發明所含之技術特徵並沒有任何教示也沒有暗示的 處。 經濟部智慧財產局員工消費合作社印製 (發明之槪要) 依本發明人之檢討,使用先前技術來形成立體構造之 電容時查明會發生下述之問題。 以第1 a〜c圖說明由本發明人等試作檢討之下部電 極之立體構造,全圖均表示斷面。首先,例如由R u (釕 )所成之針形電極1及例如由S i〇2 (氧化砂)2所成之 I紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) Z " - 497255 A7 ___ _B7_ 五、發明説明(4 ) (請先閲讀背面之注意事項再填寫本頁) 針形電極部層間絕緣膜2上堆積膜厚4 0 0 n m之下部釕 電極膜。(第la圖)。而後以習知之光蝕法及乾蝕 法而將下部釕電極膜5 /到針形電極部層間絕緣膜2之表 面爲止加工成爲圓筒形,橢圓筒形或矩形,即可形成立體 構造之下部電極5 。(第1 b圖)。惟最小加工尺寸( minimum feature size )爲0 · 1 5//m以下之千兆位元單 位之半導體裝置乃,將上述形狀之下部釕電極之側面加工 成爲垂直狀係很困難,因此如第1 b圖所示將成爲底部之 較頂部寬之加工形狀。加工下部釕電極5之後,例如藉化 學的氣相成長法來堆積由BST所成之氧化物介電體6, 而後藉化學的氣相成長法來堆積例如由釕所成之上部電極 7而完成電容部(第1 c圖)。此時由於如上述地下部電 極之底部將成爲寬的形狀,所以相鄰之電容之間隔呈近接 而會發生電氣的相互作用。或如欲充分的確保底部電極間 之間隔時,相反地無法確保上面之面積,而電極之斷面形 狀之成爲二角形之結果。使立體電極之表面積降低。 經濟部智慧財產局員工消費合作社印製 又,以第2 a〜2 c圖說明,由本發明人等所試作檢 討之其他構造例而在微細加工容易之矽氧化膜中,由該表 面而形成孔而後,以化學的氣相成長法來堆積釕下部電極 之立體構造。該圖全表示斷面。首先例如由R u (釕)所 成之針形電極1及例如由S i〇2所成之針形電極部層間絕 緣膜2上,堆積膜厚4 0 0 nm之例如由S i〇2所成之電 容部層間絕緣膜3。而後使甩習知之光蝕法及乾蝕法而形 成,在於電容部層間絕緣膜3中以形狀之成爲圓筒形,橢 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X297公釐) ~ ~ 497255 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(5 ) 圓筒形或矩形之能到達至針形電極部層間絕緣膜2之表面 之孔。而後以化學的氣相成長法來堆積膜厚3 0 nm之下 部釕電極層5/即可以形成具有立體構造之下部電極。( 第2 a圖)。但須要去除堆積於下部電極5之電容部層間 絕緣膜3之上面之部份以資電氣的分離相鄰之電容之間。 雖然以自己整合的去除爲目的而一般的使用之物理的濺射 蝕刻(sputter etching )乃優先的可以去除堆積於層間絕緣 膜之上面之電極,惟成爲下部電極而利用之部份也同時的 被曝曬於蝕刻之環境,因此圓筒形之側壁部之上面附近或 底部之中心部近之膜厚乃減少而下部電極5係具體的說成 爲如第1 b圖所示之形狀。而後藉化學的氣相成長法來堆 積例如由B S T所成之氧化物介電體6,而後例如藉化學 的氣相成長法來堆積由R u所成之上部電極7而完成電容 部(第1 c圖)。 在此種製程中會發生,由於側壁部之高度之降低所致 之電容面積之減低,或由下部電極之膜厚之減少之電容電 阻之增大之問題。因此被希望採取不包含以濺射蝕刻來去 除下部電極之一部份之過程地可以實施電氣的分離相鄰之 電容間之方法。 依本發明之一側面時,電氣的連接記憶單元之電晶體 之一對之活性領域之一對之活性領域之電容之第1電極乃 於絕緣膜上,將以規定所欲之電容之第1電極之圖樣地在 於絕緣膜上形成成膜防止膜,而由該成膜防止膜所規定之 圖樣狀地形成第1導電材料而可以形成。接著於第1導電 ^紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 497255 A7 B7 五、發明説明(6 ) (請先閱讀背面之注意事項再填寫本頁) 材料之膜上及成膜防止膜上或去除成膜防止膜,而在於第 1導電材料之膜上及絕緣膜上,以規定之溫度地形成介電 體膜,此時之第1導電膜之材料乃由經曝曬於形成介電體 膜之規定溫度之下仍然不會喪失導電性之R U (釕), P t (鉑)或I r (銥)所成。接著於介電體膜上形成做 爲電容之第2電極而作用之第2導電層。 依本發明之其他側面時,電氣的連接於記憶單元之電 晶體之一對之活性領域之一之電容之第1電極乃,依照規 定之電容之第1電極之圖樣地,在於形成於絕緣膜之孔之 內面上及底面上,或隨應於必要地再於絕緣膜上形成種膜 ,而利用該種膜,而將第1導電材料之膜形成爲規定之圖 樣狀而形成。接著在於第1導電材料之膜上及絕緣膜上以 規定之溫度地形成介電體膜。此時第1導電膜之材料係由 曝曬於形成介電體膜之規定溫度也不喪失導電性之R u, P t ,或I r所成。接著在於介電體膜上形成做爲電容之 第2電極之第2導電層。 經濟部智慧財產局員工消費合作社印製 依本發明之其他側面時,在於包含有複數個之記憶單 元之半導體裝置中,對於層間絕緣膜中形成孔,而藉化學 的氣相成長法而在記憶單元之電容之下部電極堆積於孔之 內側面壁時,於孔之側面或內面及底面,選擇的堆積下部 電極。如此的實施時,由於相鄰之電容間之下部電極不會 有電氣的連接之情形,所以可以省略先前技術中所必須之 ,藉物理的濺射蝕刻來去除堆積於層間絕緣膜之上面部之 過程,由而可以解決由於在於過程中,可避免做爲下部電 ^紙張尺度逍用中國國家標準(CNS ) A4規格(210X297公釐) " 497255 經濟部智慧財產局員工消費合作社印製 A7 _____B7_五、發明説明(7 ) 極而必要部份之被鈾刻之問題。加上,雖然在於層間絕緣 膜之上面有R u等之下部電極材料之堆積,由於對於孔內 面之選擇性成長而較堆積於孔之內面壁之下部電極材料所 形成之膜之厚度而使層間絕緣膜上之下部電極材料之膜厚 充分的變薄,就可以使去除絕緣膜上面之膜之過程簡便, 短時間化也。 再者電容之介電體膜不侷限於氧化物,以氮化物介電 體材料所製成者亦可以。 實施形態之詳細說明 在說明本發明之實施例之前,先說明成爲本發明之基 礎由本發明之硏究,檢討所獲得之知識。 本發明人等尋出,藉由化學的氣相成長法中,R u膜 之對於底層膜上之堆積乃依存於底層膜之材質及成長溫度 之選擇的條件。並且使用此底層膜之依存性之特徵,由而 可能形成被小型化之記憶單元之蓄積容量之增加之電容也 〇 下面依序說明:(1 )例如以τ i N所構成之非選擇 層換言之成膜防止膜之製作方法及其機能。(2 )以成膜 防止層做爲電容間分離層而使用之電容之薄膜之R u電極 之形成問題。(3 )以成膜防止膜做爲電容間分離層而使 用之電容之R u針形電極之形成問題。(4 )以成膜防止 膜做爲針形電極間分離層而使用之電容之埋入型R u電極 之形成。(5 )極薄R u膜之選擇性層’換言之以種層之 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格{ 210X297公釐) -10- 497255 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(8 ) 機能。(6)以極薄Ru膜做爲種層而使用之埋入型Ru 電極。(7)以極薄Ru膜做爲種層而使用薄膜Ru電極 。8 )以極薄R u膜做爲種層而使用之R u針形電極。:( 9 )使用化學的氣層成長法之種層之形成。及使用氣層成 長法所形成之於種層上形成電極。(1 0 )使用成膜防止 膜及化學的氣層成長法所形成之種層及使用兩方之電極形 成法。(1 1 )爲了增大R u種層之效果用之理想之電極 形成條件。(1 2 )在於介電體膜上形成種層以資形成上 部R u電極之方法。以及(1 3 )關於化學的氣相成長法 之膜形成條件之限制。 首先,‘明例如以T i N所構成之非選擇性層,換言 之,說明成膜防止膜之製作問題以及其機能。 以第3 a〜3 c圖具體的做說明。第3 a圖表示藉化 學的氣相成長法(Chemical Vapordeposition(CVD))之 R u 膜之堆積速度(deposition rate )之底層膜依存性。在此之 使用於說明之以外之具體的膜形成條件即在於發明之實施 例中做說明。 在於S 1〇2膜上,於2 2 0 t〜2 4 CT °C之範圍內, 即隨著堆積溫度之增大而R u膜之堆積速度也增加。在此 領域中R u膜之堆積係反應規則(即由反應速度所決定) 〇 另一方面在於T i N膜上,直到堆積溫度約2 5 5 °C 爲止Ru膜係不會被堆積。 換言之在本實驗之堆積條件下,如果將堆積溫度至少 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 497255 經濟部智慧財產局員工消費合作社印製 A7 ___B7_五、發明説明(9 ) 設定於2 2 0 °C至2 5 5 °C之間時,R u膜之堆積係對於 底層而成爲有選擇性,Ru膜可以在S i 〇2膜上成膜,惟 在T i N膜上不會成膜。這件事可以使用在於化學氣相成 長法中之膜之形成初期過程所可以見到之〜在基板上不易 开多成膜之所謂「使之發展時間」(incubation time)來做說 明,參照第3 b圖說明之。於橫軸表示膜形成之經過時間 ,於縱軸表示所形成之膜之膜厚。與S i〇2膜上相比較, 在於T i N膜上,此使之發展之時間較長。換言之利用此 使之發展之時間之差異,即例如第3 b圖之時間點A,於 T i N膜上不會形成Ru膜,而只在S i〇2膜上選擇的可 以形成R u膜。 下面說明,將成膜防止膜用做電容間分離層之薄膜 R u電極之形成。 以具體的製程來說,在於不欲堆積r u電極之領域上 預先堆積例如由T i N膜所成之成膜防止膜,就可以只在 於所欲之領域堆積R u電極。所謂不欲堆積R u電極之領 域係指,例如參照第2圖而前面所述之層間絕緣膜之上面 之平坦部。 堆積了層間絕緣膜之後將T i N膜堆積於其上面而設 法在層間絕緣膜中形成孔時,同時也能在T i N膜上也可 以形成該孔時,即以自己整合的可以形成成膜防止膜。而 後以R u膜對於底層膜而得有選擇的堆積溫度條件而例如 以2 0 n m〜5 0 n m程度之膜厚來堆積就可以。依此製 程時,由於只在於設於層間絕緣膜之孔之側面(內面)及 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格{ 210X297公釐) -12- 497255 經濟部智慧財產局員工消費合作社印製 A7 _B7_五、發明説明(10 ) 底部堆積了 R u膜,由而可以省略在於先前技術中所必須 之,以物理的濺射蝕刻來去除層間絕緣膜之上面之電極之 過程,而解決在該過程而做爲下部電極所必要之部份之被 蝕刻之問題也。 . 惟T i N膜係導電性者,所以不能達成本來之目的之 電容間的電氣的分離,於是在於堆積R U膜之後,例如將 T i N膜予以氧化,使之成爲非導電性就可以。在此過程 中R u膜會同時地被氧化而變化成爲R u 〇 2之下,由於 R u 0 2膜具有導電性,因此得只將成膜防止膜成爲絕緣化 。惟R u膜乃經氧化後體積會膨脹成2倍以上,因此有破 壞下部電極形狀之虞,因此最好是設法使R u膜不氧化而 只令T i N膜成爲非導電性化。 由於T i N乃與R u比較時生成氧化物之自由能( oxidation freenergy )之絕對値大,所以如果選擇適宜之氧 化條件時即得使R u膜不氧化地只氧化T i N膜使之成爲 非導電性化。 因此由上述理由,做爲成膜防止膜而使用較R u而該 生成氧化物之自由能之絕對値大之材料就可以。具體的說 不僅是可用TiN膜,使用Ti ,W,Ta ,W膜等亦可 以獲得同樣之效果。再者做爲成膜防止膜而預先的採用非 導電性之材料時,就可以省略將成膜防止膜予以氧化成爲 絕緣體化之過程。具體的例係,可以使用T i之氧化物, W之氧化物T a之氧化物就可以。又堆積了下部電極之後 藉由乾式蝕法或濕式蝕刻來去除成膜防止膜時亦能實現電 本紙張尺度適用中國國家標準(CNS ) A4規格< 210X297公釐) _ q (請先閲讀背面之注意事項再填寫本頁) 497255 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(11 ) 容間之電氣的分離,在這些過程之後,依序堆積例如由 B S T膜所成之介電體,及例如由R u膜所成之上部電極 ’就可以形成所欲之立體構造之電容。本例中將呈顯如去 除了成膜防止膜時,在於電容部層間絕緣膜之上面之平坦 部不會有分離層存在之層間絕緣膜與介電體之直接會接觸 之構造者。 下面說明將成膜防止膜做爲針形電極間分離層之電容 之R u針形電極(塞)之形成。 利用上述之化學的氣相成長法之R u膜之選擇成長, 就很容易以埋入法(burying )來形成R u針形電極。 具體的說,在於不欲埋入R u膜之針形電極部層間絕 緣膜之上面形成成膜防止膜,接著在於未被成膜防止膜所 被覆之層間絕緣膜之領域形成針形電極孔,而在此上面藉 由化學的氣相成長法而選擇的堆積R u膜時,即只在於所 欲之針形電極孔之內側埋塡R u膜,由而可以形成R u針 形電極。此後,以化學的機械的硏磨法來使針形電極之表 面化爲宜。此時,成膜防止層係可利用爲硏磨之擋止層。 又形成了針形電極之後,成膜防止膜乃,與形成下部電極 之時之情形一樣,選擇的予以氧化而使之非導電性化或予 以去除就可以。 接著,說明以成膜防止膜用做電容間分離層之電容之 埋入型R u電極之形成。 利用上述藉由化學氣相成長法之R u膜之選擇成長時 ,埋入型之凸型(upstanding or pedestal-shaped )之下部電 ί紙張尺度適用中國國家標準(CNS ) A4規格< 210X297公釐) ~ ' —:—:----MW------1T------ (請先閲讀背面之注意事項再填寫本頁) 497255 A7 B7 五、發明説明(12 ) (請先閱讀背面之注意事項再填寫本頁) 極之形成也很容易實現。以具體的過程而言’與上述之形 成針形電極一樣。在於欲埋塡R u電極之領域以外之領域 上,預先形成例如由T i N膜所成之成膜防止膜時’就可 以只在於所欲之領域堆積R u電極,所以可以埋塡R u膜 。.所謂欲埋塡R u電極領域以外之領域乃指’例如形成?L 之層間絕緣膜之上面之平坦部。在於堆積層間絕緣膜之後 ,在該上面堆積例如T i N膜,而形狀之例如成爲圓筒形 ,橢圓筒形或矩形形狀地在於層間絕緣膜中形成孔之時’ 同時地在於T i N膜也可以形成孔地予以形成時’即可以 自己整合的形成成膜防止膜。而後對於底層膜而得構成爲 選擇的條件之下。換言之,於第3 b圖之形成時間A地堆 積R u膜就可以。依此過程時,R u膜乃只堆積於設於層 間絕緣膜之孔之側面(內面)及底面,所以得將R u膜埋 塡於孔中。此後去除層間絕緣膜就可以實現凸型之下部 R u電極。 經濟部智慧財產局員工消費合作社印製 或,於預先設於不欲埋入R 11電極之層間絕緣膜之領 域上之由T i N膜等所成之成膜防止膜上也堆積Ru膜亦 可以。詳述之於第3 b圖而較A爲長之時間,換言之經過 丁 i N膜上之使之發展時間之時間B爲止地繼續R u膜之 形成時,即在於T i N膜上也可以形成R u膜。惟成膜防 止膜上之R u膜之膜厚係與形成於層間絕緣膜內之孔之側 面及底部之膜厚相比較時其膜厚非常薄,所以不致於由成 膜防止膜上之R u膜而將孔阻塞之情形地,在於設於層間 絕緣膜之孔之側面(內面)及底面堆積R u膜。加上成膜 本紙張尺度逍用中國國家標準(CNS ) A4規格(210X297公釐) 497255 A7 _B7_ 五、發明説明(13) (請先閲讀背面之注意事項再填寫本頁) 防止膜上之R u膜之膜厚很小,所以如採用硏磨來去除它 時,亦得以比較小時間地可以去除。接著除去所埋塡之 R u電極周圍之層間絕緣膜時,就可以實現凸型之下部 R u電極。本例中爲了防止R u電極之由後熱處理而變形 ,在於去除層間絕緣膜之前,以熱處理而將所埋塡之R u 電極予以燒緊(densify )就合宜。 做爲成膜防止膜而使用較R II而生成氧化物之自由能 之絕對値之大之材料就可以,具體的說,不但T i N膜, 使用T i ,W,T a ,W N或T i之氧化物,W之氧化物 ,T a之氧化物等也可以獲得相同之效果。在這些過程之 後,例如依序堆積例如由B S T膜所成之介電體及,例如 由R u膜所成之上部電極就可以形成所欲之凸型之立體構 造電容。 下面說明極薄R u膜之選擇性層之機能。換言之說明 做爲種層(seed layer)之機能。 經濟部智慧財產局員工消費合作社印製
使用第3 b圖說明利用在於R u膜之選擇生長而形成 電極之方法。當於R u膜上,藉由化學的氣相成長法而形 成R u膜時得消減該Μ吏之發展之時間〃。換言之於第 3 b圖中之時間c而使形成膜之動作停止時,S i〇2膜上 不會堆積R u膜,惟藉由選擇只在R u膜上堆積R u膜之 選擇的條件。如以更具體的條件來說明時,即依第3 a圖 而可知堆積溫度之到約2 2 0 °C爲止,在於S i〇2膜上不 會堆積Ru膜,惟在於Ru膜上會堆積Ru膜。詳述之’ 在本實驗之堆積條件下,將堆積溫度例如設定於2 1 〇 °C -16- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 497255 經濟部智慧財產局員工消费合作社印製 A7 _B7_五、發明説明(14 ) 時,即R u膜之堆積係對於S i〇2膜換言之對於底層膜而 成爲選擇性。利用此底層膜選擇性即很容易實現藉由埋塡 (埋入)法來形成針形電極或凸型之下部R u電極。 首先說明以極薄R u膜做爲種層之藉由埋塡型之凸型 下部R u電極之形成。 過程(製程)來說,對於欲堆積R u電極之領域,預 先形成薄的R u膜時即可以在所欲之領域埋入R u電極。 所謂欲堆積R u膜之領域乃指,例如被形成有孔之層間絕 緣膜上所形成之孔之側面(內面)及底面。在於層間絕緣 膜中形成孔,而於所獲得之構造體之全面以例如濺射法來 堆積R u膜。將它呼稱謂種層(種膜)。如此地以濺射法 (sputtering methode )就可以在於孔之內面形成R u膜種 層,所以化學的氣相成長法等似乎不需要。惟這是不可缺 。因爲在於種層上,以化學的氣相成長法所形成之電極所 要求之平坦性,均一性及梯階差被覆法(分步敷層)( step coverage )。任何一個均不會被要求。例如厚度1 mm 度之不連續膜亦能充分做爲種層而達成其機能。比它薄也 無妨惟欲形成比它更薄之膜本身更是成爲困難之事情。如 果不連續之極薄膜亦可用時,即採用濺射法等分步敷層性 欠佳之成膜法亦能充分形成種層。形成種層之後如藉化學 的機械的硏磨法(chemical and mechanical polishing ( C Μ P )來去除堆積於層間絕緣膜上面之R u種層時,由 於種層係極薄因此在短時間內就可以除去。或孔內面之種 層如果不能完全去除時,以濺射法來去除亦可以。此後, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) -17· 497255 A7 __B7_ 五、發明説明(15 ) (請先閲讀背面之注意事項再填寫本頁) 於上述之對於底層膜之選擇性之條件之下以化學的氣相成 長法來堆積R u膜。依此過程時,R u膜係只堆積於層間 絕緣膜之側面(內面)及底部,所以採用R u膜來埋塡孔 者。 經濟部智慧財產局員工消費合作社印製 或,於層間絕緣膜之上面堆積R u膜亦無妨。即於第 3 b圖上以比c更長之時間,換言之在於層間絕緣膜上之 經過使之發展之時間之到時間D地形成R u膜時,在於層 間絕緣膜上亦能形成R u膜,惟由於層間絕緣膜上之R u 膜之膜厚係與設於層間絕緣膜之孔內之種層之側面(內面 )及底面之膜厚相比時非常的小,所以不會阻塞孔地可以 在於設於層間絕緣膜之孔之側面(內面)及底面可以堆積 R u膜。而形成於此層間絕緣膜上之R u膜係與種層上之 R u膜比較時非常薄,因此得藉由硏磨而短時間的可以去 除。斯後除去埋入之R u電極周圍之層間絕緣膜時,即可 以實現凸型之下部電極。本例中爲了防止R u電極之由後 熱處理之變形起見,在於去除層間絕緣膜之前,先藉由熱 處理來實施燒緊爲宜。在此過程之後,依序堆積例如由 B S T膜所成之介電體,及例如由R u膜所成之上部電極 ,即可以形成所欲之凸型之立體構造之電容也。 當然將極薄R u膜用做種層之方法不只是埋入電極亦 可以適用於薄膜R u電極之形成。 詳述之,於種層上,形成2 0 nm至5 0 nm程度之 厚度之電極之電容構造亦適用於此方法。使用種層而如第 3 b圖所示,膜厚之增大即對於膜形成時間而通過原點而 本紙張尺度適用^國國家標準(€奶)八4規格(210父297公釐) 二只_ " 一 497255 A7 B7 _ 五、發明説明(16 ) (請先閱讀背面之注意事項再填寫本頁) 會成比例。所以更能較高精度地可以控制膜厚。形成種層 爲止之方法乃與藉由埋入法來形成凸型電極時相同。對於 種層上,使用化學的氣相成長法而選擇第3 ^圖之膜形成 時間C,而選擇的形成2 0 nm至5 0 nm程度之Ru膜 。.即由於在層間絕緣膜上不會形成R u膜’所以電容間仍 電氣的被絕緣。如此地被形成之下部電極上’依序地堆積 例如由B S T膜而成之介電體。及例如由R u膜所成之上 部電極時,就可以形成所欲之薄膜R u.電極之立體構造電 容者。 接著,簡單的說明以極薄R u膜用爲種層之R u針形 電極之形成。本例中,利用對於R u膜上之R u膜之選擇 成長而形成埋塡型之R u針形電極。與下部電極之形成方 .法完全相同地,將預先由薄之R u膜所成之種層形成於, 形成在絕緣膜之所欲之領域內之針形電極孔內面。而在這 些針形電極之孔中埋塡R u由而可以獲得R u針形電極。 此後以化學的機械的硏磨法而使針形電極之表面予以平坦 化爲宜。 經濟部智慧財產局員工消費合作社印製 再說明,由於種層係不須要要求電極一般之均一性或 連續性,所以使用化學的氣相成長法來形成種層之方法。 選擇形成R u膜之用爲種層之R u膜之形成方法不侷 限於上述濺射法,亦可使用化學的氣相成長法。具體的做 法乃,在於層間絕緣膜上形成形狀爲圓筒形,橢圓筒形或 矩形之孔,接著藉化學的氣相成長法而在於絕緣膜之表面 上堆積R u膜之種層。接著以化學的機械的硏磨法或以種 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 497255 A7 _ B7 五、發明説明(17 ) (請先閱讀背面之注意事項再填寫本頁) 層不喪失爲限地藉濺射法而除去堆積於層間絕緣膜上面之 R u膜,在此對於R u膜施予熱處理而使之燒緊以資做爲 更良好的種層之機能之良好化。並且藉化學的氣相成長法 而使R u膜對於此種層上得有選擇性之條件之下地實施堆 積就可。其他此下序之手續順序乃與上述之,以濺射法形 成種層時相同。以此一連串之過程時,R u膜係只會堆積 於形成於層間絕緣膜之孔之側面(內面)及底面,由而可 以形成,以R u膜來埋塡孔部之凸型之下部R u電極或厚 度爲2 O n m至5 Ο η程度之薄膜Ru電極者。 接著說明,使用成膜防止膜及化學的氣層成長法而形 成之種層以及使用雙方之電極之形成。 於形成種層時使用化學的氣相成長法時,如果與上述 之成膜防止膜予以組合時,即可以省略該用於去除堆積於 層間絕緣膜上之R u膜之過程。 經濟部智慧財產局員工消費合作社印製 首先在於不欲堆積將做爲種層之R u電極之領域,預 先形成例如由T i N膜所成之成膜防止膜,就可以只在所 欲之領域地堆積R u電極。所謂不欲堆積R u電極之領域 乃指,例如孔之被形成之層間絕緣膜之上面之平坦部。於 堆積層間絕緣膜之後,在該上面堆積T i N膜,而在於層 間絕緣膜中形成電極孔或針形電極孔。如果使之同時地在 於T i N膜上亦能形成孔時即可以自己整合地形成成膜防 止膜。而種層之R u膜係施予熱處理以資燒緊爲宜。其理 由乃如上述,用於形成更爲金屬性之種層也。此後即以對 於底層膜得具有選擇性之條件地實施藉由化學氣相成長法 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X297公釐) -20- 497255 A7 __B7__ 五、發明説明(18 ) 之R u膜之堆積。 (請先閲讀背面之注意事項再填寫本頁) 依本製程時,R u膜乃只堆積於設於層間絕緣膜之孔 之側面(內面)及底面。所形成之R u電極之形態而言, 埋塡型之凸型電極亦可以或厚度2 0 n. m乃至5 0 nm之 薄膜電極任何一者均可。 埋塡型之凸型電極或針形電極時,如採用本製程時, 由於R u膜係只堆積於層間絕緣膜之側面(內面)及底面 ,因此得以R u來埋塡孔。 當然在於具有孔部之層間絕緣膜之上面堆積R II膜亦 可以。此時即會附加藉由濺射法或化學的機械的硏磨法來 去除去堆積於層間絕緣膜之上面之R u膜之過程。最後去 除所埋入於R u週邊之層間絕緣膜即可以實現凸型之下部 R u電極或R u針形電極。本例中爲了防止R u電極之在 於,後熱處理而變形起見,在於去除層'間絕緣膜之前,先 藉熱處理而施於燒緊爲宜,經這些過程之後,依序堆積例 如由B S T膜所成之介電體,及例如由R u膜所成之上部 電極,即可以形成所欲之凸型之立體構造電容。 經濟部智慧財產局員工消費合作社印製 接著說明,爲了增大R u種層之效果之使用化學的氣 相成長法而形成R u電極時之合宜之電極形成條件。本例 乃將利用,對於種層上之化學的氣相成長法之R u膜之形 成之在於低溫特更能呈顯著之現象者。 使用第3 c圖說明之。橫軸乃表示藉由化學的氣相成 長法之形成溫度,縱軸乃表示形成於R u膜上之R u膜之 形成速度/形成於S i〇2膜上之R u膜之形成速度(膜形 -21 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 497255 A7 ___ _B7_ 五、發明説明(19 ) 成速度比)。 (請先閱讀背面之注意事項再填寫本頁) 當膜形成之環境中之氧濃度爲1 0〜3 0%時,即在 於較3 〇 〇°C爲低之堆積溫度時,可以看出顯著之種層上 之膜形成速度之增大。另一方面氧濃度在於7 0%時即雖 然堆積溫度改變之下,種層上之膜形成速度並沒有改變。 所以採用對於R u膜上之選擇的成長而形成R u下部電極 ’ R u下部埋入電極,以R u針形電極時,即氧濃度以低 於7 0 %爲宜。氧濃度之下限乃超過分解有機釕化合物原 料所必要之0 · 0 1 %爲宜。 接著說明,在於介電體膜上形成種層以資形成上部 R u電極之方法。 經濟部智慧財產局員工消費合作社印製 在於立體構造之電容時,上部電極亦須在於分步敷層 性優異之化學氣相成長法來形成。爲了藉化學的氣相成長 法來形成R u膜起見,須要將形成溫度設定於原料之分解 溫度以上才行。惟如果形成溫度之成爲高溫時,例如在於 由B S T膜所成之介電體膜乃會發生氧缺損(oxygen vacancy )或被還原等之問題,解決它之一方法乃,在形成 上部電極亦使用種層。具體的方法係,例如由B S T膜所 成之介電體膜之成形後,例如以濺射法形成R u膜。接著 在於種層中,以藉由化學的氣相成長法而得選擇的被形成 之條件之下堆積R u膜。此時由於有種層之存在,由而 B S T膜之表面不會直接曝曬於化學的氣相成長法之環境 中,所以得化學的將上部電極/介電體界面予以安定化, 結果而言,可以抑制電容特性之劣化。此時之選擇成長之 -22- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 497255 A7 _ _ B7_ 五、發明説明(20) (請先閲讀背面之注意事項再填寫本頁) 可能之上限溫度係不超過第3 c圖之最高溫度4 5 0°C爲 宜,4 5 0°C以上之溫度時,即在於介電體膜與Ru金屬 膜之間而會開始相互之反應。 爲了解決上述問題之另一方法係,利用第3 c圖所說 明之於低溫而種層之效果會增大之現象之方法。此時乃與 直接在於介電體膜上形成之情形相比較得更低溫之下可形 成R u膜,因此解決在於介電體膜發生氧缺損等問題。惟 雖然使用種層,選擇性R u金屬膜之形成溫度係高於 2 0 0 t爲宜。低於2 0 0 °C以下之溫度時即無法促進有 機釕化合物原料之分解。 最後說明,關於化學的氣相成長法之膜形成條件之限 制。 第3 a〜3 c圖中之可選擇成長之形成溫度及氧壓之 境界條件(boundary condition )乃,首先由膜形成裝置之 構造而改變。 一般而來膜形成溫度乃由試料之加熱方法,溫度之測 定方法而無法一義的做決定。 經濟部智慧財產局員工消費合作社印製 壓力乃由裝置內之氣體之流動方式,試料與氣體之位 置之關係而大大地被左右。惟裝置內之全壓力之超過 1 0 T o r r 時會開始氣相反應(gas phase reaction )。 在於0 · 1 T o r r以下即會使膜形成速度激減因此採此 間爲宜。 又,R u原料之不同亦對於境界條件有所影響,再者 雖然使用相同之原料,如採用將R u原料稀釋於溶媒而從 i紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) ^ no " 497255 A7 _ B7 五、發明説明(21 ) (請先閲讀背面之注意事項再填寫本頁) 原料容器運送於成膜室之手段時’即與直接將原料固體昇 華,或以氣泡氣化法而移送之方法(bubbling transfer method )相比較通常境界條件乃可以移位至更高溫,高氧 氣分壓側。又雖然相同之溶媒稀釋法’溶媒之不同會使境 界條件移位。 惟任何一者,如選擇適當之膜形成條件時該得藉化學 的氣相成長法而使R u膜於T i N等之成膜防止層’及矽 氧化膜,及R u膜三者之間而使之可以選擇成長之本質不 會改變。加上選擇成長之全體的傾向係與第3 a〜3 c圖 所示者相一致。換言之本發明乃可以適用於上述之全部。 同樣地可以實現電容之構造。又如前面所述,電容電極之 材料乃除了 R u (釕)以外’ I r (銥)或P t (鉑)亦 同樣地可以使用。 〈實施例1 > 參照4 a〜4 d圖說明,本實施例乃使用成膜防止膜 而選擇的堆積r u膜而形成凹型之下部釕(R u )電極。 經濟部智慧財產局員工消費合作社印製 首先對於由R u所成之針形電極1及S i〇2所成之針 形電極部層間絕緣膜2上’以甲矽烷氣體爲原料之電漿 CVD法來堆積膜厚4 0 0 nm之由S i〇2所成之電容部 層間絕緣膜(3 )用層。接著以D C反應性濺射法堆積由 膜厚5 0 nm之T i N膜所成之成膜防止膜(4)用層。 T i N膜之濺射條件係,使用純度9 9 · 9 9 %之 T i陰極靶,基板溫度係5 0 0 °C,入射電力1 2 K W, -24- 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X297公釐) 497255 A7 B7 五、發明説明(22 ) (請先閲讀背面之注意事項再填寫本頁)
Ar/N2流量比1/7,壓力爲lMTo r r 。而後以習 知之光蝕法而塗佈抗蝕劑’予以顯像以它爲遮蔽罩而將成 膜防止膜(4 )用層乾式蝕刻到電容部層間絕緣膜(3 ) 用層之表面而形成了成膜防止膜4。又成膜防止膜4之蝕 刻加工形狀乃使孔形成爲橢圓形狀。 接著,去除抗蝕劑之後,以成膜防止膜4爲遮蔽罩而 將電容部層間絕緣膜(3 )用層乾式蝕刻到針形電極1之 表面,而形成電容部層間絕緣膜3 (第1 a圖)。 以此方法,在於不欲堆積下部電極之R u膜之領域, 換言之於電容部層間絕緣膜3之上面,自己整合地可形成 成膜防止膜4。又電容部層間絕緣膜之蝕刻加工形狀係使 孔形成爲橢圓筒形。而將孔之底及及側面(內面)利用於 電容。(以下關於孔之「側面」乃亦代表孔之「內面」) 〇 之後,藉化學的氣相成長法堆積膜厚3 0 n m之由 Ru所成之下部電極5。Ru下部電極之堆積條件係將原 料之有機釕化合物例如 經濟部智慧財產局員工消費合作社印製
Ru (EtCp) 2〔RU (C2H5C5H4) 2:雙—( 乙基環戊二烯基)釕爲載體氣體而使用A r之液體氣泡化 法來供給’堆積溫度係2 3 0 t,壓力係〇 · 5 T 〇 r r 者。爲了促進原料之分解,對於載體氣體之A r而將1 % 之濃度之〇2氣體在於成膜室之直前而混合於R u原料。又 ,Ru〇2膜係不會被形成會堆積RU之金屬膜。在此條件 下會發生R u膜堆積之對於底層之選擇性。因此如第4 b 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) •25- 497255 A7 _B7___ 五、發明説明(23 ) (請先閲讀背面之注意事項再填寫本頁) 圖所示,在於孔之底面(由R u所成之針形電極1上及由 S i ◦ 2所成之針形電極部層間絕緣膜2上)與側面(電容 部層間絕緣膜3上)會堆積R u膜,惟在於電容部層間絕 緣膜之上面(由T i N膜所成之成膜防止膜4上)不會堆 積R u膜。 經濟部智慧財產局員工消費合作社印製 惟由於T i N膜係導電性,所以未能實現了本來之目 的之電容間之電氣的分離,因此下部電極之R u膜之堆積 之後實施氧化熱處理。由於T i N係較R u而氧化物生成 自由能之絕對値大,所以不會氧化R u膜之下,可以只氧 化T i N膜使之成爲非導電性性也。具體的做法乃,在於 氧氣氣流中實施400°C,1 0分鐘之熱處理,即T i N 膜係被氧化而成爲T i〇2膜而成爲非導電性。而R u膜之 表面雖會被氧化而整體即以R u金屬膜之原狀地留存。或 不做有意的氧化熱處理之下,在於堆積介電體之B S T膜 時或結晶化熱處理時會曝曬於氧化性之環境,因此成膜防 止膜之T i N膜係被氧化而成爲非導電性,由於這些之製 程,分離層8乃只被形成於電容部層間之絕緣膜之上面部 。(第4 c圖)。 此後藉化學的氣相成長法而依序堆積由B S T膜所成 之氧化物介電體6及由Ru膜所成之上部電極7。(第 4 d 圖)。 B S T膜之堆積條件乃做爲B a原料而採用 B a (DPM)2〔Ba { (CH3)3CC〇CH2C〇C (CH3)3}3:二一三甲基乙醯甲烷鋇。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X29*7公釐) -26- 497255 A7 __________B7_ _ 五、發明説明(24 ) 做爲S r原料而使用
5 r (DPM)2[Sr { (CH3)sCCOCH2C〇C (請先閲讀背面之注意事項再填寫本頁} (CH3) 3) 3 :二—三甲基乙醯甲烷緦。 做爲T i原料係τ i (〇C 3 Η 7 ) 4 ··雙一(環戊二 儲基)釘。 而以使用Α Γ爲載體氣體之液體氣泡法來供給,堆積 溫度係400°C,壓力係〇 · 5To r r。 在於B S T膜之堆積後,爲了促進B S T膜之結晶化 而貫施熱處理’熱處理條件係在於氧氣氣流中,以 6 0 〇°C ’ 3 0秒鐘於B ST膜之熱處理後堆積之上部電 極之R u之成長條件乃使用以A I*爲載體氣體之液體氣泡 法來供給原料之
Ru (E t Cp) 2〔RU (c2H5C5H4) 2,而堆積 溫度係2 3 0 °C壓力係〇 · 5 T o i· I*。惟對於載體氣體 之A r而將1 〇%之〇2氣體在於成膜室之直前而予以混合 於R u原料。又R u〇2膜不會被形成而可以堆積R u之金 屬膜。 經濟部智慧財產局員工消費合作社印製 依此實施例1時,可以省略,在於堆積下部電極之 R u之後,藉由濺射法所實施之電容間之電氣的分離之過 程。 成膜防止膜之材料乃不限於上述T i N膜,只要是較 R u而其氧化物生成自由能小(絕對値大)之材料就可用 。例如T i ,W,T a ,P b等之金屬或這些氮化物也可 以獲得同樣之效果。 •27· 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 497255 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(25 ) 氧化物介電體膜之材料亦不限於上述之鈦酸鋇緦, 酸氧化物,鈦酸緦,鈦酸锆酸鉛,S r B 1 2 T a 2〇9 ( S B T )均可使用。 上述下部電極及上部電極之形成用之材料之化學的^ 相成長法之原料乃不限於上述之 R u (E t Cp) 2〔Ru (C2H5C5H4) 2 ··雙〜( 乙基環戊二烯基)釕使用其他之R u之有機化合物原料, 例如 R u ( C P ) 2〔 R u ( C 5 Η 5 ) 2 :雙一(環戊二燦 基)釕 ’Ru (MeCp)2〔Ru (CH3C5H4)2: 雙(甲基環戊二烯基)釕,
Ru (DPM) 3 (Ru { (CHa) 3CCOCH2COC (CH3) 3} 3 :二一三甲基乙醯甲烷釕等亦可以獲得同 樣之效果。 將上述之原料稀釋於***化合物溶媒也可以獲得同樣 之效果。 下部R u電極之堆積條件並侷限於上述,只要在於 S 1〇2膜上會形成膜但是在於成膜防止膜上不會發生底層 選擇性之條件下實施堆積即可以獲得上述之效果。 具體的說,壓力乃超過0 · ITo r r ,且不超過 1 0 T 〇 !· r係必要條件。形成溫度乃超過2 0 0 °C而不 超過3 0 0 °C係必要者。但是將R u原料稀釋於***化合 物溶媒時,可以獲得R u之選擇性之條件乃由5 0 °C而移 位至1 0 0 °C之高溫側。所以形成溫度即超過2 5 0 °C而 不超過4 0 0 °C乃必要者。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -----:---Φ------、玎------#1 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -29- 497255 A7 B7 五、發明説明(26 ) 又爲了促進原料之分解而使之含有於環境之氧氣係超 過0 · 0 1%而不超過70%之溫度乃必要也。 <實施例2 > 參照第5 a〜5 d圖說明實施例2。本實施例中與賓 施例1同樣使用成膜防止膜而選擇的堆積R u膜,而形成 凹型之下部R u電極者。惟在於氧化物介電體之前去除成 膜防止膜之點係與實施例1不相同。 第5 a圖及第5 b圖乃表示與第4 a圖及第4 b圖之 同樣之構造。而要獲得第5 b圖所示之構造之製程係與第 4 b圖之構造之製程相同,所以這些製程之記述予以省略 從後序之製程(過程)開始記述。 - 如實施例1所述,於第5 b圖所示之構造中,由於 T i N膜4係由於導電性,所以無法實現本來之目的之電 容間之電氣的分離◦於是本實施例中,在於下部電極之 Ru膜5之堆積後去除了 T i N膜4。T i N膜4乃由 C 1 2氣體而可形成蒸氣壓高之氯化鈦,因此會被蝕刻,惟 R u膜即對於C 1 2氣體之反應性係相對的低因此不會被鈾 刻。因此留存R u膜而只去除T i N膜係可能也(第5 c 圖)。而後藉化學的氣相成長法而依序堆積了由BST膜 所成之氧化物介電體6及由R u膜所成之上部電極(第 5 d 圖)。
B S T膜之堆積條件乃,做爲B a原料而使用 Ba (DPM) 2 [Ba { (CHa) 3CCOCH2COC 本紙張尺度逍用中國國家標準(CNS ) A4規格(210 X 297公釐) ---------J------#------ (請先閱讀背面之注意事項再填寫本頁) 497255 A7 B7 五、發明説明(27 )
I (CH3)3}3,做爲Sr原料而使用Sr (DPM)2〔 Sr { (CHs) 3CCOCH2COC (CHs) 3} 3» 做爲T i原料而使用T i (〇C3H7) 4,而藉使用Ar 爲載體氣體之液體氣泡法來供給。堆積溫度係3 5 〇 I, 壓力係0 · 5To 3: r ,Bs 丁膜堆積後,爲了促進 B S T膜之結晶化而實施了熱處理。熱處理條件乃在於氧 氣流氣流中6 0 0 °C,1分鐘。 於B S T膜之熱處理後堆積之上部電極之r ^之成長 條件乃使用A r爲載體氣體之液體氣泡法來供給原料之
Ru (EtCp)2〔Ru (c2H5C5H4)2,而堆積 溫度爲230C ’壓力爲〇 · 5To r r 。惟於成膜室之 直前對於R II原料混合了,對於載體氣體A I·而1 0%之 〇2氣體。又Ru 〇2膜乃被形成而會堆積r u之金屬膜。 採用此實施例2時,可以省略在於下部電極r u之堆積後 藉由濺射法之電容間之電氣的分離之過程。 絰濟郎&日慧时臺^員11肖费^乍士卩廷 成膜防止膜之材料乃不限於上述之T i N膜,只要是 較R u而氧化物生成自由能小(絕對値小)之材料就可以 。例如,T i ,W,Ta ,Pb等之金屬或這些之氮化物 也可以獲得同樣之效果。 氧化物介電體膜乃不限於上述鈦酸鋇緦,鉅氧化物, 鈦酸緦,鈦酸銷鉛,S r B i 2 T a 2 () 9 ( B S T )強介 電體亦可以使用。下部電極及上部電極之材料即不限於上 述之Ru,Pt,Ir均可使用。 上述之下部及上部電極形成用之化學的氣相成長法之 -30- 本紙張尺度逍用中國國家標準(CNS ) A4規格(210 X297公釐) 497255 五、發明説明(28 ) 原料乃不限於上述之
R E t C p ) 2 [ R U ( C 2 Η 5 C 5 Η 4 ) 亦可使 用其他之R u之有機化合物,例如 Ru (CP)2〔RU (C5H5)2, (MeCp) 2〔Ru (CH3C5H4) 2,
(DPM) a (Ru { (CH3) 3CCOCH2COC (C H 3 ) 3 } 3等也具有同樣之效果。 又將上述原料稀釋於***化合物溶媒亦可以獲得相同 效果。 下部R u電極之堆積條件乃不限於上述,只要在於 S i Os膜上可以形成膜,而在於成膜防止膜上不會形成之 ’可以發生底層膜選擇性之條件地實施堆積時就可以獲得 上述之效果。具體的說,壓力係超過〇 · 1 T 〇 r r且不 經濟部智慧財產局員工消費合作社印製 超過lOTo r r爲必要。形成溫度乃超過200°C,不 超過3 0 0 °C係必要。惟將R u原料稀釋於***化合物溶 媒時,可以獲得R u之選擇性之條件係從5 0 °C而會移位 至1 0 0 °C高溫側,所以形成溫度乃超過2 5 0 °C而不超 過4 0 0 °C乃必要者。又爲了促進原料之分解而混合之氧 氣濃度係超過0 . 0 1 %且不超過7 0 %亦是必要也。 <實施例3 > 參照第6 a〜6 d圖說明實施例3。本實施例乃使用 成膜防止膜而藉R u膜之選擇的被堆積來形成凸型之下部 R u電極者。 本紙張尺度適用中國國家標準(CNS ) A4規格《210X297公釐) _以 497255 A7 B7 五、發明説明(29 ) (請先閱讀背面之注意事項再填寫本頁) 首先於由Ru所成之針形電極1及由S i〇2所成之針 形電極部層間絕緣膜(2 )上,藉由以甲矽烷氣體爲原料 之電漿CVD法來堆積膜厚4 0 0 nm之由S i〇2所成之 電容部層間絕緣膜(3 )用層。 接著,藉由D C反應性濺射法而堆積由膜厚5 0 n m 之T i N膜所成之成膜防止膜(4)用層。
TiN膜之濺射條件係使用純度99·99%之Ti 陰極靶,基板溫度500°C,入射電力1 2KW,A r/ N2流量比爲1/7,壓力係lmTor r。 以後以習知之光蝕法而塗佈抗蝕劑,予以顯像’以它 做爲遮蔽罩而將成膜防止膜(1 4)用層,乾式蝕刻電容 部層間絕緣膜(3 )用層之表面,而形成了成膜防止膜4 )。又成膜防止膜4之蝕刻加工形狀乃使孔形成爲橢圓筒 形狀。 接著,去除抗蝕劑之後,以成膜防止膜(4 )爲遮蔽 罩而將電容部層間絕緣膜(3 )用層乾式蝕刻到針形電極 (1 )之表面,以資形成電容部層間絕緣膜3 (第6 a圖 經濟部智慧財產局員工消費合作社印製 )° 依此方法時,即在不欲堆積下部電極之R u膜之領域 ,換言之在於電容部層間絕緣膜3之上面,自己整合的可 以形成成膜防止膜(4 )也。又電容部層間絕緣膜之蝕刻 加工形狀乃,使孔形成爲橢圓筒形狀。 而後,藉化學的氣相成長法而堆積由R u所成之下部 電極(5 )。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X297公釐) ~ 497255 A7 B7 五、發明説明(30 ) 〜 R u下部電極之堆積條件乃使用A r氣體爲載體氣體 之液體氣泡法來供給原料之 (請先閲讀背面之注意事項再填寫本頁)
Ru (E t Cp) 2〔Ru (C2H5C5H4) 2,堆積溫 度係230t,壓力〇 · 5To r r ,爲了促進原料之分 解,在於成膜室之直前對於R u原料混合了對於載體氣體 之A r而1%濃度之〇2。又R U〇2膜係不會形成,而可 堆積R u之金屬膜。 在此條件下,由於會發生堆積R u膜時之對於底層膜 之選擇性,因此如第6 b圖所示,在於孔之底面(由r u 所成之針形電極1上,及由S i 0 2所成之針形電極部層間 絕緣膜2上)會堆積R u膜,惟在於電容部層間絕緣膜( 3)之上面(由T : N膜)所成之成膜防止膜(4)上) ,不會堆積R u膜,所以層間絕緣膜之孔乃得由R u所埋 塡。 經濟部智慧財產局員工消費合作社印製 在此階段,以化學的機械的硏磨法來使下部R u電極 之表面予以平坦化亦可以。此時成膜防止膜之T i N乃將 成爲硏磨之擋止器。埋入了 R u膜之後,去除了成膜防止 膜4乃層間絕緣膜3就可以形成凸型之下部Ru電極(第 6 ( c )圖)。 本例中,爲了防止由後熱處理而下部R u電極(5 ) 之變形起見,在於去除成膜防止膜(4 )及層間絕緣膜( 3 )之前,藉熱處理而將下部R u電極(5 )予以燒緊( denS1fy )爲宜。具體的做法係在於不活性環境中,例如於 Ar (氬)氣體中,實施70CTC 1分鐘之熱處理。熱 本紙張尺度適用中國國家標準(CNS ) A4規格{ 210X297公釐) -33- 497255 A7 ___B7_ 五、發明説明(31 ) 處理溫度乃較介電體氧化膜之結晶化用之熱處理溫度爲高 之溫度爲宜。 (請先閱讀背面之注意事項再填寫本頁) 此後,藉由化學的氣相成長法來依序堆積了由B S T 膜所成之氧化物介電體6,及由R u膜所成之上部電極7 。.(第 3 ( d )圖)。 B S T膜之堆積條件係以使用A r爲載體氣體之液體 氣泡法來供給B a之原料爲 B a ( D P Μ ) 2 [ B a { (CHa) 3CCOCH2COC (CH3) 3} 3,做爲S r之原料爲
Sr (DPM)2〔Sr { (CH3)3CC〇CH2C〇C ((::«3)3}3做爲丁1之原料爲丁1(〇(:3:«7)4。 堆積溫度爲400 t,壓力爲〇 . 5To r r。 B S T膜之堆積後,爲了促進B S T膜之結晶化起見 實施了熱處理,熱處理條件乃在於氧氣氣流中,6 Ο 0 °C ,3 0秒鐘。 經濟部智慧財產局員工消費合作社印製 Β S Τ膜之熱處理後所堆積之上部電極之R u之成長 條件係以使用A r氣體爲載體氣體之液體氣泡法來供給原 料之 Ru (EtCp)2〔Ru (C2H5C5H4)2,堆 積溫度爲230°C,壓力爲〇 · 5To r r。 惟,在於成膜室之直前,與R u原料混合了對於載體 氣體之Ar而1〇%之〇2氣體。 又,Ru〇2膜不會被形成,堆積了 RU之金屬膜。 依此實施例3時很容易實現凸型之下部R u電極。 使用此實施例3時,很容易實現凸型之下部R u (釕 本紙張尺度適财關家鮮(酬)44胁(21()/297公釐)" -34 - 497255 A7 B7 五、發明説明(32 ) )電極。 (請先閱讀背面之注意事項再填寫本頁) 成膜防止膜之材料係不侷限於上述之T i N膜,只要 是較R u而該氧化物生成自由能小,(·絕對値小)之材料 就可以。例如Ti ,w,Ta ,Pb等金屬,或這些之氮 化物就可以獲得同樣之效果。 氧化物介電體膜之材料乃不侷限於上述之鈦酸鋇緦, 鉬氧化物,鈦酸緦,鈦酸锆酸鉛,B S T強介電體均可使 用。 下部電極及上部電極之材料係不限於上述之R U。亦 可以使用P t ,I r等。 又爲了形成上述下部及上部電極之用之化學的氣相成 長法之原料乃不限於上述之
Ru (E t Cp) 2〔RU (C2H5C5H4) 2,使用其 他之R u有機原料,例如
Ru ( C P ) 2 [ R u ( C 5 H 5 ) 2 ^
Ru (MeCp) 2〔Ru (CH3C5H4) 2, 經濟部智慧財產局員工消費合作社印製
Ru (DPM)3〔Ru { (CHs) 3CCOCH2COC (C H 3 ) 3 } 3等等亦可以獲得同樣之效果。 再者,將上述原料稀釋於***化合物溶媒亦可以獲得 相同之效果。 下部R u電極之堆積條件乃不限於上述,只要於,「 在於S i〇2膜上可以形成膜,惟在於成膜防止膜上不會形 成膜」之所謂可以發生底層選擇性之條件地實施堆積時就 可以獲得上述之效果,具體例的做法乃,壓力係超過 35 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 497255 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(33 ) ITo r r且不超過lOTo r r爲必要。形成溫度乃超 過200°C,不超過300°C爲要。但是如果將Ru原料 稀釋於***化合物溶媒時,可獲得R u之選擇性之條件會 從5 0 °C而移位至1 0 0 °C高溫側,所以形成溫度乃超過 2.50°C,而不超過400°C爲必要。 爲了促進原料之分解而含於環境之氧氣之濃度乃超過 0 · 01%且不超過70%爲必要。 <實施例4〉 參照第7 a〜7 d圖說明實施例4。本實施例乃使用 成膜防止膜而選擇的堆積R u膜,由而形成R u針形電極 者。 首先在於由S i 0 2所成之針形電極部層間絕緣膜(2 )用層上,以D C反應性濺射法來堆積膜厚5 0 n m之 T i N 膜。 膜之濺射條件係使用純度9 9 . 9 9 %之T i陰極靶 ,基板溫度500°C,入射電力12kW,Ar/N2流量 比爲1 / 7,壓力係1 m T 〇 r I* ,而後以習知之光飩法 而塗佈抗蝕劑,顯像,以它爲遮蔽罩而將成膜防止膜(4 )用層乾式蝕刻到針形電極部層間絕緣膜(2 )用層之表 面以資形成了成膜防止膜(4 )。又成膜防止膜(4 )之 飩刻加工形狀係使孔形成爲圓筒形狀。 接著,去除抗蝕劑之後,以成膜防止膜(4 )爲遮蔽 罩而乾式蝕刻針形電極部層間絕緣膜(3 )用層而形成針 本紙張尺度適用中i國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -36- 497255 A7 ____ B7_ 五、發明説明(34 ) 形電極部層間絕緣膜3 (第7 a圖),依此方法而在於不 (請先閲讀背面之注意事項再填寫本頁) 欲堆積下部R u電極之R u膜之領域,換言之在於針形電 極部層間絕緣膜2之上面得以自己整合的形成成膜防止膜 (4 )。再者使針形電極部層間絕緣膜4之蝕刻加工形狀 係.,使孔呈顯爲圓筒形狀,以資將該孔利用於形成針形電 極。 此後以化學的氣相成長法來堆積由R u所成之針形電 極9 〇 R u針形電極之堆積條件乃,以使用a r爲載體氣體 之液體氣泡法來供給原料之
Ru ( E t C p ) 2 [ R u (C2H5C5H4)2。 經濟部智慧財產局員工消費合作社印製 堆積溫度230 °C,壓力〇 · 5To r r ,爲了促進 原料之分解而在於成膜室之直前與R u原料混合了對於載 體氣體之Ar 1%濃度之〇2氣體。又不會形成RU〇2 膜,而會堆積R u之金屬膜。在此條件下,由於會發生堆 積R u膜時之對於底層膜之選擇性。因此如第7 b圖所示 ’在於孔之底面及側面會堆積R u (膜),惟,在於針形 電極部層間絕緣膜之上面(由T i N膜所成之成膜防止膜 4上)即不會堆積R u (膜)。因此層間絕緣膜之開口部 會由R u所埋塡。 在此階段,以化學的機械的硏磨法而使R u針形電極 之表面予以平坦化亦可以。此時成膜防止膜之T i N膜將 成爲硏磨之擋止器。 由於T i N膜係導電性,因此無法做針形電極間之電 -37- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟,部智慧財產局員工消費合作社印製 497255 A7 _____B7_;___ 五、發明説明(35 ) 氣的分離,因此堆積R u針形電極之後,實施了氧化熱處 理。由於T 1 N乃較R u而氧化物生成之自由能之絕對値 大,因此不致於使R u膜氧化,而可能只將T i N膜氧化 而使之成非導電性。具體的做法係,在於氧氣體中實施 4.00 °C,10分鐘之熱處理時,TiN膜(4)乃會氧 化物而成爲Τι〇2膜(8),而成絕緣化,Ru膜之表面 即被氧化,而全體即以R u金屬膜之原狀的留存。由於這 些之製程,而可以形成所鄰接之針形電極間之電氣的被絕 緣之R u針形電極(第7 c圖)。 此後與實施例2同樣地形成了由:由S i〇2所成之電 容部層間絕緣膜(3 ),及由R u (釕)所成之下部電極 (10),以及由BST膜所成之氧化物介電體(6)及 由Ru膜所成之上部電極(7)。(第7d圖)。 使用此實施例4時即藉由埋塡(埋入)而很容易實現 R u針形電極。 依此實施例3時很容易實現凸型之下部R u電極。 使用此實施例3時,很容易實現凸型之下部R u (釕 )電極。 成膜防止膜之材料係不侷限於上述之T i N膜,只要 是較R u而該氧化物生成自由能小,(絕對値小)之材料 就可以。例如Ti ,W,Ta ,Pb等金屬,或這些之氮 化物就可以獲得同樣之效果。 氧化物介電體膜之材料乃不侷限於上述之鈦酸鋇緦, 鉬氧化物,鈦酸緦,鈦酸锆酸鉛,B S T強介電體均可使 ---------·%------1T------^§1 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度逍用中國國家標準(CNS ) A4規格(210 X297公釐) •38- 497255 A7 B7 五、發明説明(36 ) 用。 (請先閲讀背面之注意事項再填寫本頁) 下部電極及上部電極之材料係不限於上述之;u。亦 可以使用P t ,I 1•等。 又爲了形成上述下部及上部電極之用之化學的氣相成 長法之原料乃不限於上述之
Ru (E t Cp) 2〔Ru (C2H5C5H4) 2,使用其 他之R u有機原料,例如 Ru(CP)2〔Ru(C5H5)2,
Ru (MeCp)2〔Ru (CH3C5H4)2,
Ru (DPM) 3 [RU { (CH3) 3CCOCH2COC (C H 3 ) 3 } 3等等亦可以獲得同樣之效果。 再者,將上述原料稀釋於***化合物溶媒亦可以獲得 相同之效果。 經濟部智慧財產局員工消費合作社印製 下部R u電極之堆積條件乃不限於上述,只要於,「 在於S i 0 2膜上可以形成膜,惟在於成膜防止膜上不會形 成膜」之所謂可以發生底層選擇性之條件地實施堆積時就 可以獲得上述之效果,具體例的做法乃,壓力係超過 ITo r r且不超過1 〇Τ ◦ I* r爲必要。形成溫度乃超 過200°C ’不超過300°C爲要。但是如果將Rll原料 稀釋於***化合物溶媒時,可獲得R u之選擇性之條件會 從5 0 °C而移位至1 0 〇 °C高溫側,所以形成溫度乃超過 250°C,而不超過400°C爲必要。 爲了促進原料之分解而含於環境之氧氣之濃度乃超過 0 . 0 1%且不超過7 0%爲必要。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -39- 497255 A7 B7 五、發明説明(37 ) <實施例5 > (請先閱讀背面之注意事項再填寫本頁) 參照第8 a〜8 d圖說明實施例5。在本實施例乃與 實施例4同樣使用成膜防止膜而選擇的堆積R u膜’由而 形成R u針形電極者,惟去除成膜防止膜之點與實施例4 有所不同。 第8 a圖及第8 b圖乃表示與第7 a圖及第7 b圖之 同樣之構造爲了獲得第8 b圖所示之構造之製程乃’以與 獲得第7 b圖之構造相同之製程就可以,因此省略這些製 程之從該後序之製程開始說明。 經濟部智慧財產局員工消費合作社印製 如實施例4所述在於第7 b圖所示之構造中,T i N 膜係導電性,因此針形電極間未能電氣的分離,因此本實 施例乃於堆積了 R u針形電極(9 )之後去除了 T i N膜 (4) °TiN膜(4)乃由Cl2氣體而可以被形成蒸氣 壓高之氯化鈦,因此會被蝕刻,惟,R u針形電極9乃對 於C 1 2氣體之反應性係相對的低,因此不會被蝕刻,因此 留存R u針形電極而只去除T i N膜(4 ),係可能者’ 在此階段中,由於R u針形電極之表面係凸出之針形電極 部層間絕緣膜之表面之上面,所以藉由化學的機械的硏磨 法而使針形電極之表面予以平坦化爲宜。 由上述之製程而可以完成釕(R u )之埋入型之針形 電極(9)(第8c圖)。 此後,與實施例2同樣地形成了由:由S i〇2所成之 電容部層間絕緣膜(3 ),及由釕(R u )所成之下部電 本紙張尺度適用中國國家標準(CNS ) A4規格{ 210X297公釐) -40 - 497255 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(38 ) 極(10),以及由BST膜所成之氧化物介電體6及 R u膜所成之上部電極(7 )。(第8 d圖)。 使用此實施例5時很容易實現以埋入而成之R u針形 電極也。 成膜防止膜之材料係不侷限於上述之T i N膜。只要 是較R u而該氧化物之生成能小(絕對値小)之材料就可 以。例如T i ,W,T a ,P b等金屬或這些之氮化物亦 可以獲得同樣之效果。 氧化物介電體膜之原料乃不侷限於上述之鈦酸鋇緦, 而鉬氧化物,鈦酸緦,鈦酸鍩鉛,S B T強介電體均可使 用。 下部電極及上部電極之材料係不限於上述之R U,亦 石使用P t ,I r等。 又爲了形成上述之下部及上部電極之化學的氣相成長 法之原料乃使用實施例4所述之R u之有機化合物材料之 任一者。均能獲得相同之效果。又將上述原料稀釋於*** 化合物溶媒亦可以獲得相同之效果。 R u針形電極之堆積條件不限於上述,與實施例4所 述之條件者相同亦可以。 <實施例6 > 參照第9 a〜9 d圖說明實施例6。本實施例乃以濺 射法及化學的氣相成長法之二階段而選擇的堆積R u膜來 形成凸型之下部R u電極者。 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格< 210X297公釐) -41 - 497255 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(39 ) 首先對於由R u所成之針形電極(1 )及S i〇2所成 之針形電極部層間絕緣膜(2 )上,以甲矽烷氣體爲原料 之電漿CVD法來堆積膜厚4 0 0 nm之由S i〇2所成之 電容部層間絕緣膜(3 )用層。 而後以習知之光蝕法而塗佈抗蝕劑,予以顯像,以它 做爲遮蔽罩而將電容部層間絕緣膜(3 )用層乾式蝕刻到 針形電極(1 )之表面,而形成了電容部層間絕緣膜(3 )。蝕刻加工形狀乃使孔形成爲橢圓筒形狀,而將孔利用 做爲下部電極也。 去除抗飩劑之後,以濺射法堆積相當於膜厚2 5 n m 之下部Ru電極(11)。 R u膜之濺射條件係,使用純度9 9 . 9 9 %之 R u陰極靶,基板溫度係3 0 0 °C,入射電力1 k W,壓 力係 1 m T 〇 r r。 由於濺射法係分步敷層性(段差披覆性)劣,因此如 果強調膜厚之分佈來描繪時,即孔之側面及底面之膜厚變 薄,而呈第9 a圖所示之形狀。接著,以化學的機械的硏 磨法來去除形成於電容部層間絕緣膜(3 )上面之R u膜 (第9 b圖)。依此方法而可以對於藉化學的氣相成長法 而埋塡R II膜之領域,換言之在於電容部層間絕緣膜(3 )之孔之側面及底面可以形成做爲底層之R u膜也。 本例中,當以化學的機械的硏磨法來去除R u膜時, 在於電容部層間絕緣膜之表面部形成S i 3 N 4等之擋止器 爲宜。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X297公釐) (請先閲讀背面之注意事項再填寫本頁) -42- 497255 A7 B7 五、發明説明(40 ) (請先閲讀背面之注意事項再填寫本頁) 此擋止器乃在於化學的機械的硏磨之後予以去除或留 存亦無妨。又在於化學的機械的硏磨時,爲了防止顆粒之 落入於電容部層間絕緣膜(3 )之孔起見埋入矽氧化膜爲 宜,此矽氧化膜係在化學的機械硏磨之後必須去除。 於由上述之化學的機械的硏磨法之R u膜之去除後, 藉由化學的氣相成長法來堆積下部Ru電極(12)。 R u下部電極之堆積條件乃,以做爲載體氣體而使用 之Ar之液體氣泡法來供給原料之
Ru (E t Cp) 2〔Ru (C2H5C5H4),堆積溫度 200°C,壓力係0 · 5To r r。爲了促進原料之分解 ,在於成膜室之直前而對於載體氣體之A r而將1 %之濃 度之〇2氣體混合於R u原料。又,R u〇2膜係不會被形 成會堆積R u之金屬膜。在此條件下會發生R u膜堆積之 對於底層之選擇性。因此如第9 c圖所示,在於孔之底面 及側面會有R u膜之堆積,惟在於電容部層間絕緣膜之上 面不會有R u膜之堆積,因此層間絕緣膜(3 )之孔係由 R u所埋塡。 經濟部智慧財產局員工消費合作社印製 在此階段而藉化學的機械的硏磨法來使下部R u電極 (1 2 )之表面平坦化亦可以。此時留存上述之s i 3N4 膜就可以做爲硏磨之擋止器。 埋塡了 R u膜之後,去除電容部層間絕緣膜3就可以 形成凸型之下部R u電極(1 2 )。於是爲了防止由後熱 處理而下部R u電極之變形起見,在於去除電容部層間絕 緣膜(3 )之前,以熱處理來燒緊下部Ru電極爲宜。具 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -43- 497255 A7 ___B7_ 五、發明説明(41 ) 體的說,在於惰性環境中’例如以氬氣中實施7 0 0 °C, 1分鐘之熱處理爲宜。熱處理溫度乃比介電體氧化膜之結 晶化熱處理溫度爲高溫爲宜。 此後藉化學的氣相成長法而依序堆積由B S T膜所成 之氧化物介電體(6 )及由R u膜所成之上部電極(7 ) 。(第6 d圖)。 B S T膜之堆積條件乃做爲B a原料而採用 B a (DPM)2〔Ba { (CH3)3CC〇CH2C〇C (CH3)3}s做爲Sr原料而使用
Sr ( D Ρ Μ ) 2 ( S r { (CHa) 3CCOCH2COC (C H 3 ) 3 ) 3。 做爲T i原料係τ i (〇C 3 H 7 ) 4而以使用A I·爲 載體氣體之液體氣泡法來供給,堆積溫度係4 1 0 °C,壓 力係0.5Torr。 在於B S T膜之堆積後,爲了促進B S T膜之結晶化 而實施熱處理,熱處理條件係在於氧氣氣流中,以 6〇0 °C ,2 0秒鐘。 於B S T膜之熱處理後堆積之上部電極之r u之成長 條件乃使用以A r爲載體氣體之液體氣泡法來供給原料之 Ru (E t Cp) 2〔Ru (C2H5C5H4) 2,而堆積 溫度係2 3 0 °C壓力係Ο · 5 Τ o r r。惟對於載體氣體 之A r而將1 〇 %之〇2氣體在於成膜室之直前而予以混合 於R u原料。又R u〇2膜不會被氧化地可以堆積R ^之金 屬膜。 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇Χ297公釐) Φ—, (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 -44 - 497255 A7 B7_ 五、發明説明(42 ) 使用此實施例6時容易實現凸型之下部R u電極。 (請先閲讀背面之注意事項再填寫本頁) 氧化物介電體膜之材料亦不限於上述之鈦酸鋇緦’鉅 酸氧化物,鈦酸緦,鈦酸锆酸鉛,S B T強介電體均可使 用。 下部電極及上部電極之材料不限於上述Ru,P t , I r亦可以使用。 上述之下部電極形成用之化學的氣相成長法之原料乃 使用上述實施例4所述之R u之有機化合物之任一者均可 以獲得同樣之效果。 將上述之原料稀釋於***化合物溶媒也可以獲得同樣 之效果。 下部R u電極之堆積條件並侷限於上述,只要在於 S i 〇2膜上會形成膜但是在於成膜防止膜上不會發生底層 選擇性之條件下實施堆積即可以獲得上述之效果。 經濟部智慧財產局員工消費合作社印製 具體的說,壓力乃超過0 · ITo r I* ,且不超過 1. 0 T 〇 r r係必要條件。形成溫度乃超過1 5 0 °C而不 超過3 0 0 °C係必要者。但是將R u原料稀釋於***化合 物溶媒時,可以獲得R u之選擇性之條件乃由5 0 °C而移 位至1 0 0 °C之高溫側。所以形成溫度即超過2 0 0 °C而 不超過4 0 0 °C乃必要者。 又爲了促進原料之分解而使之含有於環境之氧氣係超 過0·01%而不超過70%之濃度乃必要也。 <實施例7 > 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -45- 497255 A7 ____B7 五、發明説明(43 ) (請先閱讀背面之注意事項再填寫本頁) 參照第1 0 a〜1 0 d圖說明實施例7,本實施例乃 以濺射法及化學的氣相成長法之二階段來選擇的堆積R u 膜,由而形成R u針形電極者。 首先形成了由S i 0 2所形成之針形電極部層間絕緣膜 (.2 )用層。 而後以習知之光蝕法而塗佈抗蝕劑,予以顯像,以它 做爲遮蔽罩而將針形電極部層間絕緣膜(2 )用層予以乾 式蝕刻形成針形電極部層間絕緣膜(2 )。又針形電極部 層間絕緣膜之蝕刻加工形狀係將孔形成爲圓筒形狀,而將 孔利用做爲針形電極也。 去除抗鈾劑之後,以濺射法堆積相當於膜厚2 5 n m 之R u針形電極(1 3 )。 R u膜之濺射條件乃使用純度9 9 . 9 9 %之R u陰 極靶,基板溫度係3 0 0 °C,入射電力1 k W,壓力係 1 m T 〇 r r 〇 經濟部智慧財產局員工消費合作社印製 由於濺射法之分步敷層性劣,因此孔之側面及底面之 膜厚變薄,成爲第1 0 a圖所示之形狀。當然濺射形成膜 之厚度很薄(僅5 n m )所以圖係強調圖。 接著以化學的機械的硏磨法來去除形成於針形電極部 層間絕緣膜(3 )之上面之R u膜(第1 〇 b圖)。依此 方法而可以對於藉由化學的氣相成長法而欲埋塡R u膜之 領域,換言之於針形電極部層間絕緣膜(2 )之開口部可 形成做爲底層之R u膜。 本例中,當以化學的機械的硏磨法來去除R II膜時, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -46- 497255 經濟部智慧財產局員工消費合作社印製 A7 _B7 _五、發明説明(44 ) 在於針形電極部層間絕緣膜之表面形成S i 3 N 4之檔止器 爲宜。 此檔止器乃在於化學的機械的硏磨之後予以去除,或 留存亦無妨。又在於化學的機械的硏磨時,爲了防止顆粒 之落入於針形電極部層間絕緣膜(3 )之孔部起見,埋入 矽氧化膜爲宜。此矽氧化膜係在於化學的機械的硏磨後必 須予以除去。 藉由化學的機械的硏磨法而去除R u膜之後,藉化學 的氣相成長法來堆積R u針形電極(1 4 )。 R u針形電極之堆積條件乃使用A r氣體爲載體氣體 之液體氣泡法來供給原料之 Ru (E t Cp) 2〔Ru (C2H5C5H4) 2,堆積溫 度係2 Ο 0 °C,壓力Ο · 5 T o r r ,爲了促進原料之分 解,在於成膜室之直前對於R u原料混合了對於載體氣體 之A r而1%濃度之〇2。又R u〇2膜係不會形成,而可 堆積R u之金屬膜。 在此條件下,由於會發生堆積R u膜時之對於底層膜 之選擇性,因此如第1 0 c圖所示,在於孔之底面及側面 乃會堆積R u膜,惟在於針形電極部層間絕緣膜之上面, 不會堆積R u膜,所以層間絕緣膜之孔乃得由R u所埋塡 〇 在此階段,以化學的機械的硏磨法來使R u針形電極 之表面予以平坦化亦可以。此時如將上述之S i 3 N 4予以 留存乃將成爲硏磨之擋止器。 ---------Φ------1T------MW (請先閲讀背面之注意事項再填寫本頁) 本纸張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -47- 497255 A7 B7 五、發明説明(45 ) (請先閱讀背面之注意事項再填寫本頁) 此後,與實施例2同樣地形成由S i〇2所成之電容部 層間絕緣膜(3),及由RU所成之下部電極(1〇), 以及由B S T膜所成之氧化物介電體(6 )及R u膜所成 之上部電極(7)(第10d圖)。 .使用此實施例7即由埋塡而很容易形成R u針形電極 也。 氧化物介電體膜之材料乃不侷限於上述之鈦酸鋇緦, 鉅氧化物,鈦酸緦,鈦酸鉻酸鉛,B S T強介電體均可使 用。 下部電極及上部電極之材料係不暝於上述之R u,亦 可以使用P t ,I r等。 又爲了形成上述下部及上部電極之用之化學的氣相成 長法之原料乃使用上述實施例4所述之R u之有機化合物 材料中之任何一者均可以獲得同樣之效果。 再者,將上述原料稀釋於***化合物溶媒亦可以獲得 相同之效果。 經濟部智慧財產局員工消費合作社印製 下部R u電極之堆積條件乃與上述實施例4所述之條 件相同就可。 <實施例8 > 參照第1 1 a〜1 1 d圖說明實施例8。本實施例乃 以化學的氣相成長法以二階段地而選擇地堆積R u膜來形 成凸型之下部R u電極者。 首先對於由R u所成之針形電極(1 )及s 1〇2所成 本紙張尺度適用中國國家標準(CNS ) A4規格< 210X29*7公釐) _仙_ 497255 A7 B7 五、發明説明(46 ) 之針形電極部層間絕緣膜(2 )上’以甲矽烷氣體爲原料 之電漿CVD法來堆積膜厚4 0 0 nm之由S i〇2所成之 電容部層間絕緣膜(3 )用層。 而後以習知之光蝕法而塗佈抗蝕劑’予以顯像’以它 做爲遮蔽罩而將電容部層間絕緣膜(3 )用層乾式蝕刻到 針形電極(1 )之表面’而形成了電谷部層間絕緣膜(3 )。蝕刻加工形狀乃使孔形成爲橢圓筒形狀。而將孔利用 做爲下部電極也。 去除抗鈾劑之後,以化學的氣相成長法全面地堆積第 1之下部Ru電極(11a)。 R u下部電極之堆積條件乃,以做爲載體氣體而使用 之A r之液體氣泡法來供給原料之
Ru (E t Cp) 2〔Ru (C2H5C5H4),堆積溫度 2 3 0 t:,壓力係0 · 5 丁 〇 r r。爲了促進原料之分解 ,在於成膜室之直前而對於載體氣體之A r而將1 %之濃 度之〇2氣體混合於R u原料。又,R u〇2膜係不會被形 成會堆積R U之金屬膜。 接著,以化學的機械的硏磨法來去除形成於電容部層 間絕緣膜(3 )上面之R U膜(第1 1. b圖)。依此方法 而可以對於藉化學的氣相成長法而埋塡R u膜之領域,換 言之在於電容部層間絕緣膜(3 )之孔之側面及底面可以 形成做爲底層之R u膜也。 本例中,當以化學的機械的硏磨法來去除R U膜時, 在於電容部層間絕緣膜之表面部形成S i 3 N 4等之擋止器 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ------------ C請先閲讀背面之注意事項再填寫本頁} -訂· 經濟部智慧財產局員工消費合作社印製 -49- 497255 A7 B7 五、發明説明(47 ) 爲宜。 (讀先聞讀背面之注意事項再填寫本頁) 此擋止器乃在於化學的機械的硏磨之後予以去除或留 存亦無妨。又在於化學的機械的硏磨時,爲了防止顆粒之 落入於電容部層間絕緣膜(3 )之孔起見埋入矽氧化膜爲 宜,此矽氧化膜係在化學的機械硏磨之後必須去除。 又在此階段,以熱處理而燒緊第1之下部R u電極爲 宜,熱處理條件乃在於氬氣環境中,7 0 0°C 1分鐘程 度就可以。以化學的機械的硏磨之去除R u膜之後,以化 學的氣相成長法來堆積第2之下部Ru電極1 6。 R u下部電極之堆積條件乃使用A r*氣體爲載體氣體 之液體氣泡法來供給原料之
Ru (E t Cp) 2〔Ru (C2H5C5H4) 2,堆積溫 度係200°C,壓力Ο · 5To i· r ,爲了促進原料之分 解,在於成膜室之直前對於R u原料混合了對於載體氣體 之A I*而1%濃度之〇2。又R u〇2膜係不會形成,而可 堆積R u之金屬膜。 經濟部智慧財產局員工消費合作社印製 在此條件下,由於會發生堆積R u膜時之對於底層膜 之選擇性,因此如第1 1 c圖所示,在於孔之底面及側面 乃會堆積R u膜,惟在於電容部層間絕緣膜(3 )之上面 ,不會堆積R I:膜,所以層間絕緣膜之孔乃得由R u所埋 塡。 在此階段,以化學的機械的硏磨法來使下部R u電極 之表面予以平坦化亦可以。此時將上述之S i 3 N 4膜予以 留存時即將成爲硏磨之擋止器。埋入了 R u膜之後,去除 本紙張尺度適用中國國家標準(CNS ) A4規格(210 ><297公釐) -50- 497255 A7 _B7_ 五、發明説明(48 ) 了電容部層間絕緣膜(3 )就可以形成凸型之下部R u電 極。 (請先閱讀背面之注意事項再填寫本頁) 本例中,爲了防止由後熱處理而下部R U電極之變形 起見,在於去除電容層間絕緣膜9 3 )之前,藉熱處理而 將下部R u電極予以燒緊(densify )爲宜。具體的做法係 在於不活性環境中,例如於A r (氬)氣體中,實施 7 0 0°C 1分鐘之熱處理。熱處理溫度乃較介電體氧化 膜之結晶化用之熱處理溫度爲高之溫度爲宜。 此後,藉由化學的氣相成長法來依序堆積了由B S T 膜所成之氧化物介電體(6),及由Ru膜所成之上部電 極(7)。(第 lid 圖)。 , B S T膜之堆積條件係以使用A I*爲載體氣體之液體 .氣泡法來供給B a之原料爲
Ba (DPM)2〔Ba { (CH3)3CC〇CH2C〇C (CH3)3}3,做爲Sr之原料爲 經濟部智慧財產局員工消費合作社印製
Sr (DPM)2〔Sr { (CH3)3CC〇CH2C〇C (CH3) 3} 3 做爲 T i 之原料爲 T i (OC3H7) 4。 堆積溫度爲350 °C,壓力爲〇 · 5丁〇 r r。 B S T膜之堆積後,爲了促進B S T膜之結晶化起見 實施了熱處理,熱處理條件乃在於氧氣氣流中,6 〇 〇 ,3 0秒鐘。 B S Τ膜之熱處理後所堆積之上部電極之r ^之成長 條件係以使用A r氣體爲載體氣體之液體氣泡法來供給原 料之 R u ( E t C p ) 2〔 R u ( C 2 Η 5 C 5 Η 4 ) 2,堆 本紙張尺度適用中國國家標準(CNS ) Α4規格(21 OX 297公釐) ~ ' 497255 A7 B7 五、發明説明(49 ) 積溫度爲230 t:,壓力爲0 · 5To I· !·。 (請先閲讀背面之注意事項再填寫本頁) 惟,在於成膜室之直前,與R u原料混合了對於載體 氣體之A r而1 0%之〇2氣體。又,膜不會被氧化而很容 易實現Ru之金屬膜也。 .依此實施例8時很容易實現凸型之下部R u電極。 使用此實施例8時,很容易實現凸型之下部R u電極 〇 氧化物介電體膜之材料乃不侷限於上述之鈦酸鋇緦, 鉅氧化物,鈦酸緦,鈦酸锆酸鉛,S B T強介電體均可使 用。 下部電極及上部電極之材料不限於上述Ru,P t或 I r亦可以使用。 上述之下部電極形成用之化學的氣相成長法之原料乃 使用上述實施例4所述之R u之有機化合物之任一者均可 以獲得同樣之效果。 將上述之原料稀釋於***化合物溶媒也可以獲得同樣 之效果。 經濟部智慧財產局員工消費合作社印製 第2之下部R u電極(1 6 )之堆積條件並侷限於上 述,只要在於S i〇2膜上會形成膜但是在於成膜防止膜上 不會發生底層選擇性之條件下實施堆積即可以獲得上述之 效果。 具體的說,壓力乃超過0 · ITo r r ,且不超過 1 0 T 〇 r r係必要條件。形成溫度乃超過1 5 0 °C而不 超過3 0 0 °C係必要者。但是將R u原料稀釋於***化合 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -52- 497255 A7 _B7_ 五、發明説明(50 ) (請先閱讀背面之注意事項再填寫本頁) 物溶媒時’可以獲得R u之選擇性之條件乃由5 0 °C而移 位至1 0 0 °C之高溫側。所以形成溫度即超過2 0 0 °C而 不超過4 0 0 °C乃必要者。 又爲了促進原料之分解而使之含有於環境之氧氣係超 過0·01%而不超過70%之濃度乃必要也。 <實施例9 > 參照第1 2 a〜1 2 d圖說明實施例9,本實施例乃 與實施例8同樣以化學的氣相成長法之二階段來選擇的堆 積R u膜,由而形成凸型之下部R u電極,惟利用成膜防 止層之點係與實施例8不同。 首先對於由R u所成之針形電極1及S i〇2所成之針 形電極部層間絕緣膜2上,以甲矽烷氣體爲原料之電漿 CVD法來堆積膜厚4 0 0 nm之由S i〇2所成之電容部 層間絕緣膜(3 )用層。接著以D C反應性濺射法堆積由 膜厚5 0 nm之由T i N膜所成之成膜防止膜(4 )用層 〇 經濟部智慧財產局員工消費合作社印製 T i N膜之濺射條件係,使用純度9 9 · 9 9 %之 T 1陰極靶,基板溫度係5 0 0 °C,入射電力1 2 k W, A r / N 2流量比1 / 7,壓力爲1 m T 〇 r r。而後以習 知之光鈾法而塗佈抗鈾劑,予以顯像以它爲遮蔽罩而將成 膜防止膜(4 )用層乾式飩刻到電容部層間絕緣膜(3 ) 用層之表面而形成了成膜防止膜4。又成膜防止膜4之飩 刻加工形狀乃使孔形成爲橢圓形狀。 -53- 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 497255 A7 B7 五、發明説明(51 ) (請先閱讀背面之注意事項再填寫本頁) 接著,去除抗蝕劑之後,以成膜防止膜(4 )爲遮蔽 罩而將電容部層間絕緣膜(3 )用層乾式蝕刻到針形電極 (1)之表面,而形成電容部層間絕緣膜(3)(第 1 2 a 圖)。 以此方法,在於不欲堆積下部電極之R u膜之領域, 換言之於電容部層間絕緣膜(3 )之上面,自己整合地可 形成成膜防止膜(4 )。又電容部層間絕緣膜之蝕刻加工 形狀係使孔形成爲橢圓筒形。而將孔之底及及側面(內面 )利用於形成電容之下部電極。 之後,藉化學的氣相成長法堆積膜厚5 0 nm之由 Ru所成之第1下部電極(15) 〇Ru下部電極之堆積 條件係該原料(有機釕化合物)例如 經濟部智慧財產局員工消費合作社印製
Ru (E t Cp) 2〔Ru (C2H5C5H4) 2 乃藉由做 爲載體氣體而使用A r之液體氣沌化法來供給。堆積溫度 係2 3 0 t:,壓力係0 · 5 T 〇 r r者。爲了促進原料之 分解,對於載體氣體之A I·而將1 %之濃度之〇2氣體在於 成膜室之直前而混合於R u原料。又,R u〇2膜係不會被 形成會堆積R u之金屬膜。在此條件下會發生R u膜堆積 之對於底層之選擇性。因此如第1 2 b圖所示,在於孔之 底面(由Ru所成之針形電極(1 )上及由S i〇2所成之 針形電極部層間絕緣膜(2 )上)與孔之內面會堆積R u 膜,惟在於電容部層間絕緣膜之上面(由T i N膜所成之 成膜防止膜(4)上)不會堆積Ru膜。 在此階段切除成膜防止層(4 )亦可以,或在於後述 I紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -54- 497255 A7 ____B7 五、發明説明(52 ) 之第2之下部R u電極之被形成後予以去除亦可以。又在 此階段’藉由熱處理來燒緊第i下部R U電極爲宜,熱處 (請先閱讀背面之注意事項再填寫本頁) 理條件乃,例如氬氣環境中,7 0 0 t,1分鐘程度爲宜 0 接著’以化學的氣相成長法來堆積第2下部R U電極 (16)。 R II下部電極之堆積條件乃使用a r氣體爲載體氣體 之液體氣泡法來供給原料之
Ru (E t Cp) 2〔RU (C2H5C5H4) 2,堆積溫 度係200°C,壓力〇 · 5To r r ,爲了促進原料之分 解’在於成膜室之直前對於R u原料混合了對於載體氣體 之A r而1%濃度之〇2。又RU〇2膜係不會形成,而可 堆積R u之金屬膜。 在此條件下,由於會發生堆積R u膜時之對於底層膜 之選擇性,因此如第1 2 b圖所示,在於孔之底面及側面 會堆積R u膜,惟在於電容部層間絕緣膜(3 )之上面不 會堆積R u膜,所以層間絕緣膜之孔乃得由R u所埋塡。 經濟部智慧財產局員工消費合作社印製 在此階段而以化學的機械的硏磨法來使下部R u電極 之表面予以平坦化亦可以。此時成膜防止膜(4 )將成爲 硏磨之擋止器。埋入了 R u膜之後,去除了電容層間絕緣 膜(3 )就可以形成凸型之下部R u電極(第6 ( c )圖 )° 本例中,爲了防止由後熱處理而下部R u電極(5 ) 之變形起見,在於去除電容層間絕緣膜(3 )之前,藉熱 -55- 本紙張尺度適用中國國家標準(CNS ) A4規格< 210 X 297公釐) 497255 A7 B7 五、發明説明(53 ) (請先閲讀背面之注意事項再填寫本頁) 處理而將下部R u電極(1 5 )予以燒緊(densify )爲宜 。具體的做法係在於不惰性環境中,例如於A r (氬)氣 體中,實施7 0 0°C 1分鐘之熱處理。熱處理溫度乃較 介電體氧化膜之結晶化用之熱處理溫度爲高之溫度爲宜。 .此後,藉由化學的氣相成長法來依序堆積了由B S T 膜所成之氧化物介電體(6),及由Ru膜所成之上部電 極(7)。(第 12 (d)圖)。 B S T膜之堆積條件係以使用A r爲載體氣體之液體 氣泡法來供給B a之原料爲
B a (DPM)2〔Ba { (CH3)3CC〇CH2C〇C (c Η 3 ) 3 } 3,做爲S r之原料爲
Sr (DPM)2〔Sr { (CH3)3CC〇CH2C〇C (CH3)3}3做爲Τι之原料爲Ti (〇C3H7)4。 堆積溫度爲410t,壓力爲〇 · 5t〇 r r。 B S T膜之堆積後’爲了促進B S T膜之結晶化起見 實施了熱處理,熱處理條件乃在於氧氣氣流中,6 〇 〇 C ,1分鐘。 經濟部智慧財產局員工消費合作社印製 BST膜之熱處理後所堆積之上部電極之RU之成長 條件係以使用A I·氣體爲載體氣體之液體氣泡法來供給原 料之 Ru(EtCp)2〔Ru(C2Her u 、 ut 丄 5 L 5 hi 4 ) 2 ,堆 積溫度爲23 0°C,壓力爲Ο · 5To r r。 惟’在於成膜室之直前’與R u原料混合了對於載體 氣體之A r而1 0%之〇2氣體。 又,膜不會被氧化,堆積了 R u之金_ _。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -56· 497255 A7 B7 五、發明説明(54 ) (請先閲讀背面之注意事項再填寫本頁) 依此實施例9時很容易實現凸型之下部R u電極。 氧化物介電體膜之材料乃不侷限於上述之鈦酸鋇_, 鉅氧化物,鈦酸緦,鈦酸鉻酸鉛,B S T強介電體均可使 用。 下部電極及上部電極之材料係不限於上述之R u。亦 可以使用P t ,I r等。 又爲了形成上述下部及上部電極之用之化學的氣相成 長法之原料乃使用上述實施例4所述之R u之有機化合物 材料中之任何一者均可以獲得同樣之效果。 再者,將上述原料稀釋於***化合物溶媒亦可以獲得 相同之效果。 第2下部Ru電極(1 6 )之堆積條件乃與上述實施 例8所述之件相同就可。 <實施例1 Ο > 參照第1 3 a〜1 3 C圖說明實施例1 ο ,本實施例 係以濺射法及化學的氣相成長法之二階段而形成上部R u 經濟部智慧財產局員工消費合作社印製 電極者。 首先,於由Ru所成之針形電極(1 )及由s丨〇2所 成之針形電極部層間絕緣膜2上,形成下部r u電極(5 )及例如由B S T所成之氧化物介電體(6 )。 下部電極乃藉如實施例3 ,6 ,8或9所述之化學的 氣相成長法而使用將R u膜埋塡於孔之製程來开彡$。 B S T膜之堆積條件乃,以使用A r爲載體氣體之液 本紙張尺度適用中國國家樣準(CNS ) A4規格(210X297公釐) ^ -- 經濟部智慧財產局員工消費合作社印製 497255 A7 _______B7_ 五、發明説明(55 ) 體氣泡法來供給,做爲B a原料爲
B a ( D P Μ ) 2 [ B a { (CHs) 3CCOCH2COC (CH3) 3} 3,做爲S r原料使用
Sr ( D P M ) 2 ( S r { (CH3) 3CCOCH2COC (.C H 3 ) 3 } 3,做爲τ i原料而使用T i (〇C H 7 ) 4 ,堆積溫度係室溫,入射電力1 kW壓力爲lmTo r r ο 接著,以相當於膜厚5 n m之濺射法而堆積第1上部 R u電極1 7。R u膜之濺射條件係使用純度9 9 · 9 9 u陰極祀’基板溫度係室溫,入射電力1 kW,壓 力係1 m T 〇 r r ,由於濺射法之分步敷層性劣,因此誇 大的繪時,梯階差部之底部之膜厚變薄成爲第1 3 b圖所 .示之形狀。 接著以化學氣相成長法來堆積第2之上部R u電極。 堆積條件乃,藉由使用A r氣體爲載體氣體之液體氣泡法 來供給原料之
Ru (EtCp)2〔Ru (C2H5C5H4)2,堆積溫 度係2 0 0 °C壓力係0 · 5 T o r r。爲了促進原料之分 解,在於成膜室之直前而與R u原料混合了對於載濟氣p 之Ar而1%濃度之〇2氣體。 又R u〇2膜不會被形成地可以形成R u金屬。化_ % 氣相成長法乃由於分步敷層性良好,因此在於梯階差部之 底部亦能形成充分厚度之R u膜。 如果不在於藉濺射法所形成之第1上部R u電極( 本紙張尺度逍用中國國家標準(CNS )八4規格(210 X 297公釐)二58: "--- ------IT------Awl (請先閲讀背面之注意事項再填寫本頁) 497255 A7 B7 五、發明説明(56 ) (請先閱讀背面之注意事項再填寫本頁) 1 7 )地在於氧化物介電體(6 )上直接以化學的氣相成 長法形成第2上部Ru電極(1 8 )時,即由於熱而在氧 化物介電體膜之表面發生氧氣缺損,致使電容之洩漏流會 增加,同時電極之形成環境本身會污染介電體界面而使電 容特性劣化。因此依本實施例地,藉濺射法而於低溫中形 成上部電極而後藉由化學的氣相成長法來完成上部電極之 製程乃很理想。 氧化物介電體之材料乃不限於上述之鈦酸鋇緦,鉬酸 氧化物,鈦酸緦,鈦酸鉻酸鉛,S B T強介電體均可使用 〇 上部電極之材料不限於上述R u,P t ,I r均可使 用。 上述第2上部電極形成用之化學的氣相成長法之原料 乃上述實施例4所述之R u之有機化合物之材料之任一者 均可以獲得同樣之效果。又將上述原料稀釋於***化合物 ί谷媒亦可以獲得相同之效果。 經濟部智慧財產局員工消費合作社印製 藉由化學氣相成長法之上部R u電極(1 8 )之堆積 條件不限於上述,於R u膜上可以形成膜之條件地實施堆 積’就可獲得上述之效果。具體的做法乃,壓力超過Q . 1 To r r ’且不超過1 〇τ 〇 r r爲必要形成溫度係超 過1 5 0 °C而不超過3 5 0 ΐ:係必要,但是將R u原料稀 釋於***化合物溶媒時可以獲得R u之選擇性之條件將由 5 0 °C .而移位至1 〇 〇 °C高溫側所以形成溫度乃超過 2 0 0 °C而不超過4 5 0 °C爲必要。又爲了促進原料之分 -59- 本紙張尺度適用中周國家標準(CNS ) A4規格(210X297公釐) 497255 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(57 ) 解,含於環境氣之氧氣之濃度乃超過0 · 〇 1 %而不超過 7 0 %之濃度爲必要者。 <實施例1 1 > 參照第1 4 a〜1 4 d圖說明實施例1 1。本實施例 乃以濺射法及化學的氣相成長法之二階段而選擇的堆積 R u膜來形成凹型之下部R u電極者。 首先對於由R u所成之針形電極(1 )及S i〇2所成 之針形電極部層間絕緣膜(2 )上,以甲矽烷氣體爲原料 之電漿CVD法來堆積膜厚4 0 0 nm之由S i〇2所成之 電容部層間絕緣膜(3 )用層。 而後以習知之光蝕法而塗佈抗蝕劑,予以顯像,以它 做爲遮蔽罩而將電容部層間絕緣膜(3 )用層乾式蝕刻到 針形電極(1 )之表面,而形成了電容部層間絕緣膜(3 )。蝕刻加工形狀乃使孔形成爲橢圓筒形狀,而將孔利用 做爲下部電極也。 去除抗蝕劑之後,以濺射法堆積相當於膜厚2 0 n m 之第1下部Ri:電極(11)。 R u膜之濺射條件係,使用純度9 9 · 9 9 %之R u 陰極靶,基板溫度係3 6 0 °C,入射電力1 K W,壓力係 1 m T 〇 r r。 由於濺射法係分步敷層性(段差披覆性)劣’因此如 果強諷膜厚之分佈來描繪時,即孔之側面及底面之膜厚變 薄,而呈第1 4 a圖所示之形狀。接著’以化學的機械的 本紙張尺度適用中國國家標準(CNS ) A4規格< 21〇x297公釐) "" (請先閱讀背面之注意事項再填寫本頁) 497255 A7 __B7__ 五、發明説明(58 ) (請先閱讀背面之注意事項再填寫本頁) 硏磨法來去除形成於電容部層間絕緣膜(3 )上面之R U 膜(第1 4 b圖)。依此方法而可以對於藉化學的氣相成 長法而埋塡R u膜之領域,換言之在於電容部層間絕緣膜 (3 )之孔之側面及底面可以形成做爲底層之R u膜也。 本例中,當以化學的機械的硏磨法來去除R u膜時, 在於電容部層間絕緣膜之表面部形成S i 3 N 4等之擋止器 爲宜。 此擋止器乃在於化學的機械的硏磨之後予以去除或留 存亦無妨。又在於化學的機械的硏磨時,爲了防止顆粒之 落入於電容部層間絕緣膜(3 )之孔起見埋入矽氧化膜爲 宜,此矽氧化膜係在化學的機械硏磨之後必須去除。 在於由上述之化學的機械的硏磨法之R u膜之去除後 ,藉由化學的氣相成長法來堆積第2下部R u電極(1 2 )° 經濟部智慧財產局員工消費合作社印製 第2之R u下部電極之堆積條件乃,以做爲載體氣體 而使用之Ar之液體氣泡法來供給原料之 Ru (E t Cp) 2 [Ru (C2H5C5H4),堆積溫度 2 0 0 〇’壓力係0.5丁〇1*1*。爲了促進原料之分解 ,在於成膜室之直前而對於載體氣體之A r而將1 %之濃 度之〇2氣體混合於R u原料。又,R u 0 2膜係不會被形 成會堆積R u之金屬膜。在此條件下會發生R u膜堆積之 對於底層之選擇性。因此如第1 4 c圖所示,在於孔之底 面及側面會有R u膜之堆積,惟在於電容部層間絕緣膜之 上面不會有R u膜之堆積。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X297公釐) _ " 497255 A7 __B7_ 五、發明説明(59 ) (請先閱讀背面之注意事項再填寫本頁) 於是爲了防止由後熱處理而有第2之下部R u電極之 變形起見,在於去除電容部層間絕緣膜(3 )之前,以熱 處理來燒緊下部R u電極爲宜。具體的說,在於惰性環境 中,例如以氬氣中實施7 0 0 °C,1分鐘之熱處理爲宜。 熱鹿理溫度乃比介電體氧化膜之結晶化熱處理溫度爲高溫 爲且。 此後藉化學的氣相成長法而依序堆積由B S T膜所成 之氧化物介電體(6)及由Ru膜所成之上部電極(7) 。(第 1 4 d 圖)。
B S T膜之堆積條件乃做爲B a原料而採用 B a ( D P Μ ) 2 [ B a { (CHa) 3CCOCH2COC (C H 3 ) 3 } 3做爲S r原料而使用
Sr (DPM)2〔Sr { (CH3)3CC〇CH2C〇C (C H 3 ) 3 ) 3。 做爲T i原料係T i (〇C 3 H 7 ) 4而以使用A r爲 載體氣體之液體氣泡法來供給這些原料。堆積溫度係 410°C,壓力係 0 · 5Tor r。 經濟部智慧財產局員工消費合作社印製 在於B S T膜之堆積後,爲了促進B S T膜之結晶化 而實施熱處理,熱處理條件係在於氧氣氣流中,以 6 0 CTC,2 0 秒鐘。 於B S T膜之熱處理後堆積之上部電極之R u之成長 條件乃使用以A r爲載體氣體之液體氣泡法來供給原料之 Ru (E t Cp) 2〔Ru (C2H5C5H4) 2,而堆積 溫度係2 3 0 °C壓力係Ο · 5 T o r r。惟對於載體氣體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -62- 497255 A7 B7 __ 五、發明説明(60 ) (請先閱讀背面之注意事項再填寫本頁) 之A I·而將1 0 %之0 2氣體在於成膜室之直前而予以混合 於R u原料。又R u〇2膜不會被氧化地可以堆積R u之金 屬膜。 使用此實施例1 1時容易實現凸型之下部R U電極。 .氧化物介電體膜之材料亦不限於上述之鈦酸鋇緦,鉅 酸氧化物,鈦酸緦,鈦酸鉻酸鉛,S B T強介電體均可使 用。 下部電極及上部電極之材料不限於上述R u,P t , I r亦可以使用。 上述之第2下部電極及上部電極形成用之化學的氣相 成長法之原料乃使用上述實施例4所述之R u之有機化合 物之任一者均可以獲得同樣之效果。 將上述之原料稀釋於***化合物溶媒也可以獲得同樣 之效果。 下部R u電極(1 2 )之堆積條件乃不限於上述,與 實施例8所述之相同條件亦可以。 經濟部智慧財產局員工消費合作社印製 <實施例1 2 > 以第1 5圖說明實施例1 2。這是在於實施例1所說 明之沒有形成成膜防止膜之T i N膜之領域,選擇的堆積 下部電極之R u膜,而後使用將該成膜防止膜之T i N膜 形成爲非導電性,由而使電氣的分離電容間之製程而製作 容量記憶元件者。 於S i基板(1 9 )上形成由熱氧化之元件分離領域 -63- 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X297公釐) 497255 經濟部智慧財產局員工消費合作社印製 A7 ___B7_五、發明説明(61 ) (isolation regions ) (20),及藉由離子打入之擴散層 (21)。而在該上面形成由多晶矽(22)及WSi2 2 3之疊層所成之字線。而後在於由S i N 4所成之阻擋阻 層(25)上,形成由多晶矽(2.6)及WSi2 (27) 之疊層所成之位元線。又於S i〇2所成之針形電極部層間 絕緣膜(3 0 )間形成由多晶矽所成之針形電極(2 4 ) 及由T i N所成之針形電極(2 8 )及由R u所成之針形 電極(2 9)。由此疊層針形電極而電氣的連接電晶體之 擴散層(2 1 )與電容之下部電極3 3。此後使用實施例 1所說明之製程而形成:由S i〇2所成之電容部層間絕緣 膜(31),由Ti〇2所成之分離層(32),由Ru所 成之下部電極(33),由BST所成之容量絕緣膜( 34),由Ru所成之上部電極(35)。又於電容之上 部形成由S i〇2所成之配線部層間絕緣膜(3 6 ),及由 W所成之第二配線層(3 7 )。經查證此容量記憶元件之 記憶動作之結果,確認獲得了所欲之特性。 對於實施例1所說之沒有形成成膜防止膜之領域而藉 由化學的氣相成長法而選擇的堆積下部R u電極,而後將 該成膜防止膜予以非導電性化由而實施電容間之電氣的分 離之製程製作了容量記憶元件。而不限於此對於實施例2 所說明之沒有形成成膜防止膜之領域亦藉由化學的氣相成 長法而選擇的堆積下部R u電極,而後選擇的去除該成膜 防止膜,以資實施電氣的分離電容間之分離之製程製作了 容量記憶元件,均獲得所欲之記憶動作之特性。 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -64- 497255 經濟部智慧財產局員工消費合作社印製 A7 _B7_五、發明説明(62 ) 又,對於實施例3所說明之沒有形成成膜防止膜之領 域而藉由化學的氣相成長法而選擇的堆積下部R u電極以 資埋塡孔而形成凸型之下部電極之製程來製作容量記憶元 件,亦可以獲得所欲之記憶動作之特性。 .又,對於實施例4所說明之沒有形成成膜防止膜之領 域,藉由化學的氣相成長法而選擇的堆積R u膜由而埋塡 孔以資形成針形電極,而後將成膜防止膜予以非導電性化 ,由而實施針形電極間之電氣的分離之製程來製作容量記 憶元件,亦可以獲得所欲之記憶動作之特性。 又對於實施例5所說明之沒有形成成膜防止膜之領域 ,藉由化學的氣相成長法而選擇的堆積R u膜由而埋塡孔 ,而後選擇的去除成膜防止膜,由而實施針形電極間之電 氣的分離之製程而製作容量記憶元件亦可獲得所欲之記憶 動作之特性。 又,對於實施例6所說明之藉由濺射法而形成有R u 膜之領域,藉由化學氣相成長法而選擇的堆積R u膜,以 資埋塡孔而形成凸型之下部電極之製程來製作容量記憶元 件亦能獲得所欲之記憶動作之特性。 又對於實施例7所說明之以濺射法形成R u膜之領域 ,藉由化學的氣相成長法而選擇的堆積R u膜以埋塡孔而 形成針形電極之製作容量記憶元件亦可以獲得所欲之記憶 動作之特性。 又對於實施例1 1所說明之以濺射法形成R u膜之領 域,藉由化學的氣相成長法選擇的堆積R u膜,由而形成 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) -65- 497255 A7 B7 五、發明説明(63 ) 凹型換言之薄膜之下部電極之製程製作容量記憶元件亦可 以獲得所欲之記憶動作特性° (請先閲讀背面之注意事項再填寫本頁) 又對於實施例8所說明之以化學的氣相成長法形成有 第1 R u膜之領域,選擇旳堆積藉由化學的氣相成長法 之第2 R u膜,以資埋塡孔而形成凸型之下部電極之製 程來製作容量記億兀件亦可以獲得所欲之記憶動作之特性 〇 又,對於實施例9所說明之沒有形成成膜防止膜之領 域藉由化學的氣相成長法選擇的堆積第1 R u膜’而後 對於形成有第1 R u膜之領域’選擇的堆積藉由化學的 氣相成長法之第2 R u膜’埋塡孔以資形成凸型之下部 電極之製程製作容量記憶元件亦可以獲得所欲之記憶動作 之特性。 又在於實施例1 0所說明之氧化物介電體膜上’形成 藉由濺射法之R U膜,而後對於形成R u膜之領域’以化 學的氣相成長法堆積R u膜’以資形成上部電極之製程來 製作記憶元件亦可以獲得所欲之記憶動作之特性。 經濟部智慧財產局員工消費合作社印製 如上所述,使用R U下部電極之電容中’藉由自己整 合的可以達成電容間之電氣的分離,因此可以省略藉由濺 射蝕刻來加工下部電極之製程(過程)° 又亦容易製作埋塡(埋入)型之下部電極’針形電極 ,或上部電極之形成亦變爲很容易。 由而可以實現,由半導體容量元件之微細化所致之高 積體化,由製程之簡略化所致之良品質之提筒’由削減製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部智慧財產局員工消費合作社印製 497255 A7 ____B7___ 五、發明説明(64) 程(過程)數所致之低成本化等等。 圖式之簡單說明 第1 a — 1 c圖,係表示說明由本發明人等所試作檢 討之構造之製造過程之斷面圖。 第2 a - 2 c圖係表示說明中本發明人等所試作檢討 之構造之製造過程之斷面圖。 第3 a — 3 c圖係表示由本發明人等所解明之Ru膜 之堆積速度之對於底層膜之依存性之圖。 第4 a — 4 d圖係表示說明本發明之實施例1之製造 過程之斷面圖。 第5 a — 5 d圖係表示說明本發明之實施例2之製造 .過程之斷面圖。 第6 a — 6 d圖係表示說明本發明之實施例3之製造 過程之斷面圖。 第7 a — 7 d圖係表示說明本發明之實施例4之製造 過程之斷面圖。 第8 a — 8 d圖係表示說明本發明之實施例5之製造 過程之斷面圖。 第9 a — 9 d圖係表示說明本發明之實施例6之製造 過程之斷面圖。 第1 0 a — 1 0 d圖係表示說明本發明之實施例7之 製造過程之斷面圖。 第1 1 a — 1 1 d圖係表示說明本發明之實施例8之 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公董) .g7 .
Aw 訂 ^_wl (請先閲讀背面之注意事項再填寫本頁) 497255 A7 B7 五、發明説明(65 ) 製造過程之斷面圖。 (請先閱讀背面之注意事項再填寫本頁) 第1 2 a — 1 2 d圖係表示說明本發明之實施例9之 製造過程之斷面圖。 第1 3 a — 1 3 係表示說明本發明之實施例1 0 之製造過程之斷面圖。\fg\ 第1 4 a — 1 4 dl係表示說明本發明之實施例1 1 之製造過程之斷面圖。 第1 5圖係說明本發明之實施例1 2之半導體裝置之 斷面圖。 符號說明 1 針形電極 2 針形電極部層間絕緣膜 3 電容部層間絕緣膜 4 成膜防止膜 5 下部R u電極 6 氧化物介電體 經濟部智慧財產局員工消費合作社印製 7 上部電極 8 分離層 9 R u針形電極 10 下部電極 11 下部R U電極(濺射法) - 12 下部R u電極(化學的氣相成長法) 13 R u針形電極(濺射法) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 68 - 497255 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(66 ) 14 R u針形電極(化學的氣相成長法) 15 第1下部Ru電極(化學的氣相成長法) 16 第1下部Ru電極 17 上部R u電極(濺射法) 18 上部R u電極(化學的氣相成長法) 19 基板(S i ) 20 元件分離層(Si〇2) 2 1 擴散層 2 2 字線(多晶矽) 2 3 字線(W S i 2 ) 2 4 針形電極(多晶矽) 25 阻擋層(Si3N4) 28 針形電極 29 針形電極 3 2 分離層(T 1〇2 ) 3 3 下部電極 35 上部電極 3 6 配線部層間絕緣膜(S i 0 2 ) 3 7 第2之配線層(W ) (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -69-

Claims (1)

  1. 經濟部智慧財產局員工消費合作社印製 497255 A8 B8 C8 D8 六、申請專利範圍 1 · 一種半導體裝置之製造方法,主要乃具備有,半 導體基板及形成於該半導體基板上之分別備有電容之複數 個之記憶單元而成之半導體裝置之製造方法中,其特徵爲 ,具有: 於形成於上述半導體基板之上方之絕緣膜上,形成成 膜防止膜之製程,及 貫穿上述成膜防止膜而在上述絕緣膜內形成複數個之 孔之製程,及 利用成膜防止膜而只在上述絕緣膜內之孔之各內面及 底面,以化學的氣相成長形成第1導電膜之製程,及 於上述第1導電膜上及上述成膜防止膜上,以規定之 溫度地形成介電體膜之製程(上述第1導電膜之材料係曝 曬於此形成介電體膜之規定溫度之下仍然不會喪失導電性 之Ru’Pt或Ir者),及 於上述介電體膜上形成第2導電膜之製程, 而上述第1及第2導電膜及介電體膜乃構成上述電容 者。 2 ·如申請專利範圍第1項所述之半導體裝置之製造 方法,其中上述介電體膜係氧化物者。 3 ·如申請專利範圍第1項所述之半導體裝置之製造 方法,其中上述成膜防止膜係由T i之氧化物,w之氧化 物,或T a之氧化物所成。 4 ·如申請專利範圍第1項所述之半導體裝置之製造 方法,其中上述成膜防止膜係由TiW,Ta ,TiN或 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -70 · --------·—丨·丨丨—訂—丨!—I -線 (請先閱讀背面之注意事項再填寫本頁) 497255 A8 B8 C8 D8 六、申請專利範圍 W N所成之導電性之成膜防止膜者。 (請先閱讀背面之注意事項再填寫本頁) 5 .如申請專利範圍第4項所述之半導體裝置之製造 方法,其中具備,藉由使上述導電性之成膜防止膜予以氧 化而變爲非導電性之製程者。 6 .如申請專利範圍第4項所述之半導體裝置之製造 方法,其中於上述第1導電膜之形成製程與上述介電體膜 之形成製程之間,再具備去除上述導電:性之成膜防止膜之 製程者。 7 .如申請專利範圍第1項所述之半導體裝置之製造 方法,其中上述第1導電膜之形成製程係於含氧化性氣體 〇.1 %以上7 0 %以下之濃度之環境中予以實施者。 8 .如申請專利範圍第1項所述之半導體裝置之製造 方法,其中上述第1導電膜之形成製程係於2 0 0 °C以上 4 5 0 °C以下之溫度來實施者。 9.一種半導體裝置之製造方法,主要乃,具備:半 導體基板及形成於該半導體基板上,分別備有電容之複數 個之記憶單元之半導體裝置之製造方法中, 其特徵爲具有: 經濟部智慧財產局員工消費合作社印製 於形成於上述半導體基板之上方之絕緣膜上形成成膜 防止膜之製程,及 貫穿上述成膜防止膜而在上述絕緣膜內形成複數之孔 之製程,及 利用上述成膜防止膜,將上述絕緣膜內之孔藉由化學 的氣相成長以第1導電材料來埋塡之製程’及 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -71 - 497255 A8 B8 C8 D8 六、申請專利範圍 (請先閲讀背面之注意事項再填寫本頁) 去除了上述成膜防止膜及上述絕緣膜而使上述埋塡之 第1導電材料曝曬,以資形成互相分離之複數個之第1電 極之製程,及 於上述第1電極上以規定之溫度形成介電體膜之製程 (上述第1電極係曝曬於此形成介電體膜之規定溫度之下 ,仍然不會喪失導電性之Ru,Pt或Ir者), 於上述介電體膜上形成做爲第2電^之第2導電材料 之膜之製程,及 . 上述第1及第2電極及介電體膜係構成上述電容者。 1 〇 ·如申請專利範圍第9項之半導體裝置之製造方 法,其中上述成膜防止膜係T i之氧化物,W之氧化物或 T a之氧化物者。 1 1 ·如申請專利範圍第9項之半導體裝置之製造方 法,其中上述成膜防止膜係由Ti ,W,Ta ,TiN或 W N所成之導電性之成膜防止膜者。 1 2 .如申請專利範圍第9項之半導體裝置之製造方 法,其中 經濟部智慧財產局員工消費合作社印製 第1導電膜之形成製程係氧化性氣體0 . 1 %以上 7 0%以下之濃度之環境中實施者。 1 3 .如申請專利範圍第9項之半導體裝置之製造方 法,其中第1導電膜之形成製程係於2 0 0 t:以上 4 5 0 °C以下之溫度實施者。 1 4 . 一種半導體裝置之製造方法,主要乃具備有, 半導體基體及形成於該半導體基板上之分別備有電容之複 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -72 - 497255 A8 B8 C8 D8 六、申請專利範圍 數個之記憶單元之半導體裝置之製造方法中,其特徵爲, 具有: (請先閱讀背面之注意事項再填寫本頁) 於形成於上述半導體基板之上方之絕緣膜上形成成膜 防止膜之製程,及 貫穿上述成膜防止膜地於上述絕緣膜內形成複數個之 孔之製程,及 利用上述成膜防止膜,以化學的氣¥目成長將導電材料 埋塡上述絕緣膜內之孔,以資形成複數個之針形電極之製 程,及 分別對應於上述針形電極地設置1個第1電極,而各 第1電極係電氣的連接於所對應之針形電極地接觸於該針 形電極地被形成之製程,及 於上述第1電極之上面,以規定之溫度而形成介電體 膜之製程(上述第1電極乃由曝曬於形成此介電體膜之規 定溫度之下也不喪失其導電性之RU,P t或I I*所成) ,及 於上述介電體膜上形成第2電極之製程, 經濟部智慧財產局員工消費合作社印製 上述第1及第2電極及介電體膜係構成上述電容者。 1 5 .如申請專利範圍第1 4項所述之半導體裝置之 製造方法,其中上述成膜防止膜係T i之氧化物,W之氧 化物或T a之氧化物者。 1 6 ·如申請專利範圍第χ 4項所述之半導體裝置之 製造方法,其中上述成膜防止膜係由Ti ,W,Ta , T 1 ~或W N所成之導電性之成膜防止膜者。 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 x 297公餐) 73 · 497255 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 1 7 ·如申請專利範圍第1 6項所述之半導體裝置之 製造方法,其中再具有使上述導電性之成膜防止膜予以氧 化而使之成爲非導電性之製程者。 1 8 ·如申請專利範圍第丨6項所述之半導體裝置之 製造方法,其中於上述針形電極之形成製程與上述第1電 極之形成製程之間,再備有將去除上述導電性之成膜防止 膜之製程者。 ‘ 1 9 ·如申請專利範圍第1 4項所述之半導體裝置之 製造方法,其中上述針形電極之形成製程係,於含氧化性 氣體0 · 1%以上7 0 %以下之濃度之環境中實施者。 2 0 ·如申請專利範圍第1 4項所述之半導體裝置之 製造方法,其中上述針形電極之形成製程係於2 0 0 t以 上4 5 0 °c以下之溫度實施者。 21·—種半導體裝置之製造方法,主要乃具備有, 半導體基板及形成於該半導體基板上之分別備有電容之複 數個之記憶單元而成之半導體裝置之製造方法中,其特徵 爲,具有: 於形成於上述半導體基板之上方之絕緣膜內,形成複 數之孔之製程,及 於上述絕緣膜上及分別於上述各孔之內面上及底面上 ’以濺射法形成第1導電材料之膜之製程,及 從上述絕緣膜上,去除上述第1導電材料之膜,以上 述孔之內面上及底面上之第1導電材料之膜爲種膜而使之 留存之製程,及 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -74 - ---.----*-------------訂---------線· (請先閱讀背面之注意事項再填寫本頁) 497255 A8 B8 C8 D8
    六、申請專利範圍 經濟部智慧財產局員工消費合作社印製 利用上述孔之內面上及底面上之種膜,藉化學的氣相 成長法,以上述第1導電材料之同一材料來埋塡上述絕緣 膜內之孔之製程,及 去除上述絕緣膜而使上述埋塡之第1導電材料露出以 資形成互相分離之複數個之第1電極之製程,及 於上述第1電極上,以規定之溫度形成介電體膜之製 程(上述第1導電材料係以形成此介電體膜之規定溫度所 曝曬之下仍然不喪失導電性之Ru,P t或I r所成), 及 於上述介電體膜上形成做爲第2電極之第2導電材料 之膜之製程,及 上述第1及第2電極及介電體膜乃構成上述電容者。 2 2· —種半導體裝置之製造方法,主要乃具備有, 半導體基板及形成於該半導體基板上之分別備有電容之複 數個之記憶單元而成之半導體裝置之製造方法中,其特徵 爲,具有: 於形成於上述半導體基板之上之絕緣膜內,形成複數 個之孔之製程,及 分別於上述絕緣膜上及上述孔之各內面上及底面上, 以化學的氣相成長而形成第1導電材料之膜之製程,及 從上述絕緣膜上去除上述第1導電材料之膜,而將上 述孔之內面上及底面上之第1導電材料之膜做爲種膜的予 以留存之製程,及 利用上述孔之內面上及底面上之種膜,而藉化學的氣 ,-------------^---------^ (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -75- 497255 A8 B8 C8 D8 六、申請專利範圍 相成長而將上述絕緣膜內之孔以與上述第1導電材料之相 同之材料來埋塡之製程,及 (請先閱讀背面之注意事項再填寫本頁) 去除上述絕緣膜而將上述被埋塡之第1導電材料露出 ,以資形成互相分離之複數個之第1電極之製程,及 於上述第1電極上,以規定之溫度形成介電體膜之製 程(上述第1導電材料乃以經此形成介電體膜之規定溫度 之曝曬之下不喪失導電性之Ru,P t^I r所成),及 於上述介電體膜上形成做爲第2電極之第2導電材料 之膜之製程,及 上述第1及第2電極及介電體膜係構成上述電容者。 23·—種半導體裝置之製造方法,主要乃具備有半 導體基板及形成於該半導體基板上之分別備有電容之複數 個之記憶單元而成之半導體裝置之製造方法中,其特徵爲 ,具備: 於形成於上述半導體基板之上方之絕緣膜內形成複數 個之孔之製程,及 分別於上述絕緣膜上及上述孔之各內面上及底面上, 藉濺射而形成第1導電材料之膜之製程,及 經濟部智慧財產局員工消費合作社印制取 從上述絕緣膜上去除上述第1導電材料之膜,而將上 述孔之內面上及底面上之第1導電材料之膜做爲種膜的予 以留存之製程,及 利用上述孔之內面上及底面上之種膜,而只在上述孔 之內面上及底面上藉由化學的氣相成長而形成與上述第1 導電材料相同材料之膜以資形成第1電極之製程,及 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) · 76 - 497255 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 D8 夂、申請專利範圍 於上述第1電極上,以規定之溫度形成介電體膜之製 程(上述第1導電材料係由曝曬於此形成介電體膜之規定 溫度之下,仍然不喪失導電性之Ru,P t或I I·所成) ,及 於上述介電體膜上形成做爲第2電極之第2導電材料 之膜之製程, 上述第1及第2電極,及介電體膜ϊί系構成上述電容者 〇 24.—種半導體裝置,具有: 半導體基板,及備有形成於該半導體基板之主面之源 極領域及漏極領域之Μ 0 S電晶體,及電氣的連接於上述 源極領域及漏極領域之一方之針形電極,及設於上述針形 電極上之層間絕緣膜,及設置於該層間絕緣膜上之成膜防 止膜,及貫穿該成膜防止膜而形成於上述層間絕緣膜上之 孔之內面及底面而與上述針形電極電氣的被連接之由R u ,R u之氧化物,I r ,I r之氧化物或P t所成之第1 電極,及設於該第1電極上及上述成膜防止膜上之氧化物 介電體膜,及設於該氧化物介電體膜上之第2電極,以上 述第1及第2電極及氧化物介電體膜而構成電容,爲其特 徵者。 2 5 ·如申請專利範圍第2 4項所述之半導體裝置, 其中上述成膜防止膜乃由T i之氧化物,W之氧化物或T a之氧化物所成者。 26·—種半導體裝置,主要乃,具有半導體基板及 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) · 77 - ----·----.-------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 497255 A8 B8 C8 D8 六、申請專利範圍 形成於該半導體基板之複數個之記憶單元之半導體裝置中 ,其特徵爲: (請先閱讀背面之注意事項再填寫本頁) 上述各記憶單元係分別包含,備有形成於上述半導體 基板之表面之一對活性領域及在於半導體基板上方而形成 於上述一對之活性領域間之控制電極之開關電晶體或電容 ,而各記憶單元中上述一對之活性領域與控制電極之間形 成有絕緣膜, 各記憶單元之上述電容乃,備有第1及第2電極,及 挾接於這些之氧化物介電體膜,上述第1電極乃由RU, R u之氧化物,I r ,I r之氧化物或p t所成,介著上 述絕緣膜而電氣的連接於上述一對之活性領域之1 ,上述 電容係爲了增大電容而成爲具有對於上述基板呈非平行的 部份之形狀, 上述記憶單元之鄰接電容之第1電極乃,由規定上述 第1電極之圖樣之第2絕緣膜所分離,上述氧化物介電體 之一部份係延伸於上述第2絕緣膜上者。 經濟部智慧財產局員工消費合作社印製 27·—種半導體之製造方法,主要乃具有半導體基 板,及形成於該半導體基板之複數個之記憶單元之半導體 之製造方法,上述記憶單元係分別包含,具備有形成於上 述半導體基板之表面之一對活性領域及在於半導體基板上 方而形成於上述一對之活性領域間之控制電極之開關電晶 體及電容, 在於各記憶單元上,上述一對之活性領域與控制電極 之間形成有絕緣膜,其特徵爲,上述製造方法乃具有: -78- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 497255 A8 B8 C8 D8 六、申請專利範圍 將通過介置之絕緣膜而電氣的連接於上述一對之活性 領域之一,做爲上述電容之第1之電極而作用之第1導電 膜形成爲某一圖樣之製程(此製程係包含形成規定上述圖 樣之成膜防止膜,及以該成膜防止膜所規定之圖樣地形成 導電材料之層者),及 於上述第1導電膜上及在上述成膜防止膜上,以規定 之溫度而形成介電體膜之製程(上述第i導電膜之材料係 曝曬於形成此介電體膜之規定之溫度之下仍然不喪失導電 性之由R u,P t或I r所成),及 上述介電體膜上形成做爲上述電容之第2電極而作用 之第2導電膜之製程者。 28.—種半導體裝置之製造方法,主要乃具有,半 導體基板及形成於該半導體基板之分別備有電容之複數個 之記憶單元之半導體裝置之製造方法中,其特徵爲,具有 在於形成於上述半導體基板之上方之絕緣膜內形成複 數個之孔之製程,及 在於上述絕緣膜上及上述各孔之內面上及底面上形成 第1導電材料之膜製程,及 從上述絕緣膜上去除上述第1導電材料之膜而將上述 孔之內面上及底面上之第1導電材料之膜做爲種膜地予以 留存之製程,及 利用上述孔之內面上及底面上之種膜,而以化學的氣 相成長,以與上述第1導電材料之相同材料來埋塡上述絕 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) - 79- --------·-------------訂-----1—線 fjp (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 497255 A8 B8 C8 D8 六、申請專利範圍 緣膜內之孔之製程,及 去除上述絕緣膜而使上述埋塡之第1導電材料以資形 成互相分離之複數個之針形電極之製程,及 形成電氣的連接於上述針形電極之複數個之互相分離 之第1電極之製程,及 於上述第1電極上以規定之溫度地形成氧化物介電體 膜之製程(上述第1電極材料係由曝曬於形成此介電體膜 之規定溫度之下仍然不喪失導電性之Ru,P t或I r所 成),及 於上述介電體膜上形成第2電極之製程, 上述第1及第2電極及介電體膜係構成上述電容者。 29 · —種半導體裝置之製造方法,主要乃具有半導 體基板及形成於該半導體基板之分別備有電容之複數個之 記憶單元之半導體裝置之製造方法,其特徵爲,具有: 在於形成於上述半導體基板之上方之絕緣膜上,形成 成膜防止膜之製程,及 貫穿上述成膜防止膜而在於上述絕緣膜內形成複數個 之孔之製程,及 利用上述成膜防止膜,而分別在上述各孔之內面上及 底面上藉化學的氣相成長來形成第1導電材料之膜之製程 ,及 利用上述孔之內面上及底面上之種膜,而藉化學的氣 相成長而以與上述第1導電材料相同之材料來埋塡上述絕 緣膜內之孔之製程,及 丨 I I — I I I — — — — — — — — 1— (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -80- 經濟部智慧財產局員工消費合作社印製 497255 A8 B8 C8 -----^____ 六、申請專利範圍 去除上述絕緣膜而使上述埋塡之第1導電材料露出, 以資形成互相被分離之複數個之第1電極之製程,及 在於上述第1電極上以規定之溫度形成介電體膜之製 程(上述第1導電材料係曝曬於形成此介電體膜之規定溫 度之下’仍然不喪失導電性之r U,P t或I r所成), 及 於上述介電體膜上形成做爲第2電-之第2導電材料 之膜之製程, 上述第1及第2電極及介電體膜係構成上述電容者。 3 0 ·如申請專利範圍第9項所述之半導體裝置之製 造方法,其中 上述第2導電材料膜之形成乃,包含在於上述介電體 膜上以濺射法形成第3導電材料之膜之製程,及在於上述 第3導電材料之膜上,以化學的氣相成長來形成第4導電 材料之膜之製程者。 3 1 ·如申請專利範圍第2 1項所述之半導體裝置之 製造方法,其中 上述第2導電材料膜之形成乃包含,在於上述介電體 膜上以濺射法形成第3導電材料之膜之製程,及在於上述 第3導電材料之膜之上面,以化學的氣相成長來形成第4 導電材料之膜之製程者。 3 2 ·如申請專利範圍第2 2項所述之半導體裝置之 製造方法,其中上述第2導電材料膜之形成乃包含,在於 上述介電體膜上以濺射法形成第3導電材料之膜之製程, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -81: " --------訂-------1 -線 Γ请先閱鲭背面之注意事項再填寫本頁> 0 497255 A8 B8 C8 D8 六、申請專利範圍 及在於上述第3導電材料之膜之上面,以化學的氣相成長 來形成第4導電材料之膜之製程者。 3 3 ·如申請專利範圍第2 9項所述之半導體裝置之 製造方法,其中 上述第2導電材料之膜之形成乃,包含在於上述介電 體0莫上’以濺射法形成第3之導電材料之膜之製程,及在 於上述第3之導電材料之膜之上面以化學的氣相成長來形 成第4之導電材料之膜之製程者。 —:----1------------訂---------線赢 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 82-
TW090101415A 2000-01-26 2001-01-20 Semiconductor device and method for making the same TW497255B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000021758A JP3976462B2 (ja) 2000-01-26 2000-01-26 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
TW497255B true TW497255B (en) 2002-08-01

Family

ID=18548127

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090101415A TW497255B (en) 2000-01-26 2001-01-20 Semiconductor device and method for making the same

Country Status (4)

Country Link
US (4) US6503791B2 (zh)
JP (1) JP3976462B2 (zh)
KR (1) KR100737192B1 (zh)
TW (1) TW497255B (zh)

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6821845B1 (en) * 1998-10-14 2004-11-23 Hitachi, Ltd. Semiconductor device and method for manufacturing the same
KR100389913B1 (ko) * 1999-12-23 2003-07-04 삼성전자주식회사 공정조건을 변화시키면서 화학기상 증착법으로 루테늄막을형성하는 방법 및 그에 의해 형성된 루테늄막
KR100423913B1 (ko) * 2001-12-28 2004-03-22 삼성전자주식회사 루테늄 함유 박막 형성 방법
JP4034518B2 (ja) * 2000-03-31 2008-01-16 株式会社日立国際電気 半導体装置の製造方法
KR100569587B1 (ko) * 2000-06-30 2006-04-10 주식회사 하이닉스반도체 고유전체 캐패시터의 제조 방법
US6440495B1 (en) * 2000-08-03 2002-08-27 Applied Materials, Inc. Chemical vapor deposition of ruthenium films for metal electrode applications
WO2002015275A1 (fr) 2000-08-11 2002-02-21 Hitachi, Ltd. Procédé de fabrication d'un dispositif à semi-conducteur
KR100396891B1 (ko) * 2001-03-21 2003-09-03 삼성전자주식회사 반도체 소자의 금속 배선 형성 방법
KR100429876B1 (ko) * 2001-07-27 2004-05-04 삼성전자주식회사 고밀도 씨딩층을 갖는 루테늄막을 구비하는 반도체 소자의제조 방법 및 그러한 반도체 소자를 형성하기 위한 제조장비
JP4065670B2 (ja) * 2001-08-09 2008-03-26 株式会社ルネサステクノロジ 半導体集積回路装置の製造方法
US6545287B2 (en) * 2001-09-07 2003-04-08 Intel Corporation Using selective deposition to form phase-change memory cells
KR100422594B1 (ko) * 2001-09-12 2004-03-16 주식회사 하이닉스반도체 반도체 소자의 커패시터 및 제조방법
KR20030058039A (ko) * 2001-12-29 2003-07-07 주식회사 하이닉스반도체 반도체소자의 캐패시터 형성방법
US6787460B2 (en) * 2002-01-14 2004-09-07 Samsung Electronics Co., Ltd. Methods of forming metal layers in integrated circuit devices using selective deposition on edges of recesses and conductive contacts so formed
JP4218350B2 (ja) * 2002-02-01 2009-02-04 パナソニック株式会社 強誘電体薄膜素子およびその製造方法、これを用いた薄膜コンデンサ並びに圧電アクチュエータ
KR100455382B1 (ko) * 2002-03-12 2004-11-06 삼성전자주식회사 듀얼 다마신 구조를 가지는 반도체 소자의 금속 배선 형성방법
JP4047631B2 (ja) * 2002-05-28 2008-02-13 エルピーダメモリ株式会社 王冠構造のキャパシタを有する半導体集積回路装置およびその製造方法
US6703272B2 (en) * 2002-06-21 2004-03-09 Micron Technology, Inc. Methods of forming spaced conductive regions, and methods of forming capacitor constructions
US6984301B2 (en) * 2002-07-18 2006-01-10 Micron Technology, Inc. Methods of forming capacitor constructions
KR100476375B1 (ko) * 2002-12-27 2005-03-17 주식회사 하이닉스반도체 캐패시터 및 그를 구비하는 비휘발 소자의 제조 방법
JP4470144B2 (ja) 2003-03-19 2010-06-02 エルピーダメモリ株式会社 半導体集積回路装置の製造方法
CN100352007C (zh) * 2003-03-24 2007-11-28 精工爱普生株式会社 电极膜及其制造方法和强电介质存储器及半导体装置
KR100988082B1 (ko) 2003-05-21 2010-10-18 삼성전자주식회사 스택형 커패시터, 그를 구비한 반도체 메모리 소자 및 그제조방법
US7101767B2 (en) * 2003-08-25 2006-09-05 Micron Technology, Inc. Methods of forming capacitors
DE102005015138A1 (de) * 2004-03-31 2005-11-03 Magnachip Semiconductor, Ltd. Verfahren zur Herstellung eines Halbleiterbauelements
KR100568306B1 (ko) 2004-07-23 2006-04-05 삼성전기주식회사 박막형 다층 세라믹 캐패시터 및 그 제조방법
JP2006108291A (ja) * 2004-10-04 2006-04-20 Seiko Epson Corp 強誘電体キャパシタ及びその製造方法、並びに強誘電体メモリ装置
JP4376761B2 (ja) * 2004-11-24 2009-12-02 パナソニック株式会社 容量素子及び半導体記憶装置
KR100641546B1 (ko) * 2004-12-16 2006-11-01 동부일렉트로닉스 주식회사 금속-절연체-금속 커패시터의 제조 방법
KR100583964B1 (ko) * 2004-12-27 2006-05-26 삼성전자주식회사 도드라진 셀 랜딩패드를 갖는 반도체소자 및 그 제조방법
JP4628862B2 (ja) * 2005-05-12 2011-02-09 エルピーダメモリ株式会社 半導体装置の製造方法
JP2007081189A (ja) * 2005-09-15 2007-03-29 Elpida Memory Inc 半導体記憶装置及びその製造方法
JP2007266474A (ja) * 2006-03-29 2007-10-11 Hitachi Ltd 半導体記憶装置
KR101368803B1 (ko) * 2007-10-02 2014-02-28 삼성전자주식회사 반도체 기억 장치 및 그 형성 방법
US20090141426A1 (en) * 2007-11-29 2009-06-04 Cheol-Seong Hwang Thin film multi-layered ceramic capacitor and method of fabricating the same
JP2010067638A (ja) * 2008-09-08 2010-03-25 Tokyo Electron Ltd ルテニウム膜の成膜方法
US8753933B2 (en) * 2008-11-19 2014-06-17 Micron Technology, Inc. Methods for forming a conductive material, methods for selectively forming a conductive material, methods for forming platinum, and methods for forming conductive structures
JP2010177257A (ja) * 2009-01-27 2010-08-12 Panasonic Corp 半導体装置及びその製造方法
EP2584588B1 (en) 2011-10-21 2017-10-04 Imec Method of forming MIM capacitor with Ru-comprising oxygen diffusion barrier
JP6107430B2 (ja) * 2012-06-08 2017-04-05 豊田合成株式会社 半導体装置
TWI549168B (zh) * 2014-01-20 2016-09-11 華亞科技股份有限公司 電容器結構之製造方法及半導體裝置
KR102143438B1 (ko) * 2014-12-04 2020-08-11 삼성전자주식회사 반도체 소자용 액티브 구조물 및 이의 형성 방법
WO2016204794A1 (en) * 2015-06-19 2016-12-22 Intel Corporation Vertical transistor using a through silicon via gate
KR101748193B1 (ko) 2015-07-02 2017-06-19 연세대학교 산학협력단 저항변화 메모리 제조 방법 및 그 메모리
TWI790320B (zh) * 2017-12-16 2023-01-21 美商應用材料股份有限公司 釕的選擇性原子層沉積
US11664172B2 (en) * 2018-03-30 2023-05-30 The Research Foundation For The State University Of New York Performance of capacitors
US10741442B2 (en) 2018-05-31 2020-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Barrier layer formation for conductive feature
KR102196447B1 (ko) * 2020-01-08 2020-12-29 엘지디스플레이 주식회사 플렉서블 표시장치 및 그의 제조방법
KR102339385B1 (ko) * 2020-01-08 2021-12-15 엘지디스플레이 주식회사 플렉서블 표시장치 및 그의 제조방법

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5200635A (en) * 1988-12-21 1993-04-06 Hitachi, Ltd. Semiconductor device having a low-resistivity planar wiring structure
US5381365A (en) * 1990-01-26 1995-01-10 Mitsubishi Denki Kabushiki Kaisha Dynamic random access memory having stacked type capacitor and manufacturing method therefor
JPH05198525A (ja) * 1992-01-21 1993-08-06 Sony Corp 配線構造及び配線の形成方法
JPH06236879A (ja) * 1993-02-09 1994-08-23 Kawasaki Steel Corp 半導体集積回路装置の配線の形成方法
US5508881A (en) * 1994-02-01 1996-04-16 Quality Microcircuits Corporation Capacitors and interconnect lines for use with integrated circuits
US5877087A (en) * 1995-11-21 1999-03-02 Applied Materials, Inc. Low temperature integrated metallization process and apparatus
JP3430771B2 (ja) * 1996-02-05 2003-07-28 株式会社デンソー 半導体力学量センサの製造方法
JPH1010A (ja) * 1996-06-13 1998-01-06 Shizuoka Prefecture 農事用台車等用のレール等挾持装置
US5843830A (en) * 1996-06-26 1998-12-01 Micron Technology, Inc. Capacitor, and methods for forming a capacitor
JP3749776B2 (ja) * 1997-02-28 2006-03-01 株式会社東芝 半導体装置
JP2967755B2 (ja) * 1997-04-17 1999-10-25 日本電気株式会社 半導体装置の製造方法
JP3905977B2 (ja) * 1998-05-22 2007-04-18 株式会社東芝 半導体装置の製造方法
JPH11354751A (ja) * 1998-06-04 1999-12-24 Toshiba Corp 半導体装置,半導体装置の製造方法および半導体製造装置
US6165864A (en) * 1998-07-28 2000-12-26 Siemens Aktiengesellschaft Tapered electrode for stacked capacitors
EP1001459B1 (en) * 1998-09-09 2011-11-09 Texas Instruments Incorporated Integrated circuit comprising a capacitor and method
KR100272172B1 (ko) * 1998-10-16 2000-11-15 윤종용 반도체장치의 커패시터 및 그 제조방법
US6265262B1 (en) * 1999-06-02 2001-07-24 Matsushita Electric Industrial Co., Ltd. Semiconductor device and method of fabricating the same
US6294425B1 (en) * 1999-10-14 2001-09-25 Samsung Electronics Co., Ltd. Methods of forming integrated circuit capacitors by electroplating electrodes from seed layers

Also Published As

Publication number Publication date
US20020030210A1 (en) 2002-03-14
KR100737192B1 (ko) 2007-07-10
KR20010083146A (ko) 2001-08-31
US20010026988A1 (en) 2001-10-04
US6555429B2 (en) 2003-04-29
JP3976462B2 (ja) 2007-09-19
JP2001210802A (ja) 2001-08-03
US20020192896A1 (en) 2002-12-19
US6483143B2 (en) 2002-11-19
US6521494B2 (en) 2003-02-18
US6503791B2 (en) 2003-01-07
US20010023955A1 (en) 2001-09-27

Similar Documents

Publication Publication Date Title
TW497255B (en) Semiconductor device and method for making the same
JP3485690B2 (ja) 半導体装置のキャパシタ及びその製造方法
JP3494852B2 (ja) 半導体素子のコンタクト配線方法及びこれを利用したキャパシタの製造方法
JP2802262B2 (ja) 半導体素子のキャパシター製造方法
JP4046588B2 (ja) キャパシタの製造方法
JP2005322925A (ja) メモリ素子のキャパシタ及びその製造方法
US20050074980A1 (en) Method for forming a ruthenium metal layer
KR100416602B1 (ko) 스택형 캐패시터의 제조 방법
US6486022B2 (en) Method of fabricating capacitors
JP2005136414A (ja) キャパシタ、それを備えた半導体素子およびその製造方法
JP2008288408A (ja) 半導体装置及びその製造方法
JP2003100909A (ja) キャパシタ及びそれを有する半導体素子の製造方法
KR100438781B1 (ko) 금속-절연체-금속 캐패시터 및 그 제조방법
KR100424710B1 (ko) 반도체 소자의 제조방법
TW507299B (en) Method for manufacturing semiconductor device
TW501270B (en) Semiconductor device and its manufacturing method
US6365487B2 (en) Method of manufacturing a capacitor in a semiconductor device
JP3303788B2 (ja) 半導体集積回路の電極構造の製造方法
TW479353B (en) Manufacturing method of MIM capacitor
US6238932B1 (en) Method for fabricating reliable multilayer bottom electrode for ferroelectric capacitors
KR100520447B1 (ko) 반도체 소자의 캐패시터 형성방법
TW315506B (zh)
KR100555457B1 (ko) 전기 도금법을 이용한 반도체소자의 전극 형성방법
TW559987B (en) High-k dielectric capacitor and method for manufacturing the same
TWI234841B (en) Structure and manufacturing process of semiconductor capacitor containing ruthenium metallic electrode

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees