RU2089045C1 - Дешифратор импульсных последовательностей - Google Patents

Дешифратор импульсных последовательностей Download PDF

Info

Publication number
RU2089045C1
RU2089045C1 SU913308432A SU3308432A RU2089045C1 RU 2089045 C1 RU2089045 C1 RU 2089045C1 SU 913308432 A SU913308432 A SU 913308432A SU 3308432 A SU3308432 A SU 3308432A RU 2089045 C1 RU2089045 C1 RU 2089045C1
Authority
RU
Russia
Prior art keywords
bits
blocks
block
bit
information
Prior art date
Application number
SU913308432A
Other languages
English (en)
Inventor
Антони Имминк Корнелис
Огава Хироши
Геррит Нийбоэр Якоб
Одака Кентаро
Original Assignee
Н.В.Филипс Глоэлампенфабрикен
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=19835618&utm_source=***_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=RU2089045(C1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Н.В.Филипс Глоэлампенфабрикен filed Critical Н.В.Филипс Глоэлампенфабрикен
Application granted granted Critical
Publication of RU2089045C1 publication Critical patent/RU2089045C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Measurement Of Unknown Time Intervals (AREA)
  • Communication Control (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Дешифратор импульсных последовательностей, предназначенных для использования особым образом при кодировании блоков информации. При кодировании блоков информации блоки информации, имеющие, например, m информационных бит, преобразуются в блоки n каналов бит (n > m). Блоки полученных таким образом информационных бит должны удовлетворять, например, требованию (d,k)-ограничения. В (d,k)-ограниченных последовательностях число непосредственно следующих друг за другом нулей ограничено минимумом d и максимумом k нулей, расположенных между каждой парой последовательных единиц. Недостатком такого вида кодирования является наличие значительного низкочастотного спектра, которым нельзя пренебречь. В соответствии с изобретением блок разделения включен между каждым из блоков, содержащим n информационных бит. В тех случаях, когда не предписан формат ограничениями (d,k), разделение бит выбирают таким образом, чтобы низкочастотный спектр и, особенно, дисбаланс постоянного тока были возможно меньшими. 1 з.п. ф-лы, 8 ил.

Description

Изобретение относится к созданию дешифраторов импульсных последовательностей, используемых для обработки последовательностей бит бинарных данных, которые декодируются в последовательность бит бинарных каналов, при этом последовательность данных бит разделяется на последовательные частные блоки, каждый из которых содержит m бит информации. Эти блоки кодируются в частичные блоки из (n1 + n2) бит каналов (n1 + n2 > m). Каждый из этих блоков бит каналов содержит блок n1 информационных бит и блок n2 разделительных бит, так что каждый частичный блок информационных бит разделен все время одним блоком разделительных бит. Два последовательных канала бит первого типа, типа "1", разделены по меньшей мере d последовательными битами второго типа, типа "0", причем число последовательных канальных бит второго типа не превосходит k. При цифровой передаче или при магнитной или оптической записи/воспроизведении информация состоит главным образом из символов, в частности, из бинарных (двоичных) символов. Один символ, например "1", может быть записан в коде NRZ-M как переход между двумя состояниями намагничивания или фокусирования на магнитном диске, ленте или на оптическом диске. Другой символ "0" записывается как отсутствие такого перехода.
Как правило, ограничения накладываются на последовательности символов. Например, в некоторых системах требуется самотактирование. Это приводит к необходимости иметь в символьных последовательностях достаточные интервалы для генерирования в них сигналов синхронизации. Дальнейшее требование может состоять в том, что некоторые символьные последовательности не должны появляться в информационных сигналах, так как эти последовательности предназначены для специальных целей, например, для синхронизации. Имитация синхронизационных последовательностей информационными сигналами нарушает однозначность синхронизационного сигнала. Далее может возникать требование, чтобы переходы не происходили слишком близко друг от друга, чтобы не происходило межсимвольное взаимовлияние.
В случае магнитной или оптической записи ограничения могут быть связаны с плотностью информации на записывающем средстве, так как при увеличении определенного минимального расстояния между двумя последовательными переходами на записывающем средстве увеличивается соответствующий минимальный интервал времени (TMин) регистрируемого сигнала и соответственно возрастает информационная плотность. Кроме того, минимальная ширина полосы (BMин) коррелирует с минимальным расстоянием TMин (BMин 1/2 TMин).
Когда используют информационные каналы, не проводящие постоянный ток, как это обычно бывает при магнитной записи, то возникает требование, чтобы символьные последовательности в информационных каналах содержали возможно меньшую компоненту постоянного тока.
Декодирование описанного в первом параграфе настоящего описания рода раскрыто в литературе [1]
Статья относится к кодам блоков, основанным на ограниченных по d, k или (d, k)q-разрядным блокам символов, каковые блоки удовлетворяют следующим требованиям:
а) ограничение по d: два символа типа "1" разделены цепочкой из по меньшей мере d последовательных символов типа "0",
б) ограничение по k: максимальная длина цепочки из символов типа "0" равна k.
Последовательность, например, двоичных битов данных распределяется в последовательные примыкающие блоки, каждый из которых имеет m битов данных. Эти блоки из m битов данных кодируются в блоки из n битов информации (n > m). Так как n > m, количество комбинаций с n информационными битами превосходит количество возможных блоков битов данных (2m). Если, например, на блоки информационных битов накладывается требование ограничения по d перед передачей или записью, расположение 2m блоков битов данных в такое же количество 2m блоков информационных битов (из возможного количества 2n блоков) производится так, что используются для расположения только те блоки информационных битов, которые удовлетворяют требованию, которое накладывается.
Известно из [1] сколько различных блоков информационных битов можно иметь в зависимости от длины блока (n) и требования ограничения по d. Так, имеются 8 блоков информационных битов, имеющих длину n 4 при условии, что минимальное расстояние d 1. Следовательно, блоки битов данных, имеющие длину m 3 (23 8 слов данных), могли бы быть представлены блоками информационных битов, имеющими длину n 4, причем два соседних символа типа "1" в блоках информационных битов будут разделены по меньшей мере одним символом типа "0". Для этого примера кодирование будет таким (двухсторонняя стрелка обозначает переход одного блока в другой и обратно):
Figure 00000002

При связывании блока информационных бит в некоторых случаях не удается удовлетворить требованию (в примере, по d-ограничению) без принятия дополнительных мер. В статье предлагается включать разделительные биты между блоками информационных бит. Для случая d-ограничения кодирования достаточен один блок разделительных бит, содержащих d-бит "0" типа. В предыдущем примере, где d=1, один разделительный бит (один нуль) достаточен. В этом случае каждый блок из 3-х бит кодируется 5-ю (4+1) канальными битами. Этот метод кодирования отличается тем недостатком, что имеет значительную низкочастотную составляющую в спектре потока канальных бит (включающую и постоянный ток). Другим недостатком является сложность элементов преобразователя кодов, в особенности демодулятора.
В отношении первого недостатка в работе [2] указывается, что дисбаланс постоянного тока (d,k)-ограниченных кодов может быть ограничен за счет межсоединений блоков канальных бит при помощи так называемых инвертирующих или неинвертирующих связей. Признак вклада текущего блока канальных бит в дисбаланс постоянного тока выбирается для уменьшения дисбаланса постоянного тока предыдущего блока канальных бит. Однако при (d,k)-ограниченном коде блоки информационных бит могут быть образованы без конфликта с (d,k)-ограничениями, так что не требуется разделение бит.
Целью изобретения является упрощение дешифратора.
Указанная цель достигается тем, что дешифратор импульсных последовательностей, содержащий преобразователь кодов, выходы которого являются выходами дешифратора, включает в себя сдвигающий регистр, счетчик импульсов, формирователь синхроимпульсов и элемент ИЛИ, выход которого подключен к одному из входов сдвигающего регистра, выходы которого подключены к соответствующим входам элемента И, второй вход элемента ИЛИ объединен со входом элемента задержки и является входом дешифратора, выход элемента и формирователя соединен со стартовым входом счетчика импульсов, выход которого соединен с тактовым входом регистра хранения, при этом выходы сдвигающего регистра соединены с соответствующими входами преобразователя кодов, входы синхронизации сдвигающего регистра и счетчика импульсов объединены и подключены к выходу элемента синхронизации, который непосредственно связан с входом дешифратора.
На фиг. 1 показаны некоторые битовые последовательности для иллюстрации осуществления формата кодирования; на фиг.2 некоторые другие варианты осуществления формата канального кодирования, которые следует использовать для уменьшения дисбаланса постоянного тока; на фиг.3 блок-схема кодирования; на фиг.4 блок синхронизационных бит; на фиг.5 схема выполнения демодулятора для декодирования бит данных; на фиг.6 схема выполнения формирователя импульсов; на фиг.7 схема выполнения формата кадра; на фиг.8 предлагаемое устройство.
Соответствующие элементы на чертежах обозначены одинаковыми позициями.
На фиг.1 приведены некоторые битовые последовательности для иллюстрации метода кодирования потока бит двоичных данных (фиг.1а) в поток бит двоичных каналов (фиг. 1б). Поток бит данных делится на последовательные блоки ВД. Каждый блок бит данных содержит m бит данных. Для примера в дальнейшем изложении использовано m=8, другие величины m также возможны.
Такая последовательность бит по многим причинам не годится для прямой оптической или магнитной записи.
Такие последовательности битов не очень подходят для прямой оптической или магнитной записи по нескольким причинам. А именно, когда два символа типа "I" следуют сразу друг за другом и записываются, например, на носителе записи в виде переходов от одного направления намагничивания к другому, или как переход к ямке, то эти переходы не должны быть слишком близкими друг к другу вследствие их взаимного влияния. Это ограничивает плотность информации. В то же время минимальная полоса частот BMин, которая требуется, чтобы передать или записать поток битов, увеличивается, если минимальное расстояние TMин между последовательными переходами BMин=1/2TMин). Другое требование, которое часто накладывается на передачу данных и оптические или магнитные системы записи, заключается в том, что последовательности битов должны иметь достаточное количество переходов для выделения из переданного сигнала синхронизации, с помощью которого можно произвести синхронизацию. Блок, в котором m нулей, перед которым в худшем случае прошел блок, заканчивающийся многими нулями, а после которого идет блок с многими нулями в начале, затруднил бы выделение импульсов синхронизации.
Информационные каналы, которые не пропускают постоянный ток, такие как каналы магнитной записи, должны далее удовлетворять требованию, чтобы поток данных, подлежащих записи, имел составляющую постоянного тока как можно меньшей величины. При оптической записи желательно, чтобы низкочастотная часть спектра данных была бы максимально подавлена для работы сервоуправления. В дополнение, демодуляция упрощается, когда составляющая постоянного тока сравнительно мала.
По вышеуказанным и другим соображениям производится так называемое канальное кодирование битов данных, прежде чем их передавать через канал или прежде чем их записывать. В случае блочного кодирования (литература D (1)) блоки битов данных, каждый их которых содержит m битов, кодируются как блоки информационных битов, каждый из которых содержит n1 информационных битов. Фиг. 1 показывает, как блок битов данных BDi преобразуется в блок информационных битов BIi. Для примера, величина n1 выбрана равной 14, что и используется в дальнейшем описании и чертежах. Так как n1 больше m, не все комбинации, которые могут быть образованы из n1 битов, используются: те комбинации, которые не согласуются хорошо с используемым каналом, отбрасываются. Так, в данном примере нужно выбрать лишь 256 слоев из возможного количества более 16000 канальных слов или требуемого перевода один к одному слов данных в канальные слова. Следовательно, на канальные слова можно наложить дополнительные требования. Однако такое требование заключается в том, что между двумя соседними информационными битами первого типа "I" находилось бы по меньшей мере d последовательных соседних информационных битов второго типа "0" в одном и том же блоке из n1 информационных битов. Табл.1 на с. 439 литературы D(1) показывает, сколько имеется таких двоичных слов, в зависимости от величины d. Из таблицы видно, что для n1 14 имеются 277 слов с по меньшей мере двумя (d=2) битами нулевого типа между соседними битами типа "I". При кодировании блоков из восьми битов данных, которых может быть 28=256 комбинаций в блоки из 14 канальных битов можно удовлетворить с запасом ограничению d=2.
Соединение цепочкой блоков информационных битов BIi однако невозможно без дальнейших мероприятий, если требование ограничения по d распространяется не только внутри блока, но и между соседними блоками. Для устранения этого литература D(1) предлагает (с. 451) включить один или больше разделительных битов между блоками канальных битов.
Легко заменить, что если число разделительных битов нулевого типа по меньшей мере равно d, то условие ограничения по d выполняется. Фиг.1 показывает, что блок канальных битов BCi состоит из блока информационных битов BIi и блока разделительных битов BSi. Блок разделительных битов включает n2 битов, так что блок канальных битов BCi включает n1 + n2 битов. Для примера возьмем n2=3.
Чтобы сделать генерацию импульсов синхронизации максимально надежной, дополнительным требованием будет, что максимальное количество соседних битов типа "0" между соседними битами типа "I" в пределах одного блока информационных битов было бы ограничено заранее заданной величиной k. В примере, где m=8, n1 14 из 277 слов, которые удовлетворяют требованию d=2, можно отбросить те слова, например, которые имеют очень большое значение k. Оказывается, что k может быть ограничено десятью. Следовательно, набор из 28 (в общем случае 2m) блоков битов данных из 8 битов каждый (в общем случае m) переводится в набор также 28 (в общем случае 2m) блоков информационных битов, каковые информационные биты били выбраны из 214 (в общем случае 2n1) возможных блоков информационных битов, что частично является результатом того, что были наложены следующие условия: d=2 и k=10 (в общем случае, ограниченные по d, k). Имеется еще свобода в выборе, какой блок битов данных связать с каким блоком информационных битов. В вышеуказанной литературе D(1) перевод из битов данных в информационные биты задан однозначно и определен математически. Хотя можно в принципе использовать и этот перевод, следует предпочесть другой способ объединения, что будет подробнее разъяснено ниже.
Соединение в цепочку ограниченных далее по k канальных слов BIi возможно лишь, что справедливо и для ограничения по d, только при введении разделительных блоков между блоками информационных битов BIi. В принципе можно использовать одинаковые разделительные блоки из n2 битов каждый, так как требования ограничения по d и k не противоречат друг другу, а скорее дополняют друг друга. Когда, следовательно, сумма числа битов нулевого типа, предшествующих данному разделительному блоку, превосходит количество значений, следующих за этим разделительным блоком, и битов самого разделительного блока превосходит величину k, тогда по меньшей мере одно из значений бита нулевого типа в разделительном блоке должно быть заменено битом единичного типа, чтобы разделить цепочку нулей в последовательности, каждая из которых не более k битов по длине.
В дополнение к их функции обеспечения удовлетворения требований ограничения по (d, k) разделительные блоки могут иметь такой формат, что их можно также использовать для уменьшения разбаланса по постоянному току. Это основано на понимании того факта, что для некоторых соединений блоков информационных битов предписывается заранее заданный формат блока разделительных битов, но что в большом количестве случаев либо никаких требований не накладывается на формат блока разделительных битов, либо требования эти очень ограниченные. И степень свободы, возникающая таким образом, используется для уменьшения разбаланса по току.
Появление и нарастание разбаланса по постоянному току может быть объяснено следующим образом. Блок информационных битов BII, как показано на фиг. 1b, записывается на носитель записи, например, в виде формата NRZ-mark (NRZ нон ретерн ту зиро, запись, где параметр имеет положительное и отрицательное значение, но не имеет нулевого). При этом формат "I" отмечается переходом параметра в начале соответствующей ячейки бита и становится нулем, если нет перехода в записи. Последовательность битов, показанная в BII, принимает вид, показанный линией WF, и в такой форме эта последовательность записывается на носителе записи. Эта последовательность имеет разбаланс по постоянному току, так как для данной последовательности положительный уровень держится дольше, чем отрицательный. Мера для разбаланса по постоянному току, которой часто пользуются, это цифровая сумма, сокращенно по-английски ди-эс-ви. Принимая уровни ломаной wF +1 и -1, соответственно, ди-эс-ви тогда равна текущему интегралу ломаной wF, и равна +6T в примере, показанном на фиг.1, если T длительность битового интервала. Если такие последовательности будут повторяться, разбаланс по постоянному току будет расти. Вообще этот разбаланс по постоянному току дает смещение нулевой линии, которое снижает эффективное отношение сигнал-шум и, следовательно, надежность обнаружения записанного сигнала.
Блок разделительных битов BSi используется для ограничения разбаланса по постоянному току следующим образом.
В данный момент подается блок битов данных BDi. Этот блок битов данных BDi преобразуется в блок информационных битов BIi, например, по таблице, заложенной в памяти. После этого формируется набор возможных блоков канальных битов, содержащих (n1 + n2) битов. Все эти блоки имеют один и тот же блок информационных битов (места битов от 1 по 14 включительно, фиг.1b), дополненный возможными битовыми комбинациями разделительного блока n2 (места битов 15, 16 и 17, фиг. 1b). Следовательно, в примере, показанном на фиг.1b, получится набор из 2n2 8 блоков канальных битов. После этого определяются следующие параметры каждого из возможных блоков канальных битов, в принципе в любой последовательности:
a) для данного возможного блока канальных битов с учетом предыдущего блока канальных битов определяется, выполняются ли ограничения по d и k при формате данного блока разделительных битов,
b) определение ди-эс-ви для данного возможного блока канальных битов.
Первый сигнал индикации генерируется для тех возможных блоков канальных битов, которые удовлетворяют требованиям ограничения по d и k. Выбор параметров кодирования гарантирует, что такая индикация будет выдана по меньшей мере для одного из возможных блоков информационных битов. Наконец, из возможных блоков канальных битов, для которых был выдан первый сигнал индикации, выбирается тот блок канальных битов, который, например, в абсолютном смысле имеет наименьшую ди-эс-ви. Однако еще лучшим способом является запоминание ди-эс-ви предыдущих блоков канальных битов и выбирается из блоков канальных битов, которые должны передаваться в следующий раз, такого блока, который вызовет уменьшение абсолютного значения аккумулированного ди-эс-ви. Выбранное таким образом слово передается или записывается.
Фиг.2a схематически показывает последовательности блоков канальных битов BCi-1, BCi, BCi+1, причем эти блоки имеют заранее заданное количество битов (n1 + n2). Каждый блок канальных битов имеет блоки информационных битов, состоящие из n1 битов, и блоки разделительных битов BSi-2, BSi-1, BSi, BSi+1. каждый состоит из n2 битов.
В этом воплощении разбаланс по постоянному току определяется по нескольким блокам, например, как показано на фиг.2a, по двум блокам с канальными битами BCi и BCi+1. Разбаланс по постоянному току определяется так же, как описано для воплощения фиг.1, при условии, что возможные форматы суперблоков генерируются для каждого суперблока SBCi, то есть блоков информационных битов для блока BCi и блоков BCi+1 дополняются всеми возможными комбинациями, которые могут быть образованы с n2 разделительными битами блоков BSi и блока BSi+1. Комбинация, которая уменьшает разбаланс по постоянному току, после этого выбирается из этого набора. Этот способ имеет преимущество, что остаточный разбаланс по постоянному току имеет более равномерный характер, так как предварительно рассматривается более одного блока канальных битов и вмешательство будет оптимальным.
Выгодный вариант этого способа имеет отличительную черту в том, что суперблок SBCi (фиг.2a) сдвигается на один блок канальных битов только после того, как разбаланс по постоянному току был сведен к минимуму. Это значит, что блок BCi (на фиг. 2a), который является частью суперблока SBCi, обрабатывается и что последующий суперблок SBCi+1 (не показан) содержит блоки BCi+1 и BCi+2 (не показан), для которых проводится вышеописанная операция приведения к минимуму разбаланса по постоянному току. Таким образом блок BCi+1 является частью как суперблока SBCi и последующего блока SBCi+1. Тогда вполне возможно, что (первоначальный) выбор разделительных битов в блоке BSi+1, проделанный в суперблоке SBCi, отличается от окончательного выбора, проделанного в суперблоке SBCi+1. Так как каждый блок рассматривается несколько раз (дважды в данном примере), разбаланс по постоянному току и, следовательно, добавочный шум еще больше уменьшается.
Фиг. 2b показывает дальнейшее воплощение, в котором разбаланс по постоянному току определяется для нескольких блоков одновременно (SBCj), например, для показанного на фиг.2в в случае четырех блоков канальных битов BCj(1), BCj(2), BCj(3) и BCj(4). Каждый из этих блоков канальных битов содержит заранее определенное количество n1 информационных битов. Однако количество разделительных битов может быть 2 для каждого блока и 6 для блока BSj(4). Определение расбаланса по постоянному току производится подобно описанному для воплощения по фиг.2а.
Фиг.5 показывает воплощение демодулятора, который демодулирует блоки в 8 битов данных из блоков 14 информационных битов. Фиг.5 показывает блок-схему демодулятора преобразователя кодов.
Демодулятор включает логические схемы И от 17-0 до 17-51 включительно, и каждая имеет один или более входов. К каждому входу подводится один из 14 битов блоков информационных битов, причем входы прямого и инвертирующего типа. Фиг. 5b показывает в столбце Ci, как это производится. Столбец 1 представляет младший по величине бит в положении C1 14-битового информационного блока, столбец 14 старший бит C14, а промежуточные столбцы 2-13 включительно, соответственно показывают остальные положения битов согласно их величине. Строки 0-51 включительно относятся к номерам логических схем И, то есть, строка 0 относится ко входному формату логической схемы И 17-0, строка 1 относится к входному формату логической схемы И 17-1 и т.д. Символ 1 в i-ом столбце строки j обозначает, что j-ая логическая схема И 17 записывается через неинвертирующий вход содержанием i-го битового положения B1. Символ 0 в i-ом столбце строки j обозначает, что j-ая логическая схема И 17 запитывается через инвертирующий вход содержанием первого битового положения (Ci). Следовательно, (строка 0) инвертирующий вход логической схемы И 17-0 соединен с i-ым битовым положением (C1), а неинвертирующий вход соединен с четвертым битовым положением (C4), строка 1 -неинвертирующий вход логической схемы И 17-1 соединен с третьим положением (C3) и т.д.
Демодулятор далее включает 8 логических схем ИЛИ от 18-1 до 18-8 включительно, входы которых соединены с выходами логических схем И 17-0 - 17-51 включительно. Фиг. 5b показывает в столбце Ai, как это реализуется. Столбец A1 относится к логической схеме ИЛИ 18-1, столбец A2 относится к логической схеме ИЛИ 18-2. к и столбец A8 относится к логической схеме ИЛИ 18-8. Буква A в i-ом столбце j-ой строки показывает, что выход логической схемы И 17-j соединен со входом логической схемы ИЛИ 18-i.
Для логических схем И 17-50 и 17-51 схема изменена следующим образом. Инвентирующие выходы обеих логических схем И 17-50 и 17-51 каждый соединен со входом еще одной логической схемы И 19. Выход логической схемы ИЛИ 18-4 подключен к еще одному входу логической схемы И 19.
Каждый выход логических схем ИЛИ 18-1, 18-2, 18-3 и 18-5 18-8 включительно, а также соответствующий выход логической схемы И 19 выдан на выход 20-i. Декодированный блок из 8 битов данных, следовательно, имеется в параллельном виде на этих выходах.
Демодулятор, показанный на фиг.5, может быть выполнен альтернативно в виде так называемой программируемой сборки логических схем FPLA (филд прогрэммэбл лоджик эррей), например, биполярной сборки фирмы Сигнетикс типа 82S100/82S101.
Демодулятор, показанный на фиг.5, вследствие его простоты чрезвычайно подходит для оптических систем записи типа "только для считывания".
На фиг.6 показан формирователь импульсов. Полученный сигнал поступает на вход терминала 21. Сигнал имеет формат NRZ-M(ark). Этот сигнал напрямую подается на первый вход элемента ИЛИ 22 и на второй вход элемента ИЛИ 22 через элемент задержки 23. Так называемый NRZ-I сигнал получают на выходе элемента ИЛИ 22, который подают на вход сдвигающего регистра 24. Сдвигающий регистр содержит определенное число секций, которое соответствует числу бит, содержащихся в блоке бит синхронизации. В используемом далее примере сдвигающий регистр должен содержать 23 секции для того, чтобы вмещать последовательность 10000000000100000000001. Каждый отвод соединен с входом элемента И 25, который (вход) может быть инвертирующим или неинвертирующим. Когда имеется синхронизационная последовательность на входах элемента И 25, будет генерироваться сигнал на выходе 26 этого элемента И, который означает детектирование синхронизационных импульсов. При помощи этого сигнала поток бит разделяется на два блока по (n1+n2) бит в каждом. Эти блоки канальных бит сдвигаются друг за другом в сдвигающем регистре. Наиболее значимые n1 бит считываются параллельно и подаются на входы элемента И 17, как показано на фиг.5а. Менее значимые биты n2 несущественны для демодуляции.
На фиг. 8 приведено устройство, которое является комбинацией устройств, показанных на предыдущих чертежах. Прежде всего, оно содержит формирователь синхроимпульсов из элементов 21-26. Элемент 26 соединен со стартовым входом счетчика 29, в то время как сдвиг в сдвигающем регистре 24 синхронизирован при помощи элемента 31 синхронизации бит, который непосредственно подключен к входу дешифратора 21. В результате каждый бит продвигается на одну ячейку счетчика и сдвигающий регистр смещается на один бит. Когда счетчик достигает состояния 17, он посылает синхронизирующий импульс на регистр хранения 30. Блок 32 представляет собой преобразователь кодов, показанный на фиг. 5. Показаны входы C1.C14 и выходы 20-1-20-8. При поступлении тактового импульса регистр хранения 30 запоминает декодированные биты для использования в другой, не показанной аппаратуре.
Кодированный сигнал, например, может записываться на оптическом записывающем средстве. Сигнал имеет вид, показанный на фиг.1b. Сигнал поступает на запоминающее устройство в спиральной информационной структуре. Структура состоит из ряда суперблоков, например, показанного на фиг.7 типа. Суперблок SBi включает в себя блок синхронизации бит SYNI, который выполнен, как показано на фиг.4, и некоторое количество (33 в воплощении) блоков канальных битов, каждый из которых имеет (n1 + n2) битов BC1, BC2.BC33. Канальные биты типа "I" представлены переходом в носителе записи, например, переходом от отсутствия ямки к ямке; канальный бит типа "0" отражен на носителе записи отсутствием перехода. Спиральная трасса информации подразделена на элементарные ячейки, битовые ячейки. На носителе записи эти битовые ячейки образуют пространственную структуру, каждая соответствует подразделению во времени (период одного бита) потока канальных битов.
Независимо от содержания информационных и разделительных битов, на носителе записи может быть замечено большое количество деталей. Для носителя ограничение по k обозначает, что максимальное расстояние между двумя соседними переходами будет (k + 1) битовых ячеек. Самая длинная ямка (или отсутствие ямки) имеет таким образом величину (k + 1) битовых ячеек. Ограничение по d обозначает, что минимальное расстояние между двумя соседними переходами равно d + 1. Самая короткая ямка (или отсутствие ямки) будет таким образом иметь длину (d + 1) битовых ячеек. Далее, на одинаковых расстояниях будут ямки максимальной длины, после которых (или перед которыми) будет отсутствие ямки максимальной длины. Эта структура является частью блока битовых синхронизаций.
В предпочтительном воплощении k 10, d 2 и суперблок SBi содержит 588 ячеек канальных битов. Суперблок SBi включает блок битов синхронизации из 27 битовых ячеек и 33 блока канальных битовых ячеек, каждый имеет 17 (14 + 3) канальных битовых ячеек.
Модулятор, канал передачи, например, оптического носителя записи, и демодулятор могут вместе быть частью системы, например системы для преобразования аналоговой информации (музыки, речи) в цифровую информацию, каковая информация записывается на оптическом носителе записи. Информация, записанная на носителе записи (или копия ее), может быть воспроизведена посредством устройства, которое пригодно для воспроизводства информации, которая была записана на носителе информации.
Схема преобразования включает, в частности, преобразователь аналог-цифра для преобразования аналогового сигнала (музыка, речь), подлежащего записи, в цифровой сигнал заранее заданного формата (кодирование источника). В дополнение схема преобразования может включать часть системы исправления ошибок. В схеме преобразования цифровой сигнал преобразуется в нужный формат, посредством которого ошибки, которые в особенности встречаются во время считывания с носителя записи, могут быть исправлены в устройстве для воспроизведения сигнала. Система исправления ошибок, которая пригодна для этой цели, раскрыта в заявке на патент, которая была подана фирмой Сони Корпорейшен в Японии под номером 14539 21 мая 1980 г. и 5 июня 1980 г. соответственно.
Цифровой и защищенный от ошибок сигнал после этого подается на модулятор, описанный выше (канальное кодирование), для преобразования в цифровой сигнал, который приспособлен к свойствам канала. Дополнительно подается узор синхронизации и сигнал приводится к правильному кадровому формату. Полученный таким образом сигнал используется для генерации управляющего сигнала, например, для лазера (формат NRZ-марк), посредством которого наносится спиральная структура информации на носитель записи в форме последовательных ямок и их отсутствия заранее заданной длительности.
Носитель записи или его копия могут считываться с помощью устройства для воспроизведения битов информации, полученных от носителя записи. Для этой цели устройство имеет демодулятор, который уже был подробно описан, декодирующую часть системы исправления ошибок и преобразователь цифра-аналог для восстановления вида аналогового сигнала, который был подан на схему преобразования.

Claims (2)

1. Дешифратор импульсных последовательностей, содержащий преобразователь кодов, выходы которого является выходами дешифратора, отличающийся тем, что содержит сдвигающий регистр, счетчик импульсов и формирователь импульсов, содержащий элемент ИЛИ, выход которого подеключен к входу сдвигающего регистра, выходы которого подключены к соответствующим входам элемента И, причем первый вход элемента ИЛИ соединен непосредственно, а второй вход элемента ИЛИ соединен через элемент задержки с входом дешифратора, выход элемента И формирователя импульсов соединен со стартовым выходом счетчика импульсов, выход которого соединен с тактовым входом регистра хранения, в котором выходы сдвигающего регистра к тому же соединены с соответствующими входами преобразователя кодов, входы синхронизации сдвигающего регистра и счетчика импульсов объединены и подключены к выходу элемента синхронизации одноразрядного регистра, который непосредственно связан с входом дешифратора.
2. Дешифратор по п.1, отличающийся тем, что преобразователь кодов содержит первую и вторую гуппы элементов И, первый восьмой элементы ИЛИ и элемент И, прямые входы элементов И первой и второй групп соединены с соответствующими входами элементов ИЛИ, инверсные выходы элементов И второй группы соединены соответственно с первым и вторым входами элемента И, третий вход которого подключен к выходу четвертого элемента ИЛИ, выходы элементов ИЛИ, кроме четвертого, и выход элемента И являются соответствующими выходами преобразователя, соответствующие входы элементов И первой и второй групп объединены и являются входами преобразователя кодов.
SU913308432A 1980-07-14 1991-07-11 Дешифратор импульсных последовательностей RU2089045C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8004028 1980-07-14
NLAANVRAGE8004028,A NL186790C (nl) 1980-07-14 1980-07-14 Werkwijze voor het coderen van een reeks van blokken tweetallige databits in een reeks van blokken van tweetallige kanaalbits, alsmede modulator, demodulator en registratiedrager te gebruiken bij de werkwijze.

Publications (1)

Publication Number Publication Date
RU2089045C1 true RU2089045C1 (ru) 1997-08-27

Family

ID=19835618

Family Applications (1)

Application Number Title Priority Date Filing Date
SU913308432A RU2089045C1 (ru) 1980-07-14 1991-07-11 Дешифратор импульсных последовательностей

Country Status (29)

Country Link
JP (3) JPS5748848A (ru)
AT (1) AT404652B (ru)
AU (1) AU553880B2 (ru)
BE (1) BE889608A (ru)
BR (1) BR8104478A (ru)
CA (1) CA1211570A (ru)
CH (1) CH660272A5 (ru)
CZ (2) CZ283698B6 (ru)
DD (1) DD202084A5 (ru)
DE (1) DE3125529C2 (ru)
DK (1) DK163626C (ru)
ES (3) ES503839A0 (ru)
FI (1) FI74565C (ru)
FR (1) FR2486740A1 (ru)
GB (1) GB2083322B (ru)
HK (1) HK98784A (ru)
IT (1) IT1137613B (ru)
MX (1) MX155078A (ru)
NL (1) NL186790C (ru)
NO (1) NO161150C (ru)
NZ (1) NZ197683A (ru)
PL (1) PL141705B1 (ru)
RU (1) RU2089045C1 (ru)
SE (2) SE8104301L (ru)
SG (1) SG77584G (ru)
SK (1) SK280683B6 (ru)
TR (1) TR21421A (ru)
YU (2) YU43025B (ru)
ZA (1) ZA814164B (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE43212E1 (en) 1999-05-19 2012-02-21 Samsung Electronics Co., Ltd Turbo interleaving apparatus and method

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1147858A (en) * 1980-07-16 1983-06-07 Discovision Associates System for recording digital information in a pulse-length modulation format
JPS5846751A (ja) * 1981-09-11 1983-03-18 Sony Corp Z値符号変調方法及び記録媒体
NL8200207A (nl) * 1982-01-21 1983-08-16 Philips Nv Werkwijze met foutkorrektie voor het overdragen van blokken databits, een inrichting voor het uitvoeren van een dergelijke werkwijze, een dekodeur voor gebruik bij een dergelijke werkwijze, en een inrichting bevattende een dergelijke dekodeur.
NL8203575A (nl) * 1982-09-15 1984-04-02 Philips Nv Werkwijze voor het coderen van een stroom van databits, inrichting voor het uitvoeren van de werkwijze en inrichting voor het decoderen van een stroom databits.
GB2141906A (en) * 1983-06-20 1985-01-03 Indep Broadcasting Authority Recording of digital information
JPH0683271B2 (ja) * 1983-10-27 1994-10-19 ソニー株式会社 情報変換方式
JPS60113366A (ja) * 1983-11-24 1985-06-19 Sony Corp 情報変換方式
JPS60128752A (ja) * 1983-12-16 1985-07-09 Akai Electric Co Ltd デジタル変調方式
NL8400212A (nl) * 1984-01-24 1985-08-16 Philips Nv Werkwijze voor het coderen van een stroom van databits, inrichting voor het uitvoeren van de werkwijze en inrichting voor het decoderen van de volgens de werkwijze verkregen stroom kanaalbits.
JPS6122474A (ja) * 1984-07-10 1986-01-31 Sanyo Electric Co Ltd 同期信号記録方法
DE3682412D1 (de) * 1985-02-25 1991-12-19 Matsushita Electric Ind Co Ltd Digitales datenaufzeichnungs- und -wiedergabeverfahren.
US4675650A (en) * 1985-04-22 1987-06-23 Ibm Corporation Run-length limited code without DC level
DE3529435A1 (de) * 1985-08-16 1987-02-26 Bosch Gmbh Robert Verfahren zur uebertragung digital codierter signale
NL8700175A (nl) * 1987-01-26 1988-08-16 Philips Nv Werkwijze voor het door middel van codesignalen overdragen van informatie, informatie-overdrachtsysteem voor het uitvoeren van de werkwijze, alsmede een verzend- en ontvangstinrichting voor toepassing in het overdrachtsysteem.
JP2805096B2 (ja) * 1989-10-31 1998-09-30 ソニー株式会社 ディジタル変調方法及び復調方法
US5206646A (en) * 1989-10-31 1993-04-27 Sony Corporation Digital modulating method
GB2247138B (en) * 1990-06-29 1994-10-12 Digital Equipment Corp System and method for error detection and reducing simultaneous switching noise
JPH0730431A (ja) * 1993-04-02 1995-01-31 Toshiba Corp データ変復調方式および変復調装置
EP0655850A3 (en) * 1993-10-28 1995-07-19 Philips Electronics Nv Transmission and reception of a digital information signal.
EP0691750B1 (en) * 1994-07-08 2002-04-17 Victor Company Of Japan, Limited Digital modulating/demodulating method and apparatus using same
EP0991069B1 (de) * 1998-09-15 2001-03-28 Gerhard Prof. Dr. Seehausen Verfahren und Vorrichtung zum Umkodieren digitaler Informations-Datenwörter und Aufzeichnungsträger mit gemäss diesem Verfahren erzeugter Informationsstruktur
PL344344A1 (en) 1999-03-23 2001-11-05 Koninkl Philips Electronics Nv Information carrier, device for encoding, method for encoding, device for decoding and method for decoding
WO2000057417A1 (en) 1999-03-23 2000-09-28 Koninklijke Philips Electronics N.V. Method of decoding a stream of channel bits of a signal relating to a binary channel signal into a stream of source bits of a signal relating to a binary source signal
US6721893B1 (en) 2000-06-12 2004-04-13 Advanced Micro Devices, Inc. System for suspending operation of a switching regulator circuit in a power supply if the temperature of the switching regulator is too high

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3215779A (en) * 1961-02-24 1965-11-02 Hallicrafters Co Digital data conversion and transmission system
GB1540617A (en) * 1968-12-13 1979-02-14 Post Office Transformation of binary coded signals into a form having lower disparity
DE1963945A1 (de) * 1969-12-20 1971-06-24 Ibm Verschluesseler
JPS5261424A (en) * 1975-11-17 1977-05-20 Olympus Optical Co Ltd Encode system
JPS5356917A (en) * 1976-11-02 1978-05-23 Olympus Optical Co Ltd Coding system
JPS5570922A (en) * 1978-11-21 1980-05-28 Mitsubishi Electric Corp Demodulation system of digital signal

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Tang D.T, Bahl L.R. Block codes for a class of constrained noiselkss channels Information and control fot 17, N 5, 1970, р. 436 - 461. 2. Ratel A.M. Charge - constrained byte Oreinted (0,3) Code, IBM Technical Disclosuve Bulletin. V. 19, N 7, Dec. 1976, р. 2715 - 2717. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE43212E1 (en) 1999-05-19 2012-02-21 Samsung Electronics Co., Ltd Turbo interleaving apparatus and method

Also Published As

Publication number Publication date
NO812399L (no) 1982-01-15
YU184983A (en) 1987-08-31
JP2547299B2 (ja) 1996-10-23
ES8301563A1 (es) 1982-12-01
CA1211570A (en) 1986-09-16
NO161150B (no) 1989-03-28
AT404652B (de) 1999-01-25
AU553880B2 (en) 1986-07-31
BR8104478A (pt) 1982-03-30
BE889608A (fr) 1982-01-13
JPH0614617B2 (ja) 1994-02-23
DE3125529A1 (de) 1982-05-13
MX155078A (es) 1988-01-25
IT1137613B (it) 1986-09-10
DD202084A5 (de) 1983-08-24
GB2083322A (en) 1982-03-17
JPS5748848A (en) 1982-03-20
HK98784A (en) 1984-12-28
NL186790B (nl) 1990-09-17
CZ283698B6 (cs) 1998-06-17
NZ197683A (en) 1985-08-30
DE3125529C2 (de) 1986-10-16
DK163626C (da) 1992-08-17
JPH0519332B2 (ru) 1993-03-16
JPH05266600A (ja) 1993-10-15
ES522839A0 (es) 1984-03-16
ZA814164B (en) 1983-02-23
ES8309046A1 (es) 1983-10-01
SE456708B (sv) 1988-10-24
DK163626B (da) 1992-03-16
ATA310781A (de) 1998-05-15
PL141705B1 (en) 1987-08-31
CZ287144B6 (cs) 2000-09-13
IT8122885A0 (it) 1981-07-10
GB2083322B (en) 1984-08-22
CZ89199A3 (cs) 2000-03-15
SK539881A3 (en) 2000-06-12
DK306881A (da) 1982-01-15
SG77584G (en) 1985-04-26
JPH02243024A (ja) 1990-09-27
YU44981B (en) 1991-06-30
SE8104301L (sv) 1982-01-15
FI74565B (fi) 1987-10-30
SK280683B6 (sk) 2000-06-12
FR2486740A1 (fr) 1982-01-15
ES514656A0 (es) 1983-10-01
CH660272A5 (de) 1987-03-31
CZ204293A3 (en) 1994-08-17
NO161150C (no) 1989-07-05
NL8004028A (nl) 1982-02-16
NL186790C (nl) 1991-02-18
YU43025B (en) 1989-02-28
AU7273481A (en) 1982-01-21
FR2486740B1 (ru) 1984-12-14
FI74565C (fi) 1988-02-08
ES503839A0 (es) 1982-12-01
ES8403679A1 (es) 1984-03-16
YU172281A (en) 1983-12-31
PL232147A1 (ru) 1982-07-19
FI812189L (fi) 1982-01-15
TR21421A (tr) 1984-05-30

Similar Documents

Publication Publication Date Title
RU2089045C1 (ru) Дешифратор импульсных последовательностей
US4501000A (en) Method of coding binary data
US4603413A (en) Digital sum value corrective scrambling in the compact digital disc system
KR100263689B1 (ko) 변조방법, 변조장치 및 복조장치
US4598267A (en) Method and apparatus for converting a digital signal
JP2002271205A (ja) 変調方法、変調装置、復調方法、復調装置、情報記録媒体、情報伝送方法および情報伝送装置
US6127951A (en) Modulating device, modulating device, demodulating device, demodulating device, and transmission medium run length limited coder/decoder with restricted repetition of minimum run of bit sequence
KR19980031990A (ko) 고밀도 데이터의 기록/재생을 위한 부호화/복호화 방법 및 그에 따른 장치
EP0557130B1 (en) Data conversion method and recording/reproducing apparatus using the same
US4414659A (en) Method and apparatus for encoding digital data so as to reduce the D.C. and low frequency content of the signal
US6172622B1 (en) Demodulating device, demodulating method and supply medium
JP2002304859A (ja) 同期信号生成方法、記録装置、伝送装置、記録媒体及び伝送媒体
JP3509083B2 (ja) 符号変調方法、符号復調方法、および符号復号方法
KR850000953B1 (ko) 2진 데이타비트 블럭열을 2진 채널비트 블럭열로 코딩시키는 방법
JP3204217B2 (ja) 記録符号変換方法及び復号方法並びに同期信号挿入方法
KR850000954B1 (ko) 복 호 장 치
EP0064791B1 (en) Method of transmitting an audio signal via a transmission channel
JP2713011B2 (ja) 情報変換方法および情報記録装置・情報再生装置
KR100752880B1 (ko) 정보를 코딩/디코딩하는 방법 및 장치
JPH1196691A (ja) 光ディスクの記録装置および再生装置
JPS635826B2 (ru)
JP2002184127A (ja) 同期信号生成方法および情報記憶媒体
JPS635825B2 (ru)
CZ286405B6 (en) Information data transmission method
JPH04337988A (ja) 情報変換装置