KR20180131980A - 기준 전압 회로 및 반도체 장치 - Google Patents
기준 전압 회로 및 반도체 장치 Download PDFInfo
- Publication number
- KR20180131980A KR20180131980A KR1020180061873A KR20180061873A KR20180131980A KR 20180131980 A KR20180131980 A KR 20180131980A KR 1020180061873 A KR1020180061873 A KR 1020180061873A KR 20180061873 A KR20180061873 A KR 20180061873A KR 20180131980 A KR20180131980 A KR 20180131980A
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- reference voltage
- voltage circuit
- transistors
- type transistor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 21
- 230000005484 gravity Effects 0.000 claims abstract description 15
- 239000011347 resin Substances 0.000 abstract description 6
- 229920005989 resin Polymers 0.000 abstract description 6
- 238000005538 encapsulation Methods 0.000 abstract description 5
- 230000000694 effects Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
- G05F3/262—Current mirrors using field-effect transistors only
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/205—Substrate bias-voltage generators
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/24—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
- G05F3/265—Current mirrors using bipolar transistors only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/0883—Combination of depletion and enhancement field effect transistors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Automation & Control Theory (AREA)
- Electromagnetism (AREA)
- Radar, Positioning & Navigation (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Control Of Electrical Variables (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
공핍형 트랜지스터, 또는, 및, 증가형 트랜지스터를 복수개의 트랜지스터에 의해 구성하고, 공핍형 트랜지스터와 증가형 트랜지스터를 커먼 센트로이드(공통 무게중심)에 배치하여, 반도체 장치의 수지 봉지 등의 응력에 의한 특성 변동의 영향을 회피한, 제품 불균형이 적은 기준 전압 회로로 한다.
Description
본 발명은, 기준 전압 회로 및 반도체 장치에 관한 것이다.
기준 전압 회로로서, 도 7에 나타내는 바와 같은 공핍형 트랜지스터와 증가형 트랜지스터를 조합한 기준 전압 회로(700)가 알려져 있다(예를 들면, 일본국 특허 공표 2012-531825호 특허 문헌 1 참조).
기준 전압 회로(700)는, 공핍형의 트랜지스터(710)와, 증가형의 트랜지스터(720)와, 기준 전압(VREF)을 출력하는 단자(730)를 구비하고 있다.
기준 전압 회로(700)의 동작에 대해서, 도 8을 참조하여 설명한다. 트랜지스터(710)의 역치 전압을 VTND로 하면, 이 트랜지스터(710)의 전압과 전류의 관계는 특성 801과 같이 표시된다. 트랜지스터(720)의 역치 전압을 VTNE로 하면, 이 트랜지스터(720)의 전압과 전류의 관계는 특성 802와 같이 표시된다. 특성 801의 절편의 값과 동일한 전류가, 증가형 트랜지스터(720)에 유입되어 발생하는 전압을, 기준 전압(VREF)으로서 단자(730)에 출력한다.
일반적으로, 반도체 장치는, 수지 봉지(패키징)에 의한 응력의 영향 때문에 특성 변동이 일어나는 것이 알려져 있다.
예를 들면, 트랜지스터(710)와 트랜지스터(720)가 x축 방향으로 배치된 반도체 장치가 수지 봉지되었을 때에, x축 방향으로 응력이 걸리면, 트랜지스터(710)와 트랜지스터(720)의 특성 변동에 차이가 생길 가능성이 있다. 즉, 특성 801과 특성 802는, 원하는 특성으로부터 차이가 생길 가능성이 있다.
본 발명은, 반도체 장치의 수지 봉지 등의 응력에 의한 특성 변동의 영향을 회피하기 위해 이루어진 것이며, 제품 불균형이 적은 기준 전압 회로를 구비한 반도체 장치를 제공하는 것이다.
본 발명의 기준 전압 회로는, 공핍형 트랜지스터, 또는, 및, 증가형 트랜지스터를 복수개의 트랜지스터에 의해 구성하고, 공핍형 트랜지스터와 증가형 트랜지스터를 커먼 센트로이드(공통 무게중심)에 배치한 것을 특징으로 한다.
본 발명의 기준 전압 회로에 의하면, 반도체 장치의 수지 봉지 등의 응력에 의한 특성 변동의 영향을 회피하여, 제품 불균형이 적은 기준 전압 회로를 구비한 반도체 장치를 제공하는 것이 가능해진다.
도 1은 본 발명의 제1 실시 형태의 기준 전압 회로를 나타내는 설명도이다.
도 2는 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 3은 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 4는 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 5는 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 6은 본 발명의 제2 실시 형태의 기준 전압 회로를 나타내는 설명도이다.
도 7은 일반적인 기준 전압 회로를 나타내는 회로도이다.
도 8은 도 7의 기준 전압 회로의 동작 설명도이다.
도 2는 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 3은 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 4는 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 5는 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
도 6은 본 발명의 제2 실시 형태의 기준 전압 회로를 나타내는 설명도이다.
도 7은 일반적인 기준 전압 회로를 나타내는 회로도이다.
도 8은 도 7의 기준 전압 회로의 동작 설명도이다.
도 1은, 본 발명의 제1 실시 형태의 기준 전압 회로를 나타내는 설명도이다.
기준 전압 회로(100)는, 공핍형의 트랜지스터(110)와, 증가형의 트랜지스터(120)와, 기준 전압(VREF)을 출력하는 단자(130)를 구비하고 있다.
트랜지스터(110)는, 2개의 공핍형의 트랜지스터(111 및 112)를 직렬로 접속하여 구성되어 있다. 트랜지스터(120)는, 2개의 트랜지스터(121 및 122)를 직렬 접속하여 구성되어 있다.
기준 전압 회로(100)의 동작은, 일반적인 공핍형의 트랜지스터(110)와 증가형의 트랜지스터(120)로 구성되는 기준 전압 회로와 동일하며, 기준 전압(VREF)을 단자(130)에 출력한다.
여기서, 기준 전압 회로(100)는, 트랜지스터(111)와 트랜지스터(112)를 동일한 사이즈(W길이와 L길이)로 하고, 트랜지스터(121)와 트랜지스터(122)를 동일한 사이즈(W길이와 L길이)로 한다. 그리고, 트랜지스터(111, 112, 121, 122)는, 도 1에 나타내는 바와 같이, 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치한다.
즉, 트랜지스터(111, 112, 121, 122)는, 점대칭으로 배치하여, 커먼 센트로이드(공통 무게중심)를 실현하고 있다.
이상과 같이 배치된 기준 전압 회로(100)는, 수지 봉입 등의 응력에 의해 x축 방향 혹은 y축 방향으로 트랜지스터의 특성이 변화해도, 트랜지스터(110)와 트랜지스터(120)가 동일한 영향을 받는다. 따라서, 트랜지스터(110)와 트랜지스터(120)는, 동일한 특성 변동이 일어나므로, 변동된 특성의, 원하는 전압 전류 특성으로부터의 차이를 작게 할 수 있는 효과가 있다.
이상 설명한 바와 같이, 기준 전압 회로(100)는, 트랜지스터(110)와 트랜지스터(120)를 반도체 장치 상에 대략 커먼 센트로이드에 배치했으므로, 반도체 장치의 수지 봉지 등의 응력에 의한 특성 변동의 영향을 회피하여, 제품 불균형이 적은 기준 전압 회로를 구비한 반도체 장치를 제공하는 것이 가능해진다.
도 2는, 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
기준 전압 회로(200)는, 공핍형의 트랜지스터(210)와 증가형의 트랜지스터(220)를, 각각 3개의 트랜지스터로 구성했다.
트랜지스터(210)는, 3개의 공핍형의 트랜지스터(211, 212, 및 213)를 직렬로 접속하여 구성되어 있다. 트랜지스터(220)는, 3개의 트랜지스터(221, 222, 및 223)를 직렬 접속하여 구성되어 있다.
여기서, 각 트랜지스터를 기준 전압 회로(100)와 동일하게 구성하여, 도 2에 나타내는 바와 같이, 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치한다. 이와 같이 구성한 기준 전압 회로(200)도, 동일한 효과를 얻을 수 있다.
또, 기준 전압 회로(200)는, 도 3에 나타내는 바와 같이, 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치해도 된다. 즉, 트랜지스터(211, 212, 223)와 트랜지스터(213, 221, 222)를 선대칭으로 배치하여, 커먼 센트로이드(공통 무게중심)를 실현하고 있다.
도 4는, 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
기준 전압 회로(400)는, 공핍형의 트랜지스터(410)와 증가형의 트랜지스터(420)를, 각각 2개의 트랜지스터로 구성했다.
트랜지스터(410)는, 2개의 공핍형의 트랜지스터(411 및 412)를 병렬로 접속하여 구성되어 있다. 트랜지스터(420)는, 2개의 트랜지스터(421 및 422)를 병렬 접속하여 구성되어 있다.
기준 전압 회로(400)는, 도 1의 기준 전압 회로(100)와 마찬가지로, 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치한다. 이와 같이 구성한 기준 전압 회로(400)도, 동일한 효과를 얻을 수 있다.
또한, 기준 전압 회로(400)는, 각 트랜지스터는 2개의 트랜지스터를 병렬 접속하여 구성했지만, 2개 이상을 병렬로 접속하여, 그들을 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치해도 된다.
도 5는, 제1 실시 형태의 기준 전압 회로의 다른 예를 나타내는 설명도이다.
기준 전압 회로(500)는, 공핍형의 트랜지스터(110)와, 증가형의 트랜지스터(120)와, 기준 전압(VREF)을 출력하는 단자(130)를 구비하고 있다. 트랜지스터(120)는, 2개의 트랜지스터(121 및 122)를 직렬 접속하여 구성되어 있다.
도 1의 기준 전압 회로(100)는, 공핍형의 트랜지스터(110)를 2개의 공핍형의 트랜지스터(111 및 112)를 직렬로 접속하여 구성했지만, 도 5에 나타내는 바와 같이 1개의 트랜지스터로 구성해도, 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치하는 것이 가능하다.
또한, 도 5의 기준 전압 회로(500)에 있어서, 공핍형의 트랜지스터(110)가 1개의 트랜지스터로 구성한 예를 설명했지만, 증가형의 트랜지스터(120)를 1개의 트랜지스터로 구성해도 된다.
이상 설명한 제1 실시 형태의 기준 전압 회로는, 각 트랜지스터를 1개~3개의 트랜지스터로 구성했지만, 3개 이상을 직렬, 또는 병렬로 접속하고, 그들을 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치해도 된다.
도 6은, 본 발명의 제2 실시 형태의 기준 전압 회로를 나타내는 설명도이다.
기준 전압 회로(600)는, 공핍형의 트랜지스터(610)와, 증가형의 트랜지스터(620)와, 커런트 미러 회로를 구성하는 트랜지스터(640) 및 트랜지스터(650)를 구비하고 있다. 기준 전압 회로(600)는, 트랜지스터(610)와 트랜지스터(620)를 커런트 미러 회로로 결합하여 구성한 것으로, 기본적인 동작은 제1 실시 형태의 기준 전압 회로와 동일하다. 기준 전압 회로(600)는, 제1 실시 형태의 기준 전압 회로와 마찬가지로 복수의 트랜지스터로 구성한다.
트랜지스터(610)는, 2개의 공핍형의 트랜지스터(611 및 612)를 직렬로 접속하여 구성되어 있다. 트랜지스터(620)는, 2개의 트랜지스터(621 및 622)를 직렬 접속하여 구성되어 있다. 트랜지스터(640)는, 2개의 트랜지스터(641 및 642)를 직렬로 접속하여 구성되어 있다. 트랜지스터(650)는, 2개의 트랜지스터(651 및 652)를 직렬 접속하여 구성되어 있다.
각 트랜지스터는, 제1 실시 형태의 기준 전압 회로와 동일하게 구성된다. 그리고, 예를 들면, 기준 전압 회로(100)와 마찬가지로, 트랜지스터(610)와 트랜지스터(620)를 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치하고, 트랜지스터(640)와 트랜지스터(650)를 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치한다. 이와 같이 구성한 기준 전압 회로(600)도, 동일한 효과를 얻을 수 있다.
또한, 제2 실시 형태의 기준 전압 회로(600)는, 각 트랜지스터를 2개의 트랜지스터로 구성했지만, 제1 실시 형태와 마찬가지로 2개 이상을 직렬, 또는 병렬로 접속하고, 그들을 반도체 장치 상에 대략 커먼 센트로이드(공통 무게중심)에 배치해도 된다.
110, 210, 410, 610: 공핍형 트랜지스터
120, 220, 420, 620: 증가형 트랜지스터
640, 650: 트랜지스터 130: 단자
120, 220, 420, 620: 증가형 트랜지스터
640, 650: 트랜지스터 130: 단자
Claims (10)
- 전류원인 공핍형 트랜지스터와 부하인 증가형 트랜지스터를 구비한 기준 전압 회로로서,
상기 공핍형 트랜지스터, 또는, 및, 상기 증가형 트랜지스터는, 복수개의 트랜지스터에 의해 구성되고,
상기 공핍형 트랜지스터와 상기 증가형 트랜지스터는 커먼 센트로이드(공통 무게중심)에 배치되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 1에 있어서,
상기 공핍형 트랜지스터와 상기 증가형 트랜지스터는, 점대칭으로 배치되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 1에 있어서,
상기 공핍형 트랜지스터와 상기 증가형 트랜지스터는, 선대칭으로 배치되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 1에 있어서,
상기 공핍형 트랜지스터와 상기 증가형 트랜지스터는, 커런트 미러 회로를 통하여 접속되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 2에 있어서,
상기 공핍형 트랜지스터와 상기 증가형 트랜지스터는, 커런트 미러 회로를 통하여 접속되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 3에 있어서,
상기 공핍형 트랜지스터와 상기 증가형 트랜지스터는, 커런트 미러 회로를 통하여 접속되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 4에 있어서,
상기 커런트 미러 회로를 구성하는 트랜지스터는, 복수개의 트랜지스터에 의해 구성되고,
상기 복수개의 트랜지스터는, 커먼 센트로이드(공통 무게중심)에 배치되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 5에 있어서,
상기 커런트 미러 회로를 구성하는 트랜지스터는, 복수개의 트랜지스터에 의해 구성되고,
상기 복수개의 트랜지스터는, 커먼 센트로이드(공통 무게중심)에 배치되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 6에 있어서,
상기 커런트 미러 회로를 구성하는 트랜지스터는, 복수개의 트랜지스터에 의해 구성되고,
상기 복수개의 트랜지스터는, 커먼 센트로이드(공통 무게중심)에 배치되어 있는 것을 특징으로 하는 기준 전압 회로. - 청구항 1 내지 청구항 9 중 어느 한 항에 기재된 기준 전압 회로를 구비한 반도체 장치.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017109043 | 2017-06-01 | ||
JPJP-P-2017-109043 | 2017-06-01 | ||
JPJP-P-2018-060317 | 2018-03-27 | ||
JP2018060317A JP7075172B2 (ja) | 2017-06-01 | 2018-03-27 | 基準電圧回路及び半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20180131980A true KR20180131980A (ko) | 2018-12-11 |
KR102430853B1 KR102430853B1 (ko) | 2022-08-09 |
Family
ID=64458282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020180061873A KR102430853B1 (ko) | 2017-06-01 | 2018-05-30 | 기준 전압 회로 및 반도체 장치 |
Country Status (3)
Country | Link |
---|---|
KR (1) | KR102430853B1 (ko) |
CN (1) | CN108983857A (ko) |
TW (1) | TWI751335B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102130322B1 (ko) * | 2019-01-03 | 2020-07-06 | 청주대학교 산학협력단 | 박막 트랜지스터 논리회로 및 그 제조방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020177393A (ja) * | 2019-04-17 | 2020-10-29 | エイブリック株式会社 | 定電流回路及び半導体装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020036488A1 (en) * | 2000-06-23 | 2002-03-28 | Yoshinori Ueda | Voltage reference generation circuit and power source incorporating such circuit |
JP2009021360A (ja) * | 2007-07-11 | 2009-01-29 | Mitsumi Electric Co Ltd | Mosトランジスタ及びこれを用いたmosトランジスタ回路 |
JP2012531825A (ja) | 2009-06-26 | 2012-12-10 | ザ リージェンツ オブ ユニバーシティー オブ ミシガン | 2トランジスタ方式による基準電圧発生器 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2034937B (en) * | 1978-11-14 | 1983-01-06 | Philips Electronic Associated | Regulated power supply |
US6005378A (en) * | 1998-03-05 | 1999-12-21 | Impala Linear Corporation | Compact low dropout voltage regulator using enhancement and depletion mode MOS transistors |
JP3523521B2 (ja) * | 1998-04-09 | 2004-04-26 | 松下電器産業株式会社 | Mosトランジスタ対装置 |
US6265857B1 (en) * | 1998-12-22 | 2001-07-24 | International Business Machines Corporation | Constant current source circuit with variable temperature compensation |
CN100543999C (zh) * | 2000-09-01 | 2009-09-23 | 精工电子有限公司 | Cmos半导体器件及其制造方法 |
JP4397211B2 (ja) * | 2003-10-06 | 2010-01-13 | 株式会社リコー | 基準電圧発生回路及びそれを用いた電源装置 |
JP2008004796A (ja) * | 2006-06-23 | 2008-01-10 | Matsushita Electric Ind Co Ltd | 半導体装置および回路素子レイアウト方法 |
CN100492245C (zh) * | 2007-07-11 | 2009-05-27 | 中国电子科技集团公司第二十四研究所 | 一种高电源抑制比的nmos基准电压源 |
KR101465598B1 (ko) * | 2008-06-05 | 2014-12-15 | 삼성전자주식회사 | 기준 전압 발생 장치 및 방법 |
JP5511166B2 (ja) * | 2008-09-10 | 2014-06-04 | セイコーインスツル株式会社 | 半導体装置 |
US7772920B1 (en) * | 2009-05-29 | 2010-08-10 | Linear Technology Corporation | Low thermal hysteresis bandgap voltage reference |
JP2014187082A (ja) * | 2013-03-22 | 2014-10-02 | Hitachi Ltd | 半導体装置 |
CN104181971B (zh) * | 2013-05-24 | 2015-11-25 | 比亚迪股份有限公司 | 一种基准电压源 |
JP6193771B2 (ja) * | 2014-01-28 | 2017-09-06 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9537338B2 (en) * | 2014-09-16 | 2017-01-03 | Navitas Semiconductor Inc. | Level shift and inverter circuits for GaN devices |
-
2018
- 2018-05-15 TW TW107116355A patent/TWI751335B/zh active
- 2018-05-30 KR KR1020180061873A patent/KR102430853B1/ko active IP Right Grant
- 2018-05-30 CN CN201810535941.3A patent/CN108983857A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020036488A1 (en) * | 2000-06-23 | 2002-03-28 | Yoshinori Ueda | Voltage reference generation circuit and power source incorporating such circuit |
JP2009021360A (ja) * | 2007-07-11 | 2009-01-29 | Mitsumi Electric Co Ltd | Mosトランジスタ及びこれを用いたmosトランジスタ回路 |
JP2012531825A (ja) | 2009-06-26 | 2012-12-10 | ザ リージェンツ オブ ユニバーシティー オブ ミシガン | 2トランジスタ方式による基準電圧発生器 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102130322B1 (ko) * | 2019-01-03 | 2020-07-06 | 청주대학교 산학협력단 | 박막 트랜지스터 논리회로 및 그 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
CN108983857A (zh) | 2018-12-11 |
KR102430853B1 (ko) | 2022-08-09 |
TWI751335B (zh) | 2022-01-01 |
TW201911533A (zh) | 2019-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6238534B2 (ja) | リーク電流保護回路が備えられたパワーモジュール | |
KR20180131980A (ko) | 기준 전압 회로 및 반도체 장치 | |
US20160252919A1 (en) | Power supply circuit | |
CN106066419B (zh) | 电流检测电路 | |
JP6253418B2 (ja) | ボルテージレギュレータおよび半導体装置 | |
US11275399B2 (en) | Reference voltage circuit including depletion type and enhancement type transistors in a common centroid arrangement | |
US9557764B2 (en) | Clock tree circuit and memory controller | |
US9811105B2 (en) | Reference voltage circuit | |
JP6399938B2 (ja) | 差動出力バッファ | |
US9798346B2 (en) | Voltage reference circuit with reduced current consumption | |
JP2017009340A (ja) | 静電気保護回路付き電流検出回路 | |
US8193865B2 (en) | Output circuit using analog amplifier | |
US8816723B1 (en) | Buffer circuit | |
US20140132242A1 (en) | Current mirror circuits | |
JP7240075B2 (ja) | 定電圧回路 | |
US9264032B2 (en) | Voltage protection scheme for semiconductor devices | |
KR101131568B1 (ko) | 반도체 장치의 보호 회로 | |
JP2023037299A (ja) | 保護回路 | |
JP6712537B2 (ja) | 差動増幅器 | |
JP6202975B2 (ja) | スイッチ装置および試験装置 | |
JP2012244393A (ja) | 電力増幅器の故障検出回路 | |
JP2020035307A (ja) | 定電流回路 | |
JP2013172091A (ja) | 保護回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
X701 | Decision to grant (after re-examination) | ||
GRNT | Written decision to grant |