KR100653501B1 - 케이스를 구비한 칩형 발광장치 및 그 제조방법 - Google Patents

케이스를 구비한 칩형 발광장치 및 그 제조방법 Download PDF

Info

Publication number
KR100653501B1
KR100653501B1 KR1020017009996A KR20017009996A KR100653501B1 KR 100653501 B1 KR100653501 B1 KR 100653501B1 KR 1020017009996 A KR1020017009996 A KR 1020017009996A KR 20017009996 A KR20017009996 A KR 20017009996A KR 100653501 B1 KR100653501 B1 KR 100653501B1
Authority
KR
South Korea
Prior art keywords
case
chip
emitting device
light emitting
substrate
Prior art date
Application number
KR1020017009996A
Other languages
English (en)
Other versions
KR20010108182A (ko
Inventor
이시나가히로키
Original Assignee
로무 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로무 가부시키가이샤 filed Critical 로무 가부시키가이샤
Publication of KR20010108182A publication Critical patent/KR20010108182A/ko
Application granted granted Critical
Publication of KR100653501B1 publication Critical patent/KR100653501B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/54Encapsulations having a particular shape
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29CSHAPING OR JOINING OF PLASTICS; SHAPING OF MATERIAL IN A PLASTIC STATE, NOT OTHERWISE PROVIDED FOR; AFTER-TREATMENT OF THE SHAPED PRODUCTS, e.g. REPAIRING
    • B29C45/00Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor
    • B29C45/0046Details relating to the filling pattern or flow paths or flow characteristics of moulding material in the mould cavity
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29CSHAPING OR JOINING OF PLASTICS; SHAPING OF MATERIAL IN A PLASTIC STATE, NOT OTHERWISE PROVIDED FOR; AFTER-TREATMENT OF THE SHAPED PRODUCTS, e.g. REPAIRING
    • B29C45/00Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor
    • B29C45/14Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor incorporating preformed parts or layers, e.g. injection moulding around inserts or for coating articles
    • B29C45/14639Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor incorporating preformed parts or layers, e.g. injection moulding around inserts or for coating articles for obtaining an insulating effect, e.g. for electrical components
    • B29C45/14655Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor incorporating preformed parts or layers, e.g. injection moulding around inserts or for coating articles for obtaining an insulating effect, e.g. for electrical components connected to or mounted on a carrier, e.g. lead frame
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29CSHAPING OR JOINING OF PLASTICS; SHAPING OF MATERIAL IN A PLASTIC STATE, NOT OTHERWISE PROVIDED FOR; AFTER-TREATMENT OF THE SHAPED PRODUCTS, e.g. REPAIRING
    • B29C45/00Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor
    • B29C45/14Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor incorporating preformed parts or layers, e.g. injection moulding around inserts or for coating articles
    • B29C45/14836Preventing damage of inserts during injection, e.g. collapse of hollow inserts, breakage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Device Packages (AREA)
  • Injection Moulding Of Plastics Or The Like (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

케이스를 구비한 칩형 발광장치(10)는 칩(12)를 포함하며, 칩은 기판(14)의 표면에 형성된 전극(16a)에 다이 접착된다. 또한 발광장치는 케이스를 포함하며, 케이스의 측면(22a, 22b) 각각의 하부 거의 중앙에는 홀들(24a ,24b)이 설치되며, 측면 각각의 상부에는 계단부들(26a, 26b)이 설치된다. 칩을 밀봉하기 위한 투명수지는 홀로부터 주입되며 케이스(20)에 채워진다. 이 때, 투명수지는 케이스 안에서 바닥으로부터 상부로 흘러 공기가 계단부를 포함하는 공기 통기구로부터 배출된다.

칩형 발광장치, 전극, 기판, 케이스, 홀, 계단부, 투명수지, 통기구

Description

케이스를 구비한 칩형 발광장치 및 그 제조방법{Chip-Type Light-Emitting Device with Case and Method of Manufacture Thereof}
본 발명은 케이스를 구비한 칩형 발광장치 및 그 제조방법에 관한 것이다. 보다 상세하게는 본 발명은 케이스를 구비한 칩형 발광장치 및 그 제조방법에 관한 것으로, 칩은 전극들로 형성된 기판 표면상에 접착되며, 평평한 사각형상을 가지며 기판 위의 칩을 감싸는 케이스 안에 수지가 밀봉체로서 채워진다.
도 5(a)에 나타낸 종래 칩형 발광 장치(1)는 기판(2)을 포함하고, 반도체 LED칩(이하 '칩'이라 한다.)은 예를 들면 은 페이스트(paste)에 의해 기판(2)의 표면에 형성된 전극(리드)(3a)에 다이 접착(die-bond)된다. 또한 접착와이어(5)는 칩(4)의 상부에 형성된 접착패드(4a)를 다른 리드(3b)에 연결하기 위해 와이어 접착된다. 게다가 칩형 발광 장치(1)에서, 투명수지(6)는 칩(4)을 감싸기 위해서 기판(2)의 주요 표면(상부표면)에 형성된다. 홀(7)은 대략 투명수지(6)의 중앙에 형성되며, 그리고 도 5(a)에서 나타낸 P-P' 선에서의 횡단면도인 도 5(b)로부터 알 수 있듯이 홀(7)의 표면상에 도금층(8)이 제공된다. 또한 투명수지(9)는 밀봉체로서 홀(7)에 채워지고, 칩(4)은 밀봉된다. 이러한 칩형 발광장치(1)에서, 트랜스퍼 주형에 의해 수지(불투명수지(6) 및 투명수지(9))를 주입함으로써 많은 제조 공정 들이 감소되었다.
그러나, 이러한 종래 기술에서는 투명수지(9)를 트랜스퍼 주형에 의해 홀(7) 위로부터 주입하기 때문에 기포가 투명수지(9) 즉, 밀봉체 안에 혼입될 수 있으며 또는 투명수지(9)가 완전히 채워지지 않을 수 있다. 따라서 트랜스퍼 주형을 적용하여 케이스를 구비한 칩형 발광 장치를 자동적으로 형성하는 경우에도 유사한 문제점이 발생하였다.
따라서 본 발명의 목적은 트랜스퍼 주형에 의해 형성되더라도 밀봉체를 안정하게 형성할 수 있는 케이스를 구비한 칩형 발광 장치 및 그 제조 방법을 제공하는 것이다.
본 발명에 따르는 케이스를 구비한 칩형 발광장치는 전극이 표면에 형성된 기판 상에 칩이 접착되고 평평한 사각형상을 가지며 기판상의 칩을 감싸는 케이스 안에서 밀봉체로서 수지가 채워지는 장치로서, 장치는: 케이스의 제1 대향측면들 상의 하부면들에 형성된 홀들; 그리고 제1 측면들 사이에 형성된 제2 측면들의 상부 모서리 상에 형성된 계단부들을 포함한다.
케이스를 구비한 이러한 칩형 발광장치를 제조하는 방법은: (a) 기판 상에 칩을 접착하는 단계, (b) 기판 위에 케이스를 정렬시키는 단계; 그리고 (c) 케이스 안에 수지를 흘려 넣음으로써 밀봉체를 형성하는 단계를 포함한다.
바람직하게는 단계(a)는 연속적인 기판 상에 다수의 칩들을 접착하는 단계(a1)를 포함하고, 단계(b)는 연속적인 기판 상에 연속적인 케이스를 정렬시키 는 단계(b1)를 포함하고, 단계(c)는 연속적인 케이스 안에 수지를 채움으로써 연속적인 밀봉체를 형성하는 단계(c1)를 포함하고, 또한 연속적인 몸체를 다이싱하는 단계(d)를 포함한다.
케이스를 구비한 칩형 발광 장치에서, 전극들은 기판 위에 형성되고, 칩은 전극들 상에 접착된다. 또한 평평한 사각형상을 가지는 케이스는 칩을 감싸기 위해서 제공되고, 예를 들면 에폭시수지와 같은 수지는 밀봉체로서 케이스 안에 채워진다. 케이스에서 홀들은 제1 대향 측면들의 하부에 형성된다. 게다가 계단부들은 제2 대향 측면의 상부 모서리들 상에 제공된다. 따라서, 수지를 채울 때, 밀봉체는 홀들(주입 포트들)로부터 주입되고, 공기는 계단들을 포함하는 배기 통기구(공기 통기구)로부터 빠져나간다. 이렇게 함으로써, 어떤 기포도 수지 속으로 혼입되지 않도록 하며 수지가 채워지지 않는 현상은 일어나지 않는다.
다시 말하면, 케이스를 구비한 칩형 발광 장치는 케이스 안에서 바닥으로부터 상부까지 수지가 흘러 들어감으로써 형성된다.
예를 들어, 만약 칩을 연결하는 접착와이어와 리드가 홀들을 통해 들어오는 수지의 흐름을 따르는 방향으로 접착된다면, 밀봉체를 형성하기 위해 수지를 주입함으로 인해 발생하는 접착와이어의 기계적인 손상을 방지할 수 있다.
본 발명에 따르면, 비록 트랜스퍼 주형으로 형성된다 하더라도 어떤 기포도 수지에 혼입되지 않고, 어떤 수지도 채워지지 않은 상태로 남아 있지 않기 때문에 안정적으로 밀봉체를 형성할 수 있다.
상기 설명한 본 발명의 목적들 및 다른 목적들, 특징들, 형상들 및 이점들은 이하에 기술된 본 발명의 상세한 설명을 첨부한 도면을 참조함으로써 보다 명확하게 될 것이다.
도 1은 본 발명의 하나의 실시예를 타나내며;
도 2는 도 1의 실시예에서 나타낸 케이스를 구비한 칩형 발광장치의 단면도이며;
도 3은 도 1의 실시예에서 나타낸 케이스를 구비한 칩형 발광장치를 형성하는 제조 과정을 나타내며;
도 4는 도 1의 실시예에서 나타낸 케이스를 구비한 칩형 발광장치를 형성하는 제조 과정을 나타내며;
도 5는 케이스를 구비한 종래의 칩형 발광장치를 나타낸다.
도 1을 참조하면, 본 실시예의 케이스를 구비한 칩형 발광장치(10)(이하 '발광장치'라 한다.)는 반도체 발광 요소(LED 칩)(12)를 포함하며, 그리고 LED 칩(12)은 예를 들면 은 페이스트에 의해 기판(14)의 표면 위에 형성된 전극(리드)(16a) 상에 다이 접착된다. 또한 금 와이어와 같은 얇은 금속 와이어(접착와이어)(18)는 LED 칩(12)의 상부에 제공된 접착 패드(12a)를 또 다른 리드(16b)에 연결하기 위해서 와이어 접착된다. 이해를 쉽게 하기 위해서 리드들(16a,16b)이 두께가 있는 것으로 표현되었지만 실제로 리드들은 얇은 필름으로 형성된다. 게다가 리드들(16a, 16b)은 기판(14)의 표면 위에 리소그라피(lithography) 처리 및 에칭 처리를 하여 형성된다. 또한 리드들(16a, 16b)은 기판(14)의 하나의 주요 표면(상부 표면)으로부터 측면의 거의 중앙 부분(관통홀)을 경유해서 다른 주요 표면(하부 표면)까지 연장하도록 형성된다.
또한 발광장치(10)는 평평한 사각형상을 가지는 케이스(20)(이하 '케이스'라 한다.)를 포함하며, 그리고 케이스(20)는 칩(12)을 감싸기 위해서 기판(14)의 상부 표면에 설치된다. 케이스(20)는 Ni(니켈) 및 Cu(구리)의 도금층(20b)이 제공된 불투명수지(20)에 의해 형성된다. 또한 케이스(20)에서, 제1 대향 측면들인 22a 및 22b의 각각 하부 부분들의 대략적인 중앙부에 홀들(주입 포트들)(24a, 24b)이 형성되고, 측면들(22a, 22b) 사이에 형성된 각각의 제2 대향 측면들(22c, 22d)의 상부 모서리 상에 계단부들(26a, 26b)이 형성된다. 계단부들(26a, 26b)은 케이스(20) 중앙의 중공부(22e)까지 연속적으로 형성된다.
또한 도 1에 나타낸 선 A-A'에서의 단면도인 도 2를 참조하면, 칩(12)과 접착와이어(18)를 보호하기 위해 에폭시 수지와 같은 투명수지(28)가 케이스(20)의 중공부(22) 안에 채워진다는 것을 보다 잘 이해할 수 있을 것이다. 다시 말하면, 칩(12)은 밀봉체로서 투명수지(28)에 의해 밀봉된다. 도 1에서는 보다 간단하게 나타내기 위해서 투명수지(28)는 나타내지 않았다.
또한 도 2에서 알 수 있듯이, 중공부(22e)의 횡단면은 사다리꼴 모양으로 형성된다. 중공부의 상부와 하부사이의 사선은 칩(12)으로부터 발광된 빛을 전부 반사시키기 위해서 각을 가지고 기울어져 있다. 다시 말하면, 중공부(22e)의 내부 표면은 테이퍼진 모양으로 형성되고, 따라서 발광장치(10)는 빛을 효율적으로 발광시 킬 수 있다.
예를 들면 도 3(a)에 나타낸 것과 같은 발광장치(10)를 형성할 경우, 연속적인 기판(30) 및 연속적인 케이스(32)가 다수의 발광장치(10)를 형성하기 위해서 사용된다. 비록 나타나 있지는 않지만, 다수의 리드들(16a, 16b)의 쌍들이 형성될 발광장치들의 수에 따라 연속적인 기판(30)의 표면상에 종방향 및 횡방향으로 각각 연속적으로 형성된다. 또한, 연속적인 케이스(32)에서 케이스들(20)은 형성될 발광장치(10)들의 수에 따라 연속적으로 형성된다. 보다 상세히 나타내기 위해서, 연속적인 케이스(32)에서 다수의 긴 통기구들(32a)은 소정의 간격을 가지고 연속적으로 형성된 다수의 중공부(22e)들에 접하도록 형성되며, 그리고 비록 나타내지는 않았지만 상기 설명한 것과 같이 주입 포트들(24a, 24b)은 중공부(22e)들 및 긴 통기구(32a)의 접촉점들에서 형성된다. 또한 다수의 계단부(26a, 26b)들은 긴 통기구(32a)에 평행하도록 그리고 중공부(22e)들의 대략적인 중앙을 통과하도록 형성된다. 따라서 도 3을 확대하여 나타낸 도 4로부터 알 수 있듯이 긴 통기구(32a)에 평행한 홈(36)은 연속적으로 배치된 중공부(22e) 위에 형성된다. 도 3(a) 및 도 3(b)에서 알 수 있듯이 도 4에서는 성형품(34)의 일부분을 나타내며, 도 4에서 나타낸 일부분은 종방향 및 횡방향으로 연속적이고 따라서 성형품(34)이 형성된다.
제조(형성)하는 특징적인 방법을 설명하기 위해서 도 3(a)를 다시 살펴보면, 먼저 칩(12)들은 연속적인 기판(30) 상에 형성된 각각의 다수의 리드(16a)들 상에서 다이 접착된다. 다음으로 접착와이어(18)들은 각각의 접착 패드(12a)들 및 각각의 다수의 리드(16b)들 위에 와이어 접착된다. 결과적으로 도 3(b)에서 나타낸 바 와 같이 연속적인 케이스(32)는 연속적인 기판(30) 위에 설치되며, 그리고 케이스(32)가 가열되어 부착된다.
투명수지(28)는 연속적인 기판(30) 및 부착된 연속적인 케이스(32)에 의해 형성된 다수의 성형품(34)들 안에 트랜스퍼 주형에 의해 주입된다. 보다 상세하게는 성형품(34)에 있어서, 연속적인 케이스(32)의 상부 표면에 접촉하도록 형성된 금형(미도시)이 연속적인 케이스(32) 위로부터 아래로 가압되며, 그리고 나서 투명수지(28)는 긴 홀(32a)의 한쪽 끝으로부터 주입된다. 투명수지(28)는 미리 납작하고 작은 모양으로 변하고, 플런져에 의해 가압됨으로써 주입된다.
다시 말하면, 성형품(34)의 일부분을 나타내는 도 4로부터 알 수 있듯이, 투명수지(28)는 주입 경로 P(긴 통기구(32a)의 일부분)를 통하여 이동하고, 각각의 발광장치(10)에 제공된 주입 포트들(24a, 24b)로부터 주입된다. 도면으로 설명하기 위해서 편의상, 도 4에서 주입 포트들(24)의 측면 상에 주입 경로를 나타내지 않았으나, 방향은 주입 경로 P와 같다. 또한 접착와이어들(18)은 주입 포트들(24a, 24b)로부터 밀어 넣어진 투명수지(28)의 흐름을 따르는 방향으로 접착되기 때문에, 이들 접착와이어들은 투명수지(28)의 주입에 의한 기계적 손상을 받지 않는다.
따라서 투명수지(28)는 주입 포트들(24a, 24b)로부터 주입된다. 즉 투명수지는 케이스(20) 안에서 바닥으로부터 상부까지 흐르며, 그리고 나서 투명수지(28)는 케이스 안에 채워진다. 따라서 투명수지(28)가 주입될 때 공기는 홈(36) 및 금형에 의해 형성된 배기 통기구들(공기 통기구들)로부터 배기 경로 Q를 통해서 빠져나간다. 이 때문에, 어떤 기포도 투명수지(28) 안에 혼입되지 않을 뿐만 아니라 투명수 지(28)가 채워지지 않는 부분도 발생하지 않는다. 또한, 발광장치(10)로부터 바람직한 방향으로 방출된 빛을 모을 수 있도록 투명수지(28)의 표면은 평평하게 된다.
투명수지(28)가 열에 의해서 경화될 경우 즉, 칩(12)이 밀봉될 경우 다음 공정에서 성형품(34)은 다이싱되며, 그리고 나서 다수의 분리된 발광장치(10)가 얻어진다. 이어서 다음 성형품(34)에 투명수지(28)가 주입된다. 이후 상기 설명한 것과 같은 공정이 각각의 성형품(34)들에서 수행된다.
본 실시예에 따르면, 투명수지가 트랜스퍼 주형에 의해 케이스 안에서 바닥에서부터 상부까지 흐르기 때문에 공기가 배기 통기구들로부터 빠져나가며, 기포가 투명수지에 혼입되지 않으며, 그리고 투명수지가 채워지지 않는 것이 발생하지 않는다. 그 결과 비록 트랜스퍼 주형에 의해 형성되더라도 밀봉체가 안정적으로 형성된다. 따라서 생산성을 향상시킬 수 있다.
본 실시예에서는 단지 케이스를 구비한 칩형 발광장치에 대한 제조 방법에 대해서 설명되었다. 그러나 이러한 제조 방법은 또한 칩형 센서등에 적용될 수 있다.
비록 본 발명이 상세하게 설명되고 도시되었을지라도 도면 및 예에 의해서 명확하게 이해되며 그리고 이것은 한정의 의미로 받아들여서는 안된다. 본 발명의 기술적 사상과 범위는 첨부된 청구항들에 의해서 한정된다.

Claims (5)

  1. 전극이 표면에 형성된 기판 상에 칩이 접착되고, 평평한 사각 형상을 가지며 상기 기판 위의 상기 칩을 감싸는 케이스 안에서 수지가 밀봉체로 채워지는 케이스를 구비한 칩형 발광장치로서:
    상기 케이스의 제1 대향 측면들 상의 하부면에 형성된 홀들; 그리고
    상기 제1 측면들에 의해 사이에 형성된 제2 측면들의 상부 모서리들 위에 형성된 계단부들을 포함하는 것을 특징으로 하는 케이스를 구비한 칩형 발광장치.
  2. 제1항에 있어서,
    상기 칩과 상기 전극들을 연결하는 접착와이어를 더 포함하며, 상기 접착와이어는 상기 홀들로부터 밀어 넣어진 상기 수지의 흐름을 따르는 방향으로 접착되는 것을 특징으로 하는 케이스를 구비한 칩형 발광장치.
  3. 평평한 사각 형상을 가지며 기판 위에 위치되는 케이스 및 케이스 안에 형성되며 칩을 밀봉하기 위한 밀봉체를 포함하는 케이스를 구비한 칩형 발광장치에 대한 제조 방법으로서:
    (a) 상기 기판 위에 칩을 접착하는 단계;
    (b) 상기 기판 위에 상기 케이스를 정렬시키는 단계; 그리고
    (c) 상기 케이스 안에서 바닥으로부터 상부까지 상기 수지를 흐르게 함으로 써 상기 밀봉체를 형성하는 단계를 포함하는 것을 특징으로 하는 케이스를 구비한 칩형 발광장치에 대한 제조 방법.
  4. 제3항에 있어서,
    상기 단계(a)는 연속하는 기판 상에 다수의 칩들을 접착하는 단계(a1)를 포함하며,
    상기 단계(b)는 상기 연속하는 기판 상에 연속적인 케이스를 정렬하는 단계(b1)를 포함하며, 그리고
    상기 단계(c)는 상기 연속적인 케이스 안에 상기 수지를 채움으로써 연속하는 밀봉체를 형성하는 단계(c1)를 포함하며:
    (d) 연속적인 몸체를 다이싱하는 단계를 더 포함하는 것을 특징으로 하는 케이스를 구비한 칩형 발광장치에 대한 제조 방법.
  5. 제3항 또는 제4항에 있어서,
    상기 단계(c)에서 접착와이어는 상기 케이스 안에서 홀들로부터 밀어 넣어진 수지의 흐름을 따르는 방향으로 접착되는 것을 특징으로 하는 케이스를 구비한 칩형 발광장치에 대한 제조 방법.
KR1020017009996A 1999-12-09 2000-12-04 케이스를 구비한 칩형 발광장치 및 그 제조방법 KR100653501B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-1999-00350058 1999-12-09
JP35005899A JP2001168400A (ja) 1999-12-09 1999-12-09 ケース付チップ型発光装置およびその製造方法

Publications (2)

Publication Number Publication Date
KR20010108182A KR20010108182A (ko) 2001-12-07
KR100653501B1 true KR100653501B1 (ko) 2006-12-04

Family

ID=18407950

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020017009996A KR100653501B1 (ko) 1999-12-09 2000-12-04 케이스를 구비한 칩형 발광장치 및 그 제조방법

Country Status (6)

Country Link
US (1) US6608334B1 (ko)
EP (1) EP1156535A4 (ko)
JP (1) JP2001168400A (ko)
KR (1) KR100653501B1 (ko)
TW (1) TW472370B (ko)
WO (1) WO2001043205A1 (ko)

Families Citing this family (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030057421A1 (en) * 2001-09-27 2003-03-27 Tzer-Perng Chen High flux light emitting diode having flip-chip type light emitting diode chip with a transparent substrate
JP4211359B2 (ja) 2002-03-06 2009-01-21 日亜化学工業株式会社 半導体装置の製造方法
AU2003211644A1 (en) * 2002-03-08 2003-09-22 Rohm Co., Ltd. Semiconductor device using semiconductor chip
JP3924481B2 (ja) * 2002-03-08 2007-06-06 ローム株式会社 半導体チップを使用した半導体装置
CN100338786C (zh) * 2002-06-19 2007-09-19 三垦电气株式会社 半导体发光装置及其制法和半导体发光装置用反射器
DE102004001312B4 (de) * 2003-07-25 2010-09-30 Seoul Semiconductor Co., Ltd. Chip-Leuchtdiode und Verfahren zu ihrer Herstellung
US7276782B2 (en) * 2003-10-31 2007-10-02 Harvatek Corporation Package structure for semiconductor
KR100562443B1 (ko) * 2004-07-12 2006-03-17 김성구 칩 엘이디 패키지용 금형
US20060046327A1 (en) * 2004-08-30 2006-03-02 Nan Ya Plastics Corporation High heat dissipation LED device and its manufacturing method
CN100382287C (zh) * 2004-10-12 2008-04-16 宏齐科技股份有限公司 一种半导体的封装结构
JP4627177B2 (ja) * 2004-11-10 2011-02-09 スタンレー電気株式会社 Ledの製造方法
US9070850B2 (en) 2007-10-31 2015-06-30 Cree, Inc. Light emitting diode package and method for fabricating same
US8669572B2 (en) 2005-06-10 2014-03-11 Cree, Inc. Power lamp package
KR100621154B1 (ko) * 2005-08-26 2006-09-07 서울반도체 주식회사 발광 다이오드 제조방법
WO2007063489A1 (en) * 2005-12-02 2007-06-07 Koninklijke Philips Electronics N.V. Light emitting diode module
US8044412B2 (en) 2006-01-20 2011-10-25 Taiwan Semiconductor Manufacturing Company, Ltd Package for a light emitting element
US7675145B2 (en) 2006-03-28 2010-03-09 Cree Hong Kong Limited Apparatus, system and method for use in mounting electronic elements
US7635915B2 (en) 2006-04-26 2009-12-22 Cree Hong Kong Limited Apparatus and method for use in mounting electronic elements
US7906794B2 (en) * 2006-07-05 2011-03-15 Koninklijke Philips Electronics N.V. Light emitting device package with frame and optically transmissive element
JP5277960B2 (ja) * 2006-12-28 2013-08-28 日亜化学工業株式会社 発光装置、パッケージ、発光装置の製造方法及びパッケージの製造方法
JP4986282B2 (ja) * 2007-01-10 2012-07-25 東芝ライテック株式会社 発光装置
TW200834954A (en) * 2007-02-02 2008-08-16 Lighthouse Technology Co Ltd Light-emitting diode and backlight module comprising the same
US9711703B2 (en) 2007-02-12 2017-07-18 Cree Huizhou Opto Limited Apparatus, system and method for use in mounting electronic elements
CN101303980B (zh) * 2007-05-10 2010-09-01 一诠精密工业股份有限公司 表面黏着型二极管支架及其制造方法
DE102007041136A1 (de) * 2007-08-30 2009-03-05 Osram Opto Semiconductors Gmbh LED-Gehäuse
KR101349605B1 (ko) 2007-09-27 2014-01-09 삼성전자주식회사 발광소자 패키지의 제조방법
US10256385B2 (en) 2007-10-31 2019-04-09 Cree, Inc. Light emitting die (LED) packages and related methods
KR101488448B1 (ko) * 2007-12-06 2015-02-02 서울반도체 주식회사 Led 패키지 및 그 제조방법
JP5883646B2 (ja) * 2008-10-17 2016-03-15 コーニンクレッカ フィリップス エヌ ヴェKoninklijke Philips N.V. 発光装置の製造方法
KR101007131B1 (ko) 2008-11-25 2011-01-10 엘지이노텍 주식회사 발광 소자 패키지
US8368112B2 (en) 2009-01-14 2013-02-05 Cree Huizhou Opto Limited Aligned multiple emitter package
JP5310672B2 (ja) * 2009-10-15 2013-10-09 日亜化学工業株式会社 発光装置及びその製造方法
KR101075007B1 (ko) * 2010-02-24 2011-10-19 주식회사 참테크 Led 패키지 및 그 성형몰드
US9012938B2 (en) 2010-04-09 2015-04-21 Cree, Inc. High reflective substrate of light emitting devices with improved light output
JP2011171765A (ja) * 2011-05-24 2011-09-01 Towa Corp 光デバイス及び光デバイスの組立方法
JP2011187979A (ja) * 2011-05-24 2011-09-22 Towa Corp 保護用全体部材付の全体基板及びその製造方法
CN102971874A (zh) * 2011-06-07 2013-03-13 松下电器产业株式会社 光半导体封装体及其制造方法
US8564004B2 (en) 2011-11-29 2013-10-22 Cree, Inc. Complex primary optics with intermediate elements
KR101232827B1 (ko) * 2012-03-02 2013-02-21 (주) 큐인테크 Led 패키지 성형몰드 및 이를 적용한 led 패키지
JP2013183089A (ja) * 2012-03-02 2013-09-12 Idec Corp 発光装置、照明装置、発光装置集合体および発光装置の製造方法
JP2014082233A (ja) * 2012-10-12 2014-05-08 Sumitomo Electric Ind Ltd 半導体装置及びその製造方法
KR102123039B1 (ko) * 2013-07-19 2020-06-15 니치아 카가쿠 고교 가부시키가이샤 발광 장치 및 그 제조 방법
DE102013220960A1 (de) * 2013-10-16 2015-04-30 Osram Opto Semiconductors Gmbh Optoelektronisches Bauelement und Verfahren zu seiner Herstellung
US9601670B2 (en) 2014-07-11 2017-03-21 Cree, Inc. Method to form primary optic with variable shapes and/or geometries without a substrate
US10622522B2 (en) 2014-09-05 2020-04-14 Theodore Lowes LED packages with chips having insulated surfaces
JP6458671B2 (ja) * 2015-07-14 2019-01-30 日亜化学工業株式会社 発光装置の製造方法
JP6142902B2 (ja) * 2015-07-23 2017-06-07 日亜化学工業株式会社 発光装置及びその製造方法
US10862014B2 (en) 2015-11-12 2020-12-08 Advanced Semiconductor Engineering, Inc. Optical device package and method of manufacturing the same
JP7139111B2 (ja) * 2017-12-22 2022-09-20 スタンレー電気株式会社 発光装置およびその製造方法
WO2019160062A1 (ja) * 2018-02-16 2019-08-22 京セラ株式会社 多数個取り素子収納用パッケージおよび多数個取り光半導体装置
DE102018104382A1 (de) * 2018-02-27 2019-08-29 Osram Opto Semiconductors Gmbh Optoelektronisches bauelement und herstellungsverfahren
JP7225746B2 (ja) * 2018-12-07 2023-02-21 富士電機株式会社 半導体装置の製造方法及び半導体装置
JP6852818B2 (ja) * 2020-01-06 2021-03-31 日亜化学工業株式会社 発光装置の製造方法
CN113539842B (zh) * 2020-04-16 2024-06-18 光宝科技新加坡私人有限公司 封装传感器的制造方法
TWI786390B (zh) * 2020-04-16 2022-12-11 新加坡商光寶科技新加坡私人有限公司 封裝感測器的製造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS611744Y2 (ko) * 1979-03-15 1986-01-21
JPS5789230A (en) * 1980-11-25 1982-06-03 Hitachi Ltd Semiconductor device
US4862586A (en) * 1985-02-28 1989-09-05 Michio Osada Lead frame for enclosing semiconductor chips with resin
JPS61237485A (ja) * 1985-04-12 1986-10-22 Takiron Co Ltd 発光表示体の製法
JPS6225464A (ja) * 1985-07-25 1987-02-03 Sanyo Electric Co Ltd 発光素子
JPH01297869A (ja) * 1988-05-26 1989-11-30 Iwasaki Electric Co Ltd 発光ダイオード及びその製造方法
JP2771838B2 (ja) * 1989-03-31 1998-07-02 ポリプラスチックス株式会社 電子部品の樹脂封止方法、樹脂封止用成形金型及び電子部品封止成形品
JPH04111768U (ja) * 1991-03-14 1992-09-29 株式会社小糸製作所 モジユールタイプledのモールド構造
US5492586A (en) * 1993-10-29 1996-02-20 Martin Marietta Corporation Method for fabricating encased molded multi-chip module substrate
JPH07231119A (ja) * 1994-02-15 1995-08-29 Mitsubishi Cable Ind Ltd Led集合体モジュール
JP2994219B2 (ja) * 1994-05-24 1999-12-27 シャープ株式会社 半導体デバイスの製造方法
JPH0832118A (ja) * 1994-07-19 1996-02-02 Rohm Co Ltd 発光ダイオード
US5851449A (en) * 1995-09-27 1998-12-22 Kabushiki Kaisha Toshiba Method for manufacturing a surface-mounted type optical semiconductor device
JP3492178B2 (ja) * 1997-01-15 2004-02-03 株式会社東芝 半導体発光装置及びその製造方法
US6274890B1 (en) * 1997-01-15 2001-08-14 Kabushiki Kaisha Toshiba Semiconductor light emitting device and its manufacturing method
JPH1187740A (ja) * 1997-09-04 1999-03-30 Stanley Electric Co Ltd 面実装部品の形成方法

Also Published As

Publication number Publication date
EP1156535A1 (en) 2001-11-21
US6608334B1 (en) 2003-08-19
EP1156535A4 (en) 2007-03-14
WO2001043205A1 (fr) 2001-06-14
KR20010108182A (ko) 2001-12-07
TW472370B (en) 2002-01-11
JP2001168400A (ja) 2001-06-22

Similar Documents

Publication Publication Date Title
KR100653501B1 (ko) 케이스를 구비한 칩형 발광장치 및 그 제조방법
US6395579B2 (en) Controlling packaging encapsulant leakage
US6870274B2 (en) Flash-preventing window ball grid array semiconductor package, method for fabricating the same, and chip carrier used in the semiconductor package
EP0923120A1 (en) Method for manufacturing semiconductor device
KR20060102504A (ko) 반도체 장치의 제조 방법
US20020039811A1 (en) A method of manufacturing a semiconductor device
JPH10200016A (ja) ボールグリッドアレイ半導体パッケージ用印刷回路基板及びこれを用いるボールグリッドアレイ半導体パッケージのモールディング方法
KR20180003042U (ko) 리드 프레임 디바이스
JP4127426B2 (ja) チップ型半導体のパッケージ構造および製造方法
JP2007518275A (ja) 光センサを実装するための方法
KR20070015014A (ko) 적층형 다이 패키지의 제작 방법
US6686652B1 (en) Locking lead tips and die attach pad for a leadless package apparatus and method
KR20140131974A (ko) 기판상에 주조된 캡슐로 싸인 오목부를 지닌 반도체 레이저 칩 패키지 및 그것의 형성방법
US7095122B2 (en) Reduced-dimension microelectronic component assemblies with wire bonds and methods of making same
JP3831504B2 (ja) リードフレーム
JP3621203B2 (ja) トランスファ樹脂封止方法及びそれに用いる樹脂封止 金型装置
JP7021970B2 (ja) リードフレーム、樹脂付きリードフレーム、樹脂付きリードフレームの製造方法および半導体装置の製造方法
KR100487135B1 (ko) 볼그리드어레이패키지
US20060012035A1 (en) Method of packaging integrated circuits, and integrated circuit packages produced by the method
JP4723776B2 (ja) 半導体装置の製造方法
NL2027540B1 (en) Semiconductor Lead-on-Chip Assembly
JP4215300B2 (ja) 半導体装置の製造方法
KR19990051002A (ko) 적층형 패키지 및 그 제조방법
KR100707096B1 (ko) 반도체 패키지 제조용 접착수단의 제조방법
TWM624922U (zh) 具有切割對位記號的導線架元件

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111028

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee