KR100584959B1 - 모니터링 포토 다이오드의 오프셋 보상 회로 - Google Patents
모니터링 포토 다이오드의 오프셋 보상 회로 Download PDFInfo
- Publication number
- KR100584959B1 KR100584959B1 KR1020040101267A KR20040101267A KR100584959B1 KR 100584959 B1 KR100584959 B1 KR 100584959B1 KR 1020040101267 A KR1020040101267 A KR 1020040101267A KR 20040101267 A KR20040101267 A KR 20040101267A KR 100584959 B1 KR100584959 B1 KR 100584959B1
- Authority
- KR
- South Korea
- Prior art keywords
- switching
- offset
- offset voltage
- fuse
- current source
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B7/00—Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
- G11B7/12—Heads, e.g. forming of the optical beam spot or modulation of the optical beam
- G11B7/125—Optical beam sources therefor, e.g. laser control circuitry specially adapted for optical storage devices; Modulators, e.g. means for controlling the size or intensity of optical spots or optical traces
- G11B7/126—Circuits, methods or arrangements for laser control or stabilisation
- G11B7/1263—Power control during transducing, e.g. by monitoring
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/34—Negative-feedback-circuit arrangements with or without positive feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
- H03F3/08—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
- H03F3/45973—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/72—Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
Landscapes
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
본 발명은 모니터링 포토 다이오드의 오프셋 전압을 보상하는 회로에 관한 것이다.
보다 구체적으로, 본 발명은 포토 다이오드의 테스트에 의해 오프셋 전압을 측정하고 측정된 전압값에 따라 전류원 및 오프셋 저항을 추가하여 오프셋 전압을 상쇄할 수 있는 회로에 관한 것이다.
모니터링 다이오드, MPD, 퓨즈, 오프셋
Description
도1은 종래의 MPD의 회로 구조를 나타낸다.
도2는 종래의 MPD의 오프셋 전압 보상 방법을 나타낸다.
도3은 본 발명의 일 실시예에 따른 MPD 오프셋 전압 보상 회로의 구성을 나타낸다.
도4는 본 발명의 일 실시예에 따라 오프셋 전압을 보상하는 방법의 흐름도를 나타낸다.
도5는 본 발명의 일 실시예로서 퓨즈의 양단에 연결된 스위칭 패드를 갖는 오프셋 전압 보상 회로를 나타낸다.
도6은 본 발명의 또다른 실시예로서 레이저에 의해 퓨즈를 끊어주는 방법을 나타낸다.
도7은 본 발명에 따른 또다른 실시예로서 스위칭 소자 및 오프셋 콘트롤 블록 회로를 이용하여 외부에서 별도의 오프셋 보상 회로를 나타낸다.
도8은 본 발명에 따른 또다른 실시예로서, 오프셋 전압값 측정함과 동시에 오프셋 전압값을 조정할 수 있는 오프셋 전압 보상 회로를 나타낸다.
※ 도면의 주요 부분의 부호 설명 ※
22 : GAIN 증폭기 23 : 스위칭 패드
24,25 : 오프셋 콘트롤 블록 26 : 오프셋 센서부
본 발명은 모니터링 포토 다이오드의 오프셋 전압을 보상하는 회로에 관한 것이다.
보다 구체적으로, 본 발명은 포토 다이오드의 테스트에 의해 오프셋 전압을 측정하고 측정된 전압값에 따라 전류원 및 오프셋 저항을 추가하여 오프셋 전압을 상쇄할 수 있는 회로에 관한 것이다.
현재 광학 기록장치의 산업 동향은 CDP, DVDP를 지나 CDRW, DVDRW, COMBO, SUPER COMBO등 기록계 중심으로 변화하였으며, HDTV방송으로 대표되는 고화질, 고용량의 데이터를 기록 저장하기 위해 고배속의 기록계 성능이 요구된다. 이에 CDRW, DVDRW 및 블루레이(Blueray) 기록계 광픽업 장치의 개발이 경쟁적으로 이루어지고 있으며, 기록계에서는 데이터 기록시 고속의 레이저 신호를 사용하여 CD, DVD 미디어에 기록하기 위해서 빠르고 정확한 LD 전력의 조절이 필요하고, 이를 위해 레이저 전력 모니터링 용 PDIC(이하 MPD : Monitoring Photo Diode)의 기술이 핵심적이다. 특히 MPD는 정확한 레이저 전력을 모니터링 하기 위해서 오프셋 전압의 절대값이 작아야 한다.
도1은 종래의 MPD의 회로 구조를 나타낸다. MPD는 포토 다이오드(11) 에서 입사된 레이저 광신호를 전류 신호로 변환하고, I-V 증폭기(12)에서 전류신호를 전압의 형태로 변환하며, GAIN 증폭기(13)에서 전압신호를 증폭하여 출력한다. 이때 출력전압의 DC 레벨은 입력 광신호가 없을 때 기준 전압과 동일해야 한다. 입력 광신호가 없을 때, 출력 전압을 Voffset 이라 하는데 이 값이 크면 포토 다이오드(11)에 입사되는 정확한 광신호량을 측정하기 어렵다. Voffset은 I-V 증폭기(12) 와 GAIN 증폭기(13)에서 사용되는 OP AMP의 에러값에 의해 발생한다. 이러한 에러값은 OP-AMP의 특성이 이상적이지 않기 때문에 생겨나는 것이다. 이와같은 에러값을 없애기 위해서 종래에는 도2에 도시된 바와 같이, Roffset에 보상 전류(Ioffset_comp)를 흘려서 Voffset 을 조절한다.
도2를 참조하면,
이다.
Vin_offset은 GAIN 증폭기가 이상적이지 않기 때문에 발생하는 것으로서 GAIN 증폭기 내부에 걸리는 전압이다.
또한, 도2로부터
이다.
도2에서, Vin=0일 때는 이상적으로 GAIN 증폭기 내부에 흐르는 전류는 0이어야 하지만, GAIN 증폭기가 이상적이 아니기 때문에 GAIN 증폭기 내부에 입력 전류가 발생한다. 이 전류를 ib_diff라 하면, VRoff = ib_diff ×Roffset 이고, 식(2)를 식(1)에 대입하면,
이 된다.
그러나, 도2와 같이 오프셋 보상 전류 Ioffset_comp를 흘려주면, Vout은 다음과 같이 된다.
식(4)로부터, 이상적인 경우와 같이 Vout = Vx1이 되려면,
이어야 하고, 식(5)를 만족할 때,
이 된다.
따라서, 식(5)가 만족되도록 도2와 같이 Ioffset_comp.를 흘려줄 수 있는 전류 전원(16)을 회로에 추가하여 Ioffset_comp를 조절하면 오프셋 전압을 보상할 수 있다.
MPD 회로는 매우 미세한 크기의 레이저 다이오드의 전력을 모니터링하는 회로로서, 광신호의 크기를 정밀하게 검출해야 하기 때문에 Voffset 값을 매우 정밀하게 측정할 수 있어야 한다. 이에 따라, 통상적으로 요구되는 기준은 오차 범위 ±12mV 이나, 최근에는 오차 범위 ±3mV 이내까지 요구하는 응용분야도 생겨나고 있다.
그러나, 도1 및 도2에서 설명한 오프셋 보상 전류원을 적용하여 오프셋 보상회로를 구성하면, MPD 의 오프셋 특성은 어느 정도 개선되지만, 실제 칩 생산시 증폭기의 오프셋 값은 불규칙한 값을 갖기 때문에 수정하는데 한계가 있다.
이와 관련하여, 일본 특개2004-120311호에는 출력 오프셋 전압을 제거하기 위해 2개의 전치 앰프 및 이들의 출력을 차동증폭하는 차동증폭기를 구비하여, 이들 증폭기들에 연결되는 피드백 저항들을 선택적으로 연결함으로써 출력 오프셋 전압을 조절할 수 있는 회로를 개시하고 있다.
그러나, 위와 같은 오프셋 보상 회로 및 기타 현재 공지되어 있는 오프셋 회로들은 모니터링 포토 다이오드 등의 생산 공정에 적용할 수 없으므로, 모니터링 포토 다이오드 생산 공정에 효율적으로 적용될 수 있는 오프셋 보상 회로가 요구된다.
이와 관련하여, 일본 특개2004-120311호에는 출력 오프셋 전압을 제거하기 위해 2개의 전치 앰프 및 이들의 출력을 차동증폭하는 차동증폭기를 구비하여, 이들 증폭기들에 연결되는 피드백 저항들을 선택적으로 연결함으로써 출력 오프셋 전압을 조절할 수 있는 회로를 개시하고 있다.
그러나, 위와 같은 오프셋 보상 회로 및 기타 현재 공지되어 있는 오프셋 회로들은 모니터링 포토 다이오드 등의 생산 공정에 적용할 수 없으므로, 모니터링 포토 다이오드 생산 공정에 효율적으로 적용될 수 있는 오프셋 보상 회로가 요구된다.
본 발명은 위와 같은 문제점을 해결하기 위해 MPD 회로의 생산 후 EDS 웨이퍼 테스트 등의 테스트시 오프셋 특성을 수정 및 개선 할 수 있는 방법을 제시하여 균일한 Voffset 특성을 가진 MPD 보상 회로를 제공하는 것을 목적으로 한다.
또한, 본 발명은 개별 MPD 제품별로 Voffset 전압을 선택적으로 보상할 수 있는 MPD 보상 회로를 제공하는 것을 목적으로 한다.
또한, 본 발명은 Voffset 특성을 개선함으로써, 온도에 따른 MPD의 Voffset 드리프트(drift) 특성, 온도에 따른 MPD의 광효율 특성 및 생산 수율을 개선하는 것을 목적으로 한다.
본 발명의 일 실시예에 따른 오프셋 보상회로는, 입력 신호를 증폭하여 출력하는 증폭 소자; 상기 증폭 소자의 한 입력단에 연결된 주 전류원, 상기 주 전류원과 병렬로 연결된 적어도 하나의 부가 전류원, 및 상기 부가 전류원 각각에 연결되며 상기 부가 전류원을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으로 상승시키는 스위칭부로 구성되는 전원부; 및 상기 증폭 소자의 다른 입력단 및 출력단 사이에 연결된 피드백 저항 소자를 포함하는 것을 특징으로 한다.
본 발명의 또다른 실시예에 따른 오프셋 보상회로는, 입력 신호를 증폭하여 출력하는 증폭 소자; 상기 증폭 소자의 한 입력단에 연결된 주 저항, 상기 주 저항에 직렬로 연결된 적어도 하나의 부가 저항, 및 상기 부가 저항 각각에 연결되며 상기 부가 저항을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으로 하강시키는 스위칭부로 구성되는 저항부; 및 상기 증폭 소자의 다른 입력단 및 출력단 사이에 연결된 피드백 저항 소자를 포함하는 것을 특징으로 한다.
본 발명의 또다른 실시예에 따른 오프셋 보상회로는, 입력 신호를 증폭하여 출력하는 증폭 소자; 상기 증폭 소자의 한 입력단에 연결된 주 전류원, 상기 주 전류원과 병렬로 연결된 적어도 하나의 부가 전류원 및 상기 부가 전류원 각각에 연결되며 상기 부가 전류원을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으 로 상승시키는 스위칭부로 구성되는 전원부; 상기 증폭 소자의 입력단 중 상기 주 전류원과 동일한 입력단에 연결된 주 저항, 상기 주 저항에 직렬로 연결된 적어도 하나의 부가 저항, 및 상기 부가 저항 각각에 연결되며 상기 부가 저항을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으로 하강시키는 스위칭부로 구성되는 저항부; 및 상기 증폭 소자의 다른 입력단 및 출력단 사이에 연결된 피드백 저항 소자를 포함하는 것을 특징으로 한다.
본 발명의 또다른 실시예에 따른 오프셋 보상 방법은, 입력 신호를 수신하여 증폭하고, 한 입력단에는 적어도 2개 이상의 병렬로 연결된 전류원 및 적어도 2개 이상의 직렬로 연결된 저항소자들이 연결되고, 다른 입력단과 출력단과 사이에는 피드백 저항 소자가 연결된 증폭 소자의 오프셋 전압을 측정하는 단계; 상기 측정된 오프셋 전압이 동작 범위 내에 있는지 판단하는 단계; 및 상기 측정된 오프셋 전압값에 따라 상기 전류원 및 상기 저항소자들을 선택적으로 비활성화시킴으로써 상기 오프셋 전압을 상승 또는 하강시키는 단계를 포함하는 것을 특징으로 한다.
이하, 도면을 참조하여 본 발명을 보다 상세히 설명한다.
도3은 본 발명의 일 실시예에 따른 MPD 오프셋 전압 보상 회로의 구성을 나타낸다.
증폭 소자(22)의 비반전 입력단에는 일정한 전류를 공급하는 주 전류원(Io)이 연결되어 있고, 주 전류원(Io)에 병렬로 적어도 하나의 부가 전류원들(I1,I2,I3)이 서로 병렬로 연결된다. 또한, 증폭 소자(22)의 비반전 입력단에는 주 저항(R1)이 연결되어 있고, 주 저항(R1)에는 적어도 하나의 부가 저항(R2,R3,R4)이 서로 직렬로 연결된다. 또한, 부가 전류원들(I1,I2,I3)에는 스위칭 부로서, 퓨즈(F0,F1,F2)가 각각 직렬로 연결되고, 부가 저항(R2,R3,R4)에는 스위칭 부로서 퓨즈(F3,F4,F5)가 각각 병렬로 연결된다.
상기 증폭 소자(22)의 반전 입력단과 출력단 사이에는 피드백 저항 Rfg가 연결되며, 저항부의 저항값과 피드백 저항(Rfg)값에 따라 증폭 소자(22)의 증폭비가 결정된다.
MPD가 설계되어 포함되어 있는 웨이퍼 상의 칩들이 정상적으로 동작하는지 테스트하고 수리하는 등 패키징을 하기 전에 제품의 측정 성능을 확인하기 위해 소위 EDS(Electrical Die Sorting) 테스트 과정을 수행하게 되는데, MPD의 EDS 테스트시에 측정되는 오프셋 전압값에 따라 부가 전류원(I1,I2,I3) 또는 부가 저항(R2,R3,R4)에 연결된 스위칭부를 선택적으로 온오프함으로써 증폭 소자(22)의 오프셋 전압을 조절할 수 있다. 스위칭부로는 퓨즈 또는 FET, CMOS, MOSFET 등의 스위칭 소자가 사용될 수 있으며, 퓨즈의 경우에는 퓨즈가 연결된 상태는 온이고, 끊어주면 오프가 된다.
스위칭부로서 퓨즈를 사용하는 경우, 부가 전류원(I1,I2,I3) 또는 부가 저항(R2,R3,R4)에 퓨즈를 각각 연결하고, 부가 전류원(I1,I2,I3)에 연결된 퓨즈(F0,F1,F2) 또는 부가 저항에 연결된 퓨즈(F3,F4,F5)에 연결된 퓨즈를 선택적으로 끊음으로써 Voffset을 조정할 수 있다. 부가 전류원(I1,I2,I3)에 연결된 퓨즈(F0,F1,F2)를 끊어주면 부가 전류원(I1,I2,I3)은 전류를 공급하지 않게 되고, 부가 저항(R2,R3,R4)에 연결된 퓨즈(F3,F4,F5)를 끊어주면 부가 저항(R2,R3,R4)에는 전류가 흐르지 않게 되어 저항부의 총 저항값이 줄어든다.
종래에는 이미 제조된 MPD의 오프셋 전압을 알더라도 이를 제품 별로 조정할 수 있는 방법이 없었으나, 본 발명에서와 같이 MPD 제조 후에 스위칭부를 연결하고 선택적으로 온오프함으로써 증폭 소자의 오프셋 전압을 조정하는 것이 가능하게 된다.
부가 전류원(I1,I2,I3)에 연결된 퓨즈(F2,F1,F0)를 각각 끊을 때마다, 부가 전류원(I1,I2,I3)이 비활성화되면서 오프셋 보상 전류 Ioffset_comp가 감소하여 오프셋 전압이 낮아진다.
또한, 부가 저항(R2,R3,R4)에 연결된 퓨즈(F5,F4,F3)를 각각 끊을 때마다, 부가 저항(R2,R3,R4)이 비활성화되면서 오프셋 전압이 증가한다.
따라서, 반도체 소자 제조후 수행되는 EDS 테스트에 의해 오프셋 전압을 측정한 뒤에, 오프셋 전압이 허용범위보다 높은 경우는 부가 전류원(I1,I2,I3)에 연결된 퓨즈(F2,F1,F0)를 하나씩 끊음으로써 전압을 감소시켜서 오프셋 전압을 허용범위 내에 들어오도록 한다. 또한 EDS 테스트에 의해 측정된 오프셋 전압이 허용범위보다 낮은 경우는 부가 저항(R2,R3,R4)에 연결된 퓨즈(F5,F4,F3)를 하나씩 끊음으로써 오프셋 전압을 상승시켜 허용 범위 내에 들도록 한다.
퓨즈(F0,F1,F2,F3,F4,F5)를 하나씩 끊어줄 때마다 증가하는 전압의 크기는 회로 설계 및 회로를 구성하는 소자에 따라 달라지지만, 통상적인 MPD의 경우 ±15mV 내지 3mV 씩 오프셋 전압이 증가 또는 감소하게 된다.
위와 같은 오프셋 보상 회로는 MPD 설계시에 마이크로 반도체 집적 회로 내에 설계하는 것으로서, 미세한 퓨즈를 선택적으로 끊는 방법으로서는 선택된 퓨즈의 양단에 대량의 전류를 흐르게 하거나, 선택된 퓨즈에 고온의 레이저를 주사하는 방식을 사용할 수 있다.
대량의 전류를 흘려주는 방식에서 통상적인 MDP의 경우 약 10㎃ 정도를 흘려주면 퓨즈가 끊어지게 된다. 또한, 고온의 레이저를 주사하는 경우는 레이저 주사 장비에 의해 끊고자 하는 퓨즈에 정확하게 타게팅한 뒤에 레이저를 주사하면 마이크로 회로 내에 집적된 퓨즈를 선택적으로 끊어서, 각 퓨즈에 연결된 전류원 또는 저항소자를 비활성화시킴으로써 오프셋 전압을 조절할 수 있다.
도4는 본 발명의 일 실시예에 따른 오프셋 전압 보상하는 방법의 흐름도를 나타낸다.
스텝(S1)에서, MPD 및 그 증폭 회로가 포함되어 있는 웨이퍼에 대해 EDS 테스트를 수행한다. 스텝(S2)에서, 입력 전압(VIN)이 0일 때 증폭 소자(22)의 오프셋 전압 Voffset을 측정한다. 스텝(S3)에서, 측정된 Voffset값이 허용 범위 내에 있는지를 판단하고, 허용 범위를 벗어난 경우에 스텝(S4)에서 전류원 또는 저항소자에 연결된 스위칭부를 온오프하여 오프셋 전압을 조절한다. 스위칭부로서 퓨즈가 연결된 경우는, 퓨즈(F0,F1,F2,F3,F4,F5)를 선택적으로 끊어서 전류원 또는 저항소자를 비활성화시킴으로써 증폭 소자(22)의 오프셋 전압을 ±15mV 내지 3mV 단위로 조정하게 된다.
측정된 Voffset이 허용 범위보다 높은 경우는 전류원에 연결된 퓨즈(F0,F1,F2)를 선택적으로 끊어서 오프셋 전압을 낮추고, 측정된 Voffset이 허용 범위보다 낮은 경우는 저항 소자에 연결된 퓨즈(F3,F4,F5)를 선택적으로 끊어서 오프셋 전압을 올린다. 그리고 나서, 스텝(S2)에서, 오프셋 전압을 측정하여 허용 범위에 드는 경우 웨이퍼는 다음 처리 과정(S5)으로 넘어간다.
도5는 스위칭 방법을 나타내는 본 발명의 일 실시예로서, 스위칭부로서 퓨즈가 사용되고 상기 퓨즈의 양단에 연결되어 상기 퓨즈에 대량의 전류를 흘려주기 위한 스위칭 패드(23)가 제공되어 있다. 스위칭 패드(23)는 MPD 설계시에 증폭 소자 등 기타 회로 구성 요소들과 함께 고려되어 웨이퍼 내에 삽입되도록 설계되어야 한다.
스위칭 패드(23)를 통해 퓨즈 각각의 양단에 강한 전류를 흘려주어 퓨즈를 선택적으로 끊어주면 전류원(I1,I2,I3) 또는 저항소자(R1,R2,R3)가 비활성화되어 Voffset 값이 증가 또는 감소하게 된다.
퓨즈를 끊을 때마다 증가 또는 감소되는 오프셋 전압 크기는 증폭 소자를 포함한 기타 소자들의 동작 전압 범위에 따라 달라지지만, 통상적인 MPD의 경우 오프셋 전압은 ±15mV 내지 3mV 단위로 조정된다. 퓨즈는 통상적으로 약 10mA 이상의 전류를 흘려주면 끊어지도록 설계되는 것이 바람직하다.
도6은 본 발명의 또다른 실시예로서 스위칭부로서 퓨즈가 사용되고 상기 퓨즈를 레이저에 가하여 오프시키는 방법을 나타낸다. 도6에 도시된 바와 같이, 전 류원 또는 저항 소자 각각에 연결된 퓨즈(F0,F1,F2,F3,F4,F5)에 선택적으로 레이저를 가함으로써 퓨즈를 끊어줄 수 있다.
이 실시예에서는 웨이퍼 내에 별도의 스위칭 패드나 기타 퓨즈를 끊기 위한 소자들을 별도로 설계할 필요가 없으며, EDS 테스트를 통해 끊어줄 퓨즈를 선택하고 레이저를 정확히 주사하여 필요한 퓨즈만을 끊어주게 된다.
도7은 본 발명에 따른 또다른 실시예로서, 스위칭부로서 입력 신호에 따라 온오프 동작을 수행할 수 있는 스위칭 소자(S1,S2,S3,S4,S5,S6)를 사용하고 오프셋 콘트롤 블록 회로(24)를 이용하여 외부에서 별도의 온오프 신호를 제공하는 오프셋 보상 회로를 나타낸다.
앞선 실시예들과 달리, 퓨즈들이 스위칭 소자들(S1,S2,S3,S4,S5,S6)로 대체된다. 이들 스위칭 소자로는 디지털 입력 신호에 의해 스위칭이 가능한 FET, CMOS, MOSFET 등의 트랜지스터 소자가 사용될 수 있다.
EDS 테스트를 통해 입력 전압이 0일 때 증폭 소자(22)의 오프셋 전압을 측정한 뒤에, 오프셋 전압이 허용 범위 내에 드는지를 판단한다. 측정된 오프셋 전압값이 허용 범위를 벗어나서 조정이 필요한 경우에 외부에서 오프셋 콘트롤 블록(24)에 데이터 입력단을 통해 스위칭 소자 온오프를 위한 입력 신호를 전달한다.
오프셋 콘트롤 블록(24)은 외부로부터 스위칭 소자 온오프 신호를 입력받아 그에 따라 스위칭 소자들(S1,S2,S3,S4,S5,S6)을 선택적으로 온/오프함으로써 전류원(I1,I2,I3) 또는 저항소자(R1,R2,R3)를 비활성화시키고, 그에 따라 오프 전압값 Voffset이 조정된다. 바람직하게는 스위칭 소자들(S1,S2,S3,S4,S5,S6)은 디폴트로 온 상태에 있게 된다.
부가 전류원(I1,I2,I3)에 연결된 스위칭 소자(S1,S2,S3)를 각각 끊을 때마다, 오프셋 보상 전류 Ioffset_comp가 감소하여 오프셋 전압이 낮아진다.
또한, 부가 저항(R2,R3,R4)에 연결된 스위칭 소자(S4,S5,S6)를 각각 끊을 때마다, 오프셋 전압이 증가한다.
바람직하게는, 각 스위칭 소자들을 끊을 때마다 전압값은 증폭 소자의 동작 특성에 따라 달라질 수 있으나, 통상적인 MPD에서는 오프셋 전압이 ±15mV 내지 3mV 단위로 상승 또는 감소되도록 설계하는 것이 바람직하다.
도8은 본 발명에 따른 또다른 실시예로서, 스위칭부로서 입력 신호에 따라 온오프 동작을 수행할 수 있는 스위칭 소자를 사용하고, 오프셋 콘트롤 블록 회로 및 센서를 이용하여 오프셋 전압값 측정함과 동시에 오프셋값을 조정할 수 있는 오프셋 전압 보상 회로를 나타낸다.
도8의 실시예에서는, 오프셋 콘트롤 블록(25)과 Voffset 전압 센서부(26)를 추가하여 오프셋 전압을 측정하면서 동시에 전류량과 오프셋 저항값을 조절하여 동적으로 Voffset 전압을 보상할 수 있다.
즉, 도7에 도시된 실시예와 달리, 외부로부터 별도의 신호를 입력받지 않고, 회로 자체 내에서 전압 센서부(25)가 출력 전압을 센싱하여 센싱된 출력 전압으로부터 오프셋 전압을 측정하여 스위칭 소자들(S1,S2,S3,S4,S5,S6)을 선택적으로 온오프 한다. 오프셋 전압 센서부(25)는 EDS 테스트 중에 측정된 오프셋 전압을 입 력으로 수신하거나, 또는 입력 전압이 0일 때 증폭 소자로부터 직접 오프셋 전압을 측정할 수도 있다.
바람직하게는, 위와 같은 오프셋 전압 센싱 및 오프셋 전압 조절은 EDS 테스트 중에 수행되는 것이 바람직하다.
본 발명에 따른 오프셋 보상 회로는 다음과 같은 효과를 가져온다.
첫째, 이미 제조가 완성된 MPD의 Voffset 값을 생산된 개별 MPD 제품별로 선택적으로 보상할 수 있다.
둘째, Voffset 특성을 개선함으로써, 온도에 따른 MPD의 Voffset 드리프트(drift) 특성을 할 수 있다.
셋째, Voffset 특성이 개선함으로써, 온도에 따른 MPD의 광효율 특성도 개선할 수 있다.
넷째, Voffset 특성이 균일한 MPD를 생산할 수 있어서 생산 수율을 높일 수 있다.
다섯째, 로직 회로에 의해 또는 자동으로 Voffset 특성을 보상할 수 있게 구현하여 하나의 세트로 생산된 제품에 있어서, 세트 제품의 설계자가 Voffset 특성을 원하는 방향으로 조정하여 제품의 호환성을 증가시킬 수 있다.
여섯째, Voffset 특성을 보상함으로써, 광픽업 응용분야에서 광신호의 강도 측정의 정확도를 개선할 수 있다.
이상 본 발명을 실시예를 통해 설명하였으나, 본 발명은 위 실시예에 한정되 지 않고, 이하의 특허청구범위의 해석에 의해서만 한정된다.
Claims (16)
- 입력 신호를 증폭하여 출력하는 증폭 소자;상기 증폭 소자의 한 입력단에 연결된 주 전류원, 상기 주 전류원과 병렬로 연결된 적어도 하나의 부가 전류원, 및 상기 부가 전류원 각각에 연결되며 상기 부가 전류원을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으로 상승시키는 스위칭부로 구성되는 전원부; 및상기 증폭 소자의 다른 입력단 및 출력단 사이에 연결된 피드백 저항 소자를 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제1항에 있어서,상기 스위칭부는 퓨즈로 구성되고, 상기 퓨즈의 양단에 연결되어 상기 퓨즈에 대량의 전류를 흘려줌으로써 상기 퓨즈를 끊어주기 위한 스위칭 패드를 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제1항에 있어서,상기 스위칭부는 입력되는 신호에 따라 온오프 동작을 수행하는 스위칭 소자로 구성되고, 상기 스위칭 소자들을 선택적으로 스위칭함으로써 상기 증폭소자의 오프셋 전압을 단계적으로 상승시키는 오프셋 제어 블록을 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제1항에 있어서,상기 스위칭부는 입력 신호에 따라 온오프 동작을 수행하는 스위칭 소자로 구성되고,상기 오프셋 제어 블록과 동기되어, 상기 증폭 소자의 출력 전압값을 측정하여 상기 오프셋 제어 블록에 제공하는 센서부; 및상기 센서부의 측정값에 따라 상기 스위칭부를 선택적으로 스위칭하는 오프셋 제어 블록을 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 입력 신호를 증폭하여 출력하는 증폭 소자;상기 증폭 소자의 한 입력단에 연결된 주 저항, 상기 주 저항에 직렬로 연결된 적어도 하나의 부가 저항, 및 상기 부가 저항 각각에 연결되며 상기 부가 저항을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으로 하강시키는 스위칭부로 구성되는 저항부; 및상기 증폭 소자의 다른 입력단 및 출력단 사이에 연결된 피드백 저항 소자를 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제5항에 있어서,상기 스위칭부는 퓨즈로 구성되고, 상기 퓨즈의 양단에 연결되어 상기 퓨즈에 대량의 전류를 흘려줌으로써 상기 퓨즈를 끊어주기 위한 스위칭 패드를 포함하 는 것을 특징으로 하는 오프셋 보상 회로.
- 제5항에 있어서,상기 스위칭부는 입력되는 신호에 따라 온오프 동작을 수행하는 스위칭 소자로 구성되고, 상기 스위칭 소자들을 선택적으로 스위칭함으로써 상기 증폭소자의 오프셋 전압을 단계적으로 상승시키는 오프셋 제어 블록을 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제5항에 있어서,상기 스위칭부는 입력 신호에 따라 온오프 동작을 수행하는 스위칭 소자로 구성되고,상기 오프셋 제어 블록과 동기되어, 상기 증폭 소자의 출력 전압값을 측정하여 상기 오프셋 제어 블록에 제공하는 센서부; 및상기 센서부의 측정값에 따라 상기 스위칭부를 선택적으로 스위칭하는 오프셋 제어 블록을 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 입력 신호를 증폭하여 출력하는 증폭 소자;상기 증폭 소자의 한 입력단에 연결된 주 전류원, 상기 주 전류원과 병렬로 연결된 적어도 하나의 부가 전류원 및 상기 부가 전류원 각각에 연결되며 상기 부가 전류원을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으로 상승시키는 스위칭부로 구성되는 전원부;상기 증폭 소자의 입력단 중 상기 주 전류원과 동일한 입력단에 연결된 주 저항, 상기 주 저항에 직렬로 연결된 적어도 하나의 부가 저항, 및 상기 부가 저항 각각에 연결되며 상기 부가 저항을 스위칭하여 상기 증폭 소자의 오프셋 전압을 단계적으로 하강시키는 스위칭부로 구성되는 저항부; 및상기 증폭 소자의 다른 입력단 및 출력단 사이에 연결된 피드백 저항 소자;를 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제9항에 있어서,상기 스위칭부는 퓨즈로 구성되고, 상기 퓨즈의 양단에 연결되어 상기 퓨즈에 대량의 전류를 흘려줌으로써 상기 퓨즈를 끊어주기 위한 스위칭 패드를 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제9항에 있어서,상기 스위칭부는 입력되는 신호에 따라 온오프 동작을 수행하는 스위칭 소자로 구성되고, 상기 스위칭 소자들을 선택적으로 스위칭함으로써 상기 증폭소자의 오프셋 전압을 단계적으로 상승시키는 오프셋 제어 블록을 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 제9항에 있어서,상기 스위칭부는 입력 신호에 따라 온오프 동작을 수행하는 스위칭 소자로 구성되고,상기 오프셋 제어 블록과 동기되어, 상기 증폭 소자의 출력 전압값을 측정하여 상기 오프셋 제어 블록에 제공하는 센서부; 및상기 센서부의 측정값에 따라 상기 스위칭부를 선택적으로 스위칭하는 오프셋 제어 블록을 포함하는 것을 특징으로 하는 오프셋 보상 회로.
- 입력 신호를 수신하여 증폭하고, 한 입력단에는 적어도 2개 이상의 병렬로 연결된 전류원 및 적어도 2개 이상의 직렬로 연결된 저항소자들이 연결되고, 다른 입력단과 출력단과 사이에는 피드백 저항 소자가 연결된 증폭 소자의 오프셋 전압을 측정하는 단계;상기 측정된 오프셋 전압이 동작 범위 내에 있는지 판단하는 단계; 및상기 측정된 오프셋 전압값에 따라 상기 전류원 및 상기 저항소자들을 선택적으로 비활성화시킴으로써 상기 오프셋 전압을 상승 또는 하강시키는 단계;를 포함하는 것을 특징으로 하는 오프셋 전압 보상 방법.
- 제13항에 있어서,상기 전류원에는 직렬로, 상기 저항소자들에는 병렬로 퓨즈가 각각 연결되어 있고,상기 오프셋 전압을 상승 또는 하강시키는 단계는,상기 퓨즈들의 양단에 고전류를 흘려줌으로써 상기 퓨즈를 선택적으로 끊어주는 단계를 포함하는 것을 특징으로 하는 오프셋 전압 보상 방법.
- 제13항에 있어서,상기 전류원에는 직렬로, 상기 저항소자들에는 병렬로 퓨즈가 각각 연결되어 있고,상기 오프셋 전압을 상승 또는 하강시키는 단계는,레이저에 의해 상기 퓨즈들을 선택적으로 끊어주는 단계를 포함하는 것을 특징으로 하는 오프셋 전압 보상방법.
- 제13항에 있어서,상기 전류원 및 저항소자들의 양단에는 각각 스위칭 소자가 각각 연결되어 있고,상기 오프셋 전압을 상승 또는 하강시키는 단계는,상기 스위칭 소자들을 선택적으로 온오프시키는 단계를 포함하는 것을 특징으로 하는 오프셋 전압 보상방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040101267A KR100584959B1 (ko) | 2004-12-03 | 2004-12-03 | 모니터링 포토 다이오드의 오프셋 보상 회로 |
US11/076,467 US7209001B2 (en) | 2004-12-03 | 2005-03-09 | Offset compensation circuit for a monitoring photodiode |
JP2005067519A JP2006166394A (ja) | 2004-12-03 | 2005-03-10 | 監視フォトダイオードのオフセット補償回路 |
CNB2005100553373A CN100419445C (zh) | 2004-12-03 | 2005-03-15 | 用于监测光电二极管的偏移补偿电路 |
DE102005014946A DE102005014946B4 (de) | 2004-12-03 | 2005-04-01 | Offset-Kompensationsschaltung für eine Überwachungs-Photodiode |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040101267A KR100584959B1 (ko) | 2004-12-03 | 2004-12-03 | 모니터링 포토 다이오드의 오프셋 보상 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100584959B1 true KR100584959B1 (ko) | 2006-05-29 |
Family
ID=36441819
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040101267A KR100584959B1 (ko) | 2004-12-03 | 2004-12-03 | 모니터링 포토 다이오드의 오프셋 보상 회로 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7209001B2 (ko) |
JP (1) | JP2006166394A (ko) |
KR (1) | KR100584959B1 (ko) |
CN (1) | CN100419445C (ko) |
DE (1) | DE102005014946B4 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8197123B2 (en) * | 2007-10-29 | 2012-06-12 | Smiths Medical Asd, Inc. | Thermistor circuit calibration |
US7737775B2 (en) * | 2008-07-07 | 2010-06-15 | Mediatek Inc. | Low-noise DC offset calibration circuit and related receiver stage |
JP5521783B2 (ja) * | 2010-05-28 | 2014-06-18 | 住友電気工業株式会社 | トランスインピーダンス型前置増幅器 |
US10749507B1 (en) * | 2019-06-19 | 2020-08-18 | Infineon Technologies Austria Ag | Current trimming system, method, and apparatus |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001184696A (ja) | 1999-12-27 | 2001-07-06 | Toshiba Corp | 電流出力インターフェース回路および光ディスク装置 |
JP2003006905A (ja) | 2001-06-19 | 2003-01-10 | Sony Corp | 光ディスク記録再生装置のレーザダイオード駆動回路及びfpdアンプ回路 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4490682A (en) * | 1981-12-15 | 1984-12-25 | Analogic Corporation | Instrumentation amplifier having automatic offset adjustment |
US4551685A (en) * | 1982-10-25 | 1985-11-05 | Kerns Jr David V | Programmable gain feedback amplifier |
US5233309A (en) * | 1992-01-09 | 1993-08-03 | Analog Devices, Inc. | Programmable gain amplifier |
JPH06303137A (ja) * | 1992-12-29 | 1994-10-28 | Hitachi Ltd | D/a変換器、オフセット調整回路及びこれを用いた携帯通信端末装置 |
JPH11340760A (ja) * | 1998-05-28 | 1999-12-10 | Fuji Film Microdevices Co Ltd | 可変利得増幅回路 |
US6211726B1 (en) * | 1999-06-28 | 2001-04-03 | International Business Machines Corporation | Low voltage, high-current electronic load |
US6310518B1 (en) * | 1999-10-22 | 2001-10-30 | Eric J. Swanson | Programmable gain preamplifier |
US7068108B2 (en) * | 2004-01-09 | 2006-06-27 | Texas Instruments Incorporated | Amplifier apparatus and method |
-
2004
- 2004-12-03 KR KR1020040101267A patent/KR100584959B1/ko not_active IP Right Cessation
-
2005
- 2005-03-09 US US11/076,467 patent/US7209001B2/en not_active Expired - Fee Related
- 2005-03-10 JP JP2005067519A patent/JP2006166394A/ja active Pending
- 2005-03-15 CN CNB2005100553373A patent/CN100419445C/zh not_active Expired - Fee Related
- 2005-04-01 DE DE102005014946A patent/DE102005014946B4/de not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001184696A (ja) | 1999-12-27 | 2001-07-06 | Toshiba Corp | 電流出力インターフェース回路および光ディスク装置 |
JP2003006905A (ja) | 2001-06-19 | 2003-01-10 | Sony Corp | 光ディスク記録再生装置のレーザダイオード駆動回路及びfpdアンプ回路 |
Also Published As
Publication number | Publication date |
---|---|
CN100419445C (zh) | 2008-09-17 |
CN1782726A (zh) | 2006-06-07 |
JP2006166394A (ja) | 2006-06-22 |
US7209001B2 (en) | 2007-04-24 |
DE102005014946A1 (de) | 2006-06-08 |
DE102005014946B4 (de) | 2012-05-10 |
US20060119424A1 (en) | 2006-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7737733B2 (en) | Current-voltage conversion circuit | |
US7227389B2 (en) | Circuit and method for compensating for offset voltage | |
US9255850B2 (en) | Temperature detection circuit and method of adjusting the same | |
JP5175168B2 (ja) | 電流サンプリング方法と回路 | |
US6891866B2 (en) | Calibration of laser systems | |
US20010020670A1 (en) | Automatic power control circuit | |
WO2010080105A2 (en) | Constant switch vgs circuit for minimizing rflatness and improving audio performance | |
US7209001B2 (en) | Offset compensation circuit for a monitoring photodiode | |
US20100150189A1 (en) | Laser control method and laser control circuit | |
US20070030013A1 (en) | Noise measurement semiconductor apparatus | |
CA1252911A (en) | Integrated circuit with channel length indicator | |
KR100915931B1 (ko) | 반도체 장치 및 반도체 측정 장치 | |
JP4080403B2 (ja) | 受光アンプ回路および光ピックアップ | |
JP4807368B2 (ja) | 光電流・電圧変換回路 | |
JP2006269863A (ja) | 光電流増幅回路 | |
Dönsberg et al. | Transconductance amplifier for optical metrology applications of light-emitting diodes | |
JPH03147534A (ja) | 光ピックアップ | |
JP2005116634A (ja) | 複数の基準電圧発生回路を含む半導体装置及びその製造方法 | |
JP4869810B2 (ja) | 減算回路 | |
JP2006025377A (ja) | 受光アンプ回路および光ピックアップ | |
JP2012038967A (ja) | レーザー発光装置および光ディスク装置 | |
JP2007049493A (ja) | 受光アンプ回路およびそれを用いた光ピックアップ装置 | |
JP2008092240A (ja) | 電流−電圧変換アンプの検査回路及びそれを用いた光ピックアップ装置 | |
JP2005294940A (ja) | 半導体回路装置及び演算増幅装置 | |
JP2013114446A (ja) | 半導体装置、光ディスク装置及び半導体装置のテスト方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |