JPH065647A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH065647A
JPH065647A JP16521192A JP16521192A JPH065647A JP H065647 A JPH065647 A JP H065647A JP 16521192 A JP16521192 A JP 16521192A JP 16521192 A JP16521192 A JP 16521192A JP H065647 A JPH065647 A JP H065647A
Authority
JP
Japan
Prior art keywords
semiconductor element
relay
electrode
wires
lead
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16521192A
Other languages
English (en)
Inventor
Sadayuki Moroi
定幸 諸井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Kyushu Ltd
Original Assignee
NEC Kyushu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Kyushu Ltd filed Critical NEC Kyushu Ltd
Priority to JP16521192A priority Critical patent/JPH065647A/ja
Publication of JPH065647A publication Critical patent/JPH065647A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48257Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4941Connecting portions the connecting portions being stacked
    • H01L2224/49429Wedge and ball bonds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85909Post-treatment of the connector or wire bonding area
    • H01L2224/85951Forming additional members, e.g. for reinforcing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】 【目的】金属細線により半導体素子電極とリードフレー
ム内部リードの間を中継部にて中継して接続するのに中
継部での接続強度を増大すること。 【構成】半導体素子搭載部1の上の半導体素子4の電極
とリードフレーム内部リード2との間が中継部の絶縁体
層3のボンディングパッド3a上で、半導体素子電極か
らの金属細線5の他端と内部リード6の他端とが重ねら
れボンディングパッドと共にボンディング接続されてい
る。 【効果】両金属細線が重ねてボンディングパッドに接続
されているので、ボンディングパッドから剥離しても半
導体素子と内部リードとは導通断が起こらない。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はリードフレームの半導体
素子搭載部に搭載した半導体素子上の電極とリードフレ
ームの内部リードとの間を前記リードフレーム半導体素
子搭載部縁辺の中継部を介して金属細線で接続してなる
半導体装置に関する。
【0002】
【従来の技術】従来のこの種の半導体装置は、図4の断
面図に示すように、リードフレームの半導体素子搭載部
1に搭載された半導体素子4上の電極とリードフレーム
の内部リード2との間を、半導体素子搭載部縁辺に設け
た中継部で中継させて金属細線5と6により接続してお
った。中継部はガラスエポキシなどの絶縁体層3上に、
銅などで配線パターン3cを形成して成り、この配線パ
ターン3cの両端にそれぞれ一端を半導体素子電極に接
続した金属細線5の他端と内部リード2に一端を接続し
た金属細線6の他端をボンディング接続していた。
【0003】
【発明が解決しようとする課題】上記従来の半導体装置
では、中継部の配線パターンへのボンディング接続の
際、配線パターンの下に絶縁体層があるため、ボンディ
ング圧力や超音波振動が十分に加わらず、金属細線の十
分な接続強度を得られなかった。このため樹脂封止時に
金属細線が剥離し、断線するという問題があった。
【0004】また絶縁体層に配線パターンを設けた中継
部は多くの工数を要し、リードフレームが高価になり、
かつ、汎用性に欠けるため一層コストアップを来たすと
いう問題もあった。
【0005】
【課題を解決するための手段】上記課題に対して本発明
では、中継部を絶縁体層と簡単なボンディングパッドま
たは導電体細粒で構成し、さらに2本の金属細線の端を
重ねてボンディング接続している。
【0006】
【実施例】つぎに図面を参照して本発明を説明する。図
1は本発明の一実施例の金属細線により半導体素子電極
とリードフレーム内部リード間を接続した状態の断面
図、図2は図1の中継部の平面図である。図1と図2に
おいて、リードフレームの半導体素子搭載部1に半導体
素子4が固着され、この半導体素子4の電極とリードフ
レームの内部リード2との間は、半導体素子搭載部1の
縁辺に設けている中継部で一旦中継された金属細線5と
6で接続されている。中継部は絶縁体層3の上にボンデ
ィングパッド3aを形成して成り、このボンディングパ
ッド3aの上で一端が半導体素子電極に接続された金属
細線5の他端と、内部リード2に一端が接続された金属
細線6の他端とが重ね合わされてボンディング接続され
ている。
【0007】このような両金属細線5と6を直接接続し
ていることにより、金属細線が中継部から剥離しても半
導体素子から内部リードまでの導通が保たれるので、絶
縁体層3上のボンディングパッド3aは単なる点状のも
のでもよく、多工数の配線パターンの必要はない。
【0008】図3は本発明の実施例2の中継部の断面図
である。図において、半導体素子搭載部1縁辺の絶縁体
層3上にはAuの細粒3bが散布され、細粒3bの上に
半導体素子および内部リードからの両金属細線5と6と
の他端を重ね合わせてボンディング接続されている。そ
して接続後は接続部以外のAu細粒は取り除かれる。本
例では、絶縁体層3上にボンディングパッドや配線パタ
ーンを設けるのに比べて極めて簡単にできる利点があ
る。
【0009】
【発明の効果】上記のように本発明では、半導体素子の
電極とリードフレームの内部リードとの間を、中間に中
継部を設けて金属細線で接続する際に、この中継部にお
ける半導体素子電極および内部リードからの両金属細線
端を重ねて直接接続することにより、この金属細線が中
継部の導電体より剥離することがあっても、両金属細線
の間の導通が保たれる。また、中継部の導電体として、
Auなどの細粒を散布したものを用いることにより、導
電体形成の工数を大幅に少なくできるという効果があ
る。
【図面の簡単な説明】
【図1】本発明の実施例1の半導体素子電極とリードフ
レーム内部リードとの間を金属細線により中継部にて中
継接続した状態を示す断面図である。
【図2】図1の中継部の平面図である。
【図3】本発明の実施例2の半導体素子電極とリードフ
レーム内部リードとの間を金属細線により中継部にて中
継接続した中継部を示す断面図である。
【図4】従来の半導体装置の半導体素子電極とリードフ
レーム内部リードとの間を金属細線により中継部にて中
継接続した状態を示す断面図である。
【符号の説明】
1 半導体素子搭載部 2 内部リード 3 絶縁体層 3a ボンディングパッド 3b Au細粒 3c 配線パターン 4 半導体素子 5,6 金属細線

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 リードフレームの半導体素子搭載部に半
    導体素子を搭載し、前記半導体素子搭載部の縁辺に設け
    た絶縁体層の上に導電体を有する中継部を中継点として
    前記半導体素子上の電極と前記リードフレームの内部リ
    ードとの間を金属細線で接続し樹脂封止した半導体装置
    において、前記中継部において前記半導体素子電極につ
    ながる金属細線の他端と内部リードにつながる金属細線
    の他端とが重ね合わせ接続されていることを特徴とする
    半導体装置。
  2. 【請求項2】 上記中継部の導電体は前記絶縁体層上に
    散布された金属細粒からなることを特徴とする請求項1
    の半導体装置。
JP16521192A 1992-06-24 1992-06-24 半導体装置 Pending JPH065647A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16521192A JPH065647A (ja) 1992-06-24 1992-06-24 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16521192A JPH065647A (ja) 1992-06-24 1992-06-24 半導体装置

Publications (1)

Publication Number Publication Date
JPH065647A true JPH065647A (ja) 1994-01-14

Family

ID=15807961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16521192A Pending JPH065647A (ja) 1992-06-24 1992-06-24 半導体装置

Country Status (1)

Country Link
JP (1) JPH065647A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10324069B4 (de) * 2003-05-27 2005-06-23 Infineon Technologies Ag Schaltungsanordnung und Verfahren zur leitenden Verbindung von Kontaktflecken bei Halbleiterchips
JP2007525842A (ja) * 2004-02-26 2007-09-06 フリースケール セミコンダクター インコーポレイテッド 交差導電体アセンブリを備えた半導体パッケージ及びその製造方法
DE102004047306B4 (de) * 2004-09-29 2008-02-07 Infineon Technologies Ag Leistungs-Halbleiterbauteil mit mehreren Bauteilkomponenten
US7391121B2 (en) 2005-02-10 2008-06-24 Infineon Technologies Ag Semiconductor device with a number of bonding leads and method for producing the same
JP2011187841A (ja) * 2010-03-10 2011-09-22 Renesas Electronics Corp 電子装置、中継部材、実装基板、及び電子装置の製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02196450A (ja) * 1989-01-25 1990-08-03 Nec Corp 樹脂封止型半導体装置
JPH02303038A (ja) * 1989-05-17 1990-12-17 Seiko Epson Corp ワイヤボンディング方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02196450A (ja) * 1989-01-25 1990-08-03 Nec Corp 樹脂封止型半導体装置
JPH02303038A (ja) * 1989-05-17 1990-12-17 Seiko Epson Corp ワイヤボンディング方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10324069B4 (de) * 2003-05-27 2005-06-23 Infineon Technologies Ag Schaltungsanordnung und Verfahren zur leitenden Verbindung von Kontaktflecken bei Halbleiterchips
JP2007525842A (ja) * 2004-02-26 2007-09-06 フリースケール セミコンダクター インコーポレイテッド 交差導電体アセンブリを備えた半導体パッケージ及びその製造方法
DE102004047306B4 (de) * 2004-09-29 2008-02-07 Infineon Technologies Ag Leistungs-Halbleiterbauteil mit mehreren Bauteilkomponenten
US7391121B2 (en) 2005-02-10 2008-06-24 Infineon Technologies Ag Semiconductor device with a number of bonding leads and method for producing the same
JP2011187841A (ja) * 2010-03-10 2011-09-22 Renesas Electronics Corp 電子装置、中継部材、実装基板、及び電子装置の製造方法

Similar Documents

Publication Publication Date Title
US6310421B2 (en) Surface acoustic wave device and method for fabricating the same
JPH06151685A (ja) Mcp半導体装置
US4534105A (en) Method for grounding a pellet support pad in an integrated circuit device
KR950704838A (ko) 영역 어레이 상호접속칩의 tab시험(tab testing of area array interconnected chips)
JPH065647A (ja) 半導体装置
JPH0818390A (ja) 弾性表面波装置
JPS622628A (ja) 半導体装置
JPH0621132A (ja) 半導体装置とその製造方法
JP2755032B2 (ja) 半導体装置
JP2869596B2 (ja) 樹脂封止型半導体装置
JPH01257361A (ja) 樹脂封止型半導体装置
JPH07254632A (ja) 半導体装置及びその製造方法
JPH0666351B2 (ja) 半導体集積回路
JPH03129840A (ja) 樹脂封止型半導体装置
JPH06349875A (ja) 半導体装置
JPH06349890A (ja) 半導体装置
JPS6236299Y2 (ja)
JP2561415Y2 (ja) 半導体装置
JPH05291478A (ja) 樹脂封止型半導体装置
JP2745887B2 (ja) 樹脂封止型半導体装置
JPH04151842A (ja) 半導体装置
JPH0637234A (ja) 半導体装置
JPH04365334A (ja) 半導体装置
JPH04365340A (ja) 複合回路型半導体装置
JPH05335366A (ja) 半導体装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19980616