DE112014007252T5 - Schieberegister, stufenweise übertragende Gateansteuerschaltung und Anzeigetafel - Google Patents

Schieberegister, stufenweise übertragende Gateansteuerschaltung und Anzeigetafel Download PDF

Info

Publication number
DE112014007252T5
DE112014007252T5 DE112014007252.4T DE112014007252T DE112014007252T5 DE 112014007252 T5 DE112014007252 T5 DE 112014007252T5 DE 112014007252 T DE112014007252 T DE 112014007252T DE 112014007252 T5 DE112014007252 T5 DE 112014007252T5
Authority
DE
Germany
Prior art keywords
transistor
input terminal
signal input
stepwise
transmitting signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE112014007252.4T
Other languages
English (en)
Other versions
DE112014007252B4 (de
Inventor
Shangcao CAO
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of DE112014007252T5 publication Critical patent/DE112014007252T5/de
Application granted granted Critical
Publication of DE112014007252B4 publication Critical patent/DE112014007252B4/de
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal (AREA)

Abstract

Die vorliegende Erfindung offenbart einen Schieberegister, eine stufenweise übertragende Gateansteuerschaltung und eine Anzeigetafel. Der Schieberegister umfasst ein nach unten übertragendes Modul, ein Ausgangsmodul, ein erstes Pull-Down-Haltemodul, ein zweites Pull-Down-Haltemodul, ein erstes Pull-Down-Modul und ein zweites Pull-Down-Modul; wobei das nach unten übertragende Modul zum Empfangen der stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe dient, wobei das Ausgangsmodul zum Ausgeben der stufenweise übertragenen Signale und der Abtastsignale dient, wobei das erste Pull-Down-Haltemodul, das zweite Pull-Down-Haltemodul, das erste Pull-Down-Modul und das zweite Pull-Down-Modul dazu dienen, das Ausgangssignal nach dem Ausgeben der Abtastsignale des Ausgangsmoduls auf einem niedrigen elektrischen Potenzial zu halten. Durch die obige Lösung kann die Größe des Transistors verringert und dadurch verhindert werden, dass es zu einer Qualitätsabnahme der Transistoren kommt, und auf diese Weise die Ausgabefähigkeit der Schaltung verbessert werden.

Description

  • Gebiet der Erfindung
  • Die vorliegende Erfindung betrifft das Gebiet der Flüssigkristallanzeigetechnologie und insbesondere einen Schieberegister, eine stufenweise übertragende Gateansteuerschaltung und eine Anzeigetafel.
  • Stand der Technik
  • Die horizontale Abtastansteuerung aktueller Flüssigkristallanzeigetafeln erfolgt in erster Linie durch eine externe integrierte Schaltung. Die Abtastung wird durch Steuern der horizontalen Abtastleitungen aller Stufen, die stufenweise geladen und entladen werden, gewährleistet.
  • Bei der GOA-Technik (Gate Driver on Array) werden herkömmliche Herstellungsverfahren für Flüssigkristallanzeigetafeln verwendet, wobei eine horizontale Abtasttreiberschaltung auf einem am Umfang des Anzeigebereichs befindlichen Substrat gebildet ist, um die Ansteuerung der horizontalen Abtastleitungen, wie sie bei der herkömmlichen externen integrierten Schaltung erfolgt, zu ersetzen, wodurch die Flüssigkristallanzeigetafel einen schmaleren Rahmen haben kann.
  • Allerdings ist bei der herkömmlichen GOA-Schaltung die Ausgabezeit des Abtastsignal-Ausgangsanschlusses zu lang, weshalb das Volumen des Dünnschichttransistors am Abtastsignal-Ausgangsanschluss vergrößert werden muss und der Abtastsignal-Ausgangsanschluss nur vom Pull-Down-Modul entladen wird, was dazu führt, dass bei einem Teil der Dünnschichttransistoren die Qualität abnimmt und sich die Ausgabefähigkeit des Abtastsignal-Ausgangsanschlusses dadurch verschlechtert.
  • Aufgabe der Erfindung
  • Das technische Problem der vorliegenden Erfindung wird durch die Bereitstellung eines Schieberegisters, einer stufenweise übertragenden Gateansteuerschaltung und einer Anzeigetafel gelöst. Durch die obige technische Lösung kann die Größe der Transistoren verringert und dadurch verhindert werden, dass es zu einer Qualitätsabnahme der Transistoren kommt, und auf diese Weise die Ausgabefähigkeit der Schaltung verbessert werden.
  • Zur Beseitigung des obigen technischen Problems wird in der Erfindung eine technische Lösung zur Bereitstellung eines Schieberegisters verwendet. Der Schieberegister umfasst ein nach unten übertragendes Modul, ein Ausgangsmodul, ein erstes Pull-Down-Haltemodul, ein zweites Pull-Down-Haltemodul, ein erstes Pull-Down-Modul und ein zweites Pull-Down-Modul, wobei das nach unten übertragende Modul, das Ausgangsmodul, das erste Pull-Down-Haltemodul und das zweite Pull-Down-Haltemodul mit einem ersten gemeinsamen Knoten verbunden sind, wobei das erste Pull-Down-Modul mit dem ersten Pull-Down-Haltemodul und dem zweiten Pull-Down-Haltemodul verbunden ist, wobei das zweite Pull-Down-Modul zwischen dem ersten Pull-Down-Modul und dem Ausgangsmodul verbunden ist; wobei das Potenzial des ersten gemeinsamen Knotens, während das nach unten übertragende Modul ein ein hohes elektrisches Potenzial aufweisendes und stufenweise übertragenes Signal einer vorhergehenden Stufe empfängt, auf ein hohes elektrisches Potenzial gebracht wird; wobei das erste Pull-Down-Haltemodul und das zweite Pull-Down-Haltemodul derart konfiguriert sind, dass sie abwechselnd ein hohes Spannungspegelsignal, das von einem Schieberegister einer nachfolgenden Stufe eingegeben wird, empfangen, wodurch ein elektrisches Leiten zwischen dem ersten Pull-Down-Modul und dem ersten gemeinsamen Knoten ermöglicht wird, um das elektrische Potenzial des ersten gemeinsamen Knotens zu senken und auf einem niedrigen elektrischen Potenzial zu halten, wobei gleichzeitig das elektrische Potenzial eines vom Ausgangsmodul ausgegebenen Abtastsignals mittels des zweiten Pull-Down-Moduls basierend auf dem elektrisch leitenden Zustand des ersten Pull-Down-Moduls und des ersten gemeinsamen Knotens gesenkt und auf einem niedrigen elektrischen Potenzial gehalten wird.
  • Hierbei umfasst das nach unten übertragende Modul einen ersten stufenweise übertragenden Signaleingangsanschluss und einen zweiten stufenweise übertragenden Signaleingangsanschluss, die jeweils mit einem ersten stufenweise übertragenden Signalausgangsanschluss und einem zweiten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer vorhergehenden Stufe verbunden sind; wobei das Ausgangsmodul einen ersten Signaleingangsanschluss, einen zweiten Signaleingangsanschluss, einen ersten stufenweise übertragenden Signalausgangsanschluss, einen zweiten stufenweise übertragenden Signalausgangsanschluss und einen Abtastsignal-Ausgangsanschluss umfasst, wobei der erste stufenweise übertragende Signalausgangsanschluss und der zweite stufenweise übertragende Signalausgangsanschluss des Ausgangsmoduls jeweils mit dem ersten stufenweise übertragenden Signaleingangsanschluss und dem zweiten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden und/oder nachfolgenden Stufe verbunden sind, um stufenweise übertragene Signale bereitzustellen, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dienen; wobei das erste Pull-Down-Haltemodul einen dritten stufenweise übertragenden Signaleingangsanschluss und einen dritten Signaleingangsanschluss umfasst, wobei der dritte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der dritte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das zweite Pull-Down-Haltemodul einen vierten stufenweise übertragenden Signaleingangsanschluss und einen vierten Signaleingangsanschluss umfasst, wobei der vierte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der vierte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das erste Pull-Down-Modul einen fünften Signaleingangsanschluss umfasst, der zum Empfangen eines niedrigen Spannungspegelsignals dient; wobei das zweite Pull-Down-Modul einen fünften stufenweise übertragenden Signaleingangsanschluss umfasst, der mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist; wobei das Potenzial des ersten gemeinsamen Knotens, wenn das nach unten übertragende Modul durch den ersten stufenweise übertragenden Signaleingangsanschluss und den zweiten stufenweise übertragenden Signaleingangsanschluss die ein hohes elektrisches Potenzial aufweisenden und stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe empfängt, auf ein hohes elektrisches Potenzial angehoben wird, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit niedrigem elektrischen Potenzial empfangen, um ein Abtastsignal mit niedrigem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben. Nachdem das nach unten übertragende Modul ausgeschaltet ist, befindet sich der erste gemeinsame Knoten weiterhin auf einem hohen elektrischen Potenzial, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit hohem elektrischen Potenzial empfangen, um ein Abtastsignal mit hohem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben. Nach dem Ausgeben des Abtastsignal-Ausgangsanschlusses wird ein ein hohes elektrisches Potenzial aufweisendes und stufenweise übertragenes Signal vom dritten stufenweise übertragenden Signaleingangsanschluss, vierten stufenweise übertragenden Signaleingangsanschluss und sechsten Signaleingangsanschluss in den Schieberegister einer nachfolgenden Stufe eingegeben, wobei Signale mit hohem Potenzial abwechselnd vom dritten Signaleingangsanschluss und vierten Signaleingangsanschluss eingegeben werden, wodurch ein elektrisches Leiten zwischen dem ersten Pull-Down-Modul und dem ersten gemeinsamen Knoten ermöglicht wird, um dadurch abwechselnd den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial zu senken, wobei gleichzeitig das zweite Pull-Down-Modul den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial senkt.
  • Hierbei umfasst das nach unten übertragende Modul einen ersten Transistor; wobei das Drain des ersten Transistors mit dem zweiten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei die Source des ersten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des ersten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden ist.
  • Hierbei ist das Drain des ersten Transistors mit einer Gleichstromquelle verbunden.
  • Hierbei umfasst das Ausgangsmodul einen zweiten Transistor, einen dritten Transistor und einen vierten Transistor, wobei das Drain des zweiten Transistors mit dem ersten Signaleingangsanschluss verbunden ist, wobei die Source des zweiten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Drain des dritten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des dritten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Drain des vierten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des vierten Transistors mit dem zweiten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Gate des zweiten Transistors, das des dritten Transistors und das des vierten Transistors allesamt mit dem ersten gemeinsamen Knoten verbunden sind, wobei eine Kapazität zwischen dem Gate des dritten Transistors und der Source des dritten Transistors geschaltet ist.
  • Hierbei umfasst das erste Pull-Down-Modul einen fünften Transistor, einen sechsten Transistor, einen siebten Transistor, einen achten Transistor und einen neunten Transistor; wobei das erste Pull-Down-Haltemodul einen zehnten Transistor, einen elften Transistor, einen zwölften Transistor, einen dreizehnten Transistor und einen vierzehnten Transistor umfasst; wobei das zweite Pull-Down-Haltemodul einen fünfzehnten Transistor, einen sechzehnten Transistor, einen siebzehnten Transistor, einen achtzehnten Transistor und einen neunzehnten Transistor umfasst; wobei das Gate des fünften Transistors, das des sechsten Transistors und das des siebten Transistors mit dem ersten gemeinsamen Knoten verbunden sind, wobei die Source des sechsten Transistors und die des siebten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Gate des achten Transistors und das des neunten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des achten Transistors und die des neunten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zehnten Transistors, das des elften Transistors und das des zwölften Transistors und das Gate des zwölften Transistors mit dem dritten Signaleingangsanschluss verbunden sind, wobei das Gate des zehnten Transistors mit dem dritten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am zweiten gemeinsamen Knoten die Source des zehnten Transistors mit der Source des elften Transistors verbunden ist; wobei das Gate des elften Transistors mit der Source des zwölften Transistors verbunden ist; wobei die Source des zwölften Transistors mit dem Drain des achten Transistors verbunden ist; wobei das Drain des dreizehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des dreizehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des dreizehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des vierzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des vierzehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des vierzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des fünfzehnten Transistors, das des sechzehnten Transistors und das des siebzehnten Transistors und das Gate des siebzehnten Transistors mit dem vierten Signaleingangsanschluss verbunden sind, wobei das Gate des fünfzehnten Transistors mit dem vierten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am dritten gemeinsamen Knoten die Source des fünfzehnten Transistors mit der Source des sechzehnten Transistors verbunden ist; wobei das Gate des sechzehnten Transistors mit der Source des siebzehnten Transistors verbunden ist; wobei die Source des siebzehnten Transistors mit dem Drain des neunten Transistors verbunden ist; wobei das Drain des achtzehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des achtzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des achtzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des neunzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des neunzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des neunzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist.
  • Hierbei ist das Gate des zehnten Transistors mit dem vierten Signaleingangsanschluss verbunden, wobei das Gate des fünfzehnten Transistors mit dem dritten Signaleingangsanschluss verbunden ist.
  • Hierbei umfasst das zweite Pull-Down-Modul einen zwanzigsten Transistor, einen einundzwanzigsten Transistor und einen zweiundzwanzigsten Transistor, wobei das Gate des zwanzigsten Transistors, das des einundzwanzigsten Transistors und das des zweiundzwanzigsten Transistors mit dem fünften stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des zwanzigsten Transistors, die des einundzwanzigsten Transistors und die des zweiundzwanzigsten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zwanzigsten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Drain des einundzwanzigsten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Drain des zweiundzwanzigsten Transistors mit dem ersten gemeinsamen Knoten verbunden ist.
  • Zur Beseitigung des obigen technischen Problems wird in der Erfindung eine weitere technische Lösung zur Bereitstellung einer stufenweise übertragenden Gateansteuerschaltung verwendet. Die stufenweise übertragende Gateansteuerschaltung umfasst mehrere der oben beschriebenen Schieberegister, wobei der erste stufenweise übertragende Signalausgangsanschluss und der zweite stufenweise übertragende Signalausgangsanschluss jedes Schieberegisters mit dem jeweiligen entsprechenden stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden Stufe und mit dem jeweiligen entsprechenden stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden sind, um auf diese Weise stufenweise übertragene Signale bereitzustellen.
  • Hierbei sind der erste stufenweise übertragende Signaleingangsanschluss und der zweite stufenweise übertragende Signaleingangsanschluss des Schieberegisters der ersten Stufe der stufenweise übertragenden Gateansteuerschaltung mit einem STV-Signal verbunden; wobei der dritte stufenweise übertragende Signaleingangsanschluss, der vierte stufenweise übertragende Signaleingangsanschluss und der fünfte stufenweise übertragende Signaleingangsanschluss des Schieberegisters der letzten Stufe der stufenweise übertragende Gateansteuerschaltung mit dem STV-Signal verbunden sind.
  • Hierbei umfasst das nach unten übertragende Modul einen ersten stufenweise übertragenden Signaleingangsanschluss und einen zweiten stufenweise übertragenden Signaleingangsanschluss, die jeweils mit einem ersten stufenweise übertragenden Signalausgangsanschluss und einem zweiten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer vorhergehenden Stufe verbunden sind; wobei das Ausgangsmodul einen ersten Signaleingangsanschluss, einen zweiten Signaleingangsanschluss, einen ersten stufenweise übertragenden Signalausgangsanschluss, einen zweiten stufenweise übertragenden Signalausgangsanschluss und einen Abtastsignal-Ausgangsanschluss umfasst, wobei der erste stufenweise übertragende Signalausgangsanschluss und der zweite stufenweise übertragende Signalausgangsanschluss des Ausgangsmoduls jeweils mit dem ersten stufenweise übertragenden Signaleingangsanschluss und dem zweiten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden und/oder nachfolgenden Stufe verbunden sind, um stufenweise übertragene Signale bereitzustellen, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dienen; wobei das erste Pull-Down-Haltemodul einen dritten stufenweise übertragenden Signaleingangsanschluss und einen dritten Signaleingangsanschluss umfasst, wobei der dritte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der dritte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das zweite Pull-Down-Haltemodul einen vierten stufenweise übertragenden Signaleingangsanschluss und einen vierten Signaleingangsanschluss umfasst, wobei der vierte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der vierte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das erste Pull-Down-Modul einen fünften Signaleingangsanschluss umfasst, der zum Empfangen eines niedrigen Spannungspegelsignals dient; wobei das zweite Pull-Down-Modul einen fünften stufenweise übertragenden Signaleingangsanschluss umfasst, der mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist; wobei das Potenzial des ersten gemeinsamen Knotens, wenn das nach unten übertragende Modul durch den ersten stufenweise übertragenden Signaleingangsanschluss und den zweiten stufenweise übertragenden Signaleingangsanschluss die ein hohes elektrisches Potenzial aufweisenden und stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe empfängt, auf ein hohes elektrisches Potenzial angehoben wird, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit niedrigem elektrischen Potenzial empfangen, um ein Abtastsignal mit niedrigem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben. Nachdem das nach unten übertragende Modul ausgeschaltet ist, befindet sich der erste gemeinsame Knoten weiterhin auf einem hohen elektrischen Potenzial, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit hohem elektrischen Potenzial empfangen, um ein Abtastsignal mit hohem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben. Nach dem Ausgeben des Abtastsignal-Ausgangsanschlusses wird ein ein hohes elektrisches Potenzial aufweisendes und stufenweise übertragenes Signal vom dritten stufenweise übertragenden Signaleingangsanschluss, vierten stufenweise übertragenden Signaleingangsanschluss und sechsten Signaleingangsanschluss in den Schieberegister einer nachfolgenden Stufe eingegeben, wobei Signale mit hohem Potenzial abwechselnd vom dritten Signaleingangsanschluss und vierten Signaleingangsanschluss eingegeben werden, wodurch ein elektrisches Leiten zwischen dem ersten Pull-Down-Modul und dem ersten gemeinsamen Knoten ermöglicht wird, um dadurch abwechselnd den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial zu senken, wobei gleichzeitig das zweite Pull-Down-Modul den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial senkt.
  • Hierbei umfasst das nach unten übertragende Modul einen ersten Transistor; wobei das Drain des ersten Transistors mit dem zweiten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei die Source des ersten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des ersten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden ist.
  • Hierbei ist das Drain des ersten Transistors mit einer Gleichstromquelle verbunden.
  • Hierbei umfasst das Ausgangsmodul einen zweiten Transistor, einen dritten Transistor und einen vierten Transistor, wobei das Drain des zweiten Transistors mit dem ersten Signaleingangsanschluss verbunden ist, wobei die Source des zweiten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Drain des dritten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des dritten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Drain des vierten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des vierten Transistors mit dem zweiten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Gate des zweiten Transistors, das des dritten Transistors und das des vierten Transistors allesamt mit dem ersten gemeinsamen Knoten verbunden sind, wobei eine Kapazität zwischen dem Gate des dritten Transistors und der Source des dritten Transistors geschaltet ist.
  • Hierbei umfasst das erste Pull-Down-Modul einen fünften Transistor, einen sechsten Transistor, einen siebten Transistor, einen achten Transistor und einen neunten Transistor; wobei das erste Pull-Down-Haltemodul einen zehnten Transistor, einen elften Transistor, einen zwölften Transistor, einen dreizehnten Transistor und einen vierzehnten Transistor umfasst; wobei das zweite Pull-Down-Haltemodul einen fünfzehnten Transistor, einen sechzehnten Transistor, einen siebzehnten Transistor, einen achtzehnten Transistor und einen neunzehnten Transistor umfasst; wobei das Gate des fünften Transistors, das des sechsten Transistors und das des siebten Transistors mit dem ersten gemeinsamen Knoten verbunden sind, wobei die Source des sechsten Transistors und die des siebten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Gate des achten Transistors und das des neunten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des achten Transistors und die des neunten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zehnten Transistors, das des elften Transistors und das des zwölften Transistors und das Gate des zwölften Transistors mit dem dritten Signaleingangsanschluss verbunden sind, wobei das Gate des zehnten Transistors mit dem dritten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am zweiten gemeinsamen Knoten die Source des zehnten Transistors mit der Source des elften Transistors verbunden ist; wobei das Gate des elften Transistors mit der Source des zwölften Transistors verbunden ist; wobei die Source des zwölften Transistors mit dem Drain des achten Transistors verbunden ist; wobei das Drain des dreizehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des dreizehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des dreizehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des vierzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des vierzehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des vierzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des fünfzehnten Transistors, das des sechzehnten Transistors und das des siebzehnten Transistors und das Gate des siebzehnten Transistors mit dem vierten Signaleingangsanschluss verbunden sind, wobei das Gate des fünfzehnten Transistors mit dem vierten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am dritten gemeinsamen Knoten die Source des fünfzehnten Transistors mit der Source des sechzehnten Transistors verbunden ist; wobei das Gate des sechzehnten Transistors mit der Source des siebzehnten Transistors verbunden ist; wobei die Source des siebzehnten Transistors mit dem Drain des neunten Transistors verbunden ist; wobei das Drain des achtzehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des achtzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des achtzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des neunzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des neunzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des neunzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist.
  • Hierbei ist das Gate des zehnten Transistors mit dem vierten Signaleingangsanschluss verbunden, wobei das Gate des fünfzehnten Transistors mit dem dritten Signaleingangsanschluss verbunden ist.
  • Hierbei umfasst das zweite Pull-Down-Modul einen zwanzigsten Transistor, einen einundzwanzigsten Transistor und einen zweiundzwanzigsten Transistor, wobei das Gate des zwanzigsten Transistors, das des einundzwanzigsten Transistors und das des zweiundzwanzigsten Transistors mit dem fünften stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des zwanzigsten Transistors, die des einundzwanzigsten Transistors und die des zweiundzwanzigsten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zwanzigsten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Drain des einundzwanzigsten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Drain des zweiundzwanzigsten Transistors mit dem ersten gemeinsamen Knoten verbunden ist.
  • Zur Beseitigung des obigen technischen Problems wird in der Erfindung eine weitere technische Lösung zur Bereitstellung einer Anzeigetafel verwendet. Die Anzeigetafel umfasst die wie oben beschriebene stufenweise übertragende Gateansteuerschaltung.
  • Hierbei sind der erste stufenweise übertragende Signaleingangsanschluss und der zweite stufenweise übertragende Signaleingangsanschluss des Schieberegisters der ersten Stufe der stufenweise übertragenden Gateansteuerschaltung mit einem STV-Signal verbunden; wobei der dritte stufenweise übertragende Signaleingangsanschluss, der vierte stufenweise übertragende Signaleingangsanschluss und der fünfte stufenweise übertragende Signaleingangsanschluss des Schieberegisters der letzten Stufe der stufenweise übertragende Gateansteuerschaltung mit dem STV-Signal verbunden sind.
  • Vorteilhafte Effekte der Erfindung: Der Unterschied zwischen der Erfindung und dem Stand der Technik besteht darin, dass in der Erfindung die stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe für die Steuerung des Ausgebens der Abtastsignale des Schieberegisters der aktuellen Stufe verwendet werden. Nach dem Ausgeben der Abtastsignale wird das Potenzial des Abtastsignal-Ausgangsanschlusses abwechselnd mittels zweier Pull-Down-Haltemodule auf ein niedriges elektrisches Potenzial gebracht, wobei das Potenzial des Abtastsignal-Ausgangsanschlusses zudem durch eine Koordination mit dem zweiten Pull-Down-Modul auf ein niedriges elektrisches Potenzial gebracht wird, womit bei mehreren Transistoren der Schaltung eine Stromleckage verhindert werden kann, um zu gewährleisten, dass der Abtastsignal-Ausgangsanschluss Signale mit niedrigem Potenzial stabil ausgibt, um so eine Qualitätsabnahme der Transistoren zu verhindern und deren Volumen zu reduzieren.
  • Nachfolgend wird die Erfindung unter Bezugnahme auf die Figuren in schematischer Darstellung näher im Detail beschrieben. Es zeigt:
  • 1 eine schematische strukturelle Darstellung eines ersten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters;
  • 2 ein Schaltbild eines zweiten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters;
  • 3 ein Zeitablaufdiagramm des zweiten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters;
  • 4 ein Schaltbild eines dritten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters;
  • 5 ein Schaltbild eines vierten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters;
  • 6 einen schematischen Schaltungsaufbau des ersten Ausführungsbeispiels der erfindungsgemäßen stufenweise übertragenden Gateansteuerschaltung.
  • Siehe 1, welche eine schematische strukturelle Darstellung eines ersten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters zeigt. Der Schieberegister umfasst:
    ein nach unten übertragendes Modul 110, das einen ersten stufenweise übertragenden Signaleingangsanschluss 111 und einen zweiten stufenweise übertragenden Signaleingangsanschluss 112 umfasst, die jeweils mit einem ersten stufenweise übertragenden Signalausgangsanschluss und einem zweiten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer vorhergehenden Stufe verbunden sind; ein Ausgangsmodul 120, das einen ersten Signaleingangsanschluss 121, einen zweiten Signaleingangsanschluss 122, einen ersten stufenweise übertragenden Signalausgangsanschluss 124, einen zweiten stufenweise übertragenden Signalausgangsanschluss 125 und einen Abtastsignal-Ausgangsanschluss 123 umfasst, wobei der erste stufenweise übertragende Signalausgangsanschluss 124 und der zweite stufenweise übertragende Signalausgangsanschluss 125 jeweils mit dem ersten stufenweise übertragenden Signaleingangsanschluss und dem zweiten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden und/oder nachfolgenden Stufe verbunden sind, um stufenweise übertragene Signale bereitzustellen, wobei der erste Signaleingangsanschluss 121 und der zweite Signaleingangsanschluss 122 jeweils mit einem Wechselstromsignal verbunden sind;
    ein erstes Pull-Down-Haltemodul 130, das einen dritten stufenweise übertragenden Signaleingangsanschluss 131 und einen dritten Signaleingangsanschluss 132 umfasst, die jeweils mit dem ersten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe und mit einem Wechselstromsignal verbunden sind; ein zweites Pull-Down-Haltemodul 140, das einen vierten stufenweise übertragenden Signaleingangsanschluss 141 und einen vierten Signaleingangsanschluss 142 umfasst, die jeweils mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe und mit einem Wechselstromsignal verbunden sind; ein erstes Pull-Down-Modul 150, das einen fünften Signaleingangsanschluss 151 umfasst, der mit einem niedrigen Spannungspegelsignal verbunden ist; ein zweites Pull-Down-Modul 160, das einen fünften stufenweise übertragenden Signaleingangsanschluss 161 umfasst, der mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist.
  • Hierbei sind das nach unten übertragende Modul 110, das Ausgangsmodul, das erste Pull-Down-Haltemodul 130 und das zweite Pull-Down-Haltemodul 140 mit dem ersten gemeinsamen Knoten 170 verbunden, wobei das erste Pull-Down-Modul 150 mit dem ersten Pull-Down-Haltemodul 130 und dem zweiten Pull-Down-Haltemodul 140 verbunden ist, wobei das zweite Pull-Down-Modul 160 mit dem ersten Pull-Down-Modul 150 und dem Ausgangsmodul 120 verbunden ist.
  • Wenn das nach unten übertragende Modul 110 durch den ersten stufenweise übertragenden Signaleingangsanschluss 111 und den zweiten stufenweise übertragenden Signaleingangsanschluss 112 die ein hohes elektrisches Potenzial aufweisenden und stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe empfängt, wird das Potenzial des ersten gemeinsamen Knotens 170 auf ein hohes elektrisches Potenzial angehoben, wobei der erste Signaleingangsanschluss 121 und der zweite Signaleingangsanschluss 122 des Ausgangsmoduls 120 Taktsignale mit niedrigem elektrischen Potenzial empfangen, um ein Abtastsignal mit niedrigem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss 123 auszugeben. Nachdem das nach unten übertragende Modul 110 ausgeschaltet ist, befindet sich der erste gemeinsame Knoten 170 weiterhin auf einem hohen elektrischen Potenzial, wobei der erste Signaleingangsanschluss 121 und der zweite Signaleingangsanschluss 122 des Ausgangsmoduls 120 Taktsignale mit hohem elektrischen Potenzial empfangen, um ein Abtastsignal mit hohem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss 123 auszugeben. Nach dem Ausgeben des Abtastsignal-Ausgangsanschlusses 123 wird ein ein hohes elektrisches Potenzial aufweisendes und stufenweise übertragenes Signal vom dritten stufenweise übertragenden Signaleingangsanschluss 131, vierten stufenweise übertragenden Signaleingangsanschluss 141 und sechsten Signaleingangsanschluss 161 in den Schieberegister einer nachfolgenden Stufe eingegeben, wobei Signale mit hohem Potenzial abwechselnd vom dritten Signaleingangsanschluss 132 und vierten Signaleingangsanschluss 142 eingegeben werden, wodurch ein elektrisches Leiten zwischen dem ersten Pull-Down-Modul 150 und dem ersten gemeinsamen Knoten 170 ermöglicht wird, um dadurch abwechselnd den ersten gemeinsamen Knoten 170 und den Abtastsignal-Ausgangsanschluss 123 auf ein niedriges elektrisches Potenzial zu bringen, wobei gleichzeitig das zweite Pull-Down-Modul 160 den ersten gemeinsamen Knoten 170 und den Abtastsignal-Ausgangsanschluss 123 auf ein niedriges elektrisches Potenzial senkt.
  • Der Unterschied zwischen der vorliegenden Ausführung der Erfindung und dem Stand der Technik besteht darin, dass im vorliegenden Ausführungsbeispiel der Erfindung die stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe zur Steuerung des Ausgebens der Abtastsignale des Schieberegisters der aktuellen Stufe verwendet werden. Nach dem Ausgeben der Abtastsignale wird das Potenzial des Abtastsignal-Ausgangsanschlusses abwechselnd mittels zweier Pull-Down-Haltemodule auf ein niedriges elektrisches Potenzial gebracht, wobei das Potenzial des Abtastsignal-Ausgangsanschlusses zudem durch eine Koordination mit dem zweiten Pull-Down-Modul 140 auf ein niedriges elektrisches Potenzial gebracht wird, womit bei mehreren Transistoren der Schaltung eine Stromleckage verhindert werden kann, um zu gewährleisten, dass der Abtastsignal-Ausgangsanschluss Signale mit niedrigem Potenzial stabil ausgibt, um so eine Qualitätsabnahme der Transistoren zu verhindern und deren Volumen zu reduzieren.
  • Siehe 2, welche ein Schaltbild eines zweiten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters zeigt. Die Schaltung umfasst mehrere Dünnschichttransistoren und mehrere Signaleingangsanschlüsse und Signalausgangsanschlüsse.
  • Hierbei umfasst das nach unten übertragende Modul 210 einen ersten Transistor T1; wobei das Drain des ersten Transistors T1 mit dem zweiten stufenweise übertragenden Signaleingangsanschluss 212 verbunden ist, wobei die Source des ersten Transistors mit dem ersten gemeinsamen Knoten 270, nämlich dem Knoten Q, verbunden ist, wobei das Gate des ersten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss 211 verbunden ist.
  • Hierbei umfasst das Ausgangsmodul 220 einen zweiten Transistor T2, einen dritten Transistor T3 und einen vierten Transistor T4, wobei das Drain des zweiten Transistors T2 mit dem ersten Signaleingangsanschluss 221 verbunden ist, wobei die Source des zweiten Transistors mit dem Abtastsignal-Ausgangsanschluss 223 verbunden ist, wobei das Drain des dritten Transistors T3 mit dem zweiten Signaleingangsanschluss 222 verbunden ist, wobei die Source des dritten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss 224 verbunden ist, wobei das Drain des vierten Transistors T4 mit dem zweiten Signaleingangsanschluss 222 verbunden ist, wobei die Source des vierten Transistors mit dem zweiten stufenweise übertragenden Signalausgangsanschluss 225 verbunden ist, wobei das Gate des zweiten Transistors T2, das des dritten Transistors T3 und das des vierten Transistors T4 allesamt mit dem ersten gemeinsamen Knoten 270, nämlich dem Knoten Q, verbunden sind, wobei eine Kapazität C zwischen dem Gate des dritten Transistors T3 und der Source des dritten Transistors geschaltet ist.
  • Hierbei umfasst das erste Pull-Down-Modul 250 einen fünften Transistor T5, einen sechsten Transistor T6, einen siebten Transistor T7, einen achten Transistor T8 und einen neunten Transistor T9; wobei das erste Pull-Down-Haltemodul 230 einen zehnten Transistor T10, einen elften Transistor T11, einen zwölften Transistor T12, einen dreizehnten Transistor T13 und einen vierzehnten Transistor T14 umfasst; wobei das zweite Pull-Down-Haltemodul 240 einen fünfzehnten Transistor T15, einen sechzehnten Transistor T16, einen siebzehnten Transistor T17, einen achtzehnten Transistor T18 und einen neunzehnten Transistor T19 umfasst; wobei das Gate des fünften Transistors T5, das des sechsten Transistors T6 und das des siebten Transistors T7 allesamt mit dem ersten gemeinsamen Knoten 270, nämlich dem Knoten Q, verbunden sind, wobei die Source des sechsten Transistors T6 und die des siebten Transistors T7 mit dem fünften Signaleingangsanschluss 251 verbunden sind; wobei das Gate des achten Transistors T8 und das des neunten Transistors T9 mit dem ersten stufenweise übertragenden Signaleingangsanschluss 211 verbunden sind, wobei die Source des achten Transistors und die des neunten Transistors mit dem fünften Signaleingangsanschluss 251 verbunden sind; wobei das Drain des zehnten Transistors T10, das des elften Transistors T11 und das des zwölften Transistors T12 und das Gate des zwölften Transistors T12 allesamt mit dem dritten Signaleingangsanschluss 232 verbunden sind, wobei das Gate des zehnten Transistors T10 mit dem dritten stufenweise übertragenden Signaleingangsanschluss 231 verbunden ist, wobei am zweiten gemeinsamen Knoten 280, nämlich dem Knoten P, die Source des zehnten Transistors mit der Source des elften Transistors T11 verbunden ist; wobei das Gate des elften Transistors T11 mit der Source des zwölften Transistors T12 verbunden ist; wobei die Source des zwölften Transistors T12 mit dem Drain des achten Transistors T8 verbunden ist; wobei das Drain des dreizehnten Transistors T13 mit dem ersten gemeinsamen Knoten 270, nämlich dem Knoten Q, verbunden ist, wobei das Gate des dreizehnten Transistors mit dem zweiten gemeinsamen Knoten 280, nämlich dem Knoten P, verbunden ist, wobei die Source des dreizehnten Transistors mit dem fünften Signaleingangsanschluss 251 verbunden ist; wobei das Drain des vierzehnten Transistors T14 mit dem Abtastsignal-Ausgangsanschluss 223 verbunden ist, wobei das Gate des vierzehnten Transistors mit dem zweiten gemeinsamen Knoten 280, nämlich dem Knoten P, verbunden ist, wobei die Source des vierzehnten Transistors mit dem fünften Signaleingangsanschluss 251 verbunden ist; wobei das Drain des fünfzehnten Transistors T15, das des sechzehnten Transistors T16 und das des siebzehnten Transistors T17 und das Gate des siebzehnten Transistors T17 allesamt mit dem vierten Signaleingangsanschluss 242 verbunden sind, wobei das Gate des fünfzehnten Transistors T15 mit dem vierten stufenweise übertragenden Signaleingangsanschluss 241 verbunden ist, wobei am dritten gemeinsamen Knoten 290, nämlich dem Knoten K, die Source des fünfzehnten Transistors T15 mit der Source des sechzehnten Transistors T16 verbunden ist; wobei das Gate des sechzehnten Transistors T16 mit der Source des siebzehnten Transistors T17 verbunden ist; wobei die Source des siebzehnten Transistors T17 mit dem Drain des neunten Transistors T19 verbunden ist; wobei das Drain des achtzehnten Transistors T18 mit dem ersten gemeinsamen Knoten 270, nämlich dem Knoten Q, verbunden ist, wobei das Gate des achtzehnten Transistors mit dem dritten gemeinsamen Knoten 290, nämlich dem Knoten K, verbunden ist, wobei die Source des achtzehnten Transistors mit dem fünften Signaleingangsanschluss 251 verbunden ist; wobei das Drain des neunzehnten Transistors T19 mit dem Abtastsignal-Ausgangsanschluss 223 verbunden ist, wobei das Gate des neunzehnten Transistors mit dem dritten gemeinsamen Knoten 290, nämlich dem Knoten K, verbunden ist, wobei die Source des neunzehnten Transistors mit dem fünften Signaleingangsanschluss 251 verbunden ist.
  • Hierbei umfasst das zweite Pull-Down-Modul 260 einen zwanzigsten Transistor T20, einen einundzwanzigsten Transistor T21 und einen zweiundzwanzigsten Transistor T22, wobei das Gate des zwanzigsten Transistors T20, das des einundzwanzigste Transistors T21 und das des zweiundzwanzigsten Transistors T22 allesamt mit dem fünften stufenweise übertragenden Signaleingangsanschluss 261 verbunden sind, wobei die Source des zwanzigsten Transistors, die des einundzwanzigsten Transistors und die des zweiundzwanzigsten Transistors allesamt mit dem fünften Signaleingangsanschluss 251 verbunden sind; wobei das Drain des zwanzigsten Transistors T20 mit dem Abtastsignal-Ausgangsanschluss 223 verbunden ist, wobei das Drain des einundzwanzigsten Transistors T21 mit dem ersten stufenweise übertragenden Signalausgangsanschluss 224 verbunden ist, wobei das Drain des zweiundzwanzigsten Transistors T22 mit dem ersten gemeinsamen Knoten 270, nämlich dem Knoten Q, verbunden ist.
  • Hierbei sind der erste stufenweise übertragende Signaleingangsanschluss 211 und der zweite stufenweise übertragende Signaleingangsanschluss 212 jeweils mit dem ersten stufenweise übertragenden Signaleingangsanschluss und dem zweiten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden Stufe verbunden, um jeweils ein Signal ST(n – 1) und ein Signal CST(n – 1) einzugeben. Der dritte stufenweise übertragende Signaleingangsanschluss 231, der vierte stufenweise übertragende Signaleingangsanschluss 241 und der fünfte stufenweise übertragende Signaleingangsanschluss 261 sind mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden, um ein Signal ST(n + 1) einzugeben. Der erste Signaleingangsanschluss 221 empfängt ein Wechselstromsignal CK(n) und der zweite Signaleingangsanschluss 222 empfängt ein Wechselstromsignal SCK(n). Die Signale mit hohem/niedrigem elektrischen Potenzial LC1 und LC2 werden vom dritten Signaleingangsanschluss 232 und vom vierten Signaleingangsanschluss 242 abwechselnd eingegeben. Das Signal mit niedrigem elektrischen Potenzial Vss wird vom fünften Signaleingangsanschluss 251 eingegeben. Der erste stufenweise übertragende Signalausgangsanschluss 224 und der zweite stufenweise übertragende Signalausgangsanschluss 225 sind mit dem Schieberegister einer vorhergehenden oder nachfolgenden Stufe zur Bereitstellung der stufenweise übertragenen Signale ST(n) und CST(n) verbunden. Der Abtastsignal-Ausgangsanschluss 223 dient zum Ausgeben eines Abtastsignals G(n).
  • Siehe 3, welche ein Zeitablaufdiagramm des zweiten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters zeigt. Der Betriebsablauf der Schaltung ist wie folgt:
    Im Zeitablaufintervall 301: ST(n – 1) und CST(n – 1) befinden sich beide auf einem hohen elektrischen Potenzial; T1 ist eingeschaltet; Der Q-Knoten 270 wird auf ein hohes elektrisches Potenzial aufgeladen; T5, T6, T7, T8 und T9 sind alle eingeschaltet; Da sich Vss auf einem niedrigen elektrischen Potenzial befindet, werden das Potenzial des P-Knotens 280 und das des K-Knotens 290 auf ein niedriges elektrisches Potenzial gebracht; T13, T14, T18, T19 sind aber alle ausgeschaltet; T2, T3 und T4 sind aber eingeschaltet; Zu diesem Zeitpunkt befinden sich sowohl CK(n) als auch SCK(n) auf einem niedrigen elektrischen Potenzial; Daher geben ST(n), CST(n) und G(n) allesamt ein niedriges elektrisches Potenzial aus.
  • Im Zeitablaufintervall 302: ST(n – 1) und CST(n – 1) befinden sich beide auf einem niedrigen elektrischen Potenzial; T1 ist ausgeschaltet; Der Q-Knoten 270 bleibt weiterhin auf einem hohen elektrischen Potenzial; T2, T3 und T4 sind weiterhin eingeschaltet; Zu diesem Zeitpunkt werden jedoch sowohl CK(n) als auch SCK(n) auf ein hohes elektrisches Potenzial gebracht; ST(n), CST(n) und G(n) werden allesamt mit einem hohen elektrischen Potenzial ausgegeben; Durch die Kopplung der Kapazität C wird der Q-Knoten 270 auf ein höheres elektrisches Potenzial angehoben; Zu diesem Zeitpunkt sind T5, T6, T7, T8 und T9 allesamt noch eingeschaltet; Da sich Vss auf einem niedrigen elektrischen Potenzial befindet, werden das Potenzial des P-Knotens 280 und das des K-Knotens 290 auf ein niedriges elektrisches Potenzial gebracht; T13, T14, T18 und T19 sind weiterhin ausgeschaltet; ST(n), CST(n) und G(n) werden erfolgreich ausgegeben.
  • In der späten Phase des Zeitablaufintervalls 302: CK(n) wird auf ein niedriges elektrisches Potenzial gebracht; SCK(n) bleibt weiterhin auf einem hohen elektrischen Potenzial; ST(n) und CST(n) werden erfolgreich mit einem hohen elektrischen Potenzial ausgegeben; G(n) wird erfolgreich mit einem niedrigen elektrischen Potenzial ausgegeben.
  • Im Zeitintervall 303: CK(n) und SCK(n) werden mit einem niedrigen elektrischen Potenzial eingegeben; ST(n + 1) wird mit einem hohen elektrischen Potenzial eingegeben; Zu diesem Zeitpunkt werden T10, T17, T20, T21 und T22 eingeschaltet; Während des Anhebens des P-Knotens 280 wird der K-Knoten 290 gleichzeitig auf ein hohes elektrisches Potenzial gebracht (wenn sich zu diesem Zeitpunkt LC1 auf einem hohen elektrischen Potenzial und LC2 auf einem niedrigen elektrischen Potenzial befindet, wird der P-Knoten 280 während des Senkens des K-Knotens 290 auf ein hohes elektrisches Potenzial angehoben); T18 und T19 sind eingeschaltet; Das elektrische Potenzial des Q-Knotens 270 und das von G(n) werden durch Vss gesenkt; Anschließend werden T5, T6, T7, T8 und T9 ausgeschaltet.
  • Im Zeitintervall 304: LC1 und LC2 befinden sich abwechselnd auf einem hohen elektrischen Potenzial, um abwechselnd den P-Knoten oder den K-Knoten zu laden; T13 und T14 oder T18 und T19 werden abwechselnd eingeschaltet, sodass das Potenzial des Q-Knotens 270 und das von G(n) auf einem niedrigen elektrischen Potenzial gehalten werden.
  • Da CK(n) ein Wechselstromsignal ist, ist T2 größer und weist daher eine große parasitäre Kapazität auf, wobei bei einer Änderung des Signals CK(n) (von einem niedrigen elektrischen Potenzial auf ein hohes elektrisches Potenzial) die Kopplung mit hohem Potenzial am Q-Knoten 270 erfolgt, wodurch bei T2 eine Stromleckage auftritt, wodurch G(n) nicht in der Lage ist, stabil ein niedriges elektrisches Potenzial auszugeben. Daher ist es notwendig, dass das Potenzial des Q-Knotens und das von G(n) stets nach dem Ausgeben von G(n) gesenkt werden.
  • Darüber hinaus werden in der vorliegenden Ausführung amorphe Silizium-TFTs zur Herstellung der Schaltungen verwendet. Da das Problem der Qualitätsabnahme von TFTs berücksichtigt werden muss, arbeiten das erste Pull-Down-Modul 230 und das zweite Pull-Down-Modul 240 abwechselnd, um zu verhindern, dass das Gate von T13, das von T14, das von T18 und das von T19 in der meisten Zeit eines Frames eine positive Potenzialvorspannung aufweisen, was ansonsten zu einer Abnahme der Qualität von T13, T14, T18 und T19 führen würde.
  • Siehe 4, welche ein Schaltbild eines dritten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters zeigt. Der Unterschied zwischen der hier gezeigten Schaltung und der im zweiten Ausführungsbeispiel gezeigten Schaltung besteht darin, dass das Gate von T10 mit dem Signal LC2 verbunden ist und das Gate von T15 mit dem Signal LC1 verbunden ist, um jeweils das Ein- und Ausschalten von T10 und T15 zu steuern.
  • Siehe 5, welche ein Schaltbild eines vierten Ausführungsbeispiels des erfindungsgemäßen Schieberegisters zeigt. Der Unterschied zwischen der hier gezeigten Schaltung und der im dritten Ausführungsbeispiel gezeigten Schaltung besteht darin, dass das Drain von T1 mit einer Gleichstromquelle verbunden ist, um den Q-Knoten aufzuladen.
  • Siehe 6, welche einen schematischen Schaltungsaufbau des ersten Ausführungsbeispiels der erfindungsgemäßen stufenweise übertragenden Gateansteuerschaltung zeigt. Die stufenweise übertragende Gateansteuerschaltung umfasst mehrere Schieberegister wie sie oben beschrieben sind, wobei der erste stufenweise übertragende Signalausgangsanschluss und der zweite stufenweise übertragende Signalausgangsanschluss jedes Schieberegisters mit dem jeweiligen entsprechenden stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden Stufe und mit dem jeweiligen entsprechenden stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden sind, um dadurch stufenweise übertragene Signale bereitzustellen.
  • Hierbei sind der erste stufenweise übertragende Signaleingangsanschluss und der zweite stufenweise übertragende Signaleingangsanschluss des Schieberegisters der ersten Stufe der stufenweise übertragenden Gateansteuerschaltung mit einem STV-Signal verbunden; wobei der dritte stufenweise übertragende Signaleingangsanschluss, der vierte stufenweise übertragende Signaleingangsanschluss und der fünfte stufenweise übertragende Signaleingangsanschluss des Schieberegisters der letzten Stufe der stufenweise übertragenden Gateansteuerschaltung mit dem STV-Signal verbunden sind.
  • Die vorliegende Erfindung stellt ferner eine Anzeigetafel bereit. Die Anzeigetafel umfasst die stufenweise übertragende Gateansteuerschaltung wie sie oben beschrieben ist.
  • Durch das Implementieren der stufenweise übertragenden Gateansteuerschaltung wie sie oben beschrieben ist, in die Anzeigetafel kann der von der Schaltung eingenommene Raum und der Rahmen der Anzeigetafel reduziert werden. Ferner kann mithilfe der beiden Pull-Down-Haltemodule der Qualitätsabnahme der Dünnschichttransistoren durch das abwechselnde Senken des elektrischen Potenzials des Abtastsignal-Ausgangsanschlusses entgegengewirkt werden, wodurch eine hohe Ausgabequalität sichergestellt und die Kosten reduziert werden.
  • Die vorstehende Beschreibung stellt nur bevorzugte Ausführungsbeispiele der Erfindung dar und soll nicht die Schutzansprüche beschränken. Alle gleichwertigen Änderungen und Modifikationen, die gemäß der Beschreibung und den Zeichnungen der Erfindung von einem Fachmann auf diesem Gebiet vorgenommen werden können, fallen in den Schutzumfang der vorliegenden Erfindung.

Claims (17)

  1. Ein Schieberegister, umfassend: ein nach unten übertragendes Modul, ein Ausgangsmodul, ein erstes Pull-Down-Haltemodul, ein zweites Pull-Down-Haltemodul, ein erstes Pull-Down-Modul und ein zweites Pull-Down-Modul, wobei das nach unten übertragende Modul, das Ausgangsmodul, das erste Pull-Down-Haltemodul und das zweite Pull-Down-Haltemodul mit einem ersten gemeinsamen Knoten verbunden sind, wobei das erste Pull-Down-Modul mit dem ersten Pull-Down-Haltemodul und dem zweiten Pull-Down-Haltemodul verbunden ist, wobei das zweite Pull-Down-Modul zwischen dem ersten Pull-Down-Modul und dem Ausgangsmodul verbunden ist; wobei das Potenzial des ersten gemeinsamen Knotens, während das nach unten übertragende Modul ein ein hohes elektrisches Potenzial aufweisendes und stufenweise übertragenes Signal einer vorhergehenden Stufe empfängt, auf ein hohes elektrisches Potenzial gebracht wird; wobei das erste Pull-Down-Haltemodul und das zweite Pull-Down-Haltemodul derart konfiguriert sind, dass sie abwechselnd ein hohes Spannungspegelsignal, das von einem Schieberegister einer nachfolgenden Stufe eingegeben wird, empfangen, wodurch ein elektrisches Leiten zwischen dem ersten Pull-Down-Modul und dem ersten gemeinsamen Knoten ermöglicht wird, um das elektrische Potenzial des ersten gemeinsamen Knotens zu senken und auf einem niedrigen elektrischen Potenzial zu halten, wobei gleichzeitig das elektrische Potenzial eines vom Ausgangsmodul ausgegebenen Abtastsignals mittels des zweiten Pull-Down-Moduls basierend auf dem elektrisch leitenden Zustand des ersten Pull-Down-Moduls und des ersten gemeinsamen Knotens gesenkt und auf einem niedrigen elektrischen Potenzial gehalten wird.
  2. Schieberegister nach Anspruch 1, wobei das nach unten übertragende Modul einen ersten stufenweise übertragenden Signaleingangsanschluss und einen zweiten stufenweise übertragenden Signaleingangsanschluss umfasst, die jeweils mit einem ersten stufenweise übertragenden Signalausgangsanschluss und einem zweiten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer vorhergehenden Stufe verbunden sind; wobei das Ausgangsmodul einen ersten Signaleingangsanschluss, einen zweiten Signaleingangsanschluss, einen ersten stufenweise übertragenden Signalausgangsanschluss, einen zweiten stufenweise übertragenden Signalausgangsanschluss und einen Abtastsignal-Ausgangsanschluss umfasst; wobei der erste stufenweise übertragende Signalausgangsanschluss und der zweite stufenweise übertragende Signalausgangsanschluss des Ausgangsmoduls jeweils mit dem ersten stufenweise übertragenden Signaleingangsanschluss und dem zweiten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden und/oder nachfolgenden Stufe verbunden sind, um stufenweise übertragene Signale bereitzustellen, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dienen; wobei das erste Pull-Down-Haltemodul einen dritten stufenweise übertragenden Signaleingangsanschluss und einen dritten Signaleingangsanschluss umfasst, wobei der dritte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der dritte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das zweite Pull-Down-Haltemodul einen vierten stufenweise übertragenden Signaleingangsanschluss und einen vierten Signaleingangsanschluss umfasst, wobei der vierte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der vierte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das erste Pull-Down-Modul einen fünften Signaleingangsanschluss umfasst, der zum Empfangen eines niedrigen Spannungspegelsignals dient; wobei das zweite Pull-Down-Modul einen fünften stufenweise übertragenden Signaleingangsanschluss umfasst, der mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist; wobei das Potenzial des ersten gemeinsamen Knotens, wenn das nach unten übertragende Modul durch den ersten stufenweise übertragenden Signaleingangsanschluss und den zweiten stufenweise übertragenden Signaleingangsanschluss die ein hohes elektrisches Potenzial aufweisenden und stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe empfängt, auf ein hohes elektrisches Potenzial angehoben wird, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit niedrigem elektrischen Potenzial empfangen, um ein Abtastsignal mit niedrigem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben; wobei der erste gemeinsame Knoten, nachdem das nach unten übertragende Modul ausgeschaltet ist, sich weiterhin auf einem hohen elektrischen Potenzial befindet, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit hohem elektrischen Potenzial empfangen, um ein Abtastsignal mit hohem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben; wobei nach dem Ausgeben des Abtastsignal-Ausgangsanschlusses ein ein hohes elektrisches Potenzial aufweisendes und stufenweise übertragenes Signal vom dritten stufenweise übertragenden Signaleingangsanschluss, vierten stufenweise übertragenden Signaleingangsanschluss und sechsten Signaleingangsanschluss in den Schieberegister einer nachfolgenden Stufe eingegeben wird, wobei Signale mit hohem Potenzial abwechselnd vom dritten Signaleingangsanschluss und vierten Signaleingangsanschluss eingegeben werden, wodurch ein elektrisches Leiten zwischen dem ersten Pull-Down-Modul und dem ersten gemeinsamen Knoten ermöglicht wird, um dadurch abwechselnd den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial zu senken, wobei gleichzeitig das zweite Pull-Down-Modul den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial senkt.
  3. Schieberegister nach Anspruch 2, bei dem das nach unten übertragende Modul einen ersten Transistor umfasst; wobei das Drain des ersten Transistors mit dem zweiten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei die Source des ersten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des ersten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden ist.
  4. Schieberegister nach Anspruch 2, bei dem das Ausgangsmodul einen zweiten Transistor, einen dritten Transistor und einen vierten Transistor umfasst; wobei das Drain des zweiten Transistors mit dem ersten Signaleingangsanschluss verbunden ist, wobei die Source des zweiten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist; wobei das Drain des dritten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des dritten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist; wobei das Drain des vierten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des vierten Transistors mit dem zweiten stufenweise übertragenden Signalausgangsanschluss verbunden ist; wobei das Gate des zweiten Transistors, das des dritten Transistors und das des vierten Transistors allesamt mit dem ersten gemeinsamen Knoten verbunden sind; wobei eine Kapazität zwischen dem Gate des dritten Transistors und der Source des dritten Transistors geschaltet ist.
  5. Schieberegister nach Anspruch 2, bei dem das erste Pull-Down-Modul einen fünften Transistor, einen sechsten Transistor, einen siebten Transistor, einen achten Transistor und einen neunten Transistor umfasst, wobei das erste Pull-Down-Haltemodul einen zehnten Transistor, einen elften Transistor, einen zwölften Transistor, einen dreizehnten Transistor und einen vierzehnten Transistor umfasst, wobei das zweite Pull-Down-Haltemodul einen fünfzehnten Transistor, einen sechzehnten Transistor, einen siebzehnten Transistor, einen achtzehnten Transistor und einen neunzehnten Transistor umfasst; wobei das Gate des fünften Transistors, das des sechsten Transistors und das des siebten Transistors mit dem ersten gemeinsamen Knoten verbunden sind, wobei die Source des sechsten Transistors und die des siebten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Gate des achten Transistors und das des neunten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des achten Transistors und die des neunten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zehnten Transistors, das des elften Transistors und das des zwölften Transistors und das Gate des zwölften Transistors mit dem dritten Signaleingangsanschluss verbunden sind, wobei das Gate des zehnten Transistors mit dem dritten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am zweiten gemeinsamen Knoten die Source des zehnten Transistors mit der Source des elften Transistors verbunden ist; wobei das Gate des elften Transistors mit der Source des zwölften Transistors verbunden ist; wobei die Source des zwölften Transistors mit dem Drain des achten Transistors verbunden ist; wobei das Drain des dreizehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des dreizehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des dreizehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des vierzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des vierzehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des vierzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des fünfzehnten Transistors, das des sechzehnten Transistors und das des siebzehnten Transistors und das Gate des siebzehnten Transistors mit dem vierten Signaleingangsanschluss verbunden sind, wobei das Gate des fünfzehnten Transistors mit dem vierten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am dritten gemeinsamen Knoten die Source des fünfzehnten Transistors mit der Source des sechzehnten Transistors verbunden ist; wobei das Gate des sechzehnten Transistors mit der Source des siebzehnten Transistors verbunden ist; wobei die Source des siebzehnten Transistors mit dem Drain des neunten Transistors verbunden ist; wobei das Drain des achtzehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des achtzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des achtzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des neunzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des neunzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des neunzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist.
  6. Schieberegister nach Anspruch 5, bei dem das Gate des zehnten Transistors mit dem vierten Signaleingangsanschluss verbunden ist, wobei das Gate des fünfzehnten Transistors mit dem dritten Signaleingangsanschluss verbunden ist.
  7. Schieberegister nach Anspruch 2, bei dem das zweite Pull-Down-Modul einen zwanzigsten Transistor, einen einundzwanzigsten Transistor und einen zweiundzwanzigsten Transistor umfasst; wobei das Gate des zwanzigsten Transistors, das des einundzwanzigsten Transistors und das des zweiundzwanzigsten Transistors mit dem fünften stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des zwanzigsten Transistors, die des einundzwanzigsten Transistors und die des zweiundzwanzigsten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zwanzigsten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Drain des einundzwanzigsten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Drain des zweiundzwanzigsten Transistors mit dem ersten gemeinsamen Knoten verbunden ist.
  8. Eine stufenweise übertragende Gateansteuerschaltung, wobei die stufenweise übertragende Gateansteuerschaltung mehrere Schieberegister nach Anspruch 1 umfasst; wobei der erste stufenweise übertragende Signalausgangsanschluss und der zweite stufenweise übertragende Signalausgangsanschluss jedes Schieberegisters mit dem jeweiligen entsprechenden stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden Stufe und mit dem jeweiligen entsprechenden stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden sind, um auf diese Weise stufenweise übertragene Signale bereitzustellen.
  9. Stufenweise übertragende Gateansteuerschaltung nach Anspruch 8, bei der der erste stufenweise übertragende Signaleingangsanschluss und der zweite stufenweise übertragende Signaleingangsanschluss des Schieberegisters der ersten Stufe der stufenweise übertragenden Gateansteuerschaltung mit einem STV-Signal verbunden sind; wobei der dritte stufenweise übertragende Signaleingangsanschluss, der vierte stufenweise übertragende Signaleingangsanschluss und der fünfte stufenweise übertragende Signaleingangsanschluss des Schieberegisters der letzten Stufe der stufenweise übertragende Gateansteuerschaltung mit dem STV-Signal verbunden sind.
  10. Gateansteuerschaltung nach Anspruch 8, wobei das nach unten übertragende Modul einen ersten stufenweise übertragenden Signaleingangsanschluss und einen zweiten stufenweise übertragenden Signaleingangsanschluss umfasst, die jeweils mit einem ersten stufenweise übertragenden Signalausgangsanschluss und einem zweiten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer vorhergehenden Stufe verbunden sind; wobei das Ausgangsmodul einen ersten Signaleingangsanschluss, einen zweiten Signaleingangsanschluss, einen ersten stufenweise übertragenden Signalausgangsanschluss, einen zweiten stufenweise übertragenden Signalausgangsanschluss und einen Abtastsignal-Ausgangsanschluss umfasst; wobei der erste stufenweise übertragende Signalausgangsanschluss und der zweite stufenweise übertragende Signalausgangsanschluss des Ausgangsmoduls jeweils mit dem ersten stufenweise übertragenden Signaleingangsanschluss und dem zweiten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer vorhergehenden und/oder nachfolgenden Stufe verbunden sind, um stufenweise übertragene Signale bereitzustellen, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dienen; wobei das erste Pull-Down-Haltemodul einen dritten stufenweise übertragenden Signaleingangsanschluss und einen dritten Signaleingangsanschluss umfasst, wobei der dritte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signaleingangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der dritte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das zweite Pull-Down-Haltemodul einen vierten stufenweise übertragenden Signaleingangsanschluss und einen vierten Signaleingangsanschluss umfasst, wobei der vierte stufenweise übertragende Signaleingangsanschluss mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist, wobei der vierte Signaleingangsanschluss zum Empfangen eines Wechselstromsignals dient; wobei das erste Pull-Down-Modul einen fünften Signaleingangsanschluss umfasst, der zum Empfangen eines niedrigen Spannungspegelsignals dient; wobei das zweite Pull-Down-Modul einen fünften stufenweise übertragenden Signaleingangsanschluss umfasst, der mit dem ersten stufenweise übertragenden Signalausgangsanschluss des Schieberegisters einer nachfolgenden Stufe verbunden ist; wobei das Potenzial des ersten gemeinsamen Knotens, wenn das nach unten übertragende Modul durch den ersten stufenweise übertragenden Signaleingangsanschluss und den zweiten stufenweise übertragenden Signaleingangsanschluss die ein hohes elektrisches Potenzial aufweisenden und stufenweise übertragenen Signale des Schieberegisters einer vorhergehenden Stufe empfängt, auf ein hohes elektrisches Potenzial angehoben wird, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit niedrigem elektrischen Potenzial empfangen, um ein Abtastsignal mit niedrigem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben; wobei der erste gemeinsame Knoten, nachdem das nach unten übertragende Modul ausgeschaltet ist, sich weiterhin auf einem hohen elektrischen Potenzial befindet, wobei der erste Signaleingangsanschluss und der zweite Signaleingangsanschluss des Ausgangsmoduls Taktsignale mit hohem elektrischen Potenzial empfangen, um ein Abtastsignal mit hohem elektrischen Potenzial über den Abtastsignal-Ausgangsanschluss auszugeben; wobei nach dem Ausgeben des Abtastsignal-Ausgangsanschlusses ein ein hohes elektrisches Potenzial aufweisendes und stufenweise übertragenes Signal vom dritten stufenweise übertragenden Signaleingangsanschluss, vierten stufenweise übertragenden Signaleingangsanschluss und sechsten Signaleingangsanschluss in den Schieberegister einer nachfolgenden Stufe eingegeben wird, wobei Signale mit hohem Potenzial abwechselnd vom dritten Signaleingangsanschluss und vierten Signaleingangsanschluss eingegeben werden, wodurch ein elektrisches Leiten zwischen dem ersten Pull-Down-Modul und dem ersten gemeinsamen Knoten ermöglicht wird, um dadurch abwechselnd den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial zu senken, wobei gleichzeitig das zweite Pull-Down-Modul den ersten gemeinsamen Knoten und den Abtastsignal-Ausgangsanschluss auf ein niedriges elektrisches Potenzial senkt.
  11. Gateansteuerschaltung nach Anspruch 10, bei der das nach unten übertragende Modul einen ersten Transistor umfasst; wobei das Drain des ersten Transistors mit dem zweiten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei die Source des ersten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des ersten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden ist.
  12. Gateansteuerschaltung nach Anspruch 10, bei der das Ausgangsmodul einen zweiten Transistor, einen dritten Transistor und einen vierten Transistor umfasst; wobei das Drain des zweiten Transistors mit dem ersten Signaleingangsanschluss verbunden ist, wobei die Source des zweiten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist; wobei das Drain des dritten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des dritten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist; wobei das Drain des vierten Transistors mit dem zweiten Signaleingangsanschluss verbunden ist, wobei die Source des vierten Transistors mit dem zweiten stufenweise übertragenden Signalausgangsanschluss verbunden ist; wobei das Gate des zweiten Transistors, das des dritten Transistors und das des vierten Transistors allesamt mit dem ersten gemeinsamen Knoten verbunden sind; wobei eine Kapazität zwischen dem Gate des dritten Transistors und der Source des dritten Transistors geschaltet ist.
  13. Gateansteuerschaltung nach Anspruch 10, bei der das erste Pull-Down-Modul einen fünften Transistor, einen sechsten Transistor, einen siebten Transistor, einen achten Transistor und einen neunten Transistor umfasst, wobei das erste Pull-Down-Haltemodul einen zehnten Transistor, einen elften Transistor, einen zwölften Transistor, einen dreizehnten Transistor und einen vierzehnten Transistor umfasst, wobei das zweite Pull-Down-Haltemodul einen fünfzehnten Transistor, einen sechzehnten Transistor, einen siebzehnten Transistor, einen achtzehnten Transistor und einen neunzehnten Transistor umfasst; wobei das Gate des fünften Transistors, das des sechsten Transistors und das des siebten Transistors mit dem ersten gemeinsamen Knoten verbunden sind, wobei die Source des sechsten Transistors und die des siebten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Gate des achten Transistors und das des neunten Transistors mit dem ersten stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des achten Transistors und die des neunten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zehnten Transistors, das des elften Transistors und das des zwölften Transistors und das Gate des zwölften Transistors mit dem dritten Signaleingangsanschluss verbunden sind, wobei das Gate des zehnten Transistors mit dem dritten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am zweiten gemeinsamen Knoten die Source des zehnten Transistors mit der Source des elften Transistors verbunden ist; wobei das Gate des elften Transistors mit der Source des zwölften Transistors verbunden ist; wobei die Source des zwölften Transistors mit dem Drain des achten Transistors verbunden ist; wobei das Drain des dreizehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des dreizehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des dreizehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des vierzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des vierzehnten Transistors mit dem zweiten gemeinsamen Knoten verbunden ist, wobei die Source des vierzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des fünfzehnten Transistors, das des sechzehnten Transistors und das des siebzehnten Transistors und das Gate des siebzehnten Transistors mit dem vierten Signaleingangsanschluss verbunden sind, wobei das Gate des fünfzehnten Transistors mit dem vierten stufenweise übertragenden Signaleingangsanschluss verbunden ist, wobei am dritten gemeinsamen Knoten die Source des fünfzehnten Transistors mit der Source des sechzehnten Transistors verbunden ist; wobei das Gate des sechzehnten Transistors mit der Source des siebzehnten Transistors verbunden ist; wobei die Source des siebzehnten Transistors mit dem Drain des neunten Transistors verbunden ist; wobei das Drain des achtzehnten Transistors mit dem ersten gemeinsamen Knoten verbunden ist, wobei das Gate des achtzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des achtzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist; wobei das Drain des neunzehnten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Gate des neunzehnten Transistors mit dem dritten gemeinsamen Knoten verbunden ist, wobei die Source des neunzehnten Transistors mit dem fünften Signaleingangsanschluss verbunden ist.
  14. Gateansteuerschaltung nach Anspruch 13, bei der das Gate des zehnten Transistors mit dem vierten Signaleingangsanschluss verbunden ist, wobei das Gate des fünfzehnten Transistors mit dem dritten Signaleingangsanschluss verbunden ist.
  15. Gateansteuerschaltung nach Anspruch 10, bei der das zweite Pull-Down-Modul einen zwanzigsten Transistor, einen einundzwanzigsten Transistor und einen zweiundzwanzigsten Transistor umfasst; wobei das Gate des zwanzigsten Transistors, das des einundzwanzigsten Transistors und das des zweiundzwanzigsten Transistors mit dem fünften stufenweise übertragenden Signaleingangsanschluss verbunden sind, wobei die Source des zwanzigsten Transistors, die des einundzwanzigsten Transistors und die des zweiundzwanzigsten Transistors mit dem fünften Signaleingangsanschluss verbunden sind; wobei das Drain des zwanzigsten Transistors mit dem Abtastsignal-Ausgangsanschluss verbunden ist, wobei das Drain des einundzwanzigsten Transistors mit dem ersten stufenweise übertragenden Signalausgangsanschluss verbunden ist, wobei das Drain des zweiundzwanzigsten Transistors mit dem ersten gemeinsamen Knoten verbunden ist.
  16. Eine Anzeigetafel, wobei die Anzeigetafel die stufenweise übertragende Gateansteuerschaltung nach Anspruch 8 umfasst.
  17. Anzeigetafel nach Anspruch 16, bei der der erste stufenweise übertragende Signaleingangsanschluss und der zweite stufenweise übertragende Signaleingangsanschluss des Schieberegisters der ersten Stufe der stufenweise übertragenden Gateansteuerschaltung mit einem STV-Signal verbunden sind; wobei der dritte stufenweise übertragende Signaleingangsanschluss, der vierte stufenweise übertragende Signaleingangsanschluss und der fünfte stufenweise übertragende Signaleingangsanschluss des Schieberegisters der letzten Stufe der stufenweise übertragende Gateansteuerschaltung mit dem STV-Signal verbunden sind.
DE112014007252.4T 2014-12-15 2014-12-29 Schieberegister, stufenweise übertragende Gateansteuerschaltung und Anzeigetafel Expired - Fee Related DE112014007252B4 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410778946.0A CN104517575B (zh) 2014-12-15 2014-12-15 移位寄存器及级传栅极驱动电路
CN201410778946.0 2014-12-15
PCT/CN2014/095388 WO2016095267A1 (zh) 2014-12-15 2014-12-29 移位寄存器、级传栅极驱动电路及显示面板

Publications (2)

Publication Number Publication Date
DE112014007252T5 true DE112014007252T5 (de) 2017-09-07
DE112014007252B4 DE112014007252B4 (de) 2019-03-07

Family

ID=52792790

Family Applications (1)

Application Number Title Priority Date Filing Date
DE112014007252.4T Expired - Fee Related DE112014007252B4 (de) 2014-12-15 2014-12-29 Schieberegister, stufenweise übertragende Gateansteuerschaltung und Anzeigetafel

Country Status (8)

Country Link
US (1) US9564097B2 (de)
JP (1) JP6593891B2 (de)
KR (1) KR101989718B1 (de)
CN (1) CN104517575B (de)
DE (1) DE112014007252B4 (de)
GB (1) GB2548047B (de)
RU (1) RU2658887C1 (de)
WO (1) WO2016095267A1 (de)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103928007B (zh) * 2014-04-21 2016-01-20 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN104732945B (zh) * 2015-04-09 2017-06-30 京东方科技集团股份有限公司 移位寄存器及驱动方法、阵列基板栅极驱动装置、显示面板
CN104882108B (zh) * 2015-06-08 2017-03-29 深圳市华星光电技术有限公司 基于氧化物半导体薄膜晶体管的goa电路
CN105185341B (zh) * 2015-10-09 2017-12-15 昆山龙腾光电有限公司 一种栅极驱动电路及使用其的显示装置
CN105427824B (zh) * 2016-01-05 2016-11-30 京东方科技集团股份有限公司 具有漏电补偿模块的goa电路、阵列基板和显示面板
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
CN106128397B (zh) 2016-08-31 2019-03-15 深圳市华星光电技术有限公司 一种goa驱动单元及驱动电路
CN106205538A (zh) * 2016-08-31 2016-12-07 深圳市华星光电技术有限公司 一种goa驱动单元及驱动电路
CN106328054B (zh) * 2016-10-24 2018-07-10 武汉华星光电技术有限公司 Oled显示goa扫描驱动电路
CN107016973A (zh) * 2017-05-05 2017-08-04 惠科股份有限公司 移位暂存电路及其应用的显示面板
TWI608276B (zh) * 2017-05-31 2017-12-11 友達光電股份有限公司 顯示裝置
CN109285504B (zh) 2017-07-20 2020-07-24 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路
CN109545156B (zh) * 2017-09-21 2020-06-30 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
US10599242B2 (en) * 2017-10-31 2020-03-24 Wuhan China Star Optoelectronics Technology Co., Ltd. Single-type GOA circuit and display apparatus
CN108735151B (zh) * 2018-05-07 2020-04-21 上海天马微电子有限公司 发光控制信号生成电路、显示面板和显示装置
CN108682398B (zh) * 2018-08-08 2020-05-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN109215557A (zh) * 2018-10-18 2019-01-15 深圳市华星光电技术有限公司 Goa驱动电路及显示面板
CN109272960B (zh) * 2018-11-13 2021-08-06 昆山龙腾光电股份有限公司 栅极驱动电路及显示装置
CN109935191A (zh) * 2019-04-10 2019-06-25 深圳市华星光电技术有限公司 Goa电路及显示面板
CN111292699B (zh) * 2020-03-31 2021-03-16 Tcl华星光电技术有限公司 双向输出goa电路及无缝拼接屏
US11373601B2 (en) * 2020-05-13 2022-06-28 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, manufacturing method thereof, and display device
JP7512702B2 (ja) 2020-06-19 2024-07-09 Toppanホールディングス株式会社 シフトレジスタ、及び表示装置

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7319452B2 (en) 2003-03-25 2008-01-15 Samsung Electronics Co., Ltd. Shift register and display device having the same
KR20040097503A (ko) * 2003-05-12 2004-11-18 엘지.필립스 엘시디 주식회사 쉬프트 레지스터
US7372300B2 (en) * 2006-01-05 2008-05-13 Mitsubishi Electric Corporation Shift register and image display apparatus containing the same
US7936332B2 (en) * 2006-06-21 2011-05-03 Samsung Electronics Co., Ltd. Gate driving circuit having reduced ripple effect and display apparatus having the same
TWI336870B (en) * 2006-09-01 2011-02-01 Au Optronics Corp Signal-driving system and shift register unit thereof
JP4990034B2 (ja) * 2006-10-03 2012-08-01 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP5090008B2 (ja) * 2007-02-07 2012-12-05 三菱電機株式会社 半導体装置およびシフトレジスタ回路
TWI385624B (zh) * 2007-04-11 2013-02-11 Wintek Corp 移位暫存器及其位準控制器
JP2009134814A (ja) * 2007-11-30 2009-06-18 Mitsubishi Electric Corp シフトレジスタおよびそれを備える画像表示装置
TWI386904B (zh) 2008-05-12 2013-02-21 Chimei Innolux Corp 平面顯示器
TWI393110B (zh) * 2008-09-26 2013-04-11 Au Optronics Corp 用於消除殘影之裝置、移位暫存器單元、液晶顯示設備及方法
KR101385478B1 (ko) * 2008-12-19 2014-04-21 엘지디스플레이 주식회사 게이트 드라이버
US9014326B2 (en) * 2009-06-17 2015-04-21 Sharp Kabushiki Kaisha Flip-flop, shift register, display drive circuit, display apparatus, and display panel
CN102509537B (zh) * 2009-07-22 2013-07-10 友达光电股份有限公司 显示装置的移位寄存器
CN101609719B (zh) * 2009-07-22 2011-12-28 友达光电股份有限公司 显示装置的移位寄存器
US8331524B2 (en) * 2009-12-30 2012-12-11 Au Optronics Corp. Shift register circuit
KR101752360B1 (ko) * 2010-10-28 2017-07-12 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR101773136B1 (ko) * 2010-12-24 2017-08-31 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR101963595B1 (ko) * 2012-01-12 2019-04-01 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비한 표시 장치
CN103218962B (zh) * 2012-01-20 2015-10-28 群康科技(深圳)有限公司 移位寄存器
CN102903323B (zh) * 2012-10-10 2015-05-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示器件
CN103035298B (zh) * 2012-12-14 2015-07-15 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103077689B (zh) * 2013-01-15 2015-06-03 北京大学深圳研究生院 移位寄存器单元、栅极驱动电路、数据驱动电路及显示器
CN103258494B (zh) * 2013-04-16 2015-10-14 合肥京东方光电科技有限公司 一种移位寄存器、栅极驱动装置和液晶显示装置
TWI473059B (zh) * 2013-05-28 2015-02-11 Au Optronics Corp 移位暫存器電路
CN103474017B (zh) * 2013-09-12 2016-01-27 北京京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及显示装置
KR102108880B1 (ko) * 2013-09-17 2020-05-12 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
CN103489484B (zh) * 2013-09-22 2015-03-25 京东方科技集团股份有限公司 一种移位寄存器单元及栅极驱动电路
CN103928007B (zh) * 2014-04-21 2016-01-20 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN104008741A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路及液晶显示装置
TWI541779B (zh) * 2014-07-18 2016-07-11 友達光電股份有限公司 移位暫存器及移位暫存器的驅動方法
CN104537987B (zh) * 2014-11-25 2017-02-22 深圳市华星光电技术有限公司 充电扫描与电荷共享扫描双输出goa电路
CN104505033A (zh) * 2014-12-18 2015-04-08 深圳市华星光电技术有限公司 栅极驱动电路、阵列基板及显示装置

Also Published As

Publication number Publication date
GB2548047A (en) 2017-09-06
RU2658887C1 (ru) 2018-06-25
US20160343332A1 (en) 2016-11-24
KR20170097111A (ko) 2017-08-25
WO2016095267A1 (zh) 2016-06-23
JP6593891B2 (ja) 2019-10-23
GB2548047A8 (en) 2017-10-25
CN104517575B (zh) 2017-04-12
GB2548047B (en) 2021-01-13
CN104517575A (zh) 2015-04-15
JP2018506130A (ja) 2018-03-01
US9564097B2 (en) 2017-02-07
GB201708872D0 (en) 2017-07-19
KR101989718B1 (ko) 2019-06-14
DE112014007252B4 (de) 2019-03-07

Similar Documents

Publication Publication Date Title
DE112014007252B4 (de) Schieberegister, stufenweise übertragende Gateansteuerschaltung und Anzeigetafel
DE102014119137B4 (de) Gate-Treiberschaltung und Anzeigevorrichtung
DE112015006977T5 (de) Anzeigevorrichtung, TFT-Substrat und GOA-Ansteuerungsschaltung
DE112015005395B4 (de) Flüssigkristallanzeigevorrichtung und Gate-Treiber hierfür
DE112014006943T5 (de) Gate-Treiberschaltung auf Basis eines IGZO-Vorgangs
JP6498772B2 (ja) Goa回路及び液晶表示装置
DE112014007171T5 (de) GOA Schaltkreis und Flüssigkristallanzeige Anzeigegerät verwendet in einer Flüssigkristallanzeige
DE112016004872T5 (de) Gateansteuerschaltung und Anzeigevorrichtung
DE102004057518B4 (de) Schieberegister und Treiberverfahren für dieses sowie LCD-Treibervorrichtung mit einem solchen
DE102016106375A1 (de) Arraysubstrat, Anzeigefeld, Anzeigevorrichtung und Verfahren zur Ansteuerung des Arraysubstrats
DE112015005435T5 (de) GOA-Schaltung und Flüssigkristallanzeige
DE10257875B4 (de) Schieberegister mit eingebautem Pegelschieber
US10008166B2 (en) Gate driver on array circuit
DE112014006942T5 (de) Gate-Treiberschaltung auf Basis eines IGZO-Vorgangs
DE102016209228B4 (de) Gatetreiberschaltung, Kaskadengatetreiberschaltung und Verfahren zum Treiben einer Kaskadengatetreiberschaltung
DE112014007168T5 (de) Abtasttreiberschaltung
DE112011105725T5 (de) Ausgangskompensationsschaltung von LCD-Datentreiber-IC, Kompensationsverfahren und Flüssigkristallbildschirm
DE112015005389B4 (de) Gateansteuerschaltung und Schieberegister
DE102016200795A1 (de) Berührungsanzeigesubstrat
JP2017528749A (ja) ブーストラップ機能を具えるゲート電極駆動回路
DE112016005123T5 (de) GOA-Treiberschaltung, TFT-Anzeigetafel und Anzeigeeinrichtung
DE112014007169T5 (de) Abtasttreiberschaltung
JP2017528748A (ja) ブーストラップ機能を具えるゲート電極駆動回路
US10825371B2 (en) Shift register, gate driving circuit, display panel and driving method
WO2018054260A1 (zh) 栅极驱动电路

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: G09G0003360000

Ipc: G11C0019280000

R016 Response to examination communication
R018 Grant decision by examination section/examining division
R020 Patent grant now final
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee