WO2015109679A1 - Mos器件的sti应力效应建模方法及装置 - Google Patents

Mos器件的sti应力效应建模方法及装置 Download PDF

Info

Publication number
WO2015109679A1
WO2015109679A1 PCT/CN2014/076252 CN2014076252W WO2015109679A1 WO 2015109679 A1 WO2015109679 A1 WO 2015109679A1 CN 2014076252 W CN2014076252 W CN 2014076252W WO 2015109679 A1 WO2015109679 A1 WO 2015109679A1
Authority
WO
WIPO (PCT)
Prior art keywords
mos device
parameters
sti stress
mos
stress effect
Prior art date
Application number
PCT/CN2014/076252
Other languages
English (en)
French (fr)
Inventor
卜建辉
李书振
罗家俊
韩郑生
Original Assignee
中国科学院微电子研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 中国科学院微电子研究所 filed Critical 中国科学院微电子研究所
Priority to US14/403,938 priority Critical patent/US10176287B2/en
Publication of WO2015109679A1 publication Critical patent/WO2015109679A1/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • G06F30/367Design verification, e.g. using simulation, simulation program with integrated circuit emphasis [SPICE], direct methods or relaxation methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/20Design optimisation, verification or simulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/08Thermal analysis or thermal optimisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/14Force analysis or force optimisation, e.g. static or dynamic forces

Definitions

  • the invention relates to the technical field of device parameter modeling, in particular to a STI stress effect modeling method and device for a MOS device. Background technique
  • the isolation technology in CMOS technology mainly includes dielectric material isolation and reverse PN junction isolation. Among them, dielectric material isolation has excellent performance in eliminating parasitic transistors, reducing working capacitance, and suppressing the latch-up effect of MOS transistors.
  • LOC local oxidation
  • the bird's beak structure causes the field silicon dioxide to invade the active region; (2) field oxygen injection Redistribution occurs during high temperature, causing narrow width effects of active devices; (3) field silicon dioxide is thinned in narrow isolation regions; (4) uneven surface shape.
  • STI shallow trench isolation
  • the effect of STI stress on device performance will not be negligible, so that the performance of the device is related to the area of the active region of the device and the position of the device in the active region, which is not only for the device threshold.
  • the voltage has an effect and will have an effect on the carrier mobility of the device.
  • MOSFET Standard Model BSIM4 models the STI stress effects, including the effects of stress on threshold voltage and mobility. It has been found that temperature has a great influence on the STI stress effect, and low temperature will increase the STI stress, which will intensify the impact on device performance. This is not fully considered in the standard model BSIM4, which makes the extracted model parameters inaccurate.
  • the technical problem to be solved by the present invention is to provide an STI stress effect modeling method and apparatus capable of improving the extracted model parameters with more accurate model parameters.
  • an aspect of the present invention provides a STI stress effect modeling method for a MOS device, comprising: introducing a temperature parameter of an STI stress effect of a shadow MOS device in a model parameter of BSIM4, and establishing the MOS device a function of the STI stress effect as a function of temperature parameters; According to the output characteristics and transfer characteristics of the MOS device without STI stress, the model parameter Model1 of the MOS device under normal temperature is extracted;
  • model parameter Modell Based on the model parameter Modell, the parameters of the influence of the STI stress on the performance of the MOS device under normal temperature conditions are extracted, and the extracted model parameters are labeled as Model2;
  • model parameter Model2 Based on the model parameter Model2, the fitting parameters of the MOS device in the function of the STI stress effect of the MOS device under the temperature condition are extracted, and the final model parameters are obtained.
  • the width of the active end region of the MOS device, the reference width of the source region, and the drain region active region width are equal to the drain terminal active region reference width.
  • Model2 The parameters affected by the performance of the MOS device, the specific parameters of the model parameters marked after L are Model2:
  • the parameters of the influence of the STI stress on the performance of the MOS device under normal temperature conditions are extracted, and the extracted model parameters are labeled as Model 2.
  • an STI stress effect modeling apparatus for a MOS device comprising:
  • a first module a second module, a third module, and a module
  • the first module is configured to introduce a temperature parameter affecting an STI stress effect of the MOS device in a model parameter of the BSIM4, and establish a function of a STI stress effect of the MOS device as a function of a temperature parameter;
  • the second module is configured to The output characteristics and transfer characteristics of the MOS device under STI stress, and the model parameters of the MOS device under normal temperature conditions are extracted;
  • the third module is configured to extract parameters of the influence of the ST1 stress on the performance of the MOS device under the normal temperature state based on the model parameter Model1, and the extracted model parameters are labeled as Model2;
  • the first module is configured to extract the temperature in the very warm state based on the model parameter Model2
  • the final model parameters are obtained by fitting the parameters of the MOS device as a function of the STI stress effect of the MOS device as a function of temperature parameters.
  • Step by step; the third module includes:
  • a first acquisition unit a first extraction unit, and a marking unit
  • the first obtaining unit is configured to acquire output characteristics and transfer characteristics of MOS devices with different source active region widths and drain active region widths;
  • the first extracting unit is configured to extract, according to the obtained output characteristic, the transfer characteristic and the model parameter Model! of the MOS device, a parameter that affects the performance of the MOS device under the normal temperature state; the marking unit is configured to be used after the extraction
  • the model parameters are labeled as Model2.
  • the fourth module includes:
  • the second obtaining unit is configured to acquire output characteristics and transfer characteristics of MOS devices having different end-band widths and drain-end regions in a very warm state;
  • the second extracting unit is configured to extract, according to the acquired output characteristic, the transfer characteristic and the model parameter Model2 of the MOS device, a fitting parameter of the MOS device in a function of a STI stress effect of the MOS device as a function of a temperature parameter Kml and kubl , get the final model parameters.
  • the STI stress effect modeling method and device for the MOS device introduces a temperature parameter affecting the STI stress effect of the MOS device in the model parameter of the BSIM4, and establishes a function of the STI stress effect of the MOS device as a function of temperature. It can more accurately describe the influence of temperature on the STI stress effect of MOS devices, making the extracted model parameters more accurate and reliable.
  • FIG. 1 is a schematic diagram of a layout of an MOS device according to an embodiment of the present invention.
  • Figure 3 shows the test data of Idi in (linear region saturation current) at different temperatures for devices with different SA (SB) and the simulated comparison curve of the standard model BS IM4 SO I .
  • a method for modeling an STI stress effect of a MOS device includes: Step S1: introducing a temperature parameter affecting the STI stress effect of the MOS device in a model parameter of the BSIM4, and establishing an STI stress effect of the MOS device with temperature Function of parameter change;
  • Step S2 extracting according to the output characteristics and transfer characteristics of the MOS device without STI stress Model parameters of MOS devices under normal temperature conditions;
  • a MOS device having a different active-side active region width (indicated by SA) and a drain-side active region width (indicated by SB) is prepared.
  • SA active-side active region width
  • SB drain-side active region width
  • the transfer characteristics of the MOS device at the SA-saref-SB-sbref-5nm level (Id-Vg) and the output characteristics (M-Vd) were tested at 25 degrees Celsius, and the model parameters of the MOS device at 25 degrees were extracted. At this time, the STI stress of the MOS device is substantially zero.
  • saref is the source active area reference width
  • sbref is the drain active area reference width.
  • Step S3 Based on the model parameter Model1, extract the parameters of the influence of the STI stress on the performance of the MOS device under normal temperature conditions, and the extracted model parameters are labeled as Model2;
  • the output characteristics and the transfer characteristics of the MOS device with the source-side active region width SA of 0. 34um, 0.6um, lum, and 5nm are respectively obtained, and are extracted according to the acquired output characteristics, transfer characteristics, and model parameters Modell.
  • the parameters of the influence of the STI stress on the performance of the MOS device at a normal temperature of 25 degrees, and the extracted model parameters are labeled as Model 2;
  • Step S4 Based on the model parameter Model2, the fitting parameters of the MOS device in the function of the STI stress effect of the MOS device under the temperature condition with the temperature parameter are extracted, and the final model parameters are obtained.
  • the applied temperature should be sufficient for the MOS device to work properly.
  • the temperature parameter should include the maximum temperature and minimum temperature during normal operation of the MOS device to obtain a more accurate final model parameter.
  • the MOS devices at the source side active area widths SA of 034 um, 0.6 um, lum, and 5 um are obtained at 55 degrees, ⁇ 30 degrees, 0 degrees, 15 degrees, 48 degrees 80 degrees, and 125 degrees, respectively.
  • uaO, nbO are first-order mobility degradation coefficients and second-order mobility degradation coefficients independent of STI stress.
  • Knal and kubl are the fitting coefficients.
  • Ua is a first-order mobility degradation coefficient
  • Ub is a second-order mobility degradation coefficient. It can be seen from the formula given that due to the introduction of kual, ua is related to temperature and SA, SB (3 ⁇ 4 SA, SB and stress are directly related), so the introduction of kual is actually the influence of introduction temperature on STI stress. , and then affect the first-order mobility degradation coefficient. Knbl has the same effect. Therefore, Kua is a temperature-dependent and stress-dependent first-order mobility degradation coefficient, and kual is the twisting coefficient. Kub is a temperature-dependent and stress-dependent second-order mobility degradation coefficient, and k bl is a fitting coefficient.
  • FIG. 2 is a test data of Idlin (linear region saturation current) at 55 degrees, 25 degrees, and 125 degrees for devices having different SA (SB) and a simulation contrast curve of the model proposed by the present invention, Mainly to illustrate that this model can well fit the effect of temperature on STI stress.
  • Figure 3 shows the test data of Idlin (linear region saturation current) at 55 degrees, 25 degrees, and 125 degrees for devices with different SA (SB) and the torsion contrast curve for the standard model BSIM4S0I, mainly to show that the standard model is very It is difficult to twist this phenomenon.
  • the model provided by the invention perfectly twists the test data, and more accurately and reliably reflects the influence of temperature on ST.I stress.
  • the invention also provides an STI stress effect modeling device for a MOS device, comprising: a first module, a second module, a third module and a fourth module; the first module is configured to introduce an influence MOS device in a model parameter of the BSIM4
  • the temperature parameter of the STI stress effect establishes a function of the STI stress effect of the MOS device as a function of the temperature parameter;
  • the second module is used to extract the model of the MOS device at normal temperature according to the output characteristics and transfer characteristics of the MOS device without the STI stress.
  • the third module is used to extract the parameters of the influence of the STI stress on the performance of the MOS device under the normal temperature state Model1, and the extracted model parameters are labeled as Model2; the fourth module is based on the model parameter Model2.
  • the kneading parameters of the MOS device in the function of the STI stress effect of the MOS device under the very warm state are extracted, and the final model parameters are obtained.
  • the third module includes: a first acquiring unit, a first extracting unit, and a marking unit;
  • the taking unit is configured to obtain output characteristics and transfer characteristics of different source-side active region widths and drain-side width MOS devices;
  • the first extracting unit is configured to obtain output characteristics, transfer characteristics, and model parameters according to the acquired MOS devices Modell, which extracts the parameters of the influence of STI stress on the performance of MOS devices under normal temperature conditions;
  • the marking unit is used to mark the extracted model parameters as Models ⁇
  • the fourth module includes: a second obtaining unit and a second extracting unit; and the second obtaining unit is configured to acquire output characteristics and transfer characteristics of the MOS devices with different source-side active region widths and drain-side active region widths in a very warm state
  • the second extracting unit is configured to extract the kinking parameters k al and kubl of the MOS device in a function of the STI stress effect of the MOS device according to the output characteristic, the transfer characteristic and the model parameter Model2 of the obtained MOS device, to obtain a final Model parameters.
  • the STI stress effect modeling method and device for the MOS device introduces a temperature parameter affecting the STI stress effect of the MOS device in the model parameter of the BSIM4, and establishes a function of the STI stress effect of the MOS device as a function of the temperature parameter. It can more accurately describe the influence of temperature on the STI stress effect of MOS devices, making the extracted model parameters more accurate and reliable.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本发明公开了一种MOS器件的STI应力效应建模方法及装置,属于器件提参建模技术领域。所述方法包括:引入温度参数对MOS器件的STI应力效应的影响,形成MOS器件的STI应力效应随温度参数变化的函数;提取常温下的MOS器件的模型参数Model1;以Model1为基础,提取常温下STI应力对MOS器件性能影响的参数Model2;以Model2为基础,提取函数中MOS器件的拟合参数,获得最终模型参数。所述装置包括:第一模块、第二模块、第三模块及第四模块。本发明通过建立MOS器件的STI应力效应随温度参数变化的函数,能够准确地描述出温度对MOS器件STI应力效应的影响,使得提取的模型参数更加准确可靠。

Description

技术领域
本发明涉及器件提参建模技术领域,特别涉及一种 M0S器件的 STI应力效应 建模方法及装置。 背景技术
随着集成电路设计的复杂度越来越高,尺寸越来越小,使得隔离技术在集 成电路制造中的作用越来越重要。 CMOS工艺下的隔离技术主要包括介质材料 隔离和反向 PN结隔离等, 其中介质材料隔离在消除寄生晶体管, 降低工作电 容, 以及抑制 MOS管的闩锁效应等方面均有出色表现。 在 3 0.35 μ m的工艺 中, 局部氧化(LOCOS )工艺被广泛使用, 但是这种工艺有着自身的缺陷: ( 1 )鸟嘴结构使场二氧化硅侵入有源区; ( 2 )场氧注入在高温过程中发生再 分布, 引起有源器件的窄宽度效应; (3 )场二氧化硅在窄隔离区变薄; (4 ) 不平坦的表面形状。这些缺陷在进入到 0.18 μ ιτι及以下工艺节点时候显得尤为 突出, 使得 LOCOS工艺已经不适用。 随着器件由深亚微米向纳米发展, 浅沟 槽隔离 (STI )技术已经替代 LOCOS技术成为主流的隔离技术。 STI技术与 LOCOS技术相比, 不仅具有完全无鸟嘴, 完全平坦化, 良好的抗闩锁等优点, ^且 STI技术可以回避高温工艺, 减小了结间距和结电容,保证了有源区的面 积, 提高了集成度。
随着器件有源区面积的减小, STI应力对器件性能的影响将不可忽略, 使 得器件的性能与器件有源区的面积以及器件在有源区的位置强藏相关,它不仅 对器件阈值电压产生影响,对器件的载流子迁移率也将产生影响。 目前商用的
MOSFET标准模型 BSIM4对 STI应力效应进行了建模, 主要包括应力对阈值电 压和迁移率的影响。 经研究发现, 温度对 STI应力效应有很大影响, 低温会增 强 STI应力, 进而加剧对器件性能的影响, 而这一点在标准模型 BSIM4未得到 充分考虑, 使得提取的模型参数不够精确。
本发明所要解决的技术问题是提供一种能够提高提取的模型参数更加精 确的 M0S器件的 STI应力效应建模方法及装置。
为解决上述技术问题,本发明的一个方面提供了一种 M0S器件的 STI应力 效应建模方法, 包括:在 BSIM4的模型参数中引入影 MOS器件的 STI应力 效应的温度参数,建立所述 MOS器件的 STI应力效应随温度参数变化的函数; 根据无 STI应力时的 MOS器件的输出特性以及转移特性, 提取常温状态 下 MOS器件的模型参数 Modell ;
以模型参数 Modell为基础, 提.取常温状态下 STI应力对 MOS器件性能 影响的参数, 提取后的模型参数标记为 Model2;
以模型参数 Model2为基础, 提取非常温状态下所述 MOS器件的 STI应 力效应随温度参数变化的函数中所述 MOS器件的拟合参数, 获得最终模型参 数。
进一步地: 当无 STI应力时, 所述 MOS器件的涯端有源区宽度, 源端有 源区基准宽度 漏端有源区宽度与漏端有源区基准宽度均相等。
进一步地: 所述以模型参数 Modell为基础, 提取常温状态下 STI应力对
MOS 器件性能影响的参数, L后的模型参数标记为 Model2的具体步骤包 括:
获,取不同的源端有涯区宽度及漏端有源区宽度的 MOS器' 特性以 及转移特性;
根据获取的所述 MOS器件的输出特性、转移特性及模型参数 Modell, 提 取常温状态下 STI应力对 MOS器件性能影响的参数, 提取后的模型参数标记 为 Model2。
进一步地, 所述以模型参数 Mode〗2为基础, 提取非常温状态下所述 MOS 器件的 STI应力效应随温度参数变化的函数中所述 MOS器件的扭合参数, 获 得最终模型参数的具体步驟包括:
获取非常温状态下不同的源端有源区宽度及漏端有源、区宽度的 MOS器件 的输出特性以及转移特性;
根据获取的所述 MOS器件的输出特性 转移特性及模型参数 Model.2, 提 取所述 MOS器件的 STI应力效应随温度参数变化的函数中所述 MOS器件的 扭合参数 kual和 k bl, 获得最终模型参数。
本发明的另一个方面, 提供了一种 MOS器件的 STI应力效应建模装置, 包括:
第一模块、 第二模块、 第三模块及第 模块;
所述第一模块用于在 BSIM4的模型参数中引入影响 MOS器件的 STI应力 效应的温度参数,建立所述 MOS器件的 STI应力效应随温度参数变化的函数; 所述第二模块用于根据无 STI应力时的 MOS器件的输出特性以及转移特 性, 提取常温状态下 MOS器件的模型参数 Modell ;
所述第三模块用于以模型参数 Modell为基础, 提取常温状态下 ST1应力 对 MOS器件性能影响的参数, 提取后的模型参数标记为 Model2; 所述第 模块用于以模型参数 Model2 为基础, 提取非常温状态下所述
MOS器件的 STI应力效应随温度参数变化的函数中所述 MOS器件的拟合参 数, 获得最终模型参数。
进—步地; 所述第三模块包括:
第一获取单元、 第一提取单元及标记单元;
所述第一获取单元用于获取不同的源端有源区宽度及漏端有源区宽度的 MOS器件的输出特性以及转移特性;
所述第一提取单元用于根据获取的所述 MOS器件的输出特性、 转移特性 及模型参数 Model!, 提取常温状态下 STI应力对 MOS器件性能影响的参数; 所述标记单元用于将提取后的模型参数标记为 Model2。
进一步地, 所述第四模块包括:
第二获取单元及第二提取单元;
所述第二获取单元用于获取非常温状态下不同的源端有涯区宽度及漏端 有涯区宽度的 MOS器件的输出特性以及转移特性;
所述第二提取单元用于根据获取的所述 MOS器件的输出特性、 转移特性 及模型参数 Model2,提取所述 MOS器件的 STI应力效应随温度参数变化的函 数中所述 MOS器件的拟合参数 kml和 kubl , 获得最终模型参数。
本发明提供的 MOS器件的 STI应力效应建模方法及装置, 在 BSIM4的模型 参数中引入影响 MOS器件的 STI应力效应的温度参数, 建立所述 MOS器件的 STI应力效应随温度.参数变化的函数, 能够更加准确地描述出温度对 MOS器件 STI应力效应的影响, 使得提取的模型参数更加准确可靠。 附图说明
图 1为本发明实施例提供的 M0S器件的版图示意图;
图 2为具有不同 SA( SB )的器件在不同温度下的 IdUn (线性区饱和电流 ) 的测试数据以及本发明所提出模型的模拟对比曲线;
图 3为具有不同 SA ( SB )的器件在不同温度下的 Idi in (线性区饱和电流 ) 的测试数据以及标准模型 BS IM4 SO I的模拟对比曲线。 具体实施方式
本发明实施例提供的一种 MOS器件的 STI应力效应建模方法, 包括: 步骤 S1 : 在 BSIM4的模型参数中引入影响 MOS器件的 STI应力效应的 温度参数, 建立 MOS器件的 STI应力效应随温度参数变化的函数;
步骤 S2: 根据无 STI应力时的 MOS器件的输出特性以及转移特性, 提取 常温状态下 MOS器件的模型参数 Modell ;
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例, 并参照附图,对本发明进一步详细说明。本实施例以中国科学院微电子研究所 O.B im SOI工艺下的 H型柵器件为例进行说明。
如图 1所示, 制备含有不同源端有源区宽度(用 SA表示)及漏端有源区 宽度(用 SB表示) 的 MOS器件, 为了简化, 令 SA=SB。 SA的宽度分别为 034um, 0,6um, Iran以及 5um。
在常温 25 度下对 SA- saref-SB-sbref-5nm 时 MOS 器件的转移特 4生 ( Id— Vg )以及输出特性(M— Vd )进行测试, 提取 25度时的 MOS器件的模 型参数 Modell,此时 MOS器件的 STI应力基本为零。其中 saref为源端有源 区基准宽度, sbref为漏端有源区基准宽度。
步骤 S3: 以模型参数 Modell为基础, 提取常温状态下 STI应力对 MOS 器件性能影响的参数, 提取后的模型参数标记为 Model2;
本实施例中, 分别获取源端有源区宽度 SA为 0。34um, 0.6um, lum和 5nm时的 MOS器件的输出特性以及转移特性, 根据获取的输出特性、 转移特 性及模型参数 Modell , 提取常温 25度下 STI应力对 MOS器件性能影响的参 数, 提取后的模型参数标记为 Model2;
步骤 S4: 以模型参数 Model2为基础,提取非常温状态下 MOS器件的 STI 应力效应随温度参数变化的函数中 MOS器件的拟合参数,获得最终模型参数。 施加的温度应该能满足 MOS器件能正常工作, 其温度参数取值应包括 MOS 器件正常工作时的最高温度.及最低温度,才能有利于获得更精确的最终模型参 数。
本实施例中, 分别获取在55度、 ~30度、 0度、 15度、 48度 80度、 125 度下, 源端有源区宽度 SA为 034um, 0.6um, lum和 5um时的 MOS器件的 输出特性以及转移特性, 并根据测得的输出特性、 转移特性及模型参数 Model2, 提取 MOS器件的 STI应力效应随温度参数变化的函数中 MOS器件 扭合参数 kual和 kubl , 获得最终模型参数。
代码如下所 TF :
.param
+ uaO = 1.95E-9 ubO = 9.305E-19 saref = 5E-6
+sbref = 5E 6 kual 0 ku l -4E-21
.subckt pmosstress D G S E B w ^ lOu 1 = lOu SA 5E 6 SB = 5E-6 dtcrnp = 0
.param +kua = 'knal *((SA-saref)/saref+(SB-sbref)/sbref)*dtempf ua = 'uaO+kua' +kub■==■ 'k bl *((SA-saref)/saref+(SB~sbref)/sbref)*dtemp' ub "ubO+k b* Ml D G S E B pmos w=w 1=1 SA^SA SB=SB dtemp=dtemp
del pmos pmos
+ level = 70 ua = ub ~ !ub' saref ~ !saref sbref - fsbref
.ends pmosstress
其中 uaO, nbO为与 STI应力无关的一阶迁移率退化系数和二阶迁移率退 化系数。 Knal与 kubl为拟合系数。
因为 Ua为一阶迁移率退化系数, Ub为二阶迁移率退化系数。 从给出的 公式可以看到, 由于 kual的引入, ua既和温度相关又和 SA, SB相关( ¾ SA, SB和应力直接相关), 所以 kual的引入实际上就是引入温度对 STI应力产生 影响, 进而对一阶迁移率退化系数 产生影响。 Knbl 的作用相同。 所以 Kua 为既与温度相关又与应力相关的一阶迁移率退化系数, kual为扭合系数。 Kub 为既与温度相关又与应力相关的二阶迁移率退化系数, k bl为拟合系数。
通过本发明提供的 MOS器件的 STI应力效应建模方法所建立的模型。 如 图 2所示, 图 2为具有不同 SA ( SB )的器件在 55度、 25度、 125度时的 Idl in (线性区饱和电流 ) 的测试数据以及本发明所提出模型的模拟对比曲线,主 要是为了说明此模型可以很好的拟合温度对 STI应力的影响。图 3为具有不同 SA ( SB ) 的器件在 55度、 25度、 125度时的 Idl in (线性区饱和电流 ) 的 测试数据以及标准模型 BSIM4S0I的模扭对比曲线, 主要是为了说明标准模型 很难扭合此现象。从图 2和图 3的对比可以看出, 本发明提供的模型很好的扭 合了测试数据, 且更加准确可靠的体现了温度对 ST.I应力的影响。
本发明还提供了一种 MOS器件的 STI应力效应建模装置, 包括: 第一模 块、 第二模块、 第三模块及第四模块; 第一模块用于在 BSIM4的模型参数中 引入影响 MOS器件的 STI应力效应的温度参数, 建立 MOS器件的 STI应力 效应随.温度参数变化的函数; 第二模块用于根据无 STI应力时的 MOS器件的 输出特性以及转移特性,提取常温下 MOS器件的模型参数 Model ; 第三模块 用于以模型参数 Modell为基^ , 提取常温状态下 STI应力对 MOS器件性能 影响的参数, 提取后的模型参数标记为 Model2; 第四模块用于以模型参数 Model2为基础,提取非常温状态下 MOS器件的 STI应力效应随温度参数变化 的函数中 MOS器件的扭合参数, 获得最终模型参数。
其中, 第三模块包括: 第一获取单元、 第一提取单元及标记单元; 第一获 取单元用于获取不同的源端有源区宽度及漏端有^区宽度的 MOS器件的输出 特性以及转移特性; 第一提取单元用于根据获取的 MOS器件的输出特性、 转 移特性及模型参数 Modell ,提取常温状态下 STI应力对 MOS器件性能影响的 参数; 标记单元用于将提取后的模型参数标记为 Models^
第四模块包括: 第二获取单元及第二提取单元; 第二获取单元用于获取非 常温状态下不同的源端有源区宽度及漏端有源区宽度的 MOS器件的输出特性 以及转移特性; 第二提取单元用于根据获取的 MOS器件的输出特性、 转移特 性及模型参数 Model2,提取 MOS器件的 STI应力效应随温度参数变化的函数 中 MOS器件的扭合参数 k al和 kubl , 获得最终模型参数。
本发明提供的 MOS器件的 STI应力效应建模方法及装置,在 BSIM4的模 型参数中引入影响 MOS器件的 STI应力效应的温度参数, 建立所述 MOS器 件的 STI应力效应随温度参数变化的函数,能够更加准确地描述出温度对 MOS 器件 STI应力效应的影响, 使得提取的模型参数更加准确可靠。
最后所应说明的是,以上具体实施方式仅用以说明本发明的技术方案而非 限制,尽管参照实例对本发明进行了详细说明, 本领域的普通技术人员应当理 解,可以对本发明的技术方案进行修改或者等同替换, 而不脱离本发明技术方 案的精神和范围, 其均应涵盖在本 ^^明的权利要求范围当中。

Claims

1、 一种 MOS器件的 STI应力效应建模方法, 其特征在于, 包括: 在 BSIM4的模型参数中引入影响 MOS器件的 STI应力效应的温度参数, 建立所述 MOS器件的 STI应力效应随温度,参数变化的函数;
件的输出特性以及转移特性, 提取常温状态
Figure imgf000009_0001
以模型参数 Modell为基础, 提取常温状态下 STI应力对 MOS器件性能 影响的参数, 提取后的模型参数标记为 Model2;
以模型参数 Model2为基础, 提.取非常温状态下所述 MOS器件的 STI应 力效应随温度参数变化的函数中所述 MOS器件的拟合参数, 获得最终模型参 数。
2、如权利要求 1所述的 MOS器件的 STI应力效应建模方法,其特征在于: 当无 STI应力时, 所述 MOS器件的源端有源区宽度 遜端有 ^区基准宽 度、 漏端有源区宽度与漏端有源区基准宽度均相等。
3、如权利要求 1所述的 MOS器件的 STI应力效应建模方法,其特征在于, 所述以模型参数 Modell为 提取常温状态下 STI应力对 MOS器件性能 影响的参数, 提取后的模型参数标记为 Model2的具体步骤包括:
获取不同的源端有 区宽度及漏瑞有源区宽度的 MOS器件的输出特性以 及转移特性;
根据获,取的所述 MOS器件的输出特性、转移特性及模型参数 Modell , 提 取常温状态下 STI应力对 MOS器件性能影响的参数, 提取后的模型参数标记 为 Model2。
4、如权利要求 1所述的 MOS器件的 ST1应力效应建模方法,其特征在于, 所述以模型参数 Model2为基础, 提取非常温状态下所述 MOS器件的 STI应 力效应随温度参数变化的函数中所述 MOS器件的拟合参数, 获得最终模型参 数的具体步骤包括:
获取非常温状态下不同的源端有源区宽度及漏端有源、区宽度的 MOS器件 的输出特性以及转移特性;
根据获取的所述 MOS器件的输出特性 转移特性及模型参数 Model.2, 提 取所述 MOS器件的 STI应力效应随温度参数变化的函数中所述 MOS器件的 扭合参数 kual和 k bl , 获得最终模型参数。
5、 一种 MOS器件的 STI应力效应建模装置, 其特征在于, 包括: 第一模块、 第二模块、 第三模块及第四模块;
所述第一模块用于在 BSIM4的模型参数中引入影响 MOS器件的 STI应力 效应的温度参数,建立所述 MOS器件的 STI应力效应随温度参数变化的函数; 所述第二模块用于根据无 STI应力时的 MOS器件的输出特性以及转移特 性, 提.取常温状态下 MOS器件的模型参数 Modell ;
所述第三模块用于以模型参数 Modell为基硇, 提取常温状态下 STI应力 对 MOS器件性能影响的参数, 提取后的模型参数标记为 Model2;
所述第四模块用于以模型参数 Model2 为基础, 提取非常温状态下所述
MOS器件的 STI应力效应随温度参数变化的函数中所述 MOS器件的扭合参 数, 获得最终模型参数。
6、如权利要求 5所述的 MOS器件的 STI应力效应建模装置,其特征在于, 所述第三模块包括:
第一获取单元、 第一提取单元及标记单元;
所述第一获取单元用于获取不同的源端有源区宽度及漏端有遜区宽度的
MOS器件的输出特性以及转移特性;
所述第一提取单元用于根据获取的所述 MOS器件的输出特性、 转移特性 及模型参数 Modell , 提取常温状态下 STI应力对 MOS器件性能影响的参数; 所述标记单元用于将提取后的模型参数标记为 Model2。
7、如权利要求 5所述的 MOS器件的 STI应力效应建模装置,其特征在于, 所述第四模块包括:
第二获取单元及第二提取单元;
所述第二获取单元用于获取非常温状态下不同的源端有源区宽度及漏端 有源区宽度.的 MOS器件的输出特性以及转移特性;
所述第二提取单元用于根据获取的所述 MOS器件的输出特性、 转移特性 及模型参数 Model2,提取所述 MOS器件的 STI应力效应随温度参数变化的函数 中所述 MOS器件的拟合参数 kual和 k bl , 获得最终模型参数。
PCT/CN2014/076252 2014-01-27 2014-04-25 Mos器件的sti应力效应建模方法及装置 WO2015109679A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/403,938 US10176287B2 (en) 2014-01-27 2014-04-25 STI stress effect modeling method and device of an MOS device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201410040388.8A CN103778297B (zh) 2014-01-27 2014-01-27 Mos器件的sti应力效应建模方法及装置
CN201410040388.8 2014-01-27

Publications (1)

Publication Number Publication Date
WO2015109679A1 true WO2015109679A1 (zh) 2015-07-30

Family

ID=50570527

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2014/076252 WO2015109679A1 (zh) 2014-01-27 2014-04-25 Mos器件的sti应力效应建模方法及装置

Country Status (3)

Country Link
US (1) US10176287B2 (zh)
CN (1) CN103778297B (zh)
WO (1) WO2015109679A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105989200B (zh) * 2015-01-29 2019-05-31 西安电子科技大学昆山创新研究院 模数转换器的仿真方法和装置
CN105991092B (zh) * 2015-01-29 2019-07-02 西安电子科技大学 混频器的仿真方法和装置
CN105989199B (zh) * 2015-01-29 2019-05-28 西安电子科技大学昆山创新研究院 运算放大器的仿真方法和装置
CN104992005B (zh) * 2015-06-23 2018-11-27 中国科学院微电子研究所 一种限制器件模型适用温度范围的方法
CN116153926B (zh) * 2023-01-10 2023-10-17 中国电子科技集团公司第五十八研究所 一种抗总剂量辐射的小沟道宽度nmos管版图加固结构
CN116090261B (zh) * 2023-04-07 2023-06-23 深圳平创半导体有限公司 一种压接型功率半导体器件应力场重构方法及***

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080077378A1 (en) * 2006-09-27 2008-03-27 Daisaku Ikoma Circuit simulation method and circuit simulation apparatus
CN102542094A (zh) * 2011-11-02 2012-07-04 上海华力微电子有限公司 纳米级多叉指射频cmos模型及其提取方法
CN102646147A (zh) * 2012-04-24 2012-08-22 中国科学院微电子研究所 Mos器件的建模方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4408613B2 (ja) * 2002-09-25 2010-02-03 Necエレクトロニクス株式会社 トランジスタの拡散層長依存性を組み込んだ回路シミュレーション装置およびトランジスタモデル作成方法
JP2005243928A (ja) * 2004-02-26 2005-09-08 Fujitsu Ltd トレンチアイソレーションで分離されたトランジスタ対を有する半導体装置
JP2006190727A (ja) * 2005-01-04 2006-07-20 Renesas Technology Corp 半導体集積回路
KR100850092B1 (ko) * 2006-08-31 2008-08-04 동부일렉트로닉스 주식회사 Cmos 소자의 spice 모델링 방법
US7882452B2 (en) * 2007-08-30 2011-02-01 Honeywell International Inc. Modeling silicon-on-insulator stress effects
US7895548B2 (en) * 2007-10-26 2011-02-22 Synopsys, Inc. Filler cells for design optimization in a place-and-route system
US8914760B2 (en) * 2012-05-09 2014-12-16 Mentor Graphics Corporation Electrical hotspot detection, analysis and correction

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080077378A1 (en) * 2006-09-27 2008-03-27 Daisaku Ikoma Circuit simulation method and circuit simulation apparatus
CN102542094A (zh) * 2011-11-02 2012-07-04 上海华力微电子有限公司 纳米级多叉指射频cmos模型及其提取方法
CN102646147A (zh) * 2012-04-24 2012-08-22 中国科学院微电子研究所 Mos器件的建模方法

Also Published As

Publication number Publication date
US10176287B2 (en) 2019-01-08
CN103778297B (zh) 2017-04-12
US20160259876A1 (en) 2016-09-08
CN103778297A (zh) 2014-05-07

Similar Documents

Publication Publication Date Title
WO2015109679A1 (zh) Mos器件的sti应力效应建模方法及装置
US8667440B2 (en) TCAD emulation calibration method of SOI field effect transistor
KR100517766B1 (ko) 트랜지스터의 확산 길이 의존성을 고려한 회로 시뮬레이션장치 및 트랜지스터 모델 작성 방법
US9134361B2 (en) Method for determining BSIMSOI4 DC model parameters
CN107679261B (zh) 一种mos器件源漏与衬底间寄生电阻的建模方法
US9953118B2 (en) Modeling method of SPICE model series of SOI FET
JP3269459B2 (ja) Misfetのオーバラップ長の測定方法、測定装置、抽出プログラムを記録した記録媒体
CN104377143B (zh) 一种测试mos器件阱电阻的方法
CN111368490A (zh) 横向双扩散晶体管的电路模型及其建模方法
CN102646147B (zh) Mos器件的建模方法
US20130054219A1 (en) Equivalent Electrical Model of SOI FET of Body Leading-Out Structure, and Modeling Method Thereof
CN110765712B (zh) Mosfet陷阱辅助隧穿模型及其提取方法
CN102542094A (zh) 纳米级多叉指射频cmos模型及其提取方法
Tan et al. Analysis of deep submicron CMOS transistor Vtlin and Idsat versus channel width
Park et al. A study on the performance of metal-oxide-semiconductor-field-effect-transistors with asymmetric junction doping structure
Wang et al. DIBL effect gauging the integrity of nano-node n-channel FinFETs
Martinie et al. New physical insight for analog application in PSP bulk compact model
Aoyama 118 SIMULATION OF SEMICONDUCTOR DEVICES AND PROCESSES Vol. 6
CN112765922B (zh) 采用soi衬底的射频晶体管的仿真模型
Leonhardt et al. Effective device electrical parameter extraction of nanoscale FinFETs: Challenges and results
Ismail et al. Refinement of Diffusion Profiles in TCAD for Calibrated and Predictive MOSFET Simulations
CN115544954A (zh) 器件漏电流模型及其提取方法
CN116542193A (zh) 器件漏电流模型及其提取方法
JP4896380B2 (ja) 電界効果型トランジスタの評価方法及び当該評価方法を用いた電界効果型トランジスタの作製方法
TWI480758B (zh) 推測閘極有效寬度與閘極有效長度的方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 14403938

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14879336

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14879336

Country of ref document: EP

Kind code of ref document: A1