KR20130116604A - 3차원 반도체 메모리 장치 및 그 제조 방법 - Google Patents

3차원 반도체 메모리 장치 및 그 제조 방법 Download PDF

Info

Publication number
KR20130116604A
KR20130116604A KR1020120039151A KR20120039151A KR20130116604A KR 20130116604 A KR20130116604 A KR 20130116604A KR 1020120039151 A KR1020120039151 A KR 1020120039151A KR 20120039151 A KR20120039151 A KR 20120039151A KR 20130116604 A KR20130116604 A KR 20130116604A
Authority
KR
South Korea
Prior art keywords
storage layer
pattern
layer
patterns
charge storage
Prior art date
Application number
KR1020120039151A
Other languages
English (en)
Inventor
이주열
김범수
박광민
박현
안재영
유동철
전종식
황기현
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020120039151A priority Critical patent/KR20130116604A/ko
Priority to US13/796,118 priority patent/US8872256B2/en
Publication of KR20130116604A publication Critical patent/KR20130116604A/ko
Priority to US14/493,849 priority patent/US9202819B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823487MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • H01L29/7926Vertical transistors, i.e. transistors having source and drain not in the same horizontal plane
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

3차원 반도체 메모리 장치 및 그 제조 방법이 제공된다. 3차원 반도체 메모리 장치는 기판 상에 번갈아 반복적으로 적층되되, 서로 다른 폭들을 갖는 게이트 패턴들 및 절연 패턴들을 포함하는 적층 구조체로서, 상기 적층 구조체는 상기 폭들의 차이에 의해 수직적으로 서로 이격된 복수의 확장 영역들이 정의된 일측벽을 갖는 것; 상기 적층 구조체의 상기 일측벽을 가로질러 상기 기판에 접속되는 채널 구조체; 및 상기 적층 구조체와 상기 채널 구조체 사이에 개재되며, 상기 적층 구조체의 일측벽을 컨포말하게 덮는 데이터 저장막을 포함한다.

Description

3차원 반도체 메모리 장치 및 그 제조 방법{Three Dimensional Semiconductor Memory Device And Method Of Fabricating The Same}
본 발명은 반도체 장치 및 그 제조 방법에 관한 것으로서, 보다 상세하게는 3차원으로 배열된 메모리 셀들을 갖는 3차원 반도체 메모리 장치 및 그 제조 방법에 관한 것이다.
소비자가 요구하는 우수한 성능 및 저렴한 가격을 충족시키기 위해 반도체 장치의 집적도를 증가시키는 것이 요구되고 있다. 반도체 장치의 경우, 그 집적도는 제품의 가격을 결정하는 중요한 요인이기 때문에, 특히 증가된 집적도가 요구되고 있다. 종래의 2차원 또는 평면적 반도체 장치의 경우, 그 집적도는 단위 메모리 셀이 점유하는 면적에 의해 주로 결정되기 때문에, 미세 패턴 형성 기술의 수준에 크게 영향을 받는다. 하지만, 패턴의 미세화를 위해서는 초고가의 장비들이 필요하기 때문에, 2차원 반도체 장치의 집적도는 증가하고는 있지만 여전히 제한적이다.
이러한 한계를 극복하기 위한, 3차원적으로 배열되는 메모리 셀들을 구비하는 3차원 반도체 메모리 장치들이 제안되고 있다. 그러나, 3차원 반도체 메모리 장치의 대량 생산을 위해서는, 비트당 제조 비용을 2차원 반도체 장치의 그것보다 줄일 수 있으면서 신뢰성 있는 제품 특성을 구현할 수 있는 공정 기술이 요구되고 있다.
본원 발명이 해결하고자 하는 과제는 신뢰성이 보다 향상된 3차원 반도체 메모리 장치를 제공하는데 있다.
본원 발명이 해결하고자 하는 다른 과제는 신뢰성이 보다 향상된 3차원 반도체 메모리 장치의 제조 방법을 제공하는데 있다.
본 발명이 해결하고자 하는 과제는 이상에서 언급한 과제에 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 해결하고자 하는 과제를 달성하기 위하여 본 발명의 일 실시예에 따른 3차원 반도체 메모리 장치는 기판 상에 번갈아 반복적으로 적층되되, 서로 다른 폭들을 갖는 게이트 패턴들 및 절연 패턴들을 포함하는 적층 구조체로서, 상기 적층 구조체는 상기 폭들의 차이에 의해 수직적으로 서로 이격된 복수의 확장 영역들이 정의된 일측벽을 갖는 것; 상기 적층 구조체의 상기 일측벽을 가로질러 상기 기판에 접속되는 채널 구조체; 및 상기 적층 구조체와 상기 채널 구조체 사이에 개재되며, 상기 적층 구조체의 일측벽을 컨포말하게 덮는 데이터 저장막을 포함한다.
일 실시예에 따르면, 상기 3차원 반도체 메모리 장치는 상기 게이트 패턴의 일측벽과 상기 데이터 저장막 사이에 개재되며, 상기 게이트 패턴의 상부면 및 하부면을 덮는 수평 절연막을 더 포함한다.
일 실시예에 따르면, 상기 게이트 패턴들의 폭이 상기 절연 패턴들의 폭보다 크고, 상기 적층 구조체는 수직적으로 인접한 상기 게이트 패턴들 사이에 상기 확장 영역들을 가질 수 있다.
다른 실시예에 따르면, 상기 게이트 패턴들의 폭이 상기 절연 패턴들의 폭보다 작고, 상기 적층 구조체는 수직적으로 인접한 상기 절연 패턴들 사이에 상기 확장 영역들을 가질 수 있다.
일 실시예에 따르면, 상기 데이터 저장막은 차례로 적층된 전하 저장막 및 터널 절연막을 포함하되, 상기 전하 저장막의 두께는 상기 절연 패턴 또는 상기 게이트 패턴의 두께의 절반보다 작을 수 있다.
다른 실시예에 따르면, 상기 데이터 저장막은 차례로 적층된 블록킹 절연막, 전하 저장막 및 터널 절연막을 포함하되, 상기 블록킹 절연막 및 상기 전하 저장막의 두께의 합은 상기 게이트 패턴의 두께의 절반보다 작을 수 있다.
일 실시예에 따르면, 상기 데이터 저장막은 차례로 적층된 전하 저장막 및 터널 절연막을 포함하되, 상기 전하 저장막은 상기 적층 구조체의 일측벽을 컨포말하게 덮으며 상기 확장 영역 내에 빈 공간을 정의하고, 상기 터널 절연막은 상기 빈 공간에 채워질 수 있다.
다른 실시예에 따르면, 상기 채널 구조체는 상기 확장 영역들의 일부분들을 채우는 돌출부들을 가질 수 있다.
상기 해결하고자 하는 다른 과제를 달성하기 위하여 본 발명의 일 실시예에 따른 3차원 반도체 메모리 장치의 제조 방법은 기판 상에 제 1 물질막 패턴들 및 제 2 물질막 패턴들이 번갈아 적층된 박막 구조체를 형성하되, 상기 제 1 물질막 패턴들과 상기 제 2 물질막 패턴들의 폭이 서로 다른 것; 상기 제 1 물질막 패턴들과 상기 제 2 물질막 패턴들의 일측벽들을 컨포말하게 덮는 데이터 저장막을 형성하는 것; 상기 데이터 저장막을 덮으며 상기 기판과 접촉되는 채널 구조체를 형성하는 것; 상기 채널 구조체와 이격되어, 상기 박막 구조체를 관통하는 트렌치를 형성하는 것; 상기 트렌치에 노출된 상기 제 2 물질막 패턴들을 제거하여 상기 데이터 저장막의 일부분들을 노출시키는 리세스 영역들을 형성하는 것; 및 상기 리세스 영역들 각각에 게이트 패턴을 형성하는 것을 포함한다.
일 실시예에 따르면, 상기 박막 구조체를 형성하는 것은, 상기 기판 상에 제 1 물질막들 및 제 2 물질막들을 번갈아 반복적으로 적층하여 박막 구조체를 형성하는 것; 상기 박막 구조체를 관통하여 상기 기판을 노출시키는 개구부를 형성하는 것; 및 상기 개구부에 노출된 상기 제 1 물질막들 또는 제 2 물질막들의 일부분들을 제거하여 확장 영역들(enlarged regions)을 형성하는 것을 포함한다.
일 실시예에 따르면, 상기 데이터 저장막은 전하 저장막 및 터널 절연막을 포함하되, 상기 전하 저장막은 상기 확장 영역들을 컨포말하게 덮으며 상기 확장 영역들 내에 빈 공간을 정의할 수 있다.
일 실시예에 따르면, 상기 데이터 저장막은 블록킹 절연막, 전하 저장막 및 터널 절연막을 포함하되, 상기 블록킹 절연막 및 상기 전하 저장막은 상기 확장 영역들을 컨포말하게 덮으며, 상기 확장 영역들 내에 빈 공간을 정의할 수 있다.
일 실시예에 따르면, 상기 게이트 패턴을 형성하기 전에, 상기 리세스 영역들의 표면들을 컨포말하게 덮는 수평 절연막을 형성하는 것을 더 포함한다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들에 따르면, 기판 상에 수직적으로 적층된 게이트 전극들의 일측벽들을 수직적으로 가로지르는 전하 저장막이 굴곡지게 형성될 수 있다. 이에 따라, 플래시 메모리 장치에서 전하 저장막에 트랩된 전하들이 수직적으로 확산(spread)되는 것을 억제할 수 있다. 그러므로, 전하 저장막에 저장된 전하들이 손실되는 것을 줄일 수 있어, 플래시 메모리 장치의 전하 보유(charge retention) 특성을 향상시킬 수 있다. 따라서, 3차원 반도체 메모리 장치의 신뢰성을 향상시킬 수 있다.
도 1은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 간략 회로도이다.
도 2는 본 발명의 일 실시예에 따른 3차원 반도체 메모리 장치를 나타내는 단면도이다.
도 3a 내지 도 3f는 도 2의 A부분을 나타내는 도면들이다.
도 4는 본 발명의 다른 실시예에 따른 3차원 반도체 메모리 장치의 단면도이다.
도 5a 및 도 5b는 도 4의 A부분을 나타내는 도면들이다.
도 6은 본 발명의 또 다른 실시예에 따른 3차원 반도체 메모리 장치의 단면도이다.
도 7a 내지 도 7d는 도 6의 A부분을 나타내는 도면들이다.
도 8은 본 발명의 또 다른 실시예에 따른 3차원 반도체 메모리 장치의 단면도이다.
도 9a 및 도 9b는 도 8의 A부분을 나타내는 도면들이다.
도 10 및 도 11은 본 발명의 또 다른 실시예들에 따른 3차원 반도체 메모리 장치의 단면도들이다.
도 12 내지 도 20은 본 발명의 일 실시예에 따른 3차원 반도체 메모리 장치의 제조 방법을 설명하기 위한 단면도들이다.
도 21 내지 도 26은 본 발명의 다른 실시예에 따른 3차원 반도체 메모리 장치의 제조 방법을 설명하기 위한 단면도들이다.
도 27은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 포함하는 메모리 시스템의 일 예를 나타내는 개략 블록도이다.
도 28은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 구비하는 메모리 카드의 일 예를 나타내는 개략 블록도이다.
도 29는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 장착하는 정보 처리 시스템의 일 예를 나타내는 개략 블록도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예를 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예는 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전문에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 '포함한다(comprises)' 및/또는 '포함하는(comprising)'은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다. 또한, 본 명세서에서, 어떤 막이 다른 막 또는 기판 상에 있다고 언급되는 경우에 그것은 다른 막 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 제 3의 막이 개재될 수도 있다는 것을 의미한다.
또한, 본 명세서에서 기술하는 실시예들은 본 발명의 이상적인 예시도인 단면도 및/또는 평면도들을 참고하여 설명될 것이다. 도면들에 있어서, 막 및 영역들의 두께는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 예를 들면, 직각으로 도시된 식각 영역은 라운드지거나 소정 곡률을 가지는 형태일 수 있다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이며 발명의 범주를 제한하기 위한 것이 아니다.
이하, 도면들을 참조하여 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치 및 그 제조 방법에 대해 상세히 설명한다.
도 1은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 셀 어레이를 나타내는 간략 회로도이다.
도 1을 참조하면, 일 실시예에 따른 3차원 반도체 메모리 장치의 셀 어레이는 공통 소오스 라인(CSL), 복수개의 비트라인들(BL) 및 공통 소오스 라인(CSL)과 비트라인들(BL) 사이에 배치되는 복수개의 셀 스트링들(CSTR)을 포함할 수 있다.
비트 라인들(BL)은 2차원적으로 배열되고, 그 각각에는 복수개의 셀 스트링들(CSTR)이 병렬로 연결된다. 셀 스트링들(CSTR)은 공통 소오스 라인(CSL)에 공통으로 연결될 수 있다. 즉, 복수의 비트 라인들(BL)과 공통 소오스 라인(CSL) 사이에 복수의 셀 스트링들(CSTR)이 배치될 수 있다. 일 실시예에 따르면, 공통 소오스 라인(CSL)은 복수개로 제공되고, 공통 소오스 라인들(CSL)은 2차원적으로 배열될 수 있다. 여기서, 공통 소오스 라인들(CSL)에는 전기적으로 동일한 전압이 인가될 수 있으며, 또는 공통 소오스 라인들(CSL) 각각이 전기적으로 제어될 수도 있다.
셀 스트링들(CSTR) 각각은 공통 소오스 라인(CSL)에 접속하는 접지 선택 트랜지스터(GST), 비트라인(BL)에 접속하는 스트링 선택 트랜지스터(SST), 및 접지 및 스트링 선택 트랜지스터들(GST, SST) 사이에 배치되는 복수개의 메모리 셀 트랜지스터들(MCT)로 구성될 수 있다. 그리고, 접지 선택 트랜지스터(GST), 스트링 선택 트랜지스터(SST) 및 메모리 셀 트랜지스터들(MCT)은 직렬로 연결될 수 있다.
공통 소오스 라인(CSL)은 접지 선택 트랜지스터들(GST)의 소오스들에 공통으로 연결될 수 있다. 이에 더하여, 공통 소오스 라인(CSL)과 비트 라인들(BL) 사이에 배치되는, 접지 선택 라인(GSL), 복수개의 워드라인들(WL0-WL3) 및 복수개의 스트링 선택 라인들(SSL)이 접지 선택 트랜지스터(GST), 메모리 셀 트랜지스터들(MCT) 및 스트링 선택 트랜지스터들(SST)의 게이트 전극들로서 각각 사용될 수 있다. 또한, 메모리 셀 트랜지스터들(MCT) 각각은 데이터 저장 요소(data storage element)를 포함한다.
도 2는 본 발명의 일 실시예에 따른 3차원 반도체 메모리 장치의 단면도이다. 도 3a 내지 도 3f는 도 2의 A부분을 나타내는 도면들이다.
도 2를 참조하면, 기판(100) 상에, 교대로 그리고 반복적으로 적층된 절연 패턴들(112) 및 게이트 패턴들(160)을 포함하는 적층 구조체(200)가 배치된다.
기판(100)은 실리콘 기판, 게르마늄 기판 또는 실리콘-게르마늄 기판일 수 있다. 기판(100)은 불순물이 도핑된 공통 소오스 영역(107)을 포함할 수 있다.
적층 구조체(200)는 평면적 관점에서, 일 방향으로 연장된 라인 형태를 가질 수 있다. 일 실시예에 따르면, 적층 구조체(200)에서 게이트 패턴들(160)과 절연 패턴들(112)의 폭이 서로 다를 수 있다. 예를 들어, 도 2에 도시된 것처럼, 게이트 패턴(160)의 폭이 절연 패턴(112)의 폭보다 클 수 있다. 이에 따라, 적층 구조체(200)는 수직적으로 서로 이격된 복수의 확장 영역들(enlarged regions)을 갖는 내측벽을 가질 수 있다. 상세하게, 도 3a 내지 도 3f에 도시된 것처럼, 수직적으로 인접하는 게이트 패턴들(112) 사이에 확장 영역들(117)이 정의될 수 있다.
일 실시예에 따르면, 절연 패턴들(112)의 두께가 게이트 패턴들(160)의 두께보다 작을 수 있다. 다른 실시예에서, 절연 패턴들(112) 중 일부의 두께는 게이트 패턴들(160)의 두께보다 클 수도 있다. 또 다른 실시예에서, 절연 패턴들(112)의 두께와 게이트 패턴들(160)의 두께는 서로 동일할 수도 있다.
일 실시예에 따르면, 게이트 패턴들(160) 중의 일부(예를 들면, 최상부 게이트 패턴들 및 최하부 게이트 패턴들)는 도 1을 참조하여 설명된 접지 및 스트링 선택 트랜지스터들(GST, SST)의 게이트 전극들로 이용될 수 있다. 즉, 3차원 낸드 플래시 메모리에 있어서, 최상부 게이트 패턴들은 비트 라인(175)과 채널 구조체들(210) 사이의 전기적 연결을 제어하는 스트링 선택 트랜지스터의 게이트 전극으로 사용되고, 최하부 게이트 패턴들은 기판(100)에 형성된 불순물 영역(107, 즉, 공통 소오스 라인)과 채널 구조체들(210) 사이의 전기적 연결을 제어하는 접지 선택 트랜지스터의 게이트 전극으로 사용될 수 있다.
이에 더하여, 기판(100)과 적층 구조체(200) 사이에 하부 절연막(105)이 형성될 수 있다. 예를 들어, 하부 절연막(105)은 열산화 공정을 통해 형성되는 실리콘 산화막일 수 있다. 이와 달리, 하부 절연막(105)은 증착 기술을 이용하여 형성된 실리콘 산화막일 수 있다. 하부 절연막(105)은 그 위에 형성되는 절연 패턴들(112)보다 얇은 두께를 가질 수 있다.
채널 구조체(210)는 적층 구조체(200)를 관통하여 기판(100)에 전기적으로 연결될 수 있다. 채널 구조체(210)는 기판(100) 상에 적층된 복수 개의 게이트 패턴들(160)을 관통할 수 있다. 일 실시예에서, 채널 구조체(210)는 반도체 물질로 이루어질 수 있다. 채널 구조체(210)는 그것의 상단에 도전 패드(137)를 가질 수 있다. 도전 패드(137)는 불순물이 도핑된 불순물 영역이거나, 도전 물질로 이루어질 수 있다. 채널 구조체(210)의 바닥면은 기판(100)의 상부면보다 낮은 레벨에 위치할 수 있다. 즉, 채널 구조체(210)는 기판(100)에 삽입된 구조를 가질 수 있다.
나아가, 복수의 채널 구조체들(210)이 적층 구조체(200)를 관통할 수 있다. 적층 구조체(200)를 관통하는 채널 구조체들(210)은 평면적 관점에서 일 방향으로 배열될 수 있다. 이와 달리, 채널 구조체들(210)은 평면적 관점에서 일 방향으로 지그재그 형태로 배열될 수도 있다.
일 실시예에 따르면, 채널 구조체(210)는 속이 빈 파이프 형태(pipe-shaped) 또는 마카로니 형태(macaroni-shaped)일 수 있다. 이때, 채널 구조체(210)의 하단은 닫힌 상태(closed state)일 수 있다. 그리고, 채널 구조체(210)의 내부는 매립 절연 패턴(135)에 의해 채워질 수 있다.
보다 상세하게, 채널 구조체(210)는 제 1 반도체 패턴(131) 및 제 2 반도체 패턴(133)을 포함할 수 있다. 제 1 반도체 패턴(131)은 확장 영역들(도 3a 내지 도 3f의 117 참조)을 갖는 적층 구조체(200)의 내측벽을 덮을 수 있다. 제 1 반도체 패턴(131)은 상단 및 하단이 오픈된(opened) 파이프 형태 또는 마카로니 형태일 수 있다. 그리고, 제 1 반도체 패턴(131)은 기판(100)과 접촉하지 않고 이격될 수 있다.
제 2 반도체 패턴(133)은 하단이 닫힌 파이프 형태 또는 마카로니 형태일 수 있다. 이러한 형태의 제 2 반도체 패턴(133)의 내부는 매립 절연 패턴(135)으로 채워질 수 있다. 또한, 제 2 반도체 패턴(133)은 제 1 반도체 패턴(131)의 내벽과 기판(100)의 상부면과 접촉될 수 있다. 즉, 제 2 반도체 패턴(133)은 제 1 반도체 패턴(131)과 기판(100)을 전기적으로 연결할 수 있다.
제 1 및 제 2 반도체 패턴들(131, 133)은 언도프트 상태이거나, 기판(100)과 동일한 도전형을 갖는 불순물로 도핑될 수 있다. 제 1 반도체 패턴(131)과 제 2 반도체 패턴(133)은 다결정 상태 또는 단결정 상태일 수 있다.
일 실시예에 따르면, 적층 구조체(200)와 채널 구조체(210) 사이에 수직 절연체(121)가 개재될 수 있다. 수직 절연체(121)는 상단 및 하단이 오픈된(opened) 파이프 형태 또는 마카로니 형태일 수 있다. 일 실시예에 따르면, 수직 절연체(121)는 제 1 반도체 패턴(131)의 바닥면과 기판(100) 사이에 개재되는 바닥부를 가질 수 있다. 이에 더하여, 수직 절연체(121)는 기판(100)에 대해 실질적으로 수직하되, 굴곡진 형상을 가질 수 있다. 수직 절연체(121)는 확장 영역들(117)을 갖는 적층 구조체(200)의 내측벽을 컨포말하게 덮을 수 있다. 즉, 수직 절연체(121)는 기판(100)의 상부면에 수평한 방향으로 돌출된 돌출부들을 가질 수 있다.
일 실시예에 따르면, 수직 절연체(121)는 데이터 저장막을 포함한다. 데이터 저장막은 플래시 메모리 장치의 전하 저장막을 포함할 수 있다. 예를 들어, 전하 저장막은 트랩 절연막 또는 도전성 나노 도트들(conductive nano dots)을 포함하는 절연막일 수 있다. 이러한 데이터 저장막에 저장되는 데이터는 채널 구조체(210)와 게이트 패턴들(160) 사이의 전압 차이에 의해 유발되는 파울러-노던하임 터널링을 이용하여 변경될 수 있다. 이와 달리, 데이터 저장막은 다른 동작 원리에 기초하여 정보를 저장하는 것이 가능한 박막(예를 들면, 상변화 메모리를 위한 박막 또는 가변저항 메모리를 위한 박막)일 수도 있다.
이에 더하여, 적층 구조체(200)와 수직 절연체(121) 사이에 수평 절연체(150)가 개재될 수 있다. 수평 절연체(150)는 실질적으로 수평적으로 연장되어, 게이트 패턴(160)의 하부면 및 상부면을 덮을 수 있다. 수평 절연체(150)는 하나의 박막 또는 복수의 박막들로 구성될 수 있다. 일 실시예에 따르면, 수평 절연체(150)는 전하 트랩형 플래시 메모리 트랜지스터의 블록킹 절연막을 포함할 수 있다.
또한, 적층 구조체(200) 상부에 적층 구조체(200)를 가로지르는 비트 라인(175)이 배치될 수 있다. 비트 라인(175)은 콘택 플러그(171)를 통해 채널 구조체(210)의 도전 패드(137)에 접속될 수 있다.
이하, 도 3a 내지 도 3f를 참조하여 본 발명의 일 실시예의 수직 절연체의 구조에 대해 보다 상세히 설명한다.
도 3a 내지 도 3f에 도시된 실시예들에 따르면, 수직 절연체(121)는 전하 저장막(CTL)을 포함하며, 전하 저장막(CTL)은 적층 구조체(200)의 내측벽을 컨포말하게 덮을 수 있다. 일 실시예에 따르면, 절연 패턴(112)의 폭이 게이트 패턴(160)의 폭보다 작으므로, 수직적으로 인접한 게이트 패턴들(160) 사이에 확장 영역들(117; enlarged regions)이 정의될 수 있다. 즉, 적층 구조체(200)는 수직적으로 서로 이격된 복수의 확장 영역들(117)이 정의된 내측벽을 가질 수 있다. 이에 따라, 전하 저장막(CTL)은 게이트 패턴들(160) 사이에 정의된 확장 영역들(117)을 컨포말하게 덮을 수 있다. 그리고, 전하 저장막(CTL)은 절연 패턴(112)의 두께(즉, 게이트 패턴들(160) 간의 수직적 거리)의 절반보다 작은 두께를 가질 수 있다. 이에 따라, 전하 저장막(CTL)은 확장 영역들(117)을 컨포말하게 덮되 확장 영역들(117) 내에 빈공간을 정의할 수 있다. 즉, 전하 저장막(CTL)은 요철 구조로 형성될 수 있다. 이와 같이, 전하 저장막(CTL)이 굴곡지게 형성되므로, 전하 저장막(CTL)에 트랩된 전하들이 수직적으로 확산(spread)되는 것이 억제될 수 있다. 그러므로, 데이터 저장막에 저장된 전하들이 손실되는 것을 줄일 수 있어, 3차원 플래시 메모리 장치의 전하 보유(charge retention) 특성을 향상시킬 수 있다. 또한, 전하들의 확산에 의한 데이터 교란을 방지할 수 있어, 3차원 반도체 메모리 장치의 신뢰성을 향상시킬 수 있다.
보다 상세하게, 도 3a 내지 도 3c에 도시된 실시예에 따르면, 수직 절연체(121)는 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함할 수 있다. 전하 저장막(CTL)은 게이트 패턴들(160) 사이에서 절연 패턴(112)의 일측벽과 접하며, 게이트 패턴들(160)의 상부면 및 하부면으로 연장될 수 있다. 또한, 전하 저장막(CTL)은 게이트 패턴들(160)의 일측벽들로 연장될 수 있다.
도 3a에서, 터널 절연막(TIL)은 전하 저장막(CTL) 상에 컨포말하게 형성될 수 있으며, 전하 저장막(CTL)에 의해 정의된 빈 공간을 채울 수 있다. 이에 따라, 절연 패턴(112)과 채널 구조체(210) 사이에서의 두께가 게이트 패턴(160)과 채널 구조체(210) 사이에서의 터널 절연막(TIL)의 두께보다 클 수 있다.
도 3b에서, 전하 저장막(CTL) 및 터널 절연막(TIL)의 두께의 합이 절연 패턴(112)의 두께의 절반보다 작을 수 있다. 즉, 전하 저장막(CTL) 및 터널 절연막(TIL)은 게이트 패턴들(160) 사이의 확장 영역들(117) 내에 빈 공간을 정의할 수 있다. 그리고, 수직 절연체(121)에 의해 정의된 빈 공간은 채널 구조체(210)로 채워질 수 있다.
도 3a 및 도 3d에 도시된 실시예들에 따르면, 수직 절연체(121)의 터널 절연막(TIL)은 전하 저장막(CTL)이 형성된 확장 영역들(117)의 빈 공간을 채울 수 있다. 즉, 터널 절연막(TIL)은 수직적으로 인접한 게이트 패턴들(160) 사이에 돌출부들을 가질 수 있다.
도 3b, 도 3c, 도 3e, 및 도 3f에 도시된 실시예들에 따르면, 채널 구조체(210)가 전하 저장막(CTL) 및 터널 절연막(TIL)이 형성된 확장 영역들(117)의 빈 공간을 채울 수 있다. 즉, 채널 구조체(210)는 수직적으로 인접한 게이트 패턴들(160) 사이에 돌출부들을 가질 수 있다. 즉, 절연 패턴(112)과 매립 절연막 사이에서 채널 구조체(210)의 두께가, 매립 절연막과 게이트 패턴(160) 사이에서 채널 구조체(210)의 두께보다 클 수 있다.
한편, 도 3d 내지 도 3f에 도시된 실시예들에 따르면, 수직 절연체(121)는 블록킹 절연막(BIL), 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함할 수 있다. 블록킹 절연막(BIL), 전하 저장막(CTL)은 확장 영역들(117)을 컨포말하게 덮으며, 확장 영역들(117) 내에 빈 공간을 정의할 수 있다. 또한, 도 3f에 도시된 실시예에 따르면, 수직 절연체(121)는 블록킹 절연막(BIL), 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함하되, 블록킹 절연막(BIL)이 절연 패턴(112)과 전하 저장막(CTL) 사이에 국소적으로 형성될 수 있다.
한편, 도 3a, 도 3b, 도 3d, 도 3e 및 도 3f에 도시된 실시예에 따르면 수평 절연체(150)은 플래시 메모리 장치의 블록킹 절연막(BIL)일 수 있다. 그리고, 수평 절연체(150)는, 도 3c에 도시된 것처럼, 제 1 및 제 2 블록킹 절연막들(BIL1, BIL2)을 포함할 수 있다.
도 3a 내지 도 3f에 도시된 실시예들에서, 전하 저장막(CTL)은 트랩 절연막, 또는 도전성 나노 돗들(conductive nano dots)을 포함하는 절연막을 포함할 수 있다. 더 구체적인 예로, 전하 저장막(CTL)은 실리콘 질화막, 실리콘 산화질화막, 실리콘-풍부 질화막(Si-rich nitride), 나노크리스탈 실리콘(nanocrystalline Si) 또는 박층화된 트랩막(laminated trap layer) 중의 적어도 하나를 포함할 수 있다.
터널 절연막(TIL)은 전하 저장막(CTL)보다 큰 밴드 갭을 갖는 물질들 중의 한가지일 수 있다. 예를 들면, 터널 절연막(TIL)은 실리콘 산화막일 수 있다.
블록킹 절연막(BIL)은 터널 절연막(TIL)보다 작고 전하 저장막(CTL)보다 큰 밴드 갭을 갖는 물질들 중의 한가지를 포함할 수 있다. 예를 들면, 블록킹 절연막(BIL)은 알루미늄 산화막 및 하프늄 산화막 등과 같은 고유전막들 중의 하나를 포함할 수 있다. 이런 측면에서, 블록킹 절연막(BIL)의 유전율은 터널 절연막(TIL)보다 실질적으로 클 수 있다.
이에 더하여, 도 3c에 도시된 실시예들에서, 제 1 및 제 2 블록킹 절연막들(BIL1, BIL2)은 서로 다른 물질로 형성될 수 있다. 이에 더하여, 제 1 및 제 2 블록킹 절연막들(BIL1, BIL2) 중의 하나는 터널 절연막(TIL)보다 작고 전하 저장막(CTL)보다 큰 밴드 갭을 갖는 물질들 중의 한가지로 형성되고, 다른 하나는 이보다 작은 유전 상수를 갖는 물질로 형성될 수 있다. 예를 들면, 제 1 및 제 2 블록킹 절연막들(BIL1, BIL2) 중의 하나는 알루미늄 산화막 및 하프늄 산화막 등과 같은 고유전막들 중의 하나를 포함하고, 다른 하나는 실리콘 산화막일 수 있다. 이런 측면에서, 제 1 및 제 2 블록킹 절연막들(BIL1, BIL2)의 유효 유전율은 터널 절연막(TIL)보다 실질적으로 클 수 있다.
도 4는 본 발명의 다른 실시예들에 따른 3차원 반도체 메모리 장치의 단면도이다. 도 5a 및 도 5b는 도 4의 A부분을 나타내는 도면들이다. 일 실시예에서 상술된 구성 요소들과 동일한 구성 요소들에 대한 설명은 중복을 피하기 위해 생략한다.
도 4에 도시된 다른 실시예에 따르면, 도 2에 도시된 실시예와 달리, 게이트 패턴들(160)과 수직 절연체(121) 사이에 수평 절연체(150)가 생략될 수 있다. 즉, 게이트 패턴들(160)은 수직 절연체(121)와 직접 접촉될 수 있다. 수평 절연체(150)를 생략함으로써, 절연 패턴들(112) 및 게이트 패턴들(160)로 구성되는 적층 구조체(200)의 수직적 높이를 줄일 수 있다.
도 5a 및 도 5b를 참조하면, 수직 절연체(121)는 블록킹 절연막(BIL), 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함할 수 있다. 그리고, 블록킹 절연막(BIL)은 게이트 패턴들(160)과 직접 접촉될 수 있다. 블록킹 절연막(BIL)은 서로 다른 물질로 이루어진 제 1 및 제 2 블록킹 절연막들로 구성될 수도 있다.
일 실시예에서, 블록킹 절연막(BIL) 및 전하 저장막(CTL)은 적층 구조체(200)의 일측벽을 컨포말하게 덮을 수 있으며, 블록킹 절연막(BIL) 및 전하 저장막(CTL)의 두께의 합은 절연 패턴(112)의 두께의 절반보다 작을 수 있다. 이에 따라, 블록킹 절연막(BIL) 및 전하 저장막(CTL)은 적층 구조체(200) 상에서 균일한 두께를 가지며, 확장 영역들(117) 내에 빈공간을 정의할 수 있다. 도 5a를 참조하면, 터널 절연막(TIL)은 전하 저장막(CTL)에 의해 정의되는 빈 공간을 채울 수 있다. 즉, 터널 절연막(TIL)은 돌출부들을 가질 수 있다. 다시 말해, 터널 절연막(TIL)은 게이트 패턴(160)과 인접한 부분에서보다 절연 패턴(112)과 인접한 부분에서 두꺼울 수 있다. 이와 달리, 도 5b를 참조하면, 채널 구조체(210)가 수직 절연체(121)에 의해 정의된 빈공간을 채울 수 있으며, 채널 구조체(210)가 돌출부들을 가질 수 있다.
도 6은 본 발명의 또 다른 실시예에 따른 3차원 반도체 메모리 장치의 단면도이다. 도 7a 내지 도 7d는 도 6의 A부분을 나타내는 도면들이다. 일 실시예에서 상술된 구성 요소들과 동일한 구성 요소들에 대한 설명은 중복을 피하기 위해 생략한다.
도 6을 참조하면, 기판(100) 상에 절연 패턴들(112) 및 게이트 패턴들(160)이 번갈아 반복적으로 적층된 적층 구조체(200)가 배치된다. 이 실시예에서, 게이트 패턴들(160)의 폭이 절연 패턴들(112)의 폭보다 작을 수 있다. 이에 따라, 적층 구조체(200)는 수직적으로 서로 이격된 복수의 확장 영역들(119)을 갖는 내측벽을 가질 수 있다. 이 실시예에서, 확장 영역들(119)은, 도 7a 내지 도 7d에 도시된 것처럼, 수직적으로 인접하는 절연 패턴들(112) 사이에 정의될 수 있다.
채널 구조체(210)는 적층 구조체(200)를 관통하여 기판(100)에 접속될 수 있다. 채널 구조체(210)는, 일 실시예에서 설명한 것처럼, 제 1 및 제 2 반도체 패턴들(131, 133)과 매립 절연 패턴(135)을 포함할 수 있다.
수직 절연체(121)는 확장 영역들(119)이 형성된 적층 구조체(200)의 일측벽을 컨포말하게 덮을 수 있다. 즉, 수직 절연체(121)는 적층 구조체(200)와 채널 구조체(210) 사이에 굴곡지게 형성될 수 있다. 즉, 수직 절연체(121)는 확장 영역들(119)을 컨포말하게 덮으며, 절연 패턴들(112)과 채널 구조체(210) 사이로 연장될 수 있다. 이러한 수직 절연체(121)는 실질적으로 균일한 두께로 형성될 수 있다.
이에 더하여, 적층 구조체(200)와 수직 절연체(121) 사이에 수평 절연체(150)가 개재될 수 있다. 수평 절연체(150)는 실질적으로 수평적으로 연장되어, 게이트 패턴(160)의 하부면 및 상부면을 덮을 수 있다. 수평 절연체(150)는 앞에서 설명한 것처럼, 하나의 박막 또는 복수의 박막들로 구성될 수 있다.
도 7a 및 도 7b를 참조하면, 수직 절연체(121)는 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함하며, 전하 저장막(CTL)은 적층 구조체(200)의 내측벽을 컨포말하게 덮을 수 있다. 이 실시예에서, 전하 저장막(CTL)은 수직적으로 인접한 절연 패턴들(112) 사이에 정의된 확장 영역들(119)을 컨포말하게 덮을 수 있다. 그리고, 전하 저장막(CTL)은 게이트 패턴(160)의 두께(즉, 절연 패턴들(112) 간의 수직적 거리)의 절반보다 작은 두께를 가질 수 있다. 이에 따라, 전하 저장막(CTL)은 확장 영역들(119)을 컨포말하게 덮되 빈공간을 정의할 수 있다. 또한, 전하 저장막(CTL)은 적층 구조체(200)의 내측벽 상에서 실질적으로 균일한 두께를 가질 수 있다. 보다 상세하게, 전하 저장막(CTL)은 절연 패턴들(112) 사이에서 게이트 패턴(160)의 일측벽과 인접하며, 절연 패턴들(112)의 상부면 및 하부면으로 연장될 수 있다. 또한, 전하 저장막(CTL)은 절연 패턴들(112)과 채널 구조체(210) 사이로 연장될 수 있다.
이에 더하여, 도 7a에 도시된 실시예에 따르면, 터널 절연막(TIL)은 전하 저장막(CTL)에 정의된 빈 공간을 채울 수 있다. 즉, 터널 절연막(TIL)은 절연 패턴(112)과 채널 구조체(210) 사이에서 보다 게이트 패턴(160)과 채널 구조체(210) 사이에서 두꺼울 수 있다. 즉, 터널 절연막(TIL)은 게이트 패턴들(160)과 채널 구조체(210) 사이에 돌출부들을 가질 수 있다.
이와 달리, 도 7b에 도시된 실시예에 따르면, 터널 절연막(TIL)이 전하 저장막(CTL) 상에 균일한 두께로 형성되고, 전하 저장막(CTL) 및 터널 절연막(TIL)이 형성된 확장 영역들(119)의 일부분을 채널 구조체(210)가 채울 수 있다. 즉, 채널 구조체(210)는 게이트 패턴들(160)과 채널 구조체(210) 사이에 돌출부들을 가질 수 있다. 다시 말해, 채널 구조체(210)는 절연 패턴(112)과 인접한 부분에서보다 게이트 패턴(160)에 인접한 부분에서 보다 두꺼울 수 있다.
도 7c 및 도 7d를 참조하면, 수직 절연체(121)는 블록킹 절연막(BIL), 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함한다. 여기서, 블록킹 절연막(BIL) 및 전하 저장막(CTL)은 적층 구조체(200)의 내측벽을 컨포말하게 덮을 수 있다. 그리고, 블록킹 절연막(BIL) 및 전하 저장막(CTL)의 두께의 합은 게이트 패턴(160)의 두께(즉, 절연 패턴들(112) 간의 수직적 거리)의 절반보다 작을 수 있다. 즉, 블록킹 절연막(BIL) 및 전하 저장막(CTL)은 균일한 두께를 가질 수 있으며, 확장 영역들(119) 내에 빈 공간을 정의할 수 있다.
확장 영역들(119) 내에 블록킹 절연막(BIL) 및 전하 저장막(CTL)이 형성된 구조에서, 터널 절연막(TIL)은 도 7c에 도시된 것처럼, 전하 저장막(CTL)에 정의되는 빈 공간을 채울 수 있다. 즉, 터널 절연막(TIL)은 절연 패턴들(112)과 인접한 부분에서보다 게이트 패턴들(160)과 인접한 부분들에서 두꺼워질 수 있다. 이와 달리, 터널 절연막(TIL)은 도 7d에 도시된 것처럼, 전하 저장막(CTL) 상에 균일한 두께로 형성될 수 있다. 그리고, 채널 구조체(210)가 절연 패턴들(112)과 인접한 부분에서보다 게이트 패턴들(160)과 인접한 부분들에서 두꺼울 수 있다.
도 8은 본 발명의 또 다른 실시예에 따른 3차원 반도체 메모리 장치의 단면도이다. 도 9a 및 도 9b는 도 8의 A부분을 나타내는 도면들이다. 일 실시예에서 상술된 구성 요소들과 동일한 구성 요소들에 대한 설명은 중복을 피하기 위해 생략한다.
도 8에 도시된 다른 실시예에 따르면, 도 7에 도시된 실시예와 달리, 게이트 패턴들(160)과 수직 절연체(121) 사이에 수평 절연체(150)가 생략될 수 있다. 즉, 게이트 패턴들(160)은 수직 절연체(121)와 직접 접촉될 수 있다.
이에 더하여, 도 9a 및 도 9b를 참조하면, 수직 절연체(121)는 블록킹 절연막(BIL), 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함할 수 있다. 그리고, 블록킹 절연막(BIL)은 게이트 패턴들(160)과 직접 접촉될 수 있다. 블록킹 절연막(BIL)은 제 1 및 제 2 블록킹 절연막들로 구성될 수도 있다.
이 실시예에서, 블록킹 절연막(BIL) 및 전하 저장막(CTL)은 수직적으로 인접한 절연 패턴들(112) 사이에 정의된 확장 영역들(119) 내벽을 컨포말하게 덮을 수 있으며, 블록킹 절연막(BIL) 및 전하 저장막(CTL)의 두께의 합은 게이트 패턴(160)의 두께의 절반보다 작을 수 있다. 이에 따라, 블록킹 절연막(BIL) 및 전하 저장막(CTL)은 적층 구조체(200) 상에서 균일한 두께를 가지며, 확장 영역들(119) 내에 빈공간을 정의할 수 있다.
도 9a를 참조하면, 터널 절연막(TIL)은 전하 저장막(CTL)에 의해 정의되는 빈 공간을 채울 수 있다. 즉, 터널 절연막(TIL)은 돌출부들을 가질 수 있다. 이와 달리, 도 9b를 참조하면, 채널 구조체(210)가 수직 절연체(121)에 의해 정의된 빈공간을 채울 수 있으며, 채널 구조체(210)가 복수의 돌출부들을 가질 수 있다.
도 10 및 도 11은 본 발명의 또 다른 실시예들에 따른 3차원 반도체 메모리 장치의 단면도들이다. 일 실시예에서 상술된 구성 요소들과 동일한 구성 요소들에 대한 설명은 중복을 피하기 위해 생략한다.
도 10에 도시된 실시예에 따르면, 수직 절연체(121)의 수직적 길이가 채널 구조체(210)의 수직적 길이보다 작을 수 있다. 즉, 수직 절연체(121)의 바닥면이 기판(100)과 이격될 수 있으며, 채널 구조체(210)가 수직 절연체(121)의 바닥면을 덮을 수 있다. 보다 상세하게, 제 1 및 제 2 반도체 패턴들(131, 133)로 구성된 채널 구조체(210)서, 제 2 반도체 패턴(133)이 제 1 반도체 패턴(131)의 바닥면 및 수직 절연체(121)의 바닥면과 직접 접촉될 수 있다.
도 11에 도시된 실시예에 따르면, 3차원 반도체 메모리 장치는 적층 구조체(200)의 하부 부분을 관통하며 기판(100)과 연결된 반도체 기둥(220)을 더 포함할 수 있다. 반도체 기둥(220)의 바닥면은 기판(100)의 상부면보다 아래에 위치하여 기판(100)에 삽입된 구조를 가질 수 있다.
이 실시예에서, 반도체 기둥(220)에 인접한 절연 패턴(112)은 반도체 기둥(220)의 일측벽과 직접 접촉될 수 있다. 그리고, 수평 절연체(150)가 반도체 기둥(220)에 인접한 게이트 패턴(160)과 반도체 기둥(220) 사이에 개재될 수 있다. 이와 달리, 반도체 기둥(220)에 인접한 게이트 패턴(160)이 반도체 기둥(220)과 직접 접촉될 수도 있다. 즉, 적층 구조체(200)의 일측벽은 반도체 기둥(220)과 인접한 절연 패턴들(112) 및 게이트 패턴들(160)은 실질적으로 동일한 폭을 가질 수 있다.
이에 더하여, 반도체 기둥(220)보다 위에 적층된 절연 패턴들(112) 및 게이트 패턴들(160)의 폭들이 서로 다를 수 있다. 즉, 적층 구조체(200)에서, 절연 패턴들(112) 및 게이트 패턴들(160)에 의해 정의되는 확장 영역들(117)은 반도체 기둥(220)보다 위에 위치할 수 있다.
수직 절연체(121) 및 채널 구조체(210)는 반도체 기둥(220) 상에 배치될 수 있다. 채널 구조체(210)는 적층 구조체(200)의 상부를 관통하여 반도체 기둥(220)과 접촉될 수 있다. 채널 구조체(210)는 앞에서 설명한 것처럼, 제 1 및 제 2 반도체 패턴들(131, 133) 및 매립 절연 패턴(135)을 포함할 수 있다.
수직 절연체(121)는 기판(100)에 대해 실질적으로 수직하되, 굴곡진 형상을 가질 수 있다. 수직 절연체(121)는 확장 영역들(117)을 갖는 적층 구조체(200)의 일측벽을 컨포말하게 덮을 수 있다.
이하, 도 12 내지 도 20을 참조하여, 본 발명의 일 실시예에 따른 3차원 반도체 메모리 장치의 제조 방법을 설명한다. 도 12 내지 도 20은 본 발명의 일 실시예에 따른 3차원 반도체 메모리 장치의 제조 방법을 설명하기 위한 단면도들이다.
도 12를 참조하면, 기판(100) 상에 제 1 물질막들(111) 및 제 2 물질막들(112)을 번갈아 반복적으로 적층하여 박막 구조체(110)를 형성할 수 있다.
기판(100)은 반도체 특성을 갖는 물질들, 절연성 물질들, 절연성 물질에 의해 덮인 반도체 또는 도전체 중의 하나일 수 있다. 예를 들면, 기판(100)은 실리콘 웨이퍼일 수 있다.
제 1 물질막들(111)은 제 2 물질막들(112)에 대해 식각 선택성을 가지고 식각될 수 있는 물질로 형성될 수 있다. 일 실시예에 따르면, 제 1 물질막들(111) 및 제 2 물질막들(112)은 케미컬 용액을 이용한 습식 식각 공정에서의 높은 식각 선택비를 가지며, 식각 가스를 이용한 건식 식각 공정에서 낮은 식각 선택비를 가질 수 있다. 또한, 제 1 물질막들(111)과 제 2 물질막들(112)을 동일한 두께를 가질 수도 있으며, 제 1 물질막(111)과 제 2 물질막(112)의 두께가 서로 다를 수도 있다.
제 1 및 제 2 물질막들(111, 112)은 열적 화학기상증착(Thermal CVD), 플라즈마 인핸스드(Plasma enhanced CVD), 물리적 화학기상증착(physical CVD) 또는 원자층 증착(Atomic Layer Deposition; ALD) 기술을 이용하여 증착될 수 있다.
일 실시예에 따르면, 제 1 및 제 2 물질막들(111, 112)은 절연 물질로 형성되되, 서로 식각 선택성을 가질 수 있다. 예를 들어, 제 1 물질막들(111)은 실리콘막, 실리콘 산화막, 실리콘 카바이드, 실리콘 산질화막 및 실리콘 질화막 중의 적어도 하나일 수 있다. 제 2 물질막들(112)은 실리콘막, 실리콘 산화막, 실리콘 카바이드막, 실리콘 산질화막, 및 실리콘 질화막 중의 적어도 하나이되, 제 1 물질막(111)과 다른 물질일 수 있다. 예를 들어, 제 1 물질막들(111)은 실리콘 질화막으로 형성될 수 있으며, 제 2 물질막들(112)은 실리콘 산화막으로 형성될 수 있다. 한편, 다른 실시예에 따르면, 제 1 물질막들(111)은 도전 물질로 형성되고, 제 2 물질막들(112)은 절연 물질로 이루어질 수도 있다.
도 13을 참조하면, 박막 구조체(110)를 관통하여 기판(100)을 노출시키는 개구부들(115)을 형성한다.
이 실시예에 따르면, 개구부들(115)은 홀 모양으로 형성될 수 있다. 즉, 개구부들(115) 각각은 그것의 깊이가 그것의 폭보다 적어도 5배 이상 큰 모양으로 형성될 수 있다. 이에 더하여, 이 실시예에 따르면, 개구부들(115)은 기판(100)의 상부면(즉, xy 평면) 상에 2차원적으로 형성될 수 있다. 즉, 개구부들(115) 각각은 x 및 y 방향을 따라 다른 것들로부터 이격되어 형성되는 고립된 영역일 수 있다. 또 다른 실시예에 따르면, 도면에는 도시 하지 않았으나. 개구부들(115)은 y축 방향으로 지그재그(zig zag) 배치될 수도 있다. 그리고, 일 방향으로 인접한 개구부들(115) 간의 이격거리는 개구부(115)의 폭보다 작거나 같을 수 있다.
개구부들(115)은 박막 구조체(110) 상에 마스크 패턴(미도시)을 형성하고, 마스크 패턴(미도시)을 식각 마스크로 이용하여 이방성 식각함으로써 형성될 수 있다. 이방성 식각 공정에서 기판(100)의 상부면까지 과도 식각(over-etch)될 수 있으며, 이에 따라, 개구부(115) 아래의 기판(100)은 소정의 깊이로 리세스될 수 있다.
도 14를 참조하면, 개구부(115)에 노출된 제 2 물질막들(112)의 일부분들을 제거하여 확장 영역들(117)을 형성한다.
확장 영역들(117)은 제 1 물질막들(111) 및 기판(100)에 대해 식각 선택성을 갖는 식각 레서피를 사용하여 제 2 물질막들(112)의 일부분들을 등방성 식각함으로써 형성될 수 있다. 이와 같이 제 2 물질막들(112)의 일부분들을 제거함에 따라, 수직적으로 서로 이격된 확장 영역들(117)이 정의된 일측벽을 갖는 박막 구조체(110)가 형성될 수 있다. 보다 상세하게, 확장 영역들(117)은 개구부(115)에 노출된 제 2 물질막들(112)의 측벽들을 식각하여 형성될 수 있다. 확장 영역들(117)은 개구부(115)로부터 제 1 물질막들(111) 사이로 수평적으로 연장될 수 있으며, 제 1 물질막들(111)의 상부면 및 하부면의 일부분들을 노출시킬 수 있다. 즉, 확장 영역(117)은 리세스된 제 2 물질막(112)의 일측벽과 상하부에 위치하는 제 1 물질막들(111)의 상부면 및 바닥면에 의해 정의될 수 있다.
도 15를 참조하면, 확장 영역들(117)이 형성된 개구부(115)의 내벽을 덮는 수직 절연막(120) 및 제 1 반도체막(130)을 차례로 형성한다.
수직 절연막(120) 및 제 1 반도체막(130)의 증착 두께의 합은 개구부(115)의 폭의 절반보다 작을 수 있다. 즉, 개구부(115)는 수직 절연막(120) 및 제 1 반도체막(130)에 의해 완전하게 채워지지 않을 수 있다. 나아가, 수직 절연막(120)은 개구부(115)에 노출된 기판(100)의 상부면을 덮을 수 있다.
수직 절연막(120)은 확장 영역들(117)이 형성된 박막 구조체(110)의 일측벽을 컨포말하게 덮도록 증착될 수 있다. 수직 절연막(120)은 예를 들어, 플라즈마 인핸스드(Plasma enhanced CVD), 물리적 화학기상증착(physical CVD) 또는 원자층 증착(Atomic Layer Deposition; ALD) 기술을 이용하여 증착될 수 있다.
수직 절연막(120)은 복수의 박막들로 형성될 수 있다. 일 실시예에 따르면, 수직 절연막(120)은 전하 트랩형 플래시 메모리 장치의 메모리 요소로서 사용되는 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함할 수 있다. 이와 달리, 수직 절연막(120)은 블록킹 절연막(BIL), 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함할 수 있다. 수직 절연막(120)은 도 2 및 도 3a 내지 도 3f를 참조하여 설명한 것처럼, 다양한 형태로 형성될 수 있다. 여기서, 전하 저장막(CTL)은 도 3a 내지 도 3f에 도시된 것처럼, 균일한 두께로 증착될 수 있으며, 확장 영역들(117) 내에 빈공간을 정의할 수 있다. 복수의 박막들로 구성된 수직 절연막(120)은 확장 영역들(117)을 완전히 채우거나, 확장 영역들(117) 내에 빈 공간을 정의할 수도 있다.
제 1 반도체막(130)은 수직 절연막(120) 상에 컨포말하게 형성될 수 있다. 일 실시예에 따르면, 제 1 반도체막(130)은 원자층 증착(ALD) 또는 화학적 기상 증착(CVD) 기술들 중의 한가지를 사용하여 형성되는 반도체 물질(예를 들면, 다결정 실리콘막, 단결정 실리콘막, 또는 비정질 실리콘막)일 수 있다. 이와 달리, 제 1 반도체막(130)은 유기 반도체막 및 탄소 나노 구조체들 중의 한가지일 수도 있다. 일 실시예에 따르면, 수직 절연막(120)에 의해 박막 구조체(110)의 확장 영역들(117)이 완전히 채워지지 않을 경우, 제 1 반도체막(130)은 수직 절연막(120)이 형성된 확장 영역들(117)의 나머지 공간을 채울 수 있다.
도 16을 참조하면, 개구부들(115)의 바닥 부분에서 제 1 반도체막(130) 및 수직 절연막(120)을 식각하여 기판(100)의 상부면을 노출시킨다. 이에 따라, 개구부(115)의 내벽에 제 1 반도체 패턴(131) 및 수직 절연 패턴(121)이 형성될 수 있다. 즉, 수직 절연 패턴(121) 및 제 1 반도체 패턴(131)은 열린 양단을 갖는 원통 모양으로 형성될 수 있다. 또한, 제 1 반도체막(130) 및 수직 절연막(120)을 이방성 식각하는 동안 과도식각(over-etch)의 결과로서, 제 1 반도체 패턴(131)에 의해 노출되는 기판(100)의 상부면이 리세스될 수 있다.
한편, 이방성 식각하는 동안, 제 1 반도체 패턴(131)의 아래에 위치하는 수직 절연막(120)의 일부분은 식각되지 않을 수 있으며, 이 경우, 수직 절연 패턴(121)은 제 1 반도체 패턴(131)의 바닥면과 기판(100)의 상부면 사이에 개재되는 바닥부를 가질 수 있다.
이에 더하여, 제 1 반도체막(130) 및 수직 절연막(120)에 대한 이방성 식각의 결과로서, 박막 구조체(110)의 상부면이 노출될 수 있다. 이에 따라, 수직 절연 패턴(121)들 각각 및 제 1 반도체 패턴들(131) 각각은 개구부들(115) 내에 국소화될 수 있다. 즉, 수직 절연 패턴(121)들 및 제 1 반도체 패턴들(131)은 평면상에서 2차원적으로 배열될 수 있다.
도 17을 참조하면, 수직 절연 패턴(121) 및 제 1 반도체 패턴(131)이 형성된 결과물 상에 제 2 반도체 패턴(133) 및 매립 절연 패턴(135)을 차례로 형성한다.
제 2 반도체 패턴(133) 및 매립 절연 패턴(135)은, 수직 절연 패턴(121) 및 제 1 반도체 패턴(131)이 형성된 개구부(115) 내에 제 2 반도체막 및 매립 절연막을 차례로 형성하고, 박막 구조체(110)의 상부면이 노출되도록 평탄화하여 형성될 수 있다.
제 2 반도체막은 원자층 증착(ALD) 또는 화학적 기상 증착(CVD) 기술들 중의 한가지를 사용하여 형성되는 반도체 물질(예를 들면, 다결정 실리콘막, 단결정 실리콘막, 또는 비정질 실리콘막)일 수 있다. 일 실시예에 따르면, 제 2 반도체막은 개구부(115)를 완전히 매립하지 않는 두께로, 개구부(115) 내에 컨포말하게 형성될 수 있다. 즉, 제 2 반도체 패턴(133)은 개구부들(115) 내에 파이프 형태(pipe-shaped), 중공의 실린더 형태(hollow cylindrical shape), 또는 컵(cup) 모양으로 형성될 수 있다. 한편, 다른 실시예에 따르면, 제 2 반도체 패턴(133)이 개구부(115)를 채우도록 형성될 수도 있다.
매립 절연 패턴(135)은 제 2 반도체 패턴(133)이 형성된 개구부(115)를 채우도록 형성될 수 있으며, 에스오지(SOG) 기술을 이용하여 형성되는 절연성 물질들 및 실리콘 산화막 중의 한가지일 수 있다.
제 2 반도체막 및 매립 절연 패턴(135)을 형성한 후에, 제 1 및 제 2 반도체 패턴들(131, 133)에 접속되는 도전 패드(137)가 형성될 수 있다. 도전 패드(137)는 제 1 및 제 2 반도체 패턴들(131, 133)의 상부 영역을 리세스한 후, 리세스된 영역 내에 도전 물질을 채워서 형성될 수 있다. 또한, 도전 패드(137)는 그것의 아래에 위치하는 제 1 및 제 2 반도체막들과 다른 도전형의 불순물 도핑하여 형성될 수 있다. 이에 따라, 도전 패드(137)는 그 하부 영역과 다이오드를 구성할 수 있다.
한편, 다른 실시예에 따르면, 제 2 반도체 패턴(133)을 형성하기 전에, 제 1 반도체 패턴(131)의 바닥면과 기판(100)의 상부면 사이에 개재된 수직 절연 패턴(121)의 일부분을 제거하는 공정이 수행될 수 있다. 수직 절연 패턴(121)의 일부분을 제거하는 공정은, 제 1 반도체 패턴(131)에 대해 식각 선택비를 갖는 식각 가스 또는 식각 용액을 이용할 수 있다. 즉, 도 10에 도시된 것처럼, 제 2 반도체 패턴(133)이 제 1 반도체 패턴(131)의 바닥면과 직접 접촉되도록 형성될 수 있다. 그리고 수직 절연 패턴(121)은 기판(100)과 이격될 수 있다.
이어서, 도 18을 참조하면, 박막 구조체(110)를 패터닝하여 인접하는 개구부들(115) 사이에 기판(100) 노출시키는 트렌치들(140)을 형성한다.
구체적으로, 트렌치들(140)을 형성하는 것은, 박막 구조체(110) 상에 트렌치들(140)의 평면적 위치를 정의하는 마스크 패턴(미도시)을 형성하는 것과, 마스크 패턴을 식각 마스크로 사용하여 박막 구조체(110)를 이방성 식각하는 것을 포함할 수 있다.
트렌치들(140)은 제 1 및 제 2 반도체 패턴들(131, 133)로부터 이격되어, 제 1 및 제 2 물질막들(111, 112)의 측벽들을 노출시키도록 형성될 수 있다. 수평적 관점에서, 트렌치들(140)은 라인 형태 또는 직사각형으로 형성될 수 있으며, 수직적 깊이에 있어서, 트렌치들(140)은 기판(100)의 상부면을 노출시키도록 형성될 수 있다. 트렌치들(140)을 형성하는 동안 기판(100)이 식각 정지막으로 이용될 수 있으며, 오버 식각(over etch)에 의해 트렌치들(140)에 노출되는 기판(100)의 상부면이 소정 깊이 리세스될 수 있다. 또한, 트렌치들(140)은 이방성 식각 공정에 의해 기판(100)으로부터의 거리에 따라 다른 폭을 가질 수 있다.
트렌치들(140)을 형성함에 따라, 박막 구조체(110)는 일 방향으로 연장된 라인 형태를 가질 수 있다. 그리고, 하나의 라인 형태의 박막 구조체(110)에는 복수의 제 1 및 제 2 반도체 패턴들(131, 133)이 관통할 수 있다.
도 19를 참조하면, 트렌치들(140)에 노출된 제 1 물질막들(111)을 제거하여, 제 2 물질막들(112) 사이에 리세스 영역들(145)을 형성한다.
리세스 영역들(145)은 제 2 물질막들(112) 사이의 제 1 물질막들(111)을 제거함으로써 형성될 수 있다. 즉, 리세스 영역들(145)은 트렌치(140)로부터 제 2 물질막들(112) 사이로 수평적으로 연장될 수 있으며, 수직 절연 패턴(121)의 측벽 일부분들을 노출시킬 수 있다. 즉, 리세스 영역들(145)은 수직적으로 인접한 제 2 물질막들(112)과 수직 절연 패턴(121)의 일측벽에 의해 정의될 수 있다.
보다 상세하게, 수직 절연 패턴(121)이 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함하는 경우, 리세스 영역들(145)은 전하 저장막(CTL)의 일부분을 노출시킬 수 있다. 수직 절연 패턴(121)이 블록킹 절연막(BIL), 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함하는 경우, 리세스 영역(145)은 블록킹 절연막(BIL)을 노출시킬 수 있다.
구체적으로, 리세스 영역들(145)은, 제 2 물질막들(112) 및 기판(100)에 대해 식각 선택성을 갖는 식각 레서피를 사용하여 제 1 물질막들(111)을 등방적으로 식각하여 형성될 수 있다. 여기서, 제 1 물질막들(111)은 등방성 식각 공정에 의해 완전히 제거될 수 있다. 예를 들어, 제 1 물질막들(111)이 실리콘 질화막이고, 제 2 물질막들(112)이 실리콘 산화막인 경우, 식각 단계는 인산을 포함하는 식각액을 사용하여 등방성 식각 공정이 수행될 수 있다.
한편, 일 실시예에 따르면, 기판(100)은 제 1 물질막들(111) 및 제 2 물질막들(112) 에 대해 식각 선택성을 갖는 물질로 형성되므로, 리세스 영역들(145)을 형성하는 동안 제거되지 않고 잔류할 수 있다.
도 20을 참조하면, 리세스 영역들(145)의 내벽을 덮는 수평 절연막(150) 및 리세스 영역들(145)의 나머지 공간을 채우는 게이트 패턴(160)을 형성한다. 이 실시예에서, 게이트 패턴(160)의 폭은 상하부에 위치하는 패터닝된 제 2 물질막(112)의 폭보다 클 수 있다.
수평 절연막(150) 및 게이트 패턴들(160)을 형성하는 것은, 리세스 영역들(145)을 차례로 덮는 수평 절연막(150) 및 도전막을 형성한 후, 트렌치들(140) 내에서 도전막을 제거하여 리세스 영역들(145) 내에 게이트 패턴들(160)을 국소적으로 형성하는 것을 포함할 수 있다.
수평 절연막(150)은, 수직 절연막(120)의 경우와 유사하게, 하나의 박막 또는 복수의 박막들로 구성될 수 있다. 일 실시예에 따르면, 수평 절연막(150)은 전하 트랩형 플래시 메모리 트랜지스터의 블록킹 절연막(BIL)을 포함할 수 있다. 수평 절연막(150)은 리세스 영역(145)의 내벽을 컨포말하게 덮을 수 있다.
일 실시예에 따르면, 도전막은 트렌치(140)의 내벽을 컨포말하게 덮도록 형성될 수 있으며, 이 경우, 게이트 패턴(160)을 형성하는 것은 트렌치들(140) 내에서 도전막을 등방적 식각의 방법으로 제거하는 단계를 포함할 수 있다. 다른 실시예에 따르면, 도전막은 트렌치들(140)을 채우도록 형성될 수 있으며, 이 경우 게이트 패턴(160)은 트렌치들(140) 내에서 도전막을 이방성 식각하여 형성될 수 있다. 도전막은 도핑된 실리콘, 금속 물질들, 금속 질화막들 또는 금속 실리사이드들 중의 적어도 하나를 포함할 수 있다. 예를 들면, 도전막은 탄탈륨 질화막 또는 텅스텐과 같은 금속 물질을 포함할 수 있다.
한편, 다른 실시예에 따르면, 리세스 영역들(145) 내에 수평 절연막(150) 없이 게이트 패턴들(160)이 채워질 수 있다. 즉, 도 4를 참조하여 설명한 것처럼, 게이트 패턴(160)이 리세스 영역(145)에 노출된 수직 절연 패턴(121)의 일부분과 직접 접촉될 수 있다.
이어서, 플래시 메모리 장치를 위한 본 발명의 일 실시예에 따르면, 게이트 패턴들(160)을 형성한 후, 기판(100)에 불순물 영역들(107)이 형성될 수 있다. 불순물 영역들(107)은 이온 주입 공정을 통해 형성될 수 있으며, 트렌치들(140)을 통해 노출된 기판(100) 내에 형성될 수 있다.
한편, 불순물 영역들(107)은 제 1 및 제 2 반도체 패턴들(131, 133)과 다른 도전형을 가질 수 있다. 그리고, 불순물 영역들(107)은 기판(100)과 피엔-접합을 구성할 수 있다. 이와 달리, 제 2 반도체 패턴(133)과 접하는 기판(100)의 영역은 제 2 반도체 패턴(133)과 동일한 도전형을 가질 수 있다.
일 실시예에 따르면, 불순물 영역들 각각은 서로 연결되어 등전위 상태에 있을 수 있다. 다른 실시예에 따르면, 불순물 영역들 각각은 서로 다른 전위를 가질 수 있도록 전기적으로 분리될 수 있다. 또 다른 실시예에 따르면, 불순물 영역들은, 서로 다른 복수의 불순물 영역들을 포함하는, 독립적인 복수의 소오스 그룹들을 구성할 수 있으며, 소오스 그룹들 각각은 서로 다른 전위를 갖도록 전기적으로 분리될 수 있다.
이에 더하여, 도 20을 참조하면, 트렌치들(140)을 채우는 전극 분리 패턴(165)을 형성한다. 전극 분리 패턴(165)은 실리콘 산화막, 실리콘 질화막 또는 실리콘 산화질화막 중의 적어도 한가지로 형성될 수 있다. 콘택 플러그들(171)은 도핑된 실리콘 또는 금속성 물질들 중의 한가지로 형성될 수 있다.
이어서, 도 2에 도시된 것처럼, 도전 패드(137)들 각각에 접속하는 콘택 플러그(171)들 및 콘택 플러그들(171)을 연결하는 비트 라인(175)을 형성한다. 비트 라인(175)은 콘택 플러그(171)를 통해 제 1 및 제 2 반도체 패턴들(131, 133)에 전기적으로 연결될 수 있으며, 게이트 패턴들(160) 또는 트렌치들(140)을 가로지르도록 형성될 수 있다.
이하, 도 21 내지 도 26을 참조하여, 본 발명의 다른 실시예에 따른 3차원 반도체 메모리 장치의 제조 방법에 대해 설명한다. 일 실시예 따른 제조 방법에서 상술된 구성 요소들과 동일한 구성 요소들에 대한 설명은 중복을 피하기 위해 생략한다.
도 21을 참조하면, 박막 구조체(110)를 관통하는 개구부들(115)을 형성한 후, 개구부(115)에 노출된 제 1 물질막들(111)의 일부분들을 제거하여 확장 영역들(119)을 형성한다. 이 실시예에서, 확장 영역들(119)은 제 2 물질막들(112) 및 기판(100)에 대해 식각 선택성을 갖는 식각 레서피를 사용하여 제 1 물질막들(111)의 일부분들을 등방성 식각함으로써 형성될 수 있다. 이와 같이 제 1 물질막들(111)의 일부분들을 제거함에 따라, 제 2 물질막들(112) 사이에 확장 영역들(119)이 형성될 수 있다.
도 22를 참조하면, 확장 영역들(119)이 형성된 개구부(115)의 내벽을 덮는 수직 절연막(120) 및 제 1 반도체막(130)을 차례로 형성한다.
수직 절연막(120) 및 제 1 반도체막(130)은 개구부(115)의 일부분을 채울수 있다. 수직 절연막(120)은 확장 영역들(119)이 형성된 박막 구조체(110)의 일측벽을 컨포말하게 덮도록 증착될 수 있다. 수직 절연막(120)은 전하 저장막(CTL) 및 터널 절연막(TIL)을 포함한다. 여기서, 전하 저장막(CTL)은 제 1 물질막(111)의 일측벽으로부터 제 2 물질막(112)의 상부면 및 하부면에 균일한 두께로 증착될 수 있다. 즉, 전하 저장막(CTL)은 화장 영역 내에 빈 공간을 정의할 수 있다. 그리고, 터널 절연막(TIL)이 전하 저장막(CTL) 상에 컨포말하게 형성되거나, 전하 저장막(CTL)에 의해 정의된 빈 공간을 채우면서 개구부(115)의 내벽에 증착될 수도 있다.
도 23을 참조하면, 개구부들(115)의 바닥 부분에서 제 1 반도체막(130) 및 수직 절연막(120)을 식각하여 수직 절연 패턴(121) 및 제 1 반도체 패턴(131)을 형성한다. 제 1 반도체 패턴(131) 및 수직 절연 패턴(121)이 형성된 개구부(115) 내에, 일 실시예에서 설명한 것처럼, 제 2 반도체 패턴(133), 매립 절연 패턴(135), 및 도전 패드(137)를 형성한다.
도 24를 참조하면, 박막 구조체(110)를 패터닝하여 인접하는 개구부들(115) 사이에 기판(100) 노출시키는 트렌치들(140)을 형성한다. 수평적 관점에서, 트렌치들(140)은 라인 형태 또는 직사각형으로 형성될 수 있다.
도 25를 참조하면, 트렌치들(140)에 노출된 제 1 물질막들(111)을 제거하여, 제 2 물질막들(112) 사이에 리세스 영역들(145)을 형성한다.
리세스 영역들(145)은 제 2 물질막들(112) 및 기판(100)에 대해 식각 선택성을 갖는 식각 레서피를 사용하여 제 1 물질막들(111)을 등방적으로 식각하여 형성될 수 있다. 리세스 영역들(145)은 수직 절연 패턴(121)의 일부분들을 노출시킬 수 있다. 이 실시예에서 리세스 영역들(145)의 리세스 깊이는, 일 실시예에서 형성된 리세스 영역들(도 19의 145 참조) 리세스 깊이보다 작을 수 있다.
이어서, 도 26을 참조하면, 리세스 영역들(145)에 수평 절연막(150) 및 게이트 패턴(160)을 형성한다. 이 실시예에서, 게이트 패턴(160)의 폭은 패터닝된 제 2 물질막(112)의 폭보다 작을 수 있다.
게이트 패턴들(160)을 형성 후, 트렌치(140) 내에 전극 분리 패턴(165)이 형성될 수 있다. 또한, 도 6에 도시된 것처럼, 제 1 및 제 2 반도체 패턴들(131, 133) 상부에 비트 라인(175)이 형성될 수 있다.
도 27은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 포함하는 메모리 시스템의 일 예를 나타내는 개략 블록도이다.
도 27을 참조하면, 메모리 시스템(1100)은 PDA, 포터블(portable) 컴퓨터, 웹 타블렛(web tablet), 무선 전화기(wireless phone), 모바일 폰(mobile phone), 디지털 뮤직 플레이어(digital music player), 메모리 카드(memory card), 또는 정보를 무선환경에서 송신 및/또는 수신할 수 있는 모든 소자에 적용될 수 있다.
메모리 시스템(1100)은 컨트롤러(1110), 키패드(keypad), 키보드 및 디스플레이와 같은 입출력 장치(1120), 메모리(1130), 인터페이스(1140), 및 버스(1150)를 포함한다. 메모리(1130)와 인터페이스(1140)는 버스(1150)를 통해 상호 소통된다.
컨트롤러(1110)는 적어도 하나의 마이크로 프로세서, 디지털 시그널 프로세서, 마이크로 컨트롤러, 또는 그와 유사한 다른 프로세스 장치들을 포함한다. 메모리(1130)는 컨트롤러에 의해 수행된 명령을 저장하는 데에 사용될 수 있다. 입출력 장치(1120)는 시스템(1100) 외부로부터 데이터 또는 신호를 입력받거나 또는 시스템(1100) 외부로 데이터 또는 신호를 출력할 수 있다. 예를 들어, 입출력 장치(1120)는 키보드, 키패드 또는 디스플레이 소자를 포함할 수 있다.
메모리(1130)는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 포함한다. 메모리(1130)는 또한 다른 종류의 메모리, 임의의 수시 접근이 가능한 휘발성 메모리, 기타 다양한 종류의 메모리를 더 포함할 수 있다.
인터페이스(1140)는 데이터를 통신 네트워크로 송출하거나, 네트워크로부터 데이터를 받는 역할을 한다.
또한, 본 발명에 따른 3차원 반도체 메모리 장치 또는 메모리 시스템은 다양한 형태들의 패키지로 실장 될 수 있다. 예를 들면, 본 발명에 따른 3차원 반도체 메모리 장치 또는 메모리 시스템은 PoP(Package on Package), Ball grid arrays(BGAs), Chip scale packages(CSPs), Plastic Leaded Chip Carrier(PLCC), Plastic Dual In-Line Package(PDIP), Die in Waffle Pack, Die in Wafer Form, Chip On Board(COB), Ceramic Dual In-Line Package(CERDIP), Plastic Metric Quad Flat Pack(MQFP), Thin Quad Flatpack(TQFP), Small Outline(SOIC), Shrink Small Outline Package(SSOP), Thin Small Outline(TSOP), Thin Quad Flatpack(TQFP), System In Package(SIP), Multi Chip Package(MCP), Wafer-level Fabricated Package(WFP), Wafer-Level Processed Stack Package(WSP) 등과 같은 방식으로 패키지화되어 실장될 수 있다.
도 28은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 구비하는 메모리 카드의 일 예를 나타내는 개략 블록도이다.
도 28을 참조하면, 고용량의 데이터 저장 능력을 지원하기 위한 메모리 카드(1200)는 플래시 메모리 장치(1210)를 장착한다. 플래시 메모리 장치(1210)는 상술된 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 포함한다. 본 발명에 따른 메모리 카드(1200)는 호스트(Host)와 플래시 메모리 장치(1210) 간의 제반 데이터 교환을 제어하는 메모리 컨트롤러(1220)를 포함한다.
SRAM(1221)은 프로세싱 유닛(1222)의 동작 메모리로써 사용된다. 호스트 인터페이스(1223)는 메모리 카드(1200)와 접속되는 호스트의 데이터 교환 프로토콜을 구비한다. 에러 정정 블록(1224)은 멀티 비트 플래시 메모리 장치(1210)로부터 독출된 데이터에 포함되는 에러를 검출 및 정정한다. 메모리 인터페이스(1225)는 본 발명의 플래시 메모리 장치(1210)와 인터페이싱 한다. 프로세싱 유닛(1222)은 메모리 컨트롤러(1220)의 데이터 교환을 위한 제반 제어 동작을 수행한다. 비록 도면에는 도시되지 않았지만, 본 발명에 따른 메모리 카드(1200)는 호스트(Host)와의 인터페이싱을 위한 코드 데이터를 저장하는 ROM(미도시됨) 등이 더 제공될 수 있음은 이 분야의 통상적인 지식을 습득한 자들에게 자명하다.
도 29는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 장착하는 정보 처리 시스템의 일 예를 나타내는 개략 블록도이다.
도 29를 참조하면, 모바일 기기나 데스크 톱 컴퓨터와 같은 정보 처리 시스템에 플래시 메모리 장치(1210)가 장착된다. 플래시 메모리 장치(1210)는 상술된 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치를 포함한다. 본 발명에 따른 정보 처리 시스템(1300)은 플래시 메모리 시스템(1310)과 각각 시스템 버스(760)에 전기적으로 연결된 모뎀(1320), 중앙처리장치(1330), 램(1340), 유저 인터페이스(1350)를 포함한다. 플래시 메모리 시스템(1310)은 앞서 언급된 메모리 시스템 또는 플래시 메모리 시스템과 실질적으로 동일하게 구성될 것이다. 플래시 메모리 시스템(1310)에는 중앙처리장치(1330)에 의해서 처리된 데이터 또는 외부에서 입력된 데이터가 저장된다. 여기서, 상술한 플래시 메모리 시스템(1310)이 반도체 디스크 장치(SSD)로 구성될 수 있으며, 이 경우 정보 처리 시스템(1300)은 대용량의 데이터를 플래시 메모리 시스템(1310)에 안정적으로 저장할 수 있다. 그리고 신뢰성의 증대에 따라, 플래시 메모리 시스템(1310)은 에러 정정에 소요되는 자원을 절감할 수 있어 고속의 데이터 교환 기능을 정보 처리 시스템(1300)에 제공할 것이다. 도시되지 않았지만, 본 발명에 따른 정보 처리 시스템(1300)에는 응용 칩셋(Application Chipset), 카메라 이미지 프로세서(Camera Image Processor: CIS), 입출력 장치 등이 더 제공될 수 있음은 이 분야의 통상적인 지식을 습득한 자들에게 자명하다.
이상, 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예에는 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (10)

  1. 기판 상에 번갈아 반복적으로 적층되되, 서로 다른 폭들을 갖는 게이트 패턴들 및 절연 패턴들을 포함하는 적층 구조체로서, 상기 적층 구조체는 상기 폭들의 차이에 의해 수직적으로 서로 이격된 복수의 확장 영역들이 정의된 일측벽을 갖는 것;
    상기 적층 구조체의 상기 일측벽을 가로질러 상기 기판에 접속되는 채널 구조체; 및
    상기 적층 구조체와 상기 채널 구조체 사이에 개재되며, 상기 적층 구조체의 일측벽을 컨포말하게 덮는 데이터 저장막을 포함하는 3차원 반도체 메모리 장치.
  2. 제 1 항에 있어서,
    상기 게이트 패턴의 일측벽과 상기 데이터 저장막 사이에 개재되며, 상기 게이트 패턴의 상부면 및 하부면을 덮는 수평 절연막을 더 포함하는 3차원 반도체 메모리 장치.
  3. 제 1 항에 있어서,
    상기 게이트 패턴들의 폭이 상기 절연 패턴들의 폭보다 크고, 상기 적층 구조체는 수직적으로 인접한 상기 게이트 패턴들 사이에 상기 확장 영역들을 갖는 3차원 반도체 메모리 장치.
  4. 제 1 항에 있어서,
    상기 게이트 패턴들의 폭이 상기 절연 패턴들의 폭보다 작고, 상기 적층 구조체는 수직적으로 인접한 상기 절연 패턴들 사이에 상기 확장 영역들을 갖는 3차원 반도체 메모리 장치.
  5. 제 1 항에 있어서,
    상기 데이터 저장막은 차례로 적층된 전하 저장막 및 터널 절연막을 포함하되,
    상기 전하 저장막의 두께는 상기 절연 패턴 또는 상기 게이트 패턴의 두께의 절반보다 작은 3차원 반도체 메모리 장치.
  6. 제 1 항에 있어서,
    상기 데이터 저장막은 차례로 적층된 블록킹 절연막, 전하 저장막 및 터널 절연막을 포함하되,
    상기 블록킹 절연막 및 상기 전하 저장막의 두께의 합은 상기 게이트 패턴의 두께의 절반보다 작은 3차원 반도체 메모리 장치.
  7. 제 1 항에 있어서,
    상기 데이터 저장막은 차례로 적층된 전하 저장막 및 터널 절연막을 포함하되,
    상기 전하 저장막은 상기 적층 구조체의 일측벽을 컨포말하게 덮으며 상기 확장 영역 내에 빈 공간을 정의하고, 상기 터널 절연막은 상기 빈 공간에 채워진 3차원 반도체 메모리 장치.
  8. 제 1 항에 있어서,
    상기 채널 구조체는 상기 확장 영역들의 일부분들을 채우는 돌출부들을 갖는 3차원 반도체 메모리 장치.
  9. 제 1 항에 있어서,
    상기 채널 구조체는,
    상기 데이터 저장막의 일측벽을 덮는 제 1 반도체 패턴; 및
    상기 기판과 직접 접촉되며 상기 제 1 반도체 패턴과 상기 기판을 연결하는 제 2 반도체 패턴을 포함하는 3차원 반도체 메모리 장치.
  10. 제 9 항에 있어서,
    상기 데이터 저장막은 상기 기판과 상기 제 1 반도체 패턴의 바닥면 사이로 연장되는 3차원 반도체 메모리 장치.
KR1020120039151A 2012-04-16 2012-04-16 3차원 반도체 메모리 장치 및 그 제조 방법 KR20130116604A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020120039151A KR20130116604A (ko) 2012-04-16 2012-04-16 3차원 반도체 메모리 장치 및 그 제조 방법
US13/796,118 US8872256B2 (en) 2012-04-16 2013-03-12 Three-dimensional semiconductor memory devices and methods of fabricating the same
US14/493,849 US9202819B2 (en) 2012-04-16 2014-09-23 Three-dimensional semiconductor memory devices and methods of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120039151A KR20130116604A (ko) 2012-04-16 2012-04-16 3차원 반도체 메모리 장치 및 그 제조 방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020190005583A Division KR102130057B1 (ko) 2019-01-16 2019-01-16 3차원 반도체 메모리 장치 및 그 제조 방법

Publications (1)

Publication Number Publication Date
KR20130116604A true KR20130116604A (ko) 2013-10-24

Family

ID=49324321

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120039151A KR20130116604A (ko) 2012-04-16 2012-04-16 3차원 반도체 메모리 장치 및 그 제조 방법

Country Status (2)

Country Link
US (2) US8872256B2 (ko)
KR (1) KR20130116604A (ko)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150055310A (ko) * 2013-11-13 2015-05-21 삼성전자주식회사 비휘발성 메모리 장치 및 그 제조 방법
KR20150063849A (ko) * 2013-12-02 2015-06-10 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR20150070746A (ko) * 2013-12-17 2015-06-25 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
KR20150138934A (ko) * 2014-05-30 2015-12-11 삼성전자주식회사 반도체 장치
US9437607B2 (en) 2012-09-11 2016-09-06 Samsung Electronics Co., Ltd. Semiconductor device and method of manufacturing the same
KR20170088656A (ko) * 2016-01-25 2017-08-02 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
KR20170090045A (ko) * 2016-01-28 2017-08-07 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
KR20190107499A (ko) * 2018-03-12 2019-09-20 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR20200059636A (ko) * 2018-11-21 2020-05-29 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
CN111435665A (zh) * 2019-01-14 2020-07-21 旺宏电子股份有限公司 立体nand存储器的锯齿型电荷储存结构

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101929246B1 (ko) * 2012-09-14 2018-12-14 삼성전자주식회사 가변 저항 메모리 장치 및 그 형성 방법
US9230987B2 (en) * 2014-02-20 2016-01-05 Sandisk Technologies Inc. Multilevel memory stack structure and methods of manufacturing the same
US9569352B2 (en) 2013-03-14 2017-02-14 Sandisk Technologies Llc Storage module and method for regulating garbage collection operations based on write activity of a host
US9117526B2 (en) * 2013-07-08 2015-08-25 Macronix International Co., Ltd. Substrate connection of three dimensional NAND for improving erase performance
KR102130558B1 (ko) * 2013-09-02 2020-07-07 삼성전자주식회사 반도체 장치
JP2017010951A (ja) 2014-01-10 2017-01-12 株式会社東芝 半導体記憶装置及びその製造方法
US9471254B2 (en) * 2014-04-16 2016-10-18 Sandisk Technologies Llc Storage module and method for adaptive burst mode
US9710198B2 (en) 2014-05-07 2017-07-18 Sandisk Technologies Llc Method and computing device for controlling bandwidth of swap operations
US9928169B2 (en) 2014-05-07 2018-03-27 Sandisk Technologies Llc Method and system for improving swap performance
US9665296B2 (en) 2014-05-07 2017-05-30 Sandisk Technologies Llc Method and computing device for using both volatile memory and non-volatile swap memory to pre-load a plurality of applications
US9633233B2 (en) 2014-05-07 2017-04-25 Sandisk Technologies Llc Method and computing device for encrypting data stored in swap memory
US9917096B2 (en) * 2014-09-10 2018-03-13 Toshiba Memory Corporation Semiconductor memory device and method for manufacturing same
US9786678B2 (en) * 2014-09-11 2017-10-10 Toshiba Memory Corporation Nonvolatile semiconductor memory device and method of manufacturing the same
US9391176B2 (en) * 2014-10-23 2016-07-12 Globalfoundries Inc. Multi-gate FETs having corrugated semiconductor stacks and method of forming the same
TW201624623A (zh) * 2014-12-25 2016-07-01 力晶科技股份有限公司 非揮發性記憶體及其製造方法
US9524982B2 (en) 2015-03-09 2016-12-20 Kabushiki Kaisha Toshiba Semiconductor device
US9997531B2 (en) 2015-03-13 2018-06-12 Toshiba Memory Corporation Semiconductor memory device
KR102483985B1 (ko) * 2015-11-02 2023-01-04 삼성전자주식회사 반도체 소자 및 그 제조 방법
JP2017168527A (ja) * 2016-03-14 2017-09-21 東芝メモリ株式会社 半導体記憶装置およびその製造方法
US10032935B2 (en) 2016-03-16 2018-07-24 Toshiba Memory Corporation Semiconductor memory device with charge-diffusion-less transistors
KR102609516B1 (ko) * 2016-05-04 2023-12-05 삼성전자주식회사 반도체 장치
US9990158B2 (en) 2016-06-22 2018-06-05 Sandisk Technologies Llc Storage system and method for burst mode management using transfer RAM
US10134752B2 (en) * 2016-06-22 2018-11-20 Samsung Electronics Co., Ltd. Memory device
JP6688698B2 (ja) * 2016-07-08 2020-04-28 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP2018137388A (ja) * 2017-02-23 2018-08-30 東芝メモリ株式会社 半導体記憶装置およびその製造方法
CN108933139B (zh) * 2017-05-25 2023-10-17 三星电子株式会社 垂直非易失性存储器装置
JP6842386B2 (ja) 2017-08-31 2021-03-17 キオクシア株式会社 半導体装置
JP2019057556A (ja) * 2017-09-20 2019-04-11 東芝メモリ株式会社 記憶装置
US10361368B2 (en) 2017-11-01 2019-07-23 International Business Machines Corporation Confined lateral switching cell for high density scaling
US10312256B1 (en) * 2017-11-16 2019-06-04 Macronix International Co., Ltd. Method of manufacturing three-dimensional stacked semiconductor structure and structure manufactured by the same
TWI642169B (zh) * 2017-11-16 2018-11-21 旺宏電子股份有限公司 三維堆疊半導體結構之製造方法及其製得之結構
CN109801919B (zh) * 2017-11-17 2021-06-04 旺宏电子股份有限公司 三维叠层半导体结构的制造方法及其制得的结构
JP6976190B2 (ja) 2018-02-20 2021-12-08 キオクシア株式会社 記憶装置
KR20210022093A (ko) 2018-11-22 2021-03-02 양쯔 메모리 테크놀로지스 씨오., 엘티디. 3차원 메모리 장치 및 그 제조 방법
US11721727B2 (en) * 2018-12-17 2023-08-08 Sandisk Technologies Llc Three-dimensional memory device including a silicon-germanium source contact layer and method of making the same
US11289501B2 (en) 2019-05-20 2022-03-29 Micron Technology, Inc. Integrated assemblies having vertically-extending channel material with alternating regions of different dopant distributions, and methods of forming integrated assemblies
KR20200144184A (ko) * 2019-06-17 2020-12-29 삼성전자주식회사 정보 저장 패턴을 포함하는 반도체 소자
US20210104535A1 (en) * 2019-10-03 2021-04-08 Macronix International Co., Ltd. Memory device with confined charge storage structure and method for manufacturing the same
KR20210082976A (ko) * 2019-12-26 2021-07-06 삼성전자주식회사 수직형 비휘발성 메모리 소자 및 그 제조방법
JP2021118234A (ja) * 2020-01-23 2021-08-10 キオクシア株式会社 半導体記憶装置
KR20210132483A (ko) * 2020-04-27 2021-11-04 에스케이하이닉스 주식회사 반도체 장치 및 그의 제조 방법
CN112262473B (zh) * 2020-09-15 2024-04-05 长江存储科技有限责任公司 三维存储器件中具有突出部分的沟道结构以及用于形成其的方法
JP2022052081A (ja) * 2020-09-23 2022-04-04 キオクシア株式会社 半導体記憶装置
US11488975B2 (en) * 2020-10-27 2022-11-01 Sandisk Technologies Llc Multi-tier three-dimensional memory device with nested contact via structures and methods for forming the same
US11476276B2 (en) * 2020-11-24 2022-10-18 Macronix International Co., Ltd. Semiconductor device and method for fabricating the same
JP2022096716A (ja) * 2020-12-18 2022-06-30 キオクシア株式会社 不揮発性半導体記憶装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH065871A (ja) 1992-06-17 1994-01-14 Oki Electric Ind Co Ltd 不揮発性メモリ装置
KR20040022491A (ko) 2002-09-07 2004-03-16 아남반도체 주식회사 하이 커패시터를 이용한 플래쉬 메모리 셀 소자 제조방법
KR20040022490A (ko) 2002-09-07 2004-03-16 아남반도체 주식회사 반도체의 플래쉬 메모리 셀 소자 제조방법
KR20050043207A (ko) 2003-11-05 2005-05-11 엘지전자 주식회사 탄소 나노튜브 전계방출소자 및 제조방법
JP2005191057A (ja) 2003-12-24 2005-07-14 Seiko Epson Corp 不揮発性半導体装置及びその製造方法
KR100546694B1 (ko) 2004-05-06 2006-01-26 동부아남반도체 주식회사 비휘발성 메모리 장치 및 그 제조방법
KR101048957B1 (ko) 2004-05-11 2011-07-13 주식회사 하이닉스반도체 낸드 플래쉬 메모리 소자 및 그의 제조 방법
KR20060062554A (ko) 2004-12-03 2006-06-12 삼성전자주식회사 요철구조 활성영역을 갖는 비휘발성메모리소자 및 그제조방법
KR20100060893A (ko) 2008-11-28 2010-06-07 삼성전자주식회사 비휘발성 기억 소자 및 그 형성방법
KR101551901B1 (ko) * 2008-12-31 2015-09-09 삼성전자주식회사 반도체 기억 소자 및 그 형성 방법
KR20110001589A (ko) 2009-06-30 2011-01-06 주식회사 하이닉스반도체 반도체 소자 및 그 제조방법
KR101585616B1 (ko) 2009-12-16 2016-01-15 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR20110108216A (ko) 2010-03-26 2011-10-05 삼성전자주식회사 3차원 반도체 장치
US9536970B2 (en) 2010-03-26 2017-01-03 Samsung Electronics Co., Ltd. Three-dimensional semiconductor memory devices and methods of fabricating the same
KR101160185B1 (ko) 2010-04-26 2012-06-26 서울대학교산학협력단 차폐전극을 갖는 3차원 수직형 메모리 셀 스트링, 이를 이용한 메모리 어레이 및 그 제조 방법
US8198672B2 (en) * 2010-06-30 2012-06-12 SanDisk Technologies, Inc. Ultrahigh density vertical NAND memory device
KR101699515B1 (ko) * 2010-09-01 2017-02-14 삼성전자주식회사 3차원 반도체 장치 및 그 제조 방법

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9437607B2 (en) 2012-09-11 2016-09-06 Samsung Electronics Co., Ltd. Semiconductor device and method of manufacturing the same
KR20150055310A (ko) * 2013-11-13 2015-05-21 삼성전자주식회사 비휘발성 메모리 장치 및 그 제조 방법
KR20150063849A (ko) * 2013-12-02 2015-06-10 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR20150070746A (ko) * 2013-12-17 2015-06-25 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
KR20150138934A (ko) * 2014-05-30 2015-12-11 삼성전자주식회사 반도체 장치
US11121154B2 (en) 2014-05-30 2021-09-14 Samsung Electronics Co., Ltd. Semiconductor device including a stack having a sidewall with recessed and protruding portions
KR20170088656A (ko) * 2016-01-25 2017-08-02 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
KR20170090045A (ko) * 2016-01-28 2017-08-07 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
KR20190107499A (ko) * 2018-03-12 2019-09-20 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR20200059636A (ko) * 2018-11-21 2020-05-29 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
US11910604B2 (en) 2018-11-21 2024-02-20 SK Hynix Inc. Semiconductor device and method of manufacturing the same
CN111435665A (zh) * 2019-01-14 2020-07-21 旺宏电子股份有限公司 立体nand存储器的锯齿型电荷储存结构

Also Published As

Publication number Publication date
US20130270643A1 (en) 2013-10-17
US9202819B2 (en) 2015-12-01
US8872256B2 (en) 2014-10-28
US20150041882A1 (en) 2015-02-12

Similar Documents

Publication Publication Date Title
KR20130116604A (ko) 3차원 반도체 메모리 장치 및 그 제조 방법
KR102154784B1 (ko) 반도체 장치 및 그 제조방법
KR102234799B1 (ko) 반도체 장치
KR102571561B1 (ko) 3차원 반도체 소자
KR101842900B1 (ko) 3차원 반도체 메모리 장치 및 그 제조 방법
KR102247914B1 (ko) 반도체 장치 및 그 제조방법
KR101835114B1 (ko) 3차원 반도체 장치 및 그 제조 방법
KR101933665B1 (ko) 3차원 반도체 메모리 장치의 제조 방법
KR102400184B1 (ko) 3차원 반도체 메모리 장치 및 이의 제조 방법
KR101559958B1 (ko) 3차원 반도체 장치의 제조 방법 및 이에 따라 제조된 3차원 반도체 장치
KR20130116607A (ko) 3차원 반도체 메모리 장치 및 그 제조 방법
US20110298038A1 (en) Three dimensional semiconductor device
KR20150061395A (ko) 반도체 장치 및 그 제조 방법
KR20110138951A (ko) 3차원 반도체 장치의 형성 방법
KR20120002832A (ko) 반도체 메모리 소자 및 그의 형성방법
KR20110035525A (ko) 비휘발성 메모리 장치 및 그 제조 방법
KR102082321B1 (ko) 반도체 장치 및 그 제조방법
KR20120078958A (ko) 3차원 반도체 장치의 제조 방법
KR102139942B1 (ko) 반도체 메모리 장치 및 그 제조 방법
KR20130130480A (ko) 3차원 반도체 메모리 장치 및 그 형성 방법
KR101818675B1 (ko) 반도체 메모리 소자 및 그의 형성방법
KR102054258B1 (ko) 3차원 반도체 장치 및 그 제조 방법
KR102045858B1 (ko) 3차원 반도체 장치 및 그 제조 방법
KR102130057B1 (ko) 3차원 반도체 메모리 장치 및 그 제조 방법
KR102066932B1 (ko) 반도체 장치 및 그 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
E601 Decision to refuse application
E801 Decision on dismissal of amendment