JPS6178225A - 自動周波数制御装置 - Google Patents

自動周波数制御装置

Info

Publication number
JPS6178225A
JPS6178225A JP59200032A JP20003284A JPS6178225A JP S6178225 A JPS6178225 A JP S6178225A JP 59200032 A JP59200032 A JP 59200032A JP 20003284 A JP20003284 A JP 20003284A JP S6178225 A JPS6178225 A JP S6178225A
Authority
JP
Japan
Prior art keywords
frequency
oscillation
voltage
phase
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59200032A
Other languages
English (en)
Inventor
Hiroshi Koga
弘 古賀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP59200032A priority Critical patent/JPS6178225A/ja
Publication of JPS6178225A publication Critical patent/JPS6178225A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、受信機の自動周波数制御装置に関するもので
ある。
従来例の構成とその問題点 近年、注目をあつめている衛星放送受信機や0ATV受
信機では伝送周波数が高いため、伝送系路内に多くの周
波数変換手段を必要とする。そのため、受信機の入力信
号の周波数は不安定となり、受信機内部に自動周波数制
御装置が必要となる。
第1図は従来の自動周波数制御装置の構成を示すブロッ
ク図である。図中、21は高周波増幅手段、26は局部
発振手段であり、積分手段25の出力で発振周波数を制
御する。22は周波数変換手段であり、高周波増幅手段
21の出カ信月を局部発振手段26の発振出力によって
中間周波数へ変換する。23は中間周波増幅手段、24
は周波数復調手段であり、中間周波信号の周波数偏移を
電圧偏移へ復調する。積分手段25は周波数復調手段2
4の出力電圧を積分することで周波数偏移の中心に対応
する電圧偏移の中心電位を得る。この中心電位を制御信
号として局部発振手段26へ供給する。
以」二のように構成された従来の自動周波数制御装置に
ついて、以下その動作を説明する。
受信周波数あるいは局部発振周波数の変動により中間周
波数がΔf変動したとする。このΔf変動した中間周波
数は周波数復調手段24へ供給され、周波数変動Δfに
対する電圧変動Δvl含むベースバンド成分を復調する
。この周波数復調手段24の出力は積分手段26へ供給
され、ベースバンド成分を抑圧し電圧変動ΔVのみを得
る。このΔVを制御信号として局部発振手段26へ負帰
還をかけ、発振周波数を制御して中間周波数が一定とな
るようにする。
しかしながら、従来の自動周波数制御装置では次のよう
な問題をもつ。つ捷り周波数を制御するのに制御系路内
で周波数を電圧へ変換し、更に周波数へ復元する構成を
とるため、電圧制御形の局部発振手段26へ供給する電
圧を調整する心安があり、電源電圧の変動が周波数誤差
となる。捷た周波数復調手段24の周波数・電圧変換比
(復調感度)の偏差は制御周波数範囲の偏差となる。よ
って、このような問題があるため、周波数を高精度で安
定に制御できず、多くの調整が必要となるという欠点を
有していた。
発明の目的 本発明は上記問題点を解消するものであり、無調整で高
精度かつ高安定に周波数を制御できる自動周波数制御装
置を提供することを目的とする。
発明の構成 本発明の自動周波数制御装置は、発振周波数を可変分周
手段の分周比で制御可能な位相同期ループ構成の局部発
振手段と、この位相同期ループ構成の周波数復調手段の
構成要素である電圧制御発振手段の発振周波数を泪測す
る周波数計測手段と、この周波数計測手段の計測データ
とあらかじめ設定されている周波数基準データとを記憶
する記憶手段と、上記計測データと周波数基準データと
を比較判定し上記可変分周手段の分周比を制御する比較
判定手段を備え、計測データと周波数基準データとを演
算処理して最適分周比を設定することにより高精度かつ
高安定な周波数制御を可能としたものである。
実施例の説明 第2図は本発明における一実施例の自動周波数制御装置
のブロック図である。図中、1は高周波増幅手段、3は
電圧制御形の局部発振手段であり、ループフィルタ6の
出力電圧で発振周波数を制御する。壕だループフィルタ
6の出力は周波数変換手段2と可変分周手段4へ供給さ
れる。周波数変換手段2は高周波増幅手段1の出力を電
圧制御形の局部発振手段3で中間周波数へ変換する。7
は中間周波増幅手段であり、周波数変換手段2の出力を
増幅する。8は位相比較手段であり、中間周波増幅手段
7と電圧制御発振手段10のそれぞれの出力信号を入力
し、自信シツ間の位相差に対応するビート成分を出力し
、低域通過フィルタ9で直流電圧成分を得る。電圧制御
発振手段10は低域通過フィルタ9の出力電圧で発振周
波数を制御する。
また出力は位相比較手段8に供給すると同時に分周手段
11へ供給する。上記位相比較手段8と低域通過フィル
タ9と電圧制御発振手段10とで位相同期ループ構成の
周波数復調手段を構成する。
12は周波数計測手段であり、分周手段11で分周され
た電圧制御発振手段10の出力信じの周波数計測を行い
、計測データはマイクロプロセ、す13へ出力される。
マイクロプロセッサ13は源発振手段14の発振信号を
分周手段16で分周されたパルス信号を計数することで
周波数計測手段12のゲートタイミングを指定する。捷
だマイクロプロセッサ13は計測データとあらかじめ設
定されている周波数基準データとの記憶手段と比較判定
手段をもち、判定結果で可変分周手段4の分周比を制御
する。6は位相比較手段であり、可変分周手段4で分周
された電圧制御形の局部発振手段3の出力を入力信号と
する。それと同時に、源発振手段14を分周手段16で
分周しぞれを位相比較手段5の入力信号とする。位相比
較手段6の出力は低域通過フィルタ6へ供給される。電
圧制御局部発振手段3吉可変分周手段4と位相比較手段
6と低域通過フィルタ6とて位相同期ループ形の局部発
振手段を構成する。
次に本実施例の自動周波数制御装置について説明する。
第3図はマイクロプロセッサ13の制御によるフローチ
ャートの要部である。希望受信周波数f。が選択される
と、マイクロプロセッサ13よりf。に対する分周比N
oを可変分周手段4へ出力する。ここで、局部発振周波
数あるいは希望受信周波数が変化し中間周波数がΔf変
化したとすると、周波数復調に位相同期ループを用いて
いるため、その電圧制御発振手段10の発振周波数は中
間周波数に追従しΔf変化する。マイクロプロセッサ1
3から周波数開側手段12へ開側開始の指令が送出され
、周波数計測をはじめる。
また開側終了は源発振手段14の分周出力であるパルス
を計数することで設定される。d1測データDmはマイ
クロプロセッサ13内の記tfT手段へ入力され、あら
かじめ記憶されている基準周波数データDrと演算処理
される。この処fIPはマイクロプロセッサ13内部の
比較判定手段で実行される。
ここで希望受信周波数は局部発振周波数より小さ 。
いものとする。
IDm−Drlぐε(ε:正の整数)6)■式の場合は
分周比Nは変えず一定とする])m−Dr>ε    
        ■■式であれば分周比を(N−1)と
して■式の条件が満足する件でループをくり返す Dr−Dmンε           ■■式の場合は
分周比ff1(N−z)として■式の条件が成立する寸
でループをくり返す。このようなフローで基準周波数デ
ータと画側データとの差が一定値ε以内−二なるように
して局部発振周波数を制御する。
発明の効果 本発明は、発振周波数を可変分周手段の分周比で制御可
能な位相同期ループ構成の局部発振手段と、位相同期ル
ープ構成の周波数復調手段の構成要素である電圧制御発
振手段の発振周波数を計測する周波数計測手段と、周波
数計測手段の計測データとあらかじめ設定されている尚
波数基準データとを記憶する記憶手段と、上記計測デー
タと周波数基準データとを比較判定し可変分周手段の分
周比を制御する比較判定手段を備え、上記計測データと
周波数基準データとの演算処理結果を用いて可変分周手
段の分周比を変えて局部発振周波数を制御するため、周
波数のディジタル制御が可能となり、無調整で周波数を
高精度でかつ高安定に制御できる優れた自動周波数制御
装置を実現できるものである。
【図面の簡単な説明】
第1図は従来の自動周波数制御装置を示すブロック図、
第2図は本発明の一実施例における自動周波数制御装置
のブロック図、第3図は同装置に使用のマイクロプロセ
ッサ制御の要部のフローチ Q ヤードである。 1・・・・・高周波増幅手段、2・・・周波数変換1段
、3・・・・局部発振手段、4・・・・・可変分周1段
、5・・・位相比較手段、6・・・・低域ITfI;j
4フィルタ、7・・中間周波増幅手段、8・・・・位相
比較下PM、9・・・・低域通過フィルタ、1o・・・
・・・電II−制御発振丁段、11・・・・・分周手段
、12・・・・・・周波数開側手段、13・・・・マイ
クロプロセッサ、14・・・・・源発振丁段、16・・
・・・分周手段、16・・・・分周手段、21・・・・
・・高周波増幅手段、22・・・・周波数変換手段、2
3・・・・・・中間周波数増幅手段、24゛° 周波数
計測手段、25 ・・積分手段、26 ・・局部発振手
段。 代Fij人の氏名 弁理士 中 尾 敏 男 ほか1名
第2図 1’JA− 第3図

Claims (2)

    【特許請求の範囲】
  1. (1)発振周波数を可変分周手段の分周比で制御可能な
    位相同期ループ構成の局部発振手段と、位相同期ループ
    構成の周波数復調手段の構成要素である電圧制御発振手
    段の発振周波数を計測する周波数計測手段と、この周波
    数計測手段の計測データとあらかじめ設定されている周
    波数基準データとを記憶する記憶手段と、上記計測デー
    タと周波数基準データとを比較判定し上記可変分周手段
    の分周比を制御する比較判定手段を備え、上記計測デー
    タと周波数基準データとを演算処理し、その演算結果で
    可変分周手段の分周比を制御することにより中間周波数
    を一定に保つように構成したことを特徴とする自動周波
    数制御装置。
  2. (2)位相同期ループ構成の局部発振手段の基準発振手
    段と周波数計測手段のゲートタイミングを設定する基準
    発振手段は共通の源発振手段の出力を分周することによ
    り、それぞれの基準発振周波数を得るように構成したこ
    とを特徴とする特許請求の範囲第1項記載の自動周波数
    制御装置。
JP59200032A 1984-09-25 1984-09-25 自動周波数制御装置 Pending JPS6178225A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59200032A JPS6178225A (ja) 1984-09-25 1984-09-25 自動周波数制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59200032A JPS6178225A (ja) 1984-09-25 1984-09-25 自動周波数制御装置

Publications (1)

Publication Number Publication Date
JPS6178225A true JPS6178225A (ja) 1986-04-21

Family

ID=16417684

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59200032A Pending JPS6178225A (ja) 1984-09-25 1984-09-25 自動周波数制御装置

Country Status (1)

Country Link
JP (1) JPS6178225A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100717134B1 (ko) 2005-07-26 2007-05-10 인티그런트 테크놀로지즈(주) 자동 주파수 제어 루프 회로
JP2009100397A (ja) * 2007-10-19 2009-05-07 Panasonic Corp 無線通信機

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56169910A (en) * 1980-04-25 1981-12-26 Thomson Brandt Frequency demodulation synthesizer for frequency modulation wave receiver
JPS5734726B2 (ja) * 1975-07-21 1982-07-24

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5734726B2 (ja) * 1975-07-21 1982-07-24
JPS56169910A (en) * 1980-04-25 1981-12-26 Thomson Brandt Frequency demodulation synthesizer for frequency modulation wave receiver

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100717134B1 (ko) 2005-07-26 2007-05-10 인티그런트 테크놀로지즈(주) 자동 주파수 제어 루프 회로
JP2009100397A (ja) * 2007-10-19 2009-05-07 Panasonic Corp 無線通信機
JP4683032B2 (ja) * 2007-10-19 2011-05-11 パナソニック株式会社 無線通信機

Similar Documents

Publication Publication Date Title
KR970002219B1 (ko) 최적 조정 및 레벨형 동기 표시를 구현한 디지탈 위상 검출기를 가진 주파수 합성기
US7180377B1 (en) Method and apparatus for a hybrid phase lock loop frequency synthesizer
US7177611B2 (en) Hybrid control of phase locked loops
EP1039640B1 (en) PLL circuit
US20030011437A1 (en) Phase locked loop circuit
US6914489B2 (en) Voltage-controlled oscillator presetting circuit
US7038507B2 (en) Frequency synthesizer having PLL with an analog phase detector
JPS6178225A (ja) 自動周波数制御装置
US5168360A (en) Sampling clock generating circuit for a-d conversion of a variety of video signals
GB2236922A (en) Frequency synthesisers
US6628345B1 (en) Automatic frequency tuning circuit
JPH08195691A (ja) 受信回路
US4642574A (en) Digital quartz-stabilized FM discriminator
JPH0758635A (ja) 周波数シンセサイザ
JPH0787368B2 (ja) 外部制御型原子発振器
JPS61164384A (ja) 自動周波数制御回路
JPH02290332A (ja) 位相ロックループ回路
JPH0314826Y2 (ja)
JPH0812984B2 (ja) Pll選局装置
JP2000083003A (ja) フリーラン周波数調整方式
JPS637022A (ja) 位相同期発振器
JPH0728256B2 (ja) 信号発生装置
JPS59152735A (ja) 送受信装置
JPH0629233U (ja) 周波数シンセサイザ
JPH0115177B2 (ja)