JP4603903B2 - 負荷変動補償回路、電子デバイス、試験装置、及びタイミング発生回路 - Google Patents
負荷変動補償回路、電子デバイス、試験装置、及びタイミング発生回路 Download PDFInfo
- Publication number
- JP4603903B2 JP4603903B2 JP2005041182A JP2005041182A JP4603903B2 JP 4603903 B2 JP4603903 B2 JP 4603903B2 JP 2005041182 A JP2005041182 A JP 2005041182A JP 2005041182 A JP2005041182 A JP 2005041182A JP 4603903 B2 JP4603903 B2 JP 4603903B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- power supply
- phase
- signal
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/007—Fail-safe circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Pulse Circuits (AREA)
- Logic Circuits (AREA)
Description
Claims (10)
- 論理回路に供給される電源電圧を補償する負荷変動補償回路であって、
前記論理回路に供給されるべき前記電源電圧が電源として印加された場合に、与えられる周期信号を、所定の時間遅延して出力するように設計され、前記論理回路に供給される前記電源電圧を電源として駆動する遅延回路と、
前記論理回路と電源を共通にして設けられた電流消費回路と、
前記遅延回路に入力される前記周期信号の位相と、前記遅延回路が出力する信号の位相との位相差が、前記所定の時間となるように、前記電流消費回路が消費する電流量を制御する位相比較回路と
を備える負荷変動補償回路。 - 前記遅延回路は、前記論理回路に供給されるべき前記電源電圧が電源として印加された場合に、前記周期信号を、前記周期信号の周期の整数倍の時間遅延して出力するように設計され、
前記位相比較回路は、前記遅延回路が出力する信号の位相が、前記周期信号の位相より進んでいる場合に、前記電流消費回路に所定の電流量を消費させ、前記遅延回路が出力する信号の位相が、前記周期信号の位相より遅れている場合に、前記電流消費回路が消費する電流量を略零にする
請求項1に記載の負荷変動補償回路。 - 前記遅延回路は、前記論理回路に供給されるべき前記電源電圧が電源として印加された場合に、前記周期信号を、前記周期信号の半周期の整数倍の時間遅延して出力するように設計され、
前記位相比較回路は、前記遅延回路が出力する信号を反転した信号の位相が、前記周期信号の位相より進んでいる場合に、前記電流消費回路に所定の電流量を消費させ、前記遅延回路が出力する信号を判定した信号の位相が、前記周期信号の位相より遅れている場合に、前記電流消費回路が消費する電流量を略零にする
請求項1に記載の負荷変動補償回路。 - 前記位相比較回路は、データ入力端子に前記遅延回路が出力する信号、又は当該信号を反転した信号が与えられ、クロック入力端子に前記周期信号が与えられるフリップフロップを有する
請求項2又は3に記載の負荷変動補償回路。 - 前記電流消費回路は、前記論理回路の近傍に設けられる
請求項1に記載の負荷変動補償回路。 - 前記負荷変動補償回路は、
複数の前記電流消費回路と、
前記複数の電流消費回路に対応して設けられた複数の前記位相比較回路と
を有し、
それぞれの前記位相比較回路は、
前記周期信号を遅延する微小遅延部と、
微小遅延部において遅延された前記周期信号の位相と、前記遅延回路が出力する信号の位相との位相差が、前記所定の時間となるように、前記電流消費回路が消費する電流量を制御する位相比較器と
を有し、
それぞれの前記微小遅延部は、それぞれ異なる遅延量で前記周期信号を遅延させる
請求項1に記載の負荷変動補償回路。 - 論理回路を有する電子デバイスであって、
前記論理回路に電源を供給する電源供給線と、
前記電源供給線から前記論理回路に供給される電源電圧を補償する負荷変動補償回路と
を備え、
前記負荷変動補償回路は、
前記論理回路に供給されるべき前記電源電圧が電源として印加された場合に、与えられる周期信号を、所定の時間遅延して出力するように設計され、前記論理回路に供給される前記電源電圧を電源として駆動する遅延回路と、
前記論理回路と電源を共通にして設けられた電流消費回路と、
前記遅延回路に入力される前記周期信号の位相と、前記遅延回路が出力する信号の位相との位相差が、前記所定の時間となるように、前記電流消費回路が消費する電流量を制御する位相比較回路と
を有する電子デバイス。 - 前記電子デバイスは、
電源を共通にして設けられた複数の前記論理回路と、
前記複数の論理回路に対応して設けられた複数の前記負荷変動補償回路と
を備える
請求項7に記載の電子デバイス。 - 被試験デバイスを試験する試験装置であって、
被試験デバイスを試験する試験パターンを生成するパターン発生部と、
前記試験パターンに基づいて、前記被試験デバイスに供給する試験信号を生成する波形成形部と、
前記試験信号の位相を規定するタイミング信号を生成し、前記波形成形部に供給するタイミング発生回路と、
前記被試験デバイスが出力する出力信号に基づいて、前記被試験デバイスの良否を判定する判定部と
を備え、
前記タイミング発生回路は、
与えられる基準クロックのそれぞれのパルスを遅延させ、前記タイミング信号を生成する可変遅延回路と、
前記可変遅延回路を駆動するための電源電圧を、前記可変遅延回路に供給する電源と、
前記可変遅延回路に供給される電源電圧を補償する負荷変動補償回路と
を有し、
前記負荷変動補償回路は、
前記可変遅延回路に供給されるべき前記電源電圧が電源として印加された場合に、与えられる周期信号を、所定の時間遅延して出力するように設計され、前記可変遅延回路に供給される前記電源電圧を電源として駆動する遅延回路と、
前記可変遅延回路と電源を共通にして設けられた電流消費回路と、
前記遅延回路に入力される前記周期信号の位相と、前記遅延回路が出力する信号の位相との位相差が、前記所定の時間となるように、前記電流消費回路が消費する電流量を制御する位相比較回路と
を有する試験装置。 - 所望の位相を有するタイミング信号を生成するタイミング発生回路であって、
与えられる基準クロックのそれぞれのパルスを遅延させ、前記タイミング信号を生成する可変遅延回路と、
前記可変遅延回路を駆動するための電源電圧を、前記可変遅延回路に供給する電源と、
前記可変遅延回路に供給される電源電圧を補償する負荷変動補償回路と
を備え、
前記負荷変動補償回路は、
前記可変遅延回路に供給されるべき前記電源電圧が電源として印加された場合に、与えられる周期信号を、所定の時間遅延して出力するように設計され、前記可変遅延回路に供給される前記電源電圧を電源として駆動する遅延回路と、
前記可変遅延回路と電源を共通にして設けられた電流消費回路と、
前記遅延回路に入力される前記周期信号の位相と、前記遅延回路が出力する信号の位相との位相差が、前記所定の時間となるように、前記電流消費回路が消費する電流量を制御する位相比較回路と
を有するタイミング発生回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005041182A JP4603903B2 (ja) | 2005-02-17 | 2005-02-17 | 負荷変動補償回路、電子デバイス、試験装置、及びタイミング発生回路 |
DE102006008028A DE102006008028A1 (de) | 2005-02-17 | 2006-02-16 | Lastschwankungs-Korrekturschaltung, elektronische Vorrichtung, Prüfvorrichtung und Zeiterzeugungsschaltung |
US11/355,913 US7714600B2 (en) | 2005-02-17 | 2006-02-16 | Load fluctuation correction circuit, electronic device, testing device, and timing generating circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005041182A JP4603903B2 (ja) | 2005-02-17 | 2005-02-17 | 負荷変動補償回路、電子デバイス、試験装置、及びタイミング発生回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006229622A JP2006229622A (ja) | 2006-08-31 |
JP4603903B2 true JP4603903B2 (ja) | 2010-12-22 |
Family
ID=36794330
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005041182A Expired - Fee Related JP4603903B2 (ja) | 2005-02-17 | 2005-02-17 | 負荷変動補償回路、電子デバイス、試験装置、及びタイミング発生回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7714600B2 (ja) |
JP (1) | JP4603903B2 (ja) |
DE (1) | DE102006008028A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4542975B2 (ja) * | 2005-09-27 | 2010-09-15 | 株式会社アドバンテスト | 電子デバイス、負荷変動補償回路、電源装置、及び試験装置 |
DE112007001946T5 (de) * | 2006-08-16 | 2009-07-02 | Advantest Corp. | Lastschwankung-Kompensationsschaltung, elektronische Vorrichtung, Prüfvorrichtung, Taktgeneratorschaltung und Lastschwankungs-Kompensationsverfahren |
WO2010007654A1 (ja) * | 2008-07-14 | 2010-01-21 | 株式会社アドバンテスト | 信号出力回路、タイミング発生回路、試験装置、および受信回路 |
KR101086877B1 (ko) * | 2010-02-25 | 2011-11-25 | 주식회사 하이닉스반도체 | 반도체 장치 |
KR20210083983A (ko) * | 2019-12-27 | 2021-07-07 | 에스케이하이닉스 주식회사 | 이미지 센싱 장치 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5710530A (en) * | 1980-05-16 | 1982-01-20 | Ibm | Electronic device |
JPH0851346A (ja) * | 1994-06-02 | 1996-02-20 | Advantest Corp | タイミング信号発生回路 |
JPH1090370A (ja) * | 1996-07-03 | 1998-04-10 | Hitachi Ltd | パルス発生機能付きic回路およびそれを用いたlsi試験装置 |
JPH1124765A (ja) * | 1997-07-08 | 1999-01-29 | Fujitsu Ltd | 降圧回路装置 |
JPH1174768A (ja) * | 1997-06-24 | 1999-03-16 | Advantest Corp | Cmos回路用消費電流バランス回路 |
JP2000293259A (ja) * | 1999-04-02 | 2000-10-20 | Advantest Corp | 遅延クロック生成装置および遅延時間測定装置 |
JP2003124795A (ja) * | 2001-10-12 | 2003-04-25 | Hitachi Ltd | 半導体集積回路およびその給電方法 |
JP2003258617A (ja) * | 2002-03-05 | 2003-09-12 | Fujitsu Ltd | 電源変動抑制装置、半導体装置及び電源変動抑制方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3694998B2 (ja) * | 1996-08-05 | 2005-09-14 | ソニー株式会社 | 電圧発生回路 |
FR2752312B1 (fr) * | 1996-08-07 | 1998-10-30 | Motorola Semiconducteurs | Procede et circuit permettant d'ajuster dynamiquement la tension d'alimentation et, ou bien, la frequence du signal d'horloge dans un circuit numerique |
JP4114291B2 (ja) * | 1999-01-20 | 2008-07-09 | ソニー株式会社 | 半導体装置およびその構成方法 |
US6157231A (en) * | 1999-03-19 | 2000-12-05 | Credence System Corporation | Delay stabilization system for an integrated circuit |
JP2001127631A (ja) * | 1999-10-28 | 2001-05-11 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザ装置とそれを用いた移動無線機 |
US6667651B2 (en) * | 1999-12-22 | 2003-12-23 | Sony Corporation | Voltage supply circuit and control method of the same |
JP2002100967A (ja) * | 2000-03-17 | 2002-04-05 | Sony Corp | 電源電圧制御装置、半導体装置およびその駆動方法 |
JP2002093167A (ja) * | 2000-09-08 | 2002-03-29 | Mitsubishi Electric Corp | 半導体記憶装置 |
US7006673B2 (en) * | 2001-07-25 | 2006-02-28 | Activcard Ireland Limited | Method of hash string extraction |
US7061292B2 (en) * | 2001-11-09 | 2006-06-13 | The Regents Of The University Of Colorado | Adaptive voltage regulator for powered digital devices |
-
2005
- 2005-02-17 JP JP2005041182A patent/JP4603903B2/ja not_active Expired - Fee Related
-
2006
- 2006-02-16 DE DE102006008028A patent/DE102006008028A1/de not_active Withdrawn
- 2006-02-16 US US11/355,913 patent/US7714600B2/en not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5710530A (en) * | 1980-05-16 | 1982-01-20 | Ibm | Electronic device |
JPH0851346A (ja) * | 1994-06-02 | 1996-02-20 | Advantest Corp | タイミング信号発生回路 |
JPH1090370A (ja) * | 1996-07-03 | 1998-04-10 | Hitachi Ltd | パルス発生機能付きic回路およびそれを用いたlsi試験装置 |
JPH1174768A (ja) * | 1997-06-24 | 1999-03-16 | Advantest Corp | Cmos回路用消費電流バランス回路 |
JPH1124765A (ja) * | 1997-07-08 | 1999-01-29 | Fujitsu Ltd | 降圧回路装置 |
JP2000293259A (ja) * | 1999-04-02 | 2000-10-20 | Advantest Corp | 遅延クロック生成装置および遅延時間測定装置 |
JP2003124795A (ja) * | 2001-10-12 | 2003-04-25 | Hitachi Ltd | 半導体集積回路およびその給電方法 |
JP2003258617A (ja) * | 2002-03-05 | 2003-09-12 | Fujitsu Ltd | 電源変動抑制装置、半導体装置及び電源変動抑制方法 |
Also Published As
Publication number | Publication date |
---|---|
US20060217912A1 (en) | 2006-09-28 |
DE102006008028A1 (de) | 2006-08-31 |
JP2006229622A (ja) | 2006-08-31 |
US7714600B2 (en) | 2010-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5008669B2 (ja) | 負荷変動補償回路、電子デバイス、試験装置、タイミング発生回路、及び負荷変動補償方法 | |
US7236035B2 (en) | Semiconductor device adapted to minimize clock skew | |
US8555098B2 (en) | Semiconductor circuit with load balance circuit | |
US20080174295A1 (en) | Device and method for controlling supply voltage/frequency using information of process variation | |
US20120086462A1 (en) | Test apparatus | |
JP4603903B2 (ja) | 負荷変動補償回路、電子デバイス、試験装置、及びタイミング発生回路 | |
JP4939429B2 (ja) | 試験装置、及び試験方法 | |
JP5255248B2 (ja) | 電源安定化回路、電子デバイス、および、試験装置 | |
JP2011004216A (ja) | インピーダンス調整回路 | |
US8117466B2 (en) | Data processing device and power supply voltage generator that control a power supply voltage during an auxiliary period, and method of controlling the power supply voltage thereof during an auxiliary period | |
US7373566B2 (en) | Semiconductor device for accurate measurement of time parameters in operation | |
JP4542975B2 (ja) | 電子デバイス、負荷変動補償回路、電源装置、及び試験装置 | |
JP2009008625A (ja) | 半導体装置 | |
CN114420030B (zh) | Pwm产生电路、驱动芯片、电子设备 | |
US8072832B2 (en) | Electronic equipment system and semiconductor integrated circuit controller | |
US8013593B2 (en) | Voltage measuring apparatus for semiconductor integrated circuit and voltage measuring system having the same | |
JP6835573B2 (ja) | 電圧調整回路、及び電圧調整方法 | |
JP4669258B2 (ja) | タイミング発生器、及び試験装置 | |
JP4510188B2 (ja) | タイミング発生器 | |
CN116418321B (zh) | 上电自动调整多路时钟保持输出延迟相等的方法及电路 | |
CN112015221B (zh) | 电压控制电路、电压控制方法以及集成电路 | |
TWI707220B (zh) | 電壓控制電路和電壓控制方法 | |
KR20020086250A (ko) | 반도체 집적 회로 | |
US20030117853A1 (en) | Operation verification system and adaptive control system | |
JP2010054279A (ja) | 半導体試験装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080122 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100915 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100928 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101004 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131008 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131008 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |