DE69111888T2 - Flüssigkristallanzeigevorrichtung und Steuerverfahren dafür. - Google Patents

Flüssigkristallanzeigevorrichtung und Steuerverfahren dafür.

Info

Publication number
DE69111888T2
DE69111888T2 DE69111888T DE69111888T DE69111888T2 DE 69111888 T2 DE69111888 T2 DE 69111888T2 DE 69111888 T DE69111888 T DE 69111888T DE 69111888 T DE69111888 T DE 69111888T DE 69111888 T2 DE69111888 T2 DE 69111888T2
Authority
DE
Germany
Prior art keywords
gradation data
analog
liquid crystal
voltage
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69111888T
Other languages
English (en)
Other versions
DE69111888D1 (de
Inventor
Takeo Kamiya
Tadamichi Kawada
Tadaaki Masumori
Tadao Nakamura
Yukio Takahashi
Masaru Yasui
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hosiden Corp
Nippon Telegraph and Telephone Corp
Original Assignee
Hosiden Corp
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP12407890A external-priority patent/JP2963140B2/ja
Priority claimed from JP2124079A external-priority patent/JP2862332B2/ja
Application filed by Hosiden Corp, Nippon Telegraph and Telephone Corp filed Critical Hosiden Corp
Publication of DE69111888D1 publication Critical patent/DE69111888D1/de
Application granted granted Critical
Publication of DE69111888T2 publication Critical patent/DE69111888T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

    HINTERGRUND DER ERFINDUNG
  • Die vorliegende Erfindung betrifft eine mehrstufige Flüssigkristall-Anzeigevorrichtung, welche frei zwischen einer Bildanzeige mit Standardauflösung und einer Bildanzeige mit doppelter Auflösung umgeschaltet werden kann. Die Erfindung betrifft außerdem ein Verfahren zur Ansteuerung einer derartigen mehrstufigen Flüssigkristall-Anzeigevorrichtung.
  • Üblicherweise weist eine mehrstufige Flüssigkristall- Anzeigevorrichtung Treiber zum Ansteuern von Spaltenleitungen (die auch als Source- oder Datenleitungen bezeichnet werden) und Zeilenleitungen (die auch als Gate-Leitungen bezeichnet werden) auf, die in einer zweidimensionalen Matrixform in einer Anzeigetafel angeordnet sind. Ein den Bilddaten einer Zeilenleitung entsprechendes elektrisches Signal wird in dem Source-Treiber zum Ansteuern der Spaltenleitungen gesetzt. Die Zeilenleitungen werden selektiv von den Gate-Treiber angesteuert, während gleichzeitig das vorgenannte elektrische Signal von dem Source-Treiber über die Spaltenleitungen an alle Bildelemente < wovon jedes eine kleinste Anzeigeeinheit ist, die durch eine der in einer Matrixform auf der Anzeigetafel angeordneten Elektroden definiert wird), die mit einer selektierten Zeilenleitung verbunden sind, geliefert wird, und somit Abstufungsdaten geschrieben werden. Dieser Vorgang wird für alle Zeilenleitungen wiederholt, welche in einer sequentiellen Reihenfolge selektiert werden.
  • Im allgemeinen werden analoge Bilddaten an den Source- Treiber der mehrstufigen Flüssigkristall-Anzeigevorrichtung übertragen und nach der Spannungspegelumwandlung und Neuanordnung für die Bildelemente in ihrem Speicher gespeichert. Alle Bildanteiledaten für alle mit einer selektierten Zeilenleitung zu verbindenden Bildelemente, die auf diese Weise in dem Source-Speicher gesetzt sind, werden daraus gleichzeitig an die Spaltenleitungen angelegt, und synchron damit wird die betroffene Zeilenleitung von dem Gate-Treiber angesteuert. Während dieser Periode werden alle Bildanteiledaten für alle mit der nächsten Zeilenleitung zu verbindenden Bildelemente zu einem weiteren Speicher des Source-Treibers von außen her übertragen und gespeichert. Nach dem Abschluß der Ausgabe der Bilddaten an die Spaltenleitungen und nach dem Abschluß der selektiven Ansteuerung der betroffenen Zeilenleitung wird die nächste Zeile selektiert und alle in dem Speicher gespeicherten entsprechenden Bildanteiledaten an die Spaltenleitungen angelegt. Diese Vorgänge für jede Zeile von der obersten bis zur untersten der zweidimensionalen Matrix in der Anzeigetafel ausgeführt, um darauf ein Anzeige zu erzeugen.
  • Alternativ werden analoge Bilddaten oder dergleichen, beispielsweise aus einem Computer oder einer ähnlichen Quelle, einmal in digitale Bilddaten umgewandelt, welche verschiedenen Bildverarbeitungen unterworfen werden, und dann in analoge Form für eine sequentielle Eingabe in einen Speicher in dem Source-Treiber umgewandelt werden. Danach werden die analogen Bilddaten an alle mit nur einer Zeilenleitung verbundenen Bildelemente durch den Betrieb des Sorce- Treibers und des Gate-Treibers, wie vorstehend erläutert, angelegt, und eine Anzeige durch die Wiederholung derartiger Vorgänge erzeugt.
  • In der zweidimensionalen Matrixform der Anordnung der Zeilen- und Spaltenleitungen in der mehrstufigen Flüssigkristall-Anzeigevorrichtung sind Bildelemente in verschiedenen Formen angeordnet. In dem Falle einer monochromen Anzeigevorrichtung sind alle Bildelemente A2m(i-1)+1 bis A2mi, die jeweils einer Zeilenleitung i (i=1, 2, ..., 2n) entsprechen, damit gemäß Darstellung in Fig. 1A verbunden. In dem Falle, bei dem jedes Farbpixel C für eine Farbanzeige bildende rote (R), grüne (G) und blaue (B) Bildelemente beispielsweise in einer Delta-Form angeordnet sind, sind die R-, G- und B-Bildelemente selektiv mit zwei Gate-Leitungen gemäß Darstellung in Fig. IB verbunden. In dem Falle, bei dem die jedes Farbpixel C bildenden roten (R), grünen (G) und blauen (B) Bildelemente beispielsweise in einer Streifen-Form angeordnet sind, sind sie gemäß Darstellung in Fig. 1C mit nur einer Zeilenleitung verbunden. In diesen Fällen unterscheidet sich das Ansteuerverfahren seitens der Gate-Treiber entsprechend der Art der Datenspeicherung in dem Source- Treiber und dessen Ausgangssignale an die Spaltenleitungen. Nach dem Stand der Technik erfordert eine Anzeige mit doppelter Auflösung und für eine Anzeige mit Standardauflösung unterschiedliche Anzeigetafeln mit unterschiedlichen Anzahlen von Spalten- und Zeilenleitungen und unterschiedlichen Source- und Gate-Treibern.
  • Im übrigen wird eine Technologie dieser Art in den "Handbook on Liquid Crystal Devices" Nikkan Kogyo Shimbunsha, 1980, eingeführt, in welchem ein Ansteuer- und Schreibsystem für Flüssigkristall-Anzeigevorrichtungen auf den Seiten 387 bis 466 und ein Farbanzeigesystem für Flüssigkristall-Anzeigevorrichtungen auf den Seiten 467 bis 523 beschrieben wird.
  • Wie vorstehend erwähnt, sind nach den Stand der Technik unterschiedliche Flüssigkristall-Anzeigetafeln für eine spezielle Anzeige mit doppelter Auflösung bzw. eine Anzeige mit Standardauflösung erforderlich. Da sich ferner die in derartigen Anzeigetafeln verarbeiteten Eingangsbildsignale in der Signalgeschwindigkeit unterscheiden, verändern sich mit den Tafeln die Source- und Gate-Treiber entsprechend, und nach dem Stand der Technik wurde dieses Problem durch Anderung ihrer Konstruktion oder durch Verwenden unterschiedlicher Treiber behandelt. Da diese Treiber ein große Anzahl von Spalten- und Zeilenleitungen in der Tafel ansteuern, wurden speziellen Mehrfach-Ausgangs-IC's mit vielen Ansteueranschlüssen entwickelt, und für die Source-Treiber wurden ebenfalls verschiedene IC's entwickelt, welche eine digitale Bildsignalverarbeitung oder eine analoge Bildsignalverarbeitung abhängig davon ausführen, ob die zu liefernde Anzeige eine monochrome, mehrfarbige oder vollfarbige Anzeige ist. Derartige IC's werden jedoch im doppelten Sinne entsprechend der Auflösung der Flüssigkristall-Anzeigtafel und der anzuzeigenden Farbe verwendet, und dieselbe Anzeigetafel und dieselbe Schaltungskonstruktionen werden beispielsweise nicht gemeinsam für die Doppelauflösungsanzeige und Standardauflösungsanzeige verwendet, sondern stattdessen werden unterschiedliche Arten von Anzeigetafeln und -Treibern hergestellt und selektiv für die einzelnen Anzeigen verwendet.
  • ZUSAMMENFASSUNG DER ERFINDUNG
  • Es ist daher ein Aufgabe der vorliegenden Erfindung, eine Flüssigkristall-Anzeigevorrichtung, welche sowohl die Doppelauflösungsanzeige als auch die Standardauflösungsanzeige auf einer Flüssigkristall-Anzeigetafel mit doppelter Auflösung unter Verwendung derselben Treiber erzeugen kann, und ein Ansteuerverfahren zum Ansteuern einer derartigen Flüssigkristall-Anzeigevorrichtung bereitzustellen.
  • Um die vorstehende Aufgabe zu erfüllen, verwendet die vorliegende Erfindung eine Doppelauflösungsanzeigetafel, und in dem Source-Ansteuersystem zwei A/D-Wandler für ein analoges Bildeingangssignal, und abhängig davon, ob das analoge Bildeingangssignal von außen ein Doppelauflösungsoder ein Standardauflösungssignal ist, werden die Phasen der Abtasttakte, welche an die zwei A/D-Wandler angelegt werden, für die jeweilige spezifische Datenverarbeitung in dem Source-Ansteuersystem geändert, so daß derselbe Source- Treiber gemeinsam sowohl für die Doppelauflösungsanzeige als auch die Standardauflösungsanzeige verwendet werden kann. Der Gate-Treiber selektiert in dem Falle der Doppelauflösungsanzeige nur eine Zeilenleitung (eine Gate-Leitung) synchron zu den Ausgangssignalen aus dem Source-Treiber, und in dem Falle der Standardauflösungsanzeige gleichzeitig zwei nebeneinanderliegende Zeilenleitungen oder zwei benachbarte aber durch eine Leitung beabstandete Zeilen.
  • Mit der vorstehend beschriebenen Flüssigkristall-Anzeigevorrichtung und dem Ansteuerverfahren dafür kann die Doppelauflösungsanzeige und die Standardauflösungsanzeige leicht unter Verwendung derselben Flüssigkristall-Anzeigetafel und derselben Source- und Gate-Treiber dem Bildeingangssignal entsprechend selektiv bereitgestellt werden.
  • KURZE BESCHREIBUNG DER ZEICHNUNGEN
  • Es zeigen:
  • Fig. 1A eine Darstellung, welche die Bildelementeanordnung einer monochromen Flüssigkristall-Anzeigetafel zeigt;
  • Fig. 1B eine Darstellung, welche die Delta-Anordnung von R-, G-, und B-Bildelementen einer Farb-Flüssigkristall-Anzeigetafel zeigt;
  • Fig. 1C eine Darstellung, welche die Streifen-Anordnung von R-, G-, und B-Bildelementen einer weiteren Farb-Flüssigkristall-Anzeigetafel zeigt;
  • Fig. 2 ein Blockschaltbild, welches eine Ausführungsform der vorliegenden Erfindung zeigt;
  • Fig. 3 eine Darstellung zur Erläuterung der Abtastung einer Wellenform in dem Falle der Doppelauflösungsanzeige;
  • Fig. 4 eine Darstellung zur Erläuterung der Abtastung einer Wellenform in dem Falle der Standardauflösungsanzeige;
  • Fig. 5 ein Zeitablaufsdiagramm zur Erläuterung der Betriebsweise der in Fig. 2 dargestellten Ausführungsform;
  • Fig. 6 ein Blockschaltbild, welches ein Konstruktionsbeispiel eines Source-Treibers zeigt;
  • Fig. 7A eine Darstellung, welche eine Bildelementeanordnung in dem Falle einer monochromen Doppelauflösungsanzeige zeigt;
  • Fig. 7B eine Darstellung, welche eine Bildelementeanordnung in dem Falle einer monochromen Standardauflösungsanzeige zeigt;
  • Fig. 8B eine Darstellung, welche Delta-Anordnungen von Bildelementen in dem Falle einer Farb-Standardauflösungsanzeige zeigt;
  • Fig. 9A eine Darstellung, welches Streifen-Anordnungen von Bildelementen in dem Falle der Farb-Doppelauflösungsanzeige zeigt;
  • Fig. 9B eine Darstellung, welche Streifen-Anordnungen von Bildelementen in dem Falle einer Farb-Standardauflösungsanzeige zeigt;
  • Fig. 10 ein Blockschaltbild, welches ein Konstruktionsbeispiel eines in der vorliegenden Erfindung verwendeten Signalverarbeitungsteils zeigt; und
  • Fig. 11 ein spezifisches Betriebsschaltbild eines Mehrpegel-Spannungsgenerators für die Verwendung in der vorliegenden Erfindung zeigt.
  • BESCHREIBUNG DER BEVORZUGTEN AUSFÜHRUNGSFORMEN Erste Ausführungsform
  • Fig. 2 stellt in Form eines Blockschaltbildes eine Ausführungsform der Schaltungsanordnung dar, welche von der Flüssigkristall-Anzeigevorrichtung der vorliegenden Erfindung eingesetzt wird. Diese Ausführungsform ist mit einer Versorgung durch ein externes analoges Bildsignal VS an einem Eingangsanschluß 19 dargestellt.
  • Eine mehrstufige Flüssigkristall-Anzeigetafel 30 ist mit einem Aufbau aus 2m (m ist eine ganze Zahl ) Spaltenleitungen und 2n (n ist eine ganze Zahl) Zeilenleitungen wie in dem Falle von Fig. 1A dargestellt. In dieser Ausführungsform wird das analoge Bildeingangssignal VS an zwei A/D-Wandler 15 und 16 angelegt, in welchen es synchron zu den Abtasttakten SCK 1 und SCK2 mit derselben Periode P, welche von dem Steuerteil 10 geliefert werden, in Abtastdaten mit k-Bit Digitalabstufung umgewandelt wird. Das Steuerteil 10 erzeugt die Abtasttakte SCK1 und SCK2 gleichphasig in dem Falle der Erzeugung einer Standardauflösungsanzeige, in dem Falle der Erzeugung einer Doppelauflösungsanzeige verzögert sie jedoch einen Abtasttakt um eine Phasendifferenz von 180º und erzeugt so um 180º zueinander verschobene Abtasttakte SCK1 und SCK2. Das Ausgangssignal des A/D-Wandlers 15 wird an den einen Eingang eines Selektionsschalter 18 und an eine Verzögerungsschaltung 17 angelegt. Die Verzögerungsschaltung 17 verzögert das Ausgangssignal des A/D-Wandlers 15 um die Hälfte einer Periode P des Abtasttaktes SCK1, und das verzögerte Ausgangssignal wird an den anderen Eingang des Selektionsschalters 18 angelegt. In dem Falle einer Doppelauflösungsanzeige legt das Steuerteil 10 ein hochpegeliges Schaltersteuersignal SWC an den Selektionsschalter 18 an, um das Ausgangssignal der Verzögerungsschaltung 17 zu selektieren, während es in dem Falle der Standardauflösungsanzeige ein niederpegeliges Schaltersteuersignal SWC anlegt, um das Ausgangssignal der A/D- Wandlers 15 zu selektieren. Folglich tasten die A/D-Wandler 15 und 16 in dem Falle der Doppelauflösungsanzeige das analoge Bildeingangssignal VS einander abwechselnd zu verschiedenen Zeitpunkten T&sub1;, T&sub3;, T&sub5;, ... und T&sub2;, T&sub4;, T&sub6;, ... (womit sich die Ausgangssignal-Abtastwerte entsprechend unterscheiden) gemäb Darstellung in Fig. 3 ab. In dem Falle der Standardauflösungsanzeige tasten die A/D-Wandler 15 und 16 das analoge Bildeingangssignal VS in derselben Zeitpunktfolge ab (womit zwei Folgen der Ausgangssignal- Abtastwerte untereinander gleich sind) gemäß Darstellung in Fig. 4 ab. In beiden Fällen stimmen die Zeitpunkte der von dem Selektionsschalter 18 ausgegebenen Abtastdaten Da und die von dem A/D-Wandler 16 ausgegebenen Abtastdaten Db miteinander überein und ihre Perioden sind dieselben wie die Perioden P der Abtasttakte SCK1 und SCK2.
  • Die von dem Selektionsschalter 18 selektierten Abstufungsabtastdaten Da und die ausgegebenen Abstufungsabtastdaten Db des A/D-Wandler 16 werden als ein Abstufungsabtastdatenpaar (Bildelementdaten) für zwei nebeneinanderliegende Bildelemente an S Speicher 11&sub1; bis 11S mit jeder Abtasttaktperiode P geliefert. Ein Folge derartiger m aufeinanderfolgender Datenpaare, d.h., 2m Datenanteile, werden als Daten für 2m Bildelemente, welche mit nur einer Zeilenleitung der Flüssigkristall-Anzeigevorrichtung verbunden sind, verwendet. Ein derartige Folge gepaarter Bildanteile von digitalen Abstufungsdaten Da und Db wird in Einheiten von m/S-Paaren in jedem der ersten bis S-ten Speicher 11&sub1; bis 11S gespeichert, worauf dann die m/S-Paare der Daten in jedem Speicher 11&sub1; bis 11S davon in serieller Reihenfolge ausgelesen werden. Die S Speicher 11&sub1; bis 11S werden in paralleler Form ausgelesen. Das heißt, die S Speicher 11&sub1; bis 11S wandeln die Folge der gepaarten Bildanteile Da und Db in Datenpaare von S-Folgen um, wodurch sie eine ausreichend Spanne für die nachstehend beschriebene Datenverarbeitung zur Verfügung stellen.
  • In dieser Ausführungsform werden die Speicher 11&sub1; bis 11S jeweils durch einen im Handel erhältlichen FIFO-Speicher gebildet, welcher einen Schreibadressenzähler, welcher bei jedem Anlegen eines Schreibtaktes WCK inkrementiert wird, und einen Leseadressenzanler, welcher bei jedem Anlegen eines Lesetaktes RCK inkrementiert wird, enthält, so daß jeder FIFO-Speicher ein gleichzeitiges Schreiben und Lesen von Daten erlaubt, daß aber die ausgelesenen Daten die Daten der unmittelbar vorhergehenden bereits in den Speicher geschriebenen Leitung sind. Die Speicher 11&sub1; bis 11S werden jeweils mit einem Paar der k-Bit-Daten Da und k-Bit-Daten Db beispielsweise in der Form eines aus k höherwertigen Bits und k niederwertigen Bits zusammengesetzten 2k-Bit-Wortes versorgt. Die Speicher 11&sub1; bis 11S werden gleichzeitig damit dem Schreibtakt WCK, dem Lesetakt RCK und einem Lesefreigabesignal aus dem Steuerteil 10 versorgt.
  • Die Datenanteile D einer Zeilenleitung der Anzeige seien nun durch D&sub1;, D&sub2;, .., Dm dargestellt (wobei die Anzahl der Bildelemente 2m ist). Gemäß Darstellung in dem Zeitdiagramm von Fig. 5 werden, während der Speicher 11&sub1; mit einem Schreibfreigabesignal der Periode mP/S versorgt wird, erste bis m/S-te Datenanteile D&sub1; bis Dm/s synchron zum Schreibtakt WCK sequentiell in die m/S Adressen des Speicher 11&sub1; geschrieben. Darauf werden die m/S+1-ten Daten Dm/s+1 bis 2m/S-ten Daten D2m/s in die m/S Adressen des mit dem Schreibfreigabesignal versorgten Speichers 11&sub2; geschrieben. Danach werden die Schreibfreigabesignale , , ... sequentiell an die Speicher 11&sub3;, 11&sub4; ... 11s angelegt, und die Datenanteile D2m/S+1, D2m/S+2, ..., Dm werden sequentiell in Einheiten von m/S-Anteilen in ihre m/S Adressen geschrieben.
  • Das Lesefreigabesignal , welches während Periode mP vom Beginn des Schreibens der Daten auf der einen Leitung bis zu deren Abschluß gemäß Darstellung in Fig. 5 ansteht, wird an die Speicher 11&sub1;, 11&sub2;, ... 11S zusammen mit diesen angelegt. Diese Speicher werden synchron zu Lesetakt RCK mit einer Periode SP parallel ausgelesen. Demzufolge werden m/s Datenanteile (2m/S Bildelementdatenanteile), {D&sub1;, D&sub2;, ..., Dm/S}, {Dm/S+1, Dm/S+2, ..., D2m/S}, ... {D(S-1)m/S+1, D(S-1)m/S+2, ... Dm} an Ausgängen OUT1, OUT2, ..., OUTS der Speicher 11&sub1;, 11&sub2;, ..., 11S erzeugt. Das heißt, daß in der Periode P Abstufungsdaten für eine Zeilenleitung, an der eine Anzeige erzeugt werden soll, in die Speicher 11&sub1;, 11&sub2;, ..., 11S geschrieben werden, und daß zum selben Zeitpunkt Daten aller Bildelemente auf der vorhergehenden Leitung davon ausgelesen werden. Die Abstufungsdatenanteile D jedes auf dieses Weise aus den Speichern 11&sub1;, 11&sub2;, ..., 11S ausgelesenen 2k-Bit- Wortes werden parallel als S Paare von k-Bit-Worten der Abstufungsdaten Da und Db an eine Signalverarbeitungsteil 20 geliefert.
  • In dem Signalverarbeitungsteil 20 werden die auf diese Weise angelieferten S Paare der Abstufungsdaten Da und Db sequentiell in Paare analoger Abstufungsdaten Aa und Ab umgewandelt, welche parallel an die Speicher 14&sub1; bis 14S in Source-Treiberabschnitten 13&sub1; bis 13S derselben Nummer S wie die der Speicher 11&sub1;, bis 11S geliefert werden. Die Source- Treiberabschnitte 13&sub1; bis 13S, welche einen Source-Treiber bilden, wandeln eine Folge von darin eingegebenen m/S Paaren analoger Abstufungsdaten Aa und Ab in parallele Datenanteile um, welche in paralleler Form an die entsprechenden Datenbusse der Anzeigetafel 30 angelegt werden.
  • Fig. 6 stellt ein Beispiel des Source-Treiberabschnittes 13&sub1; dar, welcher im Aufbau zu den anderen Source-Treiberabschnitten 13&sub2; bis 13S identisch ist. Der Source-Treiberabschnitt 13&sub1; weist auf: einen Seriell/Parallel-Umwandlungsspeicher 14A (nachstehend als S/P-Umwandlungsspeicher bezeichnet) zum Umwandeln der m/S Paare analoger Abstufungsdaten Aa und Ab in parallele Daten; ein Schieberegister 148, wodurch Zeittaktsignale t&sub1;, t&sub2;, ..., tm/S zum Einschreiben der Paarfolgen der analogen Abstufungsdaten Aa und Ab in Speicherzellenpaare (1a, 1b), (2a, 2b), ..., (m/Sa, m/Sb) des S/P-Umwandlungsspeichers 14A sequentiell mit der Periode des Source-Schiebetaktes SSCK ausgegeben werden; eine Halteschaltung 14C, welche gleichzeitig alle parallelen Ausgangssignale des S/P-Umwandlungsspeichers 14A holt und diese zwischenspeichert; und einen Pufferverstärker 14D welcher in paralleler Form den Pegeln der parallelen Ausgangssignale der Halteschaltung 14C entsprechende Ansteuerspannungen ausgibt und diese an die entsprechenden Datenleitungen liefert. Die Speicherzellen 1a, 1b, 2a, 2b, ... des S/P-Umwandlungsspeichers 14A bestehen beispielsweise jeweils aus einem Schalter, welcher den Durchgang der eingegebenen analogen Daten Aa und Ab durch sich hindurch steuert, und einem Kondensator, welcher durch die Spannung der analogen Daten auf dem Weg über den Schalter aufgeladen wird, wobei dieses nicht dargestellt ist.
  • Ein mit einem Horizontalsynchronisationssignal Hsyn synchronisiertes hochpegeliges Source-Startsignal SSS wird von dem Steuerteil 10 an einen Dateneingang des Schieberegisters 148 angelegt, und das hochpegelige Signal wird nacheinander von der ersten bis zur m/S-ten Stufe durch einen Source-Schiebetakt SSCK mit der Periode SP, welche ein S-faches der Abtasttakte CK1 und CK2 ist, durchgeschoben. Mit dem Verschieben des hohen Pegels, werden hochpegelige Zeittaktsignale t&sub1;, t&sub2;, ..., tm/S an den Ausgängen der entsprechenden Stufen geliefert, von welchen sie an die entsprechenden Speicherzellen des S/P-Umwandlungsspeichers 14a angelegt werden, durch welche die Paare der analogen Abstufungsdatenanteile Aa und Ab sequentiell in den Speicherzellenpaaren (1a,1b), (2a. 2b), ..., (m/Sa, m/Sb) gespeichert werden. Nach dem Abschluß des Schreibvorgangs der m/S analogen Datenanteile in die m/S Speicherzellenpaare, wird das Horizontalsynchronisationssignal Hsyn an die Halteschaltung 14C angelegt, welche gleichzeitig die ausgegebenen analogen Abstufungsdaten der Speicherzellen (1a, 1b), ..., (m/Sa, m/Sb) holt und speichert. Die Ausgangssignale der Speicherschaltung 14C werden über die Pufferverstärker 14D an die entsprechenden Datenleitungen 1, 2, ..., 2m/S angelegt. Auf diese Weise werden in dem Source-Treiberabschnitt 13&sub1;, während die Halteschaltung 14C Analogdaten auf einer bestimmten Leitung der Anzeigetafel 30 zwischenspeichert und die Daten über den Pufferverstärker 14D an die Datenleitungen liefert, analoge Datenanteile Aa, Ab der nächsten Leitung sequentiell in den S/P-Umwandlungsspeicher 14A geschrieben.
  • Die in Fig. 2 dargestellte Ausführungsform ist so aufgebaut, daß sie eine Zwischenzeilenabtastung in einem Doppelauflösungsanzeigemodus ausführen kann und einen Gate- Treiber 12&sub1; zum selektiven Ansteuern ungerader Gate-Leitungen in einer sequentiellen Reihenfolge und einen Gate-Treiber 12&sub2; zum selektiven Ansteuern gerader Gate-Leitungen in einer sequentiellen Reihenfolge enthält. Die Gate-Treiber 12&sub1; und 12&sub2; werden jeweils durch ein n-stufiges Schieberegister gebildet, und sie verschieben die von dem Steuerteil 10 gelieferten hochpegeligen Gate-Startsignale GS1 und GS2 sequentiell nach jeder Erzeugung eines Gate-Schiebetaktsignals GSCK synchron zu dem Horizontalsynchronisationssignal Hsyn, und steuern auf diese Weise selektiv Gate-Leitungen an, die mit dem mit hohen Pegel versorgten Stufen verbunden sind. Im Doppelauflösungsanzeigemodus erzeugt das Steuerteil 10 für jedes ungerade Feld das Gate-Startsignal GS1 und legt es an den Gate-Treiber 12&sub1; an und erzeugt für jedes gerade Feld das Gate-Startsignal GS2 und legt es an den Gate-Treiber 12&sub2; an. Folglich werden während der Periode für das ungerade Feld Gateleitungen 1, 3, 5, ..., 2n-1 nacheinander nach jeder Erzeugung des Gate-Schiebtakts GSCK, und während der Periode für das gerade Felde Gateleitungen 2, 4, 6, ..., 2n nacheinander nach jeder Erzeugung des Gate-Schiebtakts GSCK angesteuert. Im Standardauflösungsanzeigemodus erzeugt das Steuerteil 10 für jedes Feld die Gate-Startsignale GS1 und GS2 mit dem demselben Zeittakt und legt sie am die Gate- Treiber 12&sub1; und 12&sub2; an. Folglich werden bei der ersten Erzeugung des Gate-Schiebetaktes GSCK die Gate-Leitungen 1 und 2 gleichzeitig angesteuert und analoge Abstufungsdaten derselben Leitung an Bildelemente der ersten und der zweiten Zeile geliefert. Als Reaktion auf den nächsten Gate-Schiebetakt GSCK werden die Gate-Leitungen 1 und 2 gleichzeitig angesteuert und analoge Abstufungsdaten derselben Leitung an Bildelemente der dritten und vierten Zeile geliefert, und danach findet derselbe Vorgang statt.
  • Bei der in Fig. 2 dargestellten Anordnung werden in dem Falle der Anzeige des externen analogen Bildeingangssignals VS mit einer doppelten Auflösung die Abtasttakte SCK1 und SCK2 um die Hälfte einer Periode oder um 180º in der Phase versetzt von dem Steuerteil 10 erzeugt, der Selektionsschalter 18 von dem Selektionsschalter-Steuersignal SWC so gesetzt, daß er das Ausgangssignal der Verzögerungsschaltung 17 selektiert, und die Gate-Startsignale GS1 und GS2 werden alternativ von dem Steuerteil 10 in den ungerade bzw. gerade numerierten Feldern erzeugt. Folglich werden abwechselnd digitale Abtastsignale des analogen Bildes in den A/D-Wandlern 15 und 16 mit jeder weiteren P/2-Periode gemaß Darstellung in Fig. 3 erhalten. Dementsprechend sind die Datenanteile Da und Db jedes Paares, welche in die S/P- Umwandlungsspeicher 11&sub1; bis 11S eingegeben werden, zwei dem analogen Bildeingangssignal VS entsprechende aufeinanderfolgende digitale Abtastwerte, und analoge Spannungen, die 2m Datenanteilen entsprechen, welche sich aus der Abtastung des analogen Bildeingangssignals mit der Periode P/2 ergeben, werden gleichzeitig an 2m Datenleitungen der Anzeigetafel 30 von den Source-Treiberabschnitten 13&sub1; bis 13S angelegt. Demzufolge werden individuelle Anteile der Bildelementdaten an alle mit einer selektierten Gate-Leitung verbundenen 2m Bildelemente geliefert. Andererseits werden in dem Falle der Standardauflösungsanzeige die phasengleichen Abtasttakte SCK1 und SCK2 mit der Periode P von dem Steuerteil 10 erzeugt, der Selektionsschalter 18 von dem Selektionsschalter-Steuersignal SWC so gesetzt, daß er das Ausgangssignal des A/D-Wandlers 15 selektiert, und Gate-Startsignale GS1 und GS2 von dem Steuerteil 10 zum selben Zeittakt für jedes Feld erzeugt. Dadurch werden Datenanteilpaare Da und Db mit denselben Werten von den A/D-Wandlern 15 und 16 an die S/P- Umwandlungsspeicher 11&sub1; bis 11S mit derselben Periode P gemäß Darstellung in Fig. 4 geliefert. Folglich wird eine analoge Spannung mit dem demselben Abstufungspegel an jeweils zwei Datenleitungen angelegt, während gleichzeitig jeweils zwei Gate-Leitungen gleichzeitig angesteuert werden.
  • Die Fig. 7A und 7B zeigen zum Teil Bildelemente auf der Anzeigetafel in den Fällen einer Doppelauflösungsanzeige bzw. Standardauflösungsanzeige. Die Quadrate mit durchgezogenen Linien stellen Bildelemente dar und das Bezugszeichen A in jedem von diesen bezeichnet ein analoges Abstufungsdatensignal, welches an das Bildelement angelegt ist. Die Quadrate mit den unterbrochenen Linien stellen jeweils eine kleinste auflösbare Einheit (Pixel) eines angezeigten Bildes dar. In der Standardauflösungsanzeige ist das Pixel zweimal größer als in der Doppelauflösungsanzeige. Die dem Bezugszeichen A in den Fig. 7A und 7B hinzugefügten Zahlen (1, 2, 3, ...) entsprechen den der Zeit T hinzugefügten Zahlen in den Fig. 3 und 4.
  • Zweite Ausführungsform
  • In dem Falle bei dem die Flüssigkristall-Anzeigetafel 30 mit Abstufungen eine Farb-Anzeigetafel des Typs ist, bei dem Bildelemente in einer Delta-Form gemäß Darstellung in Fig. 1B angeordnet sind, besteht die Tafel 30 aus 3m (m ist eine ganze Zahl) Spaltenleitungen und 4n (n ist eine ganze Zahl) Zeilenleitungen und die Ausführungsforin von Fig. 2 wird gemäß nachstehender Beschreibung modifiziert.
  • Die von dem Eingangsanschluß 19 des analogen Bildsignals bis zu den Speichern 11&sub1; bis 11S in der Ausführungsform von Fig. 2 reichen Struktur wird für jedes von den roten, grünen und blauen analogen Bildsignalen vorgesehen. Während die Source-Treiberabschnitte 13&sub1; bis 13S jeweils zwei Eingänge aufweisen, weist jeder Source-Treiberabschnitt in dieser Ausführungsform sechs Eingänge auf, da Anteile der analogen Abstufungsdaten für jedes rote, grüne und blaue Bildsignal dort in Paarform eingegeben wird. Die Phasen der Abtasttakte SCK1 und SCK2, welche an drei A/D-Wandlerpaare angelegt werden und das Verfahren zum Schreiben der Daten in die Speicher 11&sub1; und 11S in dem Falle der Doppelauflösungsanzeige und der Standardauflösungsanzeige von roten, grünen und blauen analogen Bildeingangssignalen sind dieselben wie in der ersten Ausführungsform.
  • In dieser Ausführungsforin werden 25 Anteile digitaler Abstufungsdaten für jede Farbe, d.h., insgesamt 65 Anteile digitaler Abstufungsdaten für die rote, grüne und blaue Farbe parallel von den S Speichern 11&sub1; bis 11S m/S-mal ausgelesen. Demzufolge werden Datenanteile für alle 6m Bildelemente für die rote, grüne und blaue Farbe, d.h., 2m Bildelemente für jede Farbe, die mit zwei nebeneinanderliegenden Zeilenleitungen i (i ist ein ungerade Zahl) und i+1 in Fig. 1B verbunden sind, sequentiell in Gruppen von 65 erhalten. In dem Verarbeitungsteil 20 werden alle 65 Datenanteile einer Verarbeitung für die Anordnung der Delta-Bildelemente unterzogen und in analoge Abstufungsdatenanteile umgewandelt, welche sequentiell in den Speichern 14&sub1; bis 14S der Source- Treiber-Abschnitte 13&sub1; bis 13S gemäß Darstellung bei den Zeilen i und i+1 in Fig. 1B gesetzt werden.
  • In dem Doppelauflösungsanzeigemodus der analogen Abstufungsdaten werden Daten nacheinander zweimal als Bildelementdaten an 3m Spaltenleitungen von den Source- Treiberabschnitten 13&sub1; bis 13S angelegt, und synchron mit jeden Ausgangssignal werden zwei nebeneinanderliegende Zeilenleitungen i und i+1 von den Gate-Treibern 12&sub1; und 12&sub2; selektiert. Die Folge der vorgenannten Vorgänge wird 2n-mal ausgeführt, um dadurch ein Farbbild auf der Flüssigkristall-Anzeigetafel anzuzeigen. In dem Falle einer Zwischenzeilenabtastung werden jedoch zwei nebeneinanderliegende Zeilen mit jeder dritten Zeilenleitung angesteuert, und die vorgenannte Vorgangsfolgen werden nacheinander n-mal für die Zeilenleitungen 1 und 2, 5 und 6, ..., 4n-3 und 4n-2 in einem ungerade numerierten Feld und dann n-mal für die Zeilenleitungen 2 und 4, 7 und 8, ..., 4n-1 und 4n in einem gerade numerierten Feld ausgeführt, wobei nämlich die Vorgangsfolge insgesamt 2n-mal wiederholt, um in diesem Falle einen Rahmen des Farbbildes auf der Flüssigkristall- Anzeigetafel anzuzeigen.
  • In dem Standardauflösungsanzeigemodus wird das externe analoge Bildeingangssignal VS jeder Farbe von den zwei A/D- Wandlern 15 und 16 in dieselben Bildelementdaten umgewandelt, welche an zwei nebeneinanderliegende oder beabstandete aller drei Spaltenleitungen anzulegen sind, und die so umgewandelten Bildelementdaten werden einer Verarbeitung ähnlich der in dem Falle des Doppelauflösungsanzeigemodus unterzogen, worauf dann Bildelementdaten in den Speichern 14&sub1; bis 14S in den Source-Treiberabschnitten 13&sub1; bis 13S gespeichert werden, so daß die Bildelementdaten der zwei Zeilenleitungen gemäß Darstellung in dem Zeilenleitungen i und i+1 in Fig. 1B (i ist eine ungerade Zahl) angeordnet werden. Wenn derartige Bildelementdaten zweier Zeilenleitungen in den Speichern an die entsprechenden zwei Zeilenleitungen der Anzeigetafel anzulegen sind, werden zwei Zeilenleitungen i und i+2 beabstandet durch eine Leitung gleichzeitig zuerst von dem Gate-Treiber 12&sub1; und dann eine Zeilenleitung i+1 nächst diesem i und eine Zeilenleitung i+3 von der Zeilenleitung i+1 um eine Zeilenleitung beabstandet, gleichzeitig von dem Gate- Treiber 12&sub2; angesteuert. Derartige Vorgangsfolgen, wie vorstehend erwähnt, werden nacheinander n-mal wiederholt, um dadurch ein Farbbild auf der Flüssigkristall-Anzeigetafel zu erzeugen.
  • Die Fig. 8A und 8B stellen mit den unterbrochenen Linien Farbpixel auf der Anzeigetafel in dem Falle des Doppelauflösungsanzeige- und des Standardauflösungsanzeigemodus dar. Die Pixel in dem Standardauflösungsanzeigemodus sind sowohl in der Zeilen- als auch in der Spaltenrichtung zweimal größer als im Doppelauflösungsanzeigemodus. Die dem Bezugszeichen R, G und B in den Fig. 8A und 8B hinzugefügten Suffixe entsprechen den der Zeit T in den Fig. 3 und 4 hinzugefügten Suffixen.
  • Dritte Ausführungsform
  • In dem Falle bei dem die Flüssigkristall-Anzeigetafel 30 mit mehreren Abstufungen eine Farb-Anzeigetafel des Typs ist, bei dem Bildelemente jedes Pixels C in einer Streifen-Form gemäß Darstellung in Fig. 1C angeordnet sind, besteht die Tafel 30 aus 6m (in ist eine ganze Zahl) Spaltenleitungen und 4m (n ist eine ganze Zahl) Zeilenleitungen und die Ausführungsform von Fig. 2 ist gemäß nachstehender Beschreibung modifiziert.
  • Die von dem Eingangsanschluß 19 des analogen Bildsignals bis zu den Speichern 11&sub1; bis 11S in der Ausführungsform von Fig. 2 reichende Struktur wird für jedes rote, grüne und blaue analoge Bildsignal vorgesehen, nämlich insgesamt drei derartige Strukturen. In Fig. 2 weisen die Source-Treiberabschnitte 13&sub1; bis 13S jeweils zwei Eingänge auf, aber in dieser Ausführungsform weist jeder Source-Treiberabschnitt in dieser Ausführungsform sechs Eingänge auf, da Anteile der analogen Daten für jede rote, grüne und blaue Farbe dort in Paarform eingegeben werden. Die Phasen der Abtasttakte SCK1 und SCK2 für die Eingabe in drei A/D-Wandlerpaare und das Verfahren zum Schreiben der Daten in die Speicher 11&sub1; und 11S der nächsten Stufe in dem Fall der Doppelauflösungsanzeige und der Standardauflösungsanzeige von roten, grünen und blauen analogen Bildeingangssignalen sind dieselben wie in den vorstehenden Ausführungsformen.
  • In dieser Ausführungsform werden 25 Anteile digitaler Abstufungsdaten für jede Farbe, d.h., insgesamt 65 Anteile digitaler Abstufungsdaten für die rote, grüne und blaue Farbe parallel von den S Speichern 11&sub1; bis 11S m/S-mal ausgelesen.
  • Demzufolge werden Datenanteile für alle 6m Bildelemente für die rote, grüne und blaue Farbe, d.h., 2m Bildelemente für jede Farbe, die mit einer Zeilenleitung in Fig. 1C verbunden sind, sequentiell in Gruppen von 65 erhalten. In dem Verarbeitungsteil 20 werden alle 65 Datenanteile einer Verarbeitung für die Streifenanordnung der Bildelemente unterzogen und in analoge Abstufungsdatenanteile umgewandelt, welche sequentiell in den Speichern 14&sub1; bis 14S der Source-Treiber- Abschnitte 13&sub1; bis 13S gemäß Darstellung bei der Zeile i in Fig. 1C gesetzt werden.
  • In dem Doppelauflösungsanzeigemodus werden die analogen Abstufungsdaten nacheinander zweimal als Bildelementdaten an die 6m Spaltenleitumgen von den Source-Treiberabschnitten 13&sub1; bis 13S angelegt, und synchron mit jeden Ausgangssignal wird eine Zeilenleitung abwechselnd von den Gate-Treibern 12&sub1; und 12&sub2; selektiert. Eine derartige Folge der vorgenannten Vorgänge wird 2n-mal wiederholt, um dadurch ein Farbbild auf der Flüssigkristall-Anzeigetafel zu erzeugen. In dem Falle einer Zwischenzeilenabtastung im Doppelauflösungsanzeigemodus wird jedoch jede zweite Zeilenleitung in einem ungerade numerierten Feld angesteuert, und die vorgenannten Vorgangsfolgen werden nacheinander n-mal von der ersten Leitung aus bis zu der (2n-1)-ten Leitung wiederholt, und in dem nachfolgenden gerade numerierten Feld werden die Vorgänge n- mal von der zweiten bis zu der 2n-ten Leitung wiederholt; in einem gerade numerierten Feld ausgeführt, wobei die Flüssigkristall-Anzeigetafel durch eine insgesamt 2n-malige Ausführung der Vorgänge angesteuert wird, um jeden Rahmen des Anzeigeinhalts zu bilden.
  • In dem Standardauflösungsanzeigemodus wird das externe analoge Bildeingangssignal VS jeder Farbe von den entsprechenden A/D-Wandlern 15 und 16 in dieselben Bildelementdaten umgewandelt, welche an zwei durch zwei Leitungen beabstandete Spaltenleitungen anzulegen sind, und die so umgewandelten Bildelementdaten werden einer Verarbeitung ähnlich der in dem Falle des Doppelauflösungsanzeigemodus unterzogen, worauf dann die Bildelementdaten in den Speichern 14&sub1; bis 14S in den Source-Treiberabschnitten 13&sub1; bis 13S in einer Weise gespeichert werden, daß die Anordnung der Bildelementdaten in der Zeilenleitung i in Fig. 1C erzeugt wird. Wenn derartige in den Speichern gespeicherte Bildelementdaten an die Spaltenleitungen der Anzeigetafel angelegt werden, werden zwei Zeilenleitungen gleichzeitig von dem Gate-Treibern 12&sub1; und 12&sub2; synchron mit dem Ausgangssignal angesteuert. Eine Folge derartiger Vorgänge wird nacheinander n-mal wiederholt, um dadurch ein Farbbild auf der Flüssigkristall-Anzeigetafel zu erzeugen.
  • Die Fig. 9A und 9B stellen mit unterbrochenen Linien Farbpixel auf der Anzeigetafel in dem Falle des Doppelauflösungsanzeige- bzw. des Standardauflösungsanzeigemodus dar. Die Pixel in dem Standardauflösungsanzeigemodus sind sowohl in der Zeilen- als auch in der Spaltenrichtung zweimal größer als im Doppelauflösungsanzeigemodus. Die dem Bezugszeichen R, G und B in den Fig. 9A und 9B hinzugefügten Suffixe entsprechen denen der Zeit T in den Fig. 3 und 4, wie in den vorstehenden Ausführungsformen.
  • Während bei den vorstehenden Ausführungsformen die Source-Treiberabschnitte nur an einer Seite der Tafel 30 angeordnet sind, können sie gemäß nachstehender Beschreibung auch an beiden Seiten der Tafel 30 angeordnet werden. Umgekehrt können die Gate-Treiber 12&sub1; und 12&sub2; auch nur an einer Seite der Tafel 30 angeordnet werden.
  • Auch in dem Falle der Ansteuerung der Zeilenleitung durch die an beiden Seiten der Tafel 30 angeordneten Gate-Treiber 12&sub1; und 12&sub2;, ist die Ansteuerung der Zeilenleitungen unabhängig von der Anordnung der Gate-Treiber 12&sub1; und 12&sub2; dieselbe wie vorstehend beschrieben. Beispielsweise werden in dem Falle, bei dem die Zeilenleitungen abwechselnd mit den an den rechten und linken Seite der Tafel 30 in der ersten und dritten Ausführungsform angeordneten Gate-Treibern 12&sub1; und 12&sub2; verbunden sind, die Zeilenleitungen abwechselnd von den Gate-Treibern 12&sub1; und 12&sub2; in dem Falle des Doppelauflösungsanzeigemodus angesteuert, und in dem Falle des Standardauflösungsanzeigemodus werden zwei nebeneinanderliegende Zeilenleitungen gleichzeitig von den beiden Treibern angesteuert. Wenn die Gate-Treiber 12&sub1; und 12&sub2; an der rechten und der linken Seite der Tafel 30 montiert sind, sind Paare nebeneinanderliegender Zeilenleitungen abwechselnd mit den Treibern wie in dem Falle der zweiten Ausführungsform verbunden. Die ungerade numerierten Feldpaare nebeneinanderliegender Zeilenleitungen werden nacheinander von dem einem Gate-Treiber 12&sub1; und dann in dem gerade numerierten Feld nebeneinanderliegende Zeilenleitungen nacheinander von dem zweiten Gate-Treiber 12&sub2; angesteuert, wodurch eine 2n-malige Zwischenabtastungsansteuerung für jedes der zwei Felder durchgeführt wird. In dem Standardauflösungsanzeigemodus werden Paare von zwei nebeneinanderliegenden Zeilenleitungen nacheinander gleichzeitig durch die beiden Gate-Treiber 12&sub1; und 12&sub2; angesteuert, und dieses Ansteuern wird n-mal wiederholt, um eine Bildanzeige auf der Tafel 30 zu erzeugen.
  • In der in Fig. 2 dargestellten Ausführungsform sind die zwei A/D-Wandler 15 und 16 für nur ein analoges Bildsignal VS bereitgestellt und werden entweder in dem Doppelauflösungsanzeige- oder dem Standardauflösungsanzeigemodus betrieben, wobei es aber auch möglich ist, eine Anordnung zu verwenden, in welcher in dem Standardauflösungsanzeigemodus das analoge Bildsignal von nur einem A/D-Wandler umgewandelt wird und dann in zwei Datenanteile für die Eingabe in die Speicher 11&sub1; bis 11S aufgespalten wird.
  • In der in Fig. 2 dargestellten Ausführungsform sind die Speicher 11&sub1; bis 11S und der Signalverarbeitungsteil 20 in getrennter Form von den Source-Treiberabschnitten 13&sub1; bis 13S dargestellt und beschrieben, wobei jedoch die Speicher 11&sub1; bis 11S und der Signalverarbeitungsteil 20 auch mit in den Source-Treiberabschnitten 13&sub1; bis 13S enthalten sein können.
  • Da die Doppelauflösungsanzeigedaten in der Ausführungsform von Fig. 2 ein schnelles Signal sind, ist der Speicher dementsprechend ebenfalls in S Abschnitte für die Umwandlung des seriellen Eingangssignals in das parallele Ausgangs signal Abschnitte 13&sub1; bis 13S unterteilt, wenn jedoch ein Source- Treiber mit hoher Betriebsgeschwindigkeit verfügbar ist, wird die Anzahl S entsprechend der Geschwindigkeit reduziert und kann auch 1 sein.
  • In den vorstehenden Ausführungsformen kann der Bereich für die Selektion der Zeilenleitungen (die Anzahl der Abtastleitungen) und der Bereich der Anzeige in Spaltenzeilen in dem Doppelauflösungsanzeigemodus als zweimal größer als im Standardauflösungsanzeigemodus beschrieben, wobei es jedoch auch möglich ist, die Tafel so auszubilden, daß sie eine zweifache Struktur besitzt, so daß beide oder nur eine von den Zeilen- oder Spaltenleitungen in dem Falle der Doppelauflösungsanzeige verwendet werden. In diesem Falle werden Datenanteile für einige mit einer Zeilenleitung an ihren rechten oder linken Endabschnitten zu verbindende Bildelemente bedingungslos auf Schwarz gesetzt, und die Datenanteile für die anderen Bildelemente werden unter Verwendung des analogen Bildeingangssignals gesetzt. Die Selektion der Zeilenleitungen durch die Gate-Treiber wird so gesteuert, daß beispielsweise einige Leitungen an oberen und unteren Endabschnitten der Tafel nicht angesteuert werden, und daß die für die tatsächliche Anzeige zu verwendenden Zeilen- und Spaltenleitungen in genau der gleichen Weise wie in den vorstehenden Ausführungsformen angesteuert werden, mit der Ausnahme der Anzahl aufeinanderfolgender Ansteuerungen der Zeilenleitungen.
  • Gemäß vorstehender Beschreibung erlaubt das Ansteuersystem der vorliegenden Erfindung die gemeinsame Verwendung von Source-Treibern für die Doppelauflösungsanzeige und die Standardauflösungsanzeige, indem einfach von der Doppelauflösungsanzeigetafel und den zwei A/D-Wandlern für jedes analoge Signal in dem Source-Treibersystem Gebrauch gemacht wird und indem die Phasen der Abtasttakte der A/D-Wandler gemäß der Auflösung des externen analogen Bildeingangssignals vertauscht werden. Somit kann die Schaltungsstruktur für die Doppelauflösungsanzeige und die Standardauflösungsanzeige gemeinsam ausgelegt und integriert werden.
  • Darüber hinaus kann durch Ansteuern nur einer Zeilenleitung oder gleichzeitiges Ansteuern zweier nebeneinanderliegender Zeilenleitungen oder zweier durch eine Leitung getrennter Zeilenleitungen durch die Gate-Treiber oder Treiber synchron zu dem Ausgabevorgang der Source-Treiber, abhängig von davon, ob der Anzeigemodus der Doppelauflösungsanzeige- oder der Standardauflösungsanzeigemodus ist, entweder die Doppelauflösungsanzeige oder die Standardauflösungsanzeige gleichermaßen auf der Doppelauflösungsanzeigetafel bereitgestellt werden. Dieses erweitert die Anwendungsmöglichkeit der Anzeigetafel und erübrigt das Erfordernis sowohl der Doppelauflösungsanzeige- als auch der Standardauflösungsanzeigevorrichtungen und verringert somit den von der Anzeigevorrichtung eingenommenen Platz.
  • Selbstverständlich erlaubt die Anzeige der vorliegenden Erfindung ein freies Umschalten zwischen Anzeigen ohne Zwischenzeilenansteuerung und mit Zwischenzeilenansteuerung.
  • In der Ausführungsform von Fig. 2 reagiert das Signalverarbeitungsteil 20 auf daran angelegte digitale Abstufungsdaten, um die entsprechende Spannung aus einer mehrpegeligen Spannung mittels eines analogen Schalters zu selektieren, und somit die digitalen Abstufungsdaten in eine analoge Form umzuwandeln. Beispielsweise wurde für die Bereitstellung einer 16-stufigen Anzeige mittels einer Wechselspannungsansteuerung ein Verfahren vorgeschlagen, in welchem eine Spannung mit 16 Pegeln sowohl in der positiven Richtung als auch in der negativen Richtung, d.h., eine Spannung mit insgesamt 32 Pegeln über dem Mittelwert der Amplitude einer Soure-Spannung, auf welcher die Änderung der Ansteuerspannung der Flüssigkristall-Anzeigevorrichtung basiert (nachstehend als Referenzspannungswert VREF bezeichnet) erzeugt wird, insgesamt fünf Bits, vier für die digitalen Abstufungsdaten und ein den Wechsel (Polarität) anzeigendes Bit verwendet wird, um entsprechende Spannungen aus der 32-Pegel-Spannung zu selektieren, und die so selektierten Spannungen an den Source-Treiber angelegt werden. In diesem Falle werden ein 5- Bit-Dekoder und 32 analoge Schalter für die Selektion eines Pegels aus den 32 Spannungspegeln gebraucht. Das heißt, daß sogar in dem Falle der 16-stufigen Anzeige der Aufwand an Hardware für einen Zwischenrahmen-Wechselspannungsansteuerung, welche das Umpolen der Polarität der analogen Abstufungsdaten für alle Spaltenleitungen des Flüssigkristalls für jeden Rahmen mit einschließt, das Zweifache wird.
  • Zusätzlich müssen die vorgenannten Anzahlen der Dekoder und Analogschalter für eine Zwischenspalten-Wechselspannungsansteuerung (in welcher sich die Polarität der analogen Abstufungsdaten für jede der gerade und ungerade numerierten Spaltenleitungen unterscheiden und diese Polarität für jeden Rahmen umgepolt wird, verdoppelt werden).
  • Desweiteren wird in den Fällen (1), wo eine Farbanzeige auf der Flüssigkristall-Anzeigetafel bereitgestellt wird und (2), wo eine Mehrphasentakt-Synchronübertragung zum Verringern der effektiven Geschwindigkeit der Source-Treiber aufgrund ihrer Betriebsgeschwindigkeitseinschränkung eingesetzt wird (beispielsweise nutzt das Source-Treiber-IC HD 66300 von Hitachi eine synchrone Übertragung mit einem Drei- Phasen-Takt), die Anzahl der Dekoder und Analogschalter in dem Falle (1) dreimal so groß und in dem Falle (2) (bei synchroner Übertragung mit einem Drei-Phasen-Takt) zwölfmal so groß.
  • In einer TFT-Aktivmatrix-Flüssigkristall-Anzeigevorrichtung (Dünnfilmtransistor-Anzeigevorrichtung) verringert sich der Pegel einer in jedes Bildelement zu schreibenden Spannung aufgrund der parasitären Kapazitäten des TFT (einer Gate- Drain-Kapazität und einer Souce-Drain-Kapazität), einer Kapazität zwischen einer ITO-Schicht jedes Bildelementes und der Sourceleitung usw., und in dem Falle der Ausführung einer Wechselspannungsansteuerung für jedes Bildelementes verliert die Spannung, auch wenn der von dem Source-Treiber der Flüssigkristall-Anzeigetafel in jedes Bildelement zu schreibende Spannungspegel gut in der positiven und negativen Richtung bezogen auf den Mittelwert der Amplitude der Source- Spannung (d.h. der Referenzspannung) symmetriert ist, welche tatsächlich in jedes Bildelement eingeschrieben und darin gespeichert wird, ihre Symmetrie, was ein Problem, wie zum Beispiel eine Anzeige mit starken Flackern ergibt.
  • Um dieses zu vermeiden, kann eine Wechselspannungsansteuerung (Zwischenspalten-Wechselspannungsansteuerung zum Ansteuern gerade und ungerade numerierter Spaltenleitungen in der Anzeigetafel eingesetzt werden, wobei Anteile positiver analoger Bildelementdaten und negativer Bildelementdaten von dem Source-Treiber an die gerade bzw ungerade numerierten Spaltenleitungen in einem N-ten Rahmen (N = 1, 3, 5, ..., oder 2, 4, 6, ...) geliefert werden, und im einem (N+1)-ten Rahmen (N = 1, 3, 5, ..., oder 2, 4, 6, ...) negative analoge Bildelementdaten und positive analoge Bildelementdaten an die gerade numerierte Spaltenleitung bzw die ungerade Spaltenleitung geliefert werden. Diese Anteile werden von einem Digital/Analog-Wandler an die Source-Treiber geliefert.
  • Um dieses auszuführen weist der Digital/Analog-Wandler (nachstehend als D/A-Wandler bezeichnet) doppelt soviele Eingänge als Spannungspegel h auf. In dem N-ten Rahmen werden Spannungen mit 2h Werten (eine Gruppe positiver Spannungen und eine Gruppe negativer Spannungen), welche schrittweise von einer positiven Konstantspannung auf eine negative Konstantspannung über die Referenzspannung hinweg abnehmen, an die Folge der Eingangsanschlüsse des D/A-Wandlers angelegt, während in den (N+1)-ten Rahmen Spannungen mit 2h Werten (eine Gruppe negativer Spannungen und eine Gruppe positiver Spannungen), welche schrittweise von einer negativen Konstantspannung auf die positive Konstantspannung über die Referenzspannung hinweg zunehmen, an die Folge der Eingangsanschlüsse des D/A-Wandlers angelegt werden. Desweiteren werden im dem D/A-Wandler zwei Dekoder verwendet, um einen der mit von der positiven Konstantspannung bis zur Referenzspannung reichenden Gruppe positiver Spannungen versorgten vorgenannten Mehrpegel-Eingangsanschlüsse, und einen der mit von der negativen Konstantspannung bis zur Referenzspannung reichenden Gruppe negativer Spannungen versorgten vorgenannten Mehrpegel-Eingangsanschlüsse zu selektieren. In dem N-ten Rahmen werden aus der positiven und negativen Spannungsgruppe selektierte Spannungen als Spannungen für die gerade bzw. ungerade numerierten Spaltenleitungen an die Source-Treiber angelegt. In dem (N+1)-ten Rahmen werden aus der negativen und positiven Spannungsgruppe selektierte Spannungen als Spannungen für die gerade bzw. ungerade numerierten Spaltenleitungen an die Source-Treiber angelegt. Dadurch ist es möglich, die Polaritäten der analogen Abstufungsdatenanteile, welche an die gerade bzw. ungerade numerierten Spaltenleitungen der Flüssigkristall- Anzeigetafel geliefert werden, umzuschalten. Zusätzlich gibt es keine Notwendigkeit unabhängige D/A-Wandler für die Fälle bereitzustellen, in denen sich das Eingangssignal von einer positiven zu einer negativen und von einer negativen zu einer positiven Spannung ändert, wie in dem Beispiel nach dem Stand der Technik. Somit muß trotz der Wechselspannungsansteuerung der Flüssigkristall-Anzeigetafel der Aufwand für die Hardware für die Dekoder und die Analogschalter in dem D/A-Wandler nicht erhöht werden, und demzufolge kann der Hardwareaufwand in Vergleich zu dem nach dem Stand der Technik um die Hälfte reduziert werden.
  • In Vorwegnahme des in das Bildelement einzuschreibenden Spannungspegelabfalls aufgrund der parasitären Kapazität und dergleichen der TFT-Akivmatrix-Flüssigkristall-Anzeigetafel werden die vorgenannten mit jeder Rahmenperiode an eine Mehrpegel-Spannungsquelle zu liefernden positiven und negativen Konstantspannungen so eingestellt, daß sich die Potentialdifferenz zwischen der positiven Konstantspannung und der Referenzspannung von der zwischen der Referenzspannung und der negativen Konstantspannung unterscheidet, wodurch der in jedes Bildelement zu schreibende Spannungspegel variiert wird, was eine gut symmetrierte Wechselansteuerung und somit eine ausgezeichnete Bildanzeige ohne Flackern ergibt.
  • Eine Ausführungsforn des Signalverarbeitungsteils 20, welche die D/A-Wandlung mit einem kleinem Hardwareaufwand vom vorbeschriebenen Gesichtspunkt aus erlaubt, ist in Fig. 10 zusammen mit dem Source-Treiber und der Flüssigkristall- Anzeigetafel dargestellt. Es sind keine Gate-Treiber dargestellt. In dieser Ausführungsform ist der Source-Treiber zur Ansteuerung der Datenleitungen (Spaltenleitungen) in der Anzeigetafel 30 in zwei Treiber 13a und 13b unterteilt, welche an der oberen und unteren Seite der Tafel 30 angeordnet sind, so daß sie jeweils gerade und ungerade numerierte Spaltenleitungen ansteuern. In dieser Ausführungsform ist S in Fig. 2 zur Vereinfachung auf 1 gesetzt.
  • Gemäß dieser Ausführungsform wird in einer Mehrpegel- Spannungsquelle 21 zum Erzeugen einer Mehrpegel-Spannung (h Werte, wobei h eine Ganzzahl gleich oder größer als 2 ist) ein Rahmenschaltsignal FS, welches zwischen hohem und niedrigem Pegel mit jeder Vertikal-Synchronisationsperiode (einer Rahmenperiode) umschaltet, von dem Steuerteil 10 (siehe Fig. 2) an einen Selektionsschalter 22 angelegt, wodurch positive und negative Konstantspannungen V&spplus; und V&supmin; abwechselnd miteinander vertauscht und an einen Mehrpegel- Spannungsgenerator 23 angelegt werden. Entsprechend den Kombinationen der Konstantspannungen V&spplus; und V&supmin; oder V&supmin; und V&spplus; liefert der Mehrpegel-Generator 23 an seine 2h Anschlüsse 1 bis 2h, h positive und h negative Pegelspannungen, welche sich sequentiell von der positiven zu der negativen oder von der negativen zu der positiven Richtung in Spannungshüben verändern, die den Größen der Konstantspannungen entsprechen. Beispielsweise werden in dem Falle, bei dem die Kombination konstanter Spannungen V&spplus; und V&supmin; in einer bestimmten Rahmenperiode selektiert und an den Mehrpegel-Spannungsgenerator 23 angelegt ist, 2h unterschiedliche Spannungen, welche von der positiven zu der negativen Richtung variieren, davon ausgegeben. Die h positiven Spannungsausgangssignale an den Anschlüssen 1 bis h und die h negativen Ausgangssignale an den Anschlüssen h+1 bis 2h werden an Analogschalter 27 und 28 in einem D/A-Wandler 24 angelegt. Andererseits werden die Anteile der digitalen Abstufungsdaten Da und Db aufeinanderfolgender Paare in Dekoder 25 bzw. 26 eingegeben. Zwei Spannungen, die den Daten Da und Db jedes Paares entsprechen, werden von den Analogschaltern 27 und 28 aus den entsprechenden h positiven Spannungen und den h negativen Spannungen, die an die Analogschalter 27 und 28 angelegt sind, selektiert, wodurch die digitalen Abstufungsdaten Da und Db in die analogen Abstufungsdaten Aa und Ab umgewandelt werden. Die auf diese Weise umgewandelten zwei analogen Ausgangssignale Aa und Ab werden an die Source-Treiber 13a und 13b angelegt. Demzufolge werden die gerade und die ungerade numerierten Spaltenleitungen von den positiven und negativen aus den Source-Treibern 13a bzw. 13b angesteuert. Wenn in der nächsten Vertikal-Synchronisationsperiode (einer Rahmenperiode) die Kombination von Konstantspannungen V&supmin; und V&spplus; durch den Selektionsschalter 22 dem Rahmenschaltsignal FS entsprechend selektiert und an Mehrpegel-Spannungsgenerator 23 angelegt wird, werden 2h verschiedene Spannungen variierend von der negativen zur positiven Richtung an den Anschlüssen 1 bis 2h ausgegeben. Folglich werden h negative Spannungen an den Anschlüssen 1 bis h und h positive Spannungen an den Anschlüssen h+1 bis 2h ausgegeben, und diese Spannungen werden an die analogen Schalter 27 und 28 angelegt. Andererseits werden aus den h negativen Spannungen bzw. den h positiven Spannungen mittels der Dekoder 25 und 26 und der Analogschalter 27 und 28 zwei Spannungen entsprechend den digitalen Abstufungsdaten Da und Db jedes Paares selektiert, wodurch die Anteile der digitalen Abstufungsdaten Da und Db in die Anteile analoger Abstuf ungsdaten Aa und Ab umgewandelt werden. Diese analogen Abstufungsdatenanteile Aa und Ab werden an die Source-Treiber 13a bzw. 13b angelegt, durch welche gerade und ungerade numerierte Spaltenleitungen auf der Basis der Daten des negativen analogen Wertes und der Daten des positiven analogen Wertes aus den Source-Treibern 13a und 13b angesteuert werden. Somit wird bei jedem Umschalten der Rahmens, die Polarität der an die mit jeder Spaltenleitung verbundenen Bildelemente angelegten Spannung für eine Wechselspannungsansteuerung umgedreht.
  • Dementsprechend erfordert diese Ausführungsform nicht die Bereitstellung eines unabhängigen D/A-Wandlers, um eine Spannung aus 2h von der positiven zur negativen Richtung entsprechend de digitalen Daten variierenden Spannungen zu selektieren, und eines D/A-Wandlers, um eine Spannung aus 2h von der negativen zur positiven Richtung entsprechend dem digitalen Daten variierenden Spannungen zu selektieren, und der D/A-Wandler 24 kann mittels der 2h mit den Anschlüssen 1 bis 2h und den Dekodern 25 und 26 verbundenen Analogschalter 27 und 28 gebildet werden, so daß der Aufwand an eingesetzter Hardware reduziert werden kann.
  • In der vorstehenden Ausführungsform sind die Source- Treiber 13a und 13b an der oberen und unteren Seite der Anzeigetafel 30 für die Ansteuerung der gerade numerierten Spaltenleitungen bzw. der ungerade numerierten Spaltenleitungen angeordnet, wobei jedoch die Source-Treiber 13a und 13b auch so angeordnet werden können, daß sie die ungerade numerierten Spaltenleitungen bzw. die gerade numerierten Spaltenleitung ansteuern. Die Source-Treiber 13a und 13b können auch auf einer Seite angeordnet werden, und sind auf keine spezielle Anordnung eingeschränkt.
  • Obwohl die vorstehende Ausführungsform unter Verwendung der Mehrpegel-Spannungsversorgung 21 des D/A-Wandlers 24, der Source-Treiber 13a und 13b und der digitalen Abstuf ungsdaten beschrieben wurde, kann eine mehrstufige Farb-Flüssigkristall-Anzeige durch Bereitstellen der vorstehend beschriebenen Struktur für die Bildelementdaten jeder roten, grünen und blauen Farbe implementiert werden.
  • Die vorstehende Ausführungsforin wurde mit der Annahme beschrieben, daß S in Fig. 2 gleich 1 ist, wenn aber S gleich oder größer als 2 ist, werden S Sätze gepaarter Dekoder 25 und 26 und gepaarter analoger Schalterabschnitte 27 und 28 bestehend aus 2h Analogschaltern bereitgestellt, in welchem Falle die 2h Eingänge aller gepaarten Analogschalter gemeinsam mit den 2h Ausgangsanschlüssen 1 bis 2h der Mehrpegel-Spannungsguelle 21 verbunden werden und alle Paare analoger Ausgänge Aa und Ab mit den entsprechend unterteilten Abschnitten der Source-Treiber 13a bzw. 13b verbunden werden.
  • Fig. 11 stellt ein Beispiel des Aufbaus der Mehrpegel- Spannungsversorgungsquelle 21 zum Erzeugen einer Mehrpegel- Spannung (mit h Werten , wobei h eine Ganzzahl und gleich oder größer als 2 ist) in dem in Fig. 2 dargestellten Signalverarbeitungsteil 20 dar. Die Konstantspannungen V&spplus; und V&supmin; werden selektiv von zwei Selektionsschaltern 22A und 22B als Antwort auf das Rahmenschaltsignal FS ausgegeben, welches zwischen den hohen und niedrigen Pegeln umschaltet. Wenn beispielsweise das Rahmenschaltsignal FS in einem bestimmten Rahmen hochpegelig ist, selektiert der Selektionsschalter 22A die Konstantspannung V&spplus; und der Selektionsschalter 22B die Konstantspannung V&supmin; und legt sie als Spannungen VA und VB an die Mehrpegel-Spannungsgeneratoren 23A bzw. 23B an. Andererseits wird die Referenzspannung VREF der Source- Spannung der Flüssigkristall-Anzeigetafel unter Verwendung positiver und negativer Spannungen VDD und VLC erzeugt und an die Mehrpegel-Spannungsgeneratoren 23A und 23B angelegt. Der Mehrpegel-spannungsgenerator 23A liefert h Spannungen VAh bis VA1 an Anschlüsse 1 bis h unter Verwendung der Spannungen V&spplus; und VREF und mehrerer Pufferverstärker und Teilerwiderstände. Der Mehrpegel-Spannungsgenerator 238 gibt h Spannungen VB1 bis VBh an Anschlüsse 1 bis h unter Verwendung der Spannungen VREF und V&supmin; und mehrerer Pufferverstärker und Teilerwiderstände aus. In der nächsten Rahmenperiode selektieren die Selektionsschalter 22A und 22B die Spannungen V&supmin; bzw. V&spplus; als Antwort auf das niederpegelige Rahmenschaltsignal FS und legen diese als Spannungen VA und VB an die Mehrpegel- Spannungsgeneratoren 23A und 23B an. Demzufolge sind die an die Anschlüsse 1 bis 2h von dem Mehrpegel-Spannungsgeneratoren 23A und 23B gelieferten Spannungen in der Polarität gegenüber den entsprechenden Spannungen in dem vorhergehenden Rahmen umgedreht.
  • In dem Falle, wo es erforderlich ist, die in die Bildelemente einzuschreibenden Spannungspegel zu verändern, so daß eine gute symmetrische Umschaltung der Bildelementespannungen im Vorgriff auf die Verringerung der Spannungspegel aufgrund parasitärer Kapazität und dergl. der TFT- Aktivmatrix-Flüssigkristall-Anzeigetafel implementiert wird, werden die Werte der Konstantspannungen V&spplus; und V&supmin; der unterschiedlichen Polaritäten, welche an die Mehrpegel- Spannungsversorgungsschaltung 21 angelegt werden, verändert oder es wird die Referenzspannung VREF durch die Verwendung von Widerständen R11 und VR1 verändert, wodurch der Spannungshub (ein maximaler positiver Amplitudenwert der Source-Einschreibespannung) von der Referenzspannung VREF aus auf einen maximalen Spannungswert in der positiven Richtung (VAh oder VBh für jeden Rahmen), oder der Spannungshub (ein maximaler negativer Amplitudenwert der Source-Einschreibespannung) von der Referenzspannung VREF aus auf einen maximalen Spannungswert in der negativen Richtung (VBh oder VAh für jeden Rahmen) verändert und eingestellt werden kann. Im dem Falle, wo derartige Spannungshübe zueinander gleich sind, werden die Spannungswerte der an die Mehrpegel-Spannungsversorgung 21 zu liefernden Spannungen V&spplus; und V&supmin; oder die Referenzspannung VREF so eingestellt, daß V&spplus; - VREF = VREF - V&supmin; ist. Im übrigen sind variable Widerstände VR1A bis VR4A und VR1B bis VR4B in den Mehrpegel-Spannungsgeneratoren 23A und 23B vorgesehen, um den Gradienten der h-Werte der Spannungsänderungen einzustellen. Vom Gesichtspunkt einer gut symmetrierten Wechselspannungsansteuerung einer Flüssigkristall-Anzeigetafel ist es wünschenswert, daß die Widerstandswerte der Widerstände VR1A und VR1B, VR2A und VR2B, VR3A und VR3B und VR4A und VR4B in gegenseitiger Zuordnung eingestellt werden können.
  • Gemäß vorstehender Beschreibung weist das in Fig. 10 dargestellte Signalverarbeitungsteil 20 den D/A-Wandler 24 zum Liefern der analogen Abstufungsdatenanteile Aa und Ab an die Source-Treiber 13a und 13b zum Ansteuern der Spaltenleitungen der Anzeigetafel und die Mehrpegel-Spannungsquelle 21 auf, um den D/A-Wandler 24 mit den positiven und negativen Mehrpegel-Spannungen mit derselben m-Nummer wie die Abstufungsnummer h zu versorgen. Für eine alternative Ansteuerung der Spaltenleitungen mit den Flüssigkristall-Anzeigetafel-Spannungen, die den Anteilen digitaler Abstufungsdaten Da und Db entsprechen, werden Spannungen durch den D/A- Wandler 24 aus den vorgenannten positiven Mehrpegelspannungen und negativen Mehrpegel-Spannungen selektiert und diesen als Anteile analoger Abstufungsdatenanteile Aa und Ab für die gerade numerierten und die ungerade numerierten Spaltenleitungen der Anzeigetafel an die Source-Treiber 13a und 13b zugeliefert, und eine Spannung welche ihre Polarität mit jedem Rahmen wechselt, wird an die Mehrpegel-Spannungsversorgung 21 angelegt, wodurch die an den D/A-Wandler 24 anzulegenden positiven und negativen Mehrpegel-Spannungen zwischen diesen umgeschaltet werden, und demzufolge können die Polaritäten der analogen Abstufungsdatenanteile Aa und Ab, welche an die gerade und die ungerade numerierten Spaltenleitungen geliefert werden, umgeschaltet werden. Dementsprechend ist es weder erforderlich, Datenleitungen zwischen den Source-Treibern 13a und 13b zum Umkehren der Polarität der analogen Abstufungsdaten umzuschalten, noch ist es erforderlich, die Verbindung der gerade numerierten und ungerade numerierten Spaltenleitungen an den Ausgängen der Source-Treiber umzuschalten. Somit ist eine Wechselspannungsansteuerung der Spaltenleitungen der Flüssigkristall-Anzeigetafel mit einer Struktur möglich, welche nur wenige Schaltvorgänge aufweist.
  • Bei einer Anordnung, in welcher analoge Abstufungsdatenanteile für gerade numerierte und ungerade numerierte Spaltenleitungen von dem D/A-Wandler bereitgestellt werden, der zwei Sätze von mit 2h Eingangsanschlüssen verbundenen Analogschaltern, welche mit Spannungen mit 2h-Werten versorgt werden, welche sich von der positiven zu der negativen Richtung und umgekehrt bei jedem Umschalten des Rahmens verändern, und zwei Dekodersätze im dem Falle der Erzeugung einer Anzeige durch Verwenden der analogen Abstufungsdatenanteile Aa und Ab, welche h Abstufungen angeben, umfaßt, ist die Anzahl der Dekoder und die Anzahl der Analogschalter, die den D/A-Wandler bilden, klein.
  • Da desweiteren der positive Mehrpegel-Spannungswert und der negative Mehrpegel-Spannungswert von dem Mittelwert der Source-Spannung aus frei eingestellt werden kann, indem die Werte der positiven und negativen Konstantspannungen, welche an die Mehrpegel-Spannungsversorgung für jede Rahmenperiode angelegt werden, verändert werden, kann der Spannungspegel, welcher in jedes Bildelement von dem Source-Treiber der Flüssigkristall-Anzeigetafel eingeschrieben wird, im Vorgriff auf eine Verringerung des Spannungspegels indem Bildelement aufgrund parasitärer Kapazität oder dergl. der TFT- Aktivmatrix-Flüssigkristall-Anzeigetafel geändert werden. Dieses erlaubt eine gut symmetrierte Wechselspannungsansteuerung der Spaltenleitungen der Anzeigetafel und ermöglicht somit eine flackerfreie hervorragende Bildanzeige.
  • Es ist offensichtlich, daß zahlreiche Modifikationen und Veränderungen ausgeführt werden könne, ohne von dem Umfang der vorliegenden Erfindung gemäß Definition in den beigefügten Ansprüchen abzuweichen.

Claims (15)

1. Flüssigkristall-Anzeigevorrichtung, mit:
einer ersten A/D-Wandlereinrichtung zum Abtasten eines analogen Bildeingangssignals nach dem Erzeugen eines ersten Abtasttaktes und zum Umwandeln dieses Signals in erste digitale Abstufungsdaten;
einer zweiten A/D-Wandlereinrichtung zum Abtasten des analogen Bildeingangssignals nach dem Erzeugen eines zweiten Abtasttaktes mit derselben Periode und zum Umwandeln dieses Signals in zweite digitale Abstufungsdaten;
einer mit dem Ausgang der ersten A/D-Wandlereinrichtung verbundenen Verzögerungseinrichtung zum Verzögern der ersten digitalen Abstufungsdaten um etwa eine halbe Periode des ersten Abtasttaktes;
einer mit den Ausgängen der ersten A/D-Wandlereinrichtung und der Verzögerungseinrichtung verbundenen Selektionsschaltereinrichtung zum Selektieren und Ausgeben eines Ausgangssignals von diesen als Reaktion auf ein Selektionssteuersignal;
einer Signalverarbeitungseinrichtung, die in Paarform digitaler Abstufungsdaten mit den Ausgangssignalen der Selektionsschaltereinrichtung und der zweiten A/D-Wandlereinrichtung versorgt wird, um diese in analoge Werte zum Ausgeben eines Paares analoger Abstufungsdaten umzuwandeln;
einer Anzeigetafeleinrichtung mit mehreren Zeilenleitungen, mehreren Spaltenleitungen und diesen entsprechend angeordneten Bildelementen, um eine Abstufungsanzeige als Reaktion auf analoge Abstufungsdaten, welche an jedes von den Spaltenleitungen und Zeilenleitung selektiertes Bildelement geliefert werden, bereitzustellen;
einer mit dem Paar analoger Abstufungsdatenanteile in einer sequentiellen Reihenfolge versorgten Source-Treibereinrichtung, zum Umwandeln dieser in parallele Paare analoger Abstufungsdatenanteile für jede vorgegebene Paaranzahl und Liefern dieser an die entsprechenden Spalten und Zeilen der Anzeigetafel;
einer Gate-Treibereinrichtung zum selektiven Ansteuern der mehreren Zeilenleitungen der Anzeigetafel; und
einer Steuereinrichtung, wodurch in einem Doppelauflösungsanzeigemodus der erste und der zweite Abtasttakt erzeugt werden, nachdem sie um 180º in der Phase verschoben wurden, und das Selektionssteuersignal zum Steuern der Selektionsschaltereinrichtung erzeugt wird, um das Ausgangssignal der Verzögerungseinrichtung zu selektieren, und in einem Standardauflösungsanzeigemodus der erste und der zweite Abtasttakt gleichphasig zueinander erzeugt werden und das Selektionssteuersignal zum Steuern des Selektionsschalters erzeugt wird, um das Ausgangssignal der ersten A/D- Wandlereinrichtung zu selektieren.
2. Flüssigkristall-Anzeigevorrichtung nach Anspruch 1, wobei die Gate-Treibereinrichtung eine Einrichtung einschließt, welche von der Steuereinrichtung so gesteuert wird, daß sie in dem Doppelauflösungsanzeigemodus sequentiell ungerade numerierte Zeilenleitungen in entsprechend ungerade numerierten Feldern und gerade numerierte Zeilenleitungen in entsprechend gerade numerierten Feldern ansteuert.
3. Flüssigkristall-Anzeigevorrichtung nach Anspruch 1, wobei die Gate-Treibereinrichtung eine Einrichtung einschließt, welche von der Steuereinrichtung so gesteuert wird, daß sie in dem Standardauflösungsanzeigemodus sequentiell jeweils zwei Zeilenleitungen pro Zeitpunkt in jedem Rahmen ansteuert.
4. Flüssigkristall-Anzeigevorrichtung nach Anspruch 1, wobei die Signalverarbeitungseinrichtung S Speicher aufweist, welche mit den Paaren digitaler Abstufungsdaten versorgt werden, S eine Ganzzahl gleich oder größer als 2 ist, die S Speicher sequentiell mit einem Schreibfreigabesignal versorgt und die Paare digitaler Abstufungsdaten sequentiell während dem Anlegen des Schreibfreigabesignals in die S Speicher geschrieben werden.
5. Flüssigkristall-Anzeigevorrichtung nach Anspruch 4, wobei die Paare digitaler Abstufungsdaten aus den S Speichern ausgelesen werden, während ein Lesefreigabesignal an diese gemeinsam von der Steuereinrichtung angelegt wird, und wobei die Signalverarbeitungseinrichtung S D/A-Wandlereinrichtungen einschließt, welche mit den Paaren digitaler aus den S Speichern ausgelesener Abstufungsdaten versorgt werden und diese in Paare analoger Abstufungsdaten umwandeln.
6. Flüssigkristall-Anzeigevorrichtung nach Anspruch 5, wobei die Source-Treibereinrichtung S Source-Treiberabschnitte einschließt, welche mit den Paaren analoger Abstufungsdaten aus den S D/A-Wandlereinrichtungen versorgt werden, jeder dieser Source-Treiberabschnitte einen Seriell/Parallel-Umwandlungsspeicher einschließt, welcher in sich eine vorbestimmte Anzahl der Paare analoger Abstufungsdaten in einer sequentiellen Reihenfolge einliest und diese in paralleler Form ausgibt.
7. Flüssigkristall-Anzeigevorrichtung nach Anspruch 1, wobei die Signalverarbeitungseinrichtung aufweist: eine Mehrpegel- Spannungserzeugungseinrichtung zum Ausgeben eines ersten Satzes von Mehrpegel-Spannungen und eines zweiten Satzes von Mehrpegel-Spannungen, welche ihre Polaritäten für jeden Rahmen umdrehen und zueinander in der Polarität entgegengesetzt sind; eine erste D/A-Wandlereinrichtung, die mit einem der Anteile jedes Paares digitaler Abstufungsdaten versorgt wird, um aus dem ersten Satz von Mehrpegel-Spannungen eine Spannung gemäß dem einem Anteil der digitalen Abstufungsdaten zu selektieren und sie als den einen Anteil der analogen Abstufungsdaten aus zugeben; und eine zweite D/A- Wandlereinrichtung, die mit dem anderen Anteil jedes Paares digitaler Abstufungsdaten versorgt wird, um aus dem zweiten Satz von Mehrpegel-Spannungen eine Spannung gemäß dem anderem Anteil der digitalen Abstufungsdaten zu selektieren und sie als den anderen Anteil der analogen Abstufungsdaten auszugeben;
8. Flüssigkristall-Anzeigevorrichtung nach Anspruch 7, wobei die Mehrpegel-Spannungserzeugungseinrichtung einschließt: eine erste Selektionseinrichtung, welche mit positiven und negativen Konstantspannungen versorgt wird und die positive Konstantspannung selektiert und ausgibt, wenn ein Rahmenschaltsignal, welches bei jedem Rahmen zwischen hohen und niedrigen Pegeln umschaltet, auf dem einem Pegel liegt, und die negative Konstantspannung selektiert und ausgibt, wenn das Rahmenschaltsignal auf dem anderen Pegel liegt; eine zweite Selektionseinrichtung, welche mit den positiven und negativen Konstantspannungen versorgt wird und die negative Konstantspannung selektiert und ausgibt, wenn das Rahmenschaltsignal auf dem einem Pegel liegt, und die positive Konstantspannung selektiert und ausgibt, wenn das Rahmenschaltsignal auf dem anderen Pegel liegt; einen ersten Mehrpegel-Spannungsgenerator, welcher mit der Ausgangsspannung der ersten Selektionseinrichtung und einer Referenzspannung versorgt wird, und mehreree Spannungspegel zwischen diesen als den ersten Satz von Mehrpegel-Spannungen ausgibt; und einen zweiten Mehrpegel-Spannungsgenerator, welcher mit der Ausgangsspannung der zweiten Selektionseinrichtung und der Referenzspannung versorgt wird, und mehrere Spannungspegel zwischen diesen als den zweiten Satz von Mehrpegel-Spannungen ausgibt.
9. Flüssigkristall-Anzeigevorrichtung nach Anspruch 7, wobei die Source-Treibereinrichtung einschließt: einen ersten Source-Treiber, welcher mit den einen Anteilen des Paars analoger Abstufungsdaten versorgt wird, um ungerade numerierte Zeilenleitungen der Anzeigetafel anzusteuern; und einen zweiten Source-Treiber, welcher mit den anderen Anteilen des Paares analoger Abstufungsdaten versorgt wird, um gerade numerierte Zeilenleitungen der Anzeigetafel anzusteuern.
10. Verfahren zum Ansteuern einer Flüssigkristall-Anzeigetafel, um ein Bild auf einer Flüssigkristall-Anzeigetafel in einem umschaltbaren Doppelauflösungsanzeige- oder Standardauflösungsanzeigemodus bereitzustellen, welches aufweist:
einen Schritt, wobei in dem Doppelauflösungsanzeigemodus ein analoges Bildeingangssignal von zwei A/D-Wandlern abgetastet wird, welche zwei Abtasttakte derselben Periode aber um 180º in der Phase zueinander verschoben verwenden, und das Ausgangssignal des einen A/D-Wandlers um eine halbe Periode der Abtasttakte verschoben ist, um ein Paar digitaler Abstufungsdaten mit demselben zeitlichen Ablauf zu erhalten;
einen Schritt, wobei in dem Standardauflösungsanzeigemodus das analoge Bildeingangssignal von mindestens einem A/D-Wandler unter Verwendung eines Abtasttaktes abgetastet wird, um ein Paar gleicher Anteile digitaler Abstufungsdaten zu erzeugen;
einen Schritt, wobei das Paar digitaler Abstufungsdaten von einer Signalverarbeitungseinrichtung in ein Paar analoger Abstufungsdaten umgewandelt wird;
einen Schritt, wobei das Paar analoger Abstufungsdaten einer Seriell/Parallel-Umwandlung durch einen Source-Treiber unterworfen wird und die Anteile von so in parallele Form umgewandelten Daten parallel an Spaltenleitungen der Anzeigetafel angelegt werden; und
einen Schritt, wobei Zeilenleitungen der Anzeigetafel selektiv von dem Gate-Treiber angesteuert werden.
11. Verfahren nach Anspruch 10, wobei die Zeilenleitungen von dem Gate-Treiber nacheinander in dem Doppelauflösungsanzeigemodus angesteuert werden.
12. Verfahren nach Anspruch 10, wobei das selektive Ansteuern der Zeilenleitungen durch den Gate-Treiber in dem Doppelauflösungsanzeigemodus durch abwechselndes Ansteuern einer sequentiell selektierten ungerade numerierten Zeilenleitung und Ansteuern einer sequentiell selektierten gerade numerierten Zeilenleitung für jedes Feld ausgeführt wird.
13. Verfahren nach Anspruch 10, wobei in dem Doppelauflösungsanzeigemodus das Ansteuern sequentiell selektierter Zeilenleitungen durch den Gate-Treiber durch Umschalten für jedes Feld zwischen sequentiellem selektivem Ansteuern von jeweils zwei nebeneinanderliegenden Zeilenleitungen in Intervallen von zwei Leitungen in einem bestimmten Rahmen und sequentiellem selektiven Ansteuern von jeweils zwei Zeilenleitungen, welche im vorhergehendem Rahmen übersprungen wurden, ausgeführt wird
14. Verfahren nach Anspruch 11, 12 oder 13, wobei in dem Standardauflösungsanzeigemodus das Ansteuern der Zeilenleitungen durch Wiederholen gleichzeitigen Ansteuerns von jeweils nebeneinanderliegenden Zeilenleitung ausgeführt wird.
15. Verfahren nach Anspruch 10, wobei der Schritt des Umwandelns des Paares digitaler Abstufungsdaten in das Paar analoger Abstufungsdaten einen Schritt des Erzeugens erster und zweiter Sätze von Mehrpegel-Spannungen einschließt, welche ihre Polaritäten für jeden Rahmen ändern und in der Polarität zueinander entgegengesetzt sind, und einen Schritt des Selektierens einer der Mehrpegel-Spannungen von jedem ersten und zweite Satz gemäß dem einen oder anderen Anteil des Paares digitaler Abstufungsdaten und des Ausgebens dieser als den einen oder den anderen Anteil des Paares analoger Abstufungsdaten einschließt.
DE69111888T 1990-05-16 1991-05-16 Flüssigkristallanzeigevorrichtung und Steuerverfahren dafür. Expired - Fee Related DE69111888T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP12407890A JP2963140B2 (ja) 1990-05-16 1990-05-16 液晶画像信号制御回路および制御方法
JP2124079A JP2862332B2 (ja) 1990-05-16 1990-05-16 液晶表示駆動方式

Publications (2)

Publication Number Publication Date
DE69111888D1 DE69111888D1 (de) 1995-09-14
DE69111888T2 true DE69111888T2 (de) 1996-02-22

Family

ID=26460826

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69111888T Expired - Fee Related DE69111888T2 (de) 1990-05-16 1991-05-16 Flüssigkristallanzeigevorrichtung und Steuerverfahren dafür.

Country Status (4)

Country Link
US (1) US5168270A (de)
EP (1) EP0457329B1 (de)
KR (1) KR940005241B1 (de)
DE (1) DE69111888T2 (de)

Families Citing this family (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6331862B1 (en) * 1988-07-06 2001-12-18 Lg Philips Lcd Co., Ltd. Image expansion display and driver
JP2639763B2 (ja) * 1991-10-08 1997-08-13 株式会社半導体エネルギー研究所 電気光学装置およびその表示方法
GB9207527D0 (en) * 1992-04-07 1992-05-20 Philips Electronics Uk Ltd Multi-standard video matrix display apparatus and its method of operation
US5583534A (en) * 1993-02-18 1996-12-10 Canon Kabushiki Kaisha Method and apparatus for driving liquid crystal display having memory effect
EP0617397A1 (de) * 1993-03-23 1994-09-28 Sanyo Electric Co., Ltd. Flüssigkristallanzeigevorrichtung
DE69422324T2 (de) * 1993-03-29 2000-07-27 Koninkl Philips Electronics Nv Speicherarchitektur mit Fenstern zum Bildkompilieren
KR950007126B1 (ko) * 1993-05-07 1995-06-30 삼성전자주식회사 액정 디스플레이 구동장치
JP3346843B2 (ja) * 1993-06-30 2002-11-18 株式会社東芝 液晶表示装置
US6300924B1 (en) * 1994-01-03 2001-10-09 Texas Instruments Incorporated Displaying video data on a spatial light modulator
US5510748A (en) * 1994-01-18 1996-04-23 Vivid Semiconductor, Inc. Integrated circuit having different power supplies for increased output voltage range while retaining small device geometries
US5572211A (en) * 1994-01-18 1996-11-05 Vivid Semiconductor, Inc. Integrated circuit for driving liquid crystal display using multi-level D/A converter
KR0136966B1 (ko) * 1994-01-26 1998-04-28 김광호 시야각 조절기능을 구비한 액정표시장치용 그레이 전압 발생장치
FR2719928B1 (fr) * 1994-05-10 1996-08-02 Essilor Int Procédé de transformation d'une image vidéo en une image pour matrice d'affichage.
US5956006A (en) * 1994-06-10 1999-09-21 Casio Computer Co., Ltd. Liquid crystal display apparatus and method of driving the same, and power supply circuit for liquid crystal display apparatus
US5528256A (en) 1994-08-16 1996-06-18 Vivid Semiconductor, Inc. Power-saving circuit and method for driving liquid crystal display
KR0171938B1 (ko) * 1994-08-25 1999-03-20 사토 후미오 액정표시장치
JPH08234703A (ja) * 1995-02-28 1996-09-13 Sony Corp 表示装置
US5748167A (en) * 1995-04-21 1998-05-05 Canon Kabushiki Kaisha Display device for sampling input image signals
DE69526505T2 (de) * 1995-05-17 2002-10-31 Seiko Epson Corp Flüssigkristall-anzeigevorrichtung und verfahren und steuerschaltkreis zu ihrer ansteuerung
JP3433337B2 (ja) * 1995-07-11 2003-08-04 日本テキサス・インスツルメンツ株式会社 液晶ディスプレイ用信号線駆動回路
JP2996899B2 (ja) * 1995-07-20 2000-01-11 インターナショナル・ビジネス・マシーンズ・コーポレイション データ供給装置、液晶表示装置及びコンピュータ
JP3518086B2 (ja) * 1995-09-07 2004-04-12 ソニー株式会社 映像信号処理装置
JPH09101763A (ja) * 1995-10-05 1997-04-15 Sharp Corp 画像表示装置の駆動回路
US6011535A (en) * 1995-11-06 2000-01-04 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and scanning circuit
JP3171091B2 (ja) * 1996-02-14 2001-05-28 日本電気株式会社 液晶画像信号制御方法及び制御回路
US6100879A (en) * 1996-08-27 2000-08-08 Silicon Image, Inc. System and method for controlling an active matrix display
US5990858A (en) * 1996-09-04 1999-11-23 Bloomberg L.P. Flat panel display terminal for receiving multi-frequency and multi-protocol video signals
US5754156A (en) * 1996-09-19 1998-05-19 Vivid Semiconductor, Inc. LCD driver IC with pixel inversion operation
WO1998028731A2 (en) * 1996-12-20 1998-07-02 Cirrus Logic, Inc. Liquid crystal display signal driver system and method
JPH10198312A (ja) * 1996-12-30 1998-07-31 Semiconductor Energy Lab Co Ltd 表示装置及び表示装置の駆動方法
US6157360A (en) * 1997-03-11 2000-12-05 Silicon Image, Inc. System and method for driving columns of an active matrix display
JP3946307B2 (ja) * 1997-05-28 2007-07-18 株式会社半導体エネルギー研究所 表示装置
US6011538A (en) * 1997-06-18 2000-01-04 Paradise Electronics, Inc. Method and apparatus for displaying images when an analog-to-digital converter in a digital display unit is unable to sample an analog display signal at a desired high sampling frequency
JP3516840B2 (ja) * 1997-07-24 2004-04-05 アルプス電気株式会社 表示装置およびその駆動方法
JPH1145076A (ja) * 1997-07-24 1999-02-16 Semiconductor Energy Lab Co Ltd アクティブマトリクス型表示装置
JPH1173164A (ja) * 1997-08-29 1999-03-16 Sony Corp 液晶表示装置の駆動回路
US6388652B1 (en) * 1997-08-20 2002-05-14 Semiconductor Energy Laboratory Co., Ltd. Electrooptical device
US6100868A (en) * 1997-09-15 2000-08-08 Silicon Image, Inc. High density column drivers for an active matrix display
TWI257601B (en) 1997-11-17 2006-07-01 Semiconductor Energy Lab Picture display device and method of driving the same
JPH11305743A (ja) 1998-04-23 1999-11-05 Semiconductor Energy Lab Co Ltd 液晶表示装置
JPH11338427A (ja) * 1998-05-22 1999-12-10 Fujitsu Ltd 表示装置
TW468269B (en) * 1999-01-28 2001-12-11 Semiconductor Energy Lab Serial-to-parallel conversion circuit, and semiconductor display device employing the same
DE19954029C1 (de) * 1999-11-11 2001-04-05 Grundig Ag Vorrichtung zur Verbesserung der Bilddarstellung auf einem Display
US7227513B2 (en) * 1999-11-15 2007-06-05 Lg Electronics Inc Plasma display and driving method thereof
TW548476B (en) * 1999-12-01 2003-08-21 Chi Mei Optoelectronics Corp Liquid crystal display module, scanning method of liquid crystal panel and its scan circuit board
TW495729B (en) * 1999-12-01 2002-07-21 Chi Mei Electronics Corp Liquid crystal display module and scanning circuit board thereof
US6346900B1 (en) 1999-12-10 2002-02-12 Winbond Electronics Corporation Driving circuit
US6344814B1 (en) 1999-12-10 2002-02-05 Winbond Electronics Corporation Driving circuit
US7088322B2 (en) * 2000-05-12 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR100367010B1 (ko) * 2000-06-08 2003-01-09 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
JP3873139B2 (ja) * 2000-06-09 2007-01-24 株式会社日立製作所 表示装置
JP3797174B2 (ja) 2000-09-29 2006-07-12 セイコーエプソン株式会社 電気光学装置及びその駆動方法、並びに電子機器
CN1420997A (zh) * 2000-11-30 2003-05-28 汤姆森许可公司 用于显示器中均匀亮度的方法和装置
EP1300826A3 (de) * 2001-10-03 2009-11-18 Nec Corporation Anzeigegerät und Halbleiteranordnung
US20040027321A1 (en) * 2001-11-29 2004-02-12 O'donnell Eugene Murphy Switched amplifier drive circuit for liquid crystal displays
US7049994B2 (en) 2002-03-22 2006-05-23 Thine Electronics, Inc. Semiconductor integrated circuit
KR20040039870A (ko) * 2002-11-05 2004-05-12 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로 및 그 구동방법
JP2004301950A (ja) * 2003-03-28 2004-10-28 Aruze Corp 画像表示装置及び遊技機
JP4191521B2 (ja) * 2003-03-28 2008-12-03 アルゼ株式会社 遊技機
JP2005017988A (ja) * 2003-06-30 2005-01-20 Sony Corp フラットディスプレイ装置
US20050205880A1 (en) * 2004-03-19 2005-09-22 Aya Anzai Display device and electronic appliance
WO2005114630A1 (en) * 2004-05-21 2005-12-01 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
JP2006084860A (ja) * 2004-09-16 2006-03-30 Sharp Corp 液晶表示装置の駆動方法及び液晶表示装置
CN1858839B (zh) * 2005-05-02 2012-01-11 株式会社半导体能源研究所 显示装置的驱动方法
US8059109B2 (en) * 2005-05-20 2011-11-15 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
KR100624114B1 (ko) 2005-08-01 2006-09-15 삼성에스디아이 주식회사 유기전계발광장치의 주사구동장치
TWI439999B (zh) * 2007-05-21 2014-06-01 Kyoritsu Optronics Co Ltd 應用具有極性延伸部之畫素之多域垂直配向液晶顯示器
US20110166968A1 (en) * 2010-01-06 2011-07-07 Richard Yin-Ching Houng System and method for activating display device feature
JP2013522665A (ja) * 2010-03-12 2013-06-13 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド ディスプレイのリフレッシュレートを増大可能とするライン逓倍
WO2013070947A1 (en) * 2011-11-11 2013-05-16 Qualcomm Mems Technologies, Inc. Systems, devices, and methods for driving a plurality of display sections
DE112016007028T5 (de) * 2016-07-01 2019-03-21 Intel Corporation Anzeigesteuerung mit mehreren gemeinsamen spannungen, die mehreren bildaktualisierungsfrequenzen entsprechen
CN107464535B (zh) * 2017-07-31 2020-03-24 惠州市德赛西威汽车电子股份有限公司 一种范围可控的vcom电压调节电路及其方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58115991A (ja) * 1981-12-28 1983-07-09 Yoshinori Katou デジタル相関器を用いた信号処理装置
NL8204807A (nl) * 1982-12-13 1984-07-02 Philips Nv Kleurentelevisiebeeldweergeefinrichting.
JPS59208986A (ja) * 1983-05-12 1984-11-27 Seiko Epson Corp 液晶パネルを使った高解像テレビジョン装置
JPH0628423B2 (ja) * 1983-12-02 1994-04-13 カシオ計算機株式会社 画像表示装置
US4745485A (en) * 1985-01-28 1988-05-17 Sanyo Electric Co., Ltd Picture display device
US4878047A (en) * 1986-10-21 1989-10-31 Casio Computer Co., Ltd. Structure of multiplex-type liquid crystal image display apparatus, and control circuit therefor

Also Published As

Publication number Publication date
EP0457329A2 (de) 1991-11-21
EP0457329B1 (de) 1995-08-09
EP0457329A3 (en) 1992-03-18
KR940005241B1 (ko) 1994-06-15
DE69111888D1 (de) 1995-09-14
US5168270A (en) 1992-12-01

Similar Documents

Publication Publication Date Title
DE69111888T2 (de) Flüssigkristallanzeigevorrichtung und Steuerverfahren dafür.
DE69838319T2 (de) Vorrichtung zur Ansteuerung von Datenleitungen in Matrixanzeigeeinrichtung
DE68924310T2 (de) Projektionsgerät mit Flüssigkristallen und Steuerverfahren dafür.
DE69214206T2 (de) Steuerverfahren für ein Flüssigkristallanzeigeelement
DE68923683T2 (de) Steuereinrichtung und -verfahren für eine Flüssigkristallanzeigetafel.
DE69020036T2 (de) Ansteuerschaltung für ein Matrixanzeigegerät mit Flüssigkristallen.
DE60126879T2 (de) Anzeigegerät mit aktiver Matrix
DE19540146B4 (de) Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafür
DE69216467T2 (de) Bildanzeigevorrichtung
DE3884442T2 (de) Flüssigkristallanzeigegerät.
DE19825276B4 (de) Flüssigkristallanzeige
DE3689077T2 (de) Anzeigesteuergerät.
DE3886678T2 (de) Verfahren zum Eliminieren des Übersprechens in einer Dünnfilmtransistor-Flüssigkristallanzeigeeinrichtung.
DE3650454T2 (de) Rasteranzeigetafel
DE69126171T2 (de) Spaltenelektrodetreiberschaltung für ein Anzeigegerät
DE3881131T2 (de) Verfahren zum Steuern eines Anzeigegerätes.
DE69106455T2 (de) Flüssigkristallanzeigegerät.
DE3854163T2 (de) Verfahren und Schaltung zum Abtasten von kapazitiven Belastungen.
DE69532017T2 (de) Gleichstromkompensation für Anzeige mit Zeilensprung
DE3531210C2 (de)
DE69115414T2 (de) Steuerschaltung für ein Anzeigegerät
DE10010955B4 (de) Verfahren zum Steuern von Flüssigkristallanzeigevorrichtungen
DE10259326A1 (de) Flüssigkristallanzeige
DE69308237T2 (de) Steuereinrichtung für eine Bildpunktmatrixanzeige
DE10226070A1 (de) Vorrichtung und Verfahren zur Daten-Ansteuerung für eine Flüssigkristallanzeige

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee