CN104505017A - 一种驱动电路及其驱动方法、显示装置 - Google Patents

一种驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN104505017A
CN104505017A CN201510038539.0A CN201510038539A CN104505017A CN 104505017 A CN104505017 A CN 104505017A CN 201510038539 A CN201510038539 A CN 201510038539A CN 104505017 A CN104505017 A CN 104505017A
Authority
CN
China
Prior art keywords
signal
clock signal
data
driver
driving circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510038539.0A
Other languages
English (en)
Inventor
王洁琼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510038539.0A priority Critical patent/CN104505017A/zh
Publication of CN104505017A publication Critical patent/CN104505017A/zh
Priority to US14/908,327 priority patent/US20160372084A1/en
Priority to PCT/CN2015/089759 priority patent/WO2016119467A1/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种驱动电路及其驱动方法、显示装置,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序控制器输出第一数据信号和第一时钟信号,所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。所述时序调节器主动对时序控制器输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。

Description

一种驱动电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种驱动电路及其驱动方法、显示装置。
背景技术
现有的显示器使用时序控制器产生数据信号和时钟信号,所述显示器的驱动器再依据所述数据信号和时钟信号来执行逻辑运算,从而产生所述显示面板的驱动信号。因此,所述数据信号和时钟信号之间的相位差为预定值,也就是说,所述数据信号和时钟信号之间是相互对应的。然而,由于显示面板的尺寸增大以及电路布局等因素,所述驱动器接收的数据信号和时钟信号会出现不同程度的信号延迟,导致所述时序控制器输出的数据信号和时钟信号与所述显示面板需要的数据信号和时钟信号之间不能相互匹配,从而影响显示器的显示质量。
发明内容
为解决上述问题,本发明提供一种驱动电路及其驱动方法、显示装置,用于解决现有技术中时序控制器输出的数据信号和时钟信号与显示面板需要的数据信号和时钟信号之间不能相互匹配,从而影响显示器的显示质量的问题。
为此,本发明提供一种驱动电路,包括时序控制器、时序调节器和驱动器,所述时序调节器与所述时序控制器的输入端连接,所述时序调节器的输出端与所述驱动器连接;所述时序控制器用于输出第一数据信号和第一时钟信号;所述时序调节器用于调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号;所述驱动器用于根据所述第二数据信号和所述第二时钟信号产生驱动信号。
可选的,所述时序调节器包括转换单元和同步单元,所述转换单元的输入端与所述时序控制器连接,所述转换单元的第一输出端与所述同步单元的第一输入端连接,所述转换单元的第二输出端与所述驱动器连接,所述同步单元的第二输入端与所述时序控制器连接,所述同步单元的输出端与所述驱动器连接;所述转换单元用于调节所述第一时钟信号的相位以产生所述第二时钟信号;所述同步单元用于根据所述第二时钟信号和所述第一数据信号产生第二数据信号,所述第二数据信号与所述第二时钟信号具有预定的相位差。
可选的,所述转换单元包括多个反相器。
可选的,所述同步单元包括D触发器。
可选的,所述驱动器包括源极驱动器。
可选的,所述反相器包括NMOS型反相器、PMOS型反相器和CMOS型反相器中至少一个,所述NMOS型反相器包括NMOS晶体管和电阻,所述PMOS型反相器包括PMOS晶体管和电阻,所述CMOS型反相器包括NMOS晶体管和PMOS晶体管。
本发明还提供一种显示装置,包括显示面板和上述任一驱动电路。
本发明还提供一种驱动电路的驱动方法,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序调节器与所述时序控制器的输入端连接,所述时序调节器的输出端与所述驱动器连接;所述驱动方法包括:所述时序控制器输出第一数据信号和第一时钟信号;所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号;所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。
可选的,所述时序调节器包括转换单元和同步单元,所述转换单元的输入端与所述时序控制器连接,所述转换单元的第一输出端与所述同步单元的第一输入端连接,所述转换单元的第二输出端与所述驱动器连接,所述同步单元的第二输入端与所述时序控制器连接,所述同步单元的输出端与所述驱动器连接;所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号的步骤包括:所述转换单元调节所述第一时钟信号的相位以产生所述第二时钟信号;所述同步单元根据所述第二时钟信号和所述第一数据信号产生第二数据信号,所述第二数据信号与所述第二时钟信号具有预定的相位差。
可选的,所述转换单元包括多个反相器。
可选的,所述同步单元包括D触发器。
可选的,所述驱动器包括源极驱动器。
本发明具有下述有益效果:
本发明提供的驱动电路及其驱动方法、显示装置中,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序控制器输出第一数据信号和第一时钟信号,所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。所述时序调节器主动对时序控制器输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。
附图说明
图1为本发明实施例一提供的一种驱动电路的结构示意图;
图2为图1所示时序调节器的结构示意图;
图3为本发明实施例三提供的一种驱动电路的驱动方法的流程图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图对本发明提供的驱动电路及其驱动方法、显示装置进行详细描述。
实施例一
图1为本发明实施例一提供的一种驱动电路的结构示意图。如图1所示,驱动电路包括时序控制器101、时序调节器102和驱动器103,时序调节器102与时序控制器101的输入端连接,时序调节器102的输出端与驱动器103连接。时序控制器101用于输出第一数据信号和第一时钟信号,时序调节器102用于调节第一数据信号和第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,驱动器103用于根据第二数据信号和第二时钟信号产生驱动信号。
本实施例中,时序控制器101产生第一数据信号和第一时钟信号,并将第一数据信号和第一时钟信号传输至时序调节器102。在理想状态下,第一数据信号和第一时钟信号之间的相位差为预定值,在实际应用中,电路布局等因素导致第一数据信号和第一时钟信号会出现不同程度的信号延迟,使得第一数据信号和第一时钟信号之间的相位差偏离预定值。时序调节器102接收到第一数据信号和第一时钟信号后,调节第一数据信号和第一时钟信号的相位,以产生相位修正后的第二数据信号和第二时钟信号,第二数据信号和第二时钟信号相互对应。驱动器103接收第二数据信号和第二时钟信号,然后根据第二数据信号和第二时钟信号产生显示面板需要的驱动信号,从而实现与显示面板的完美匹配,提高显示面板的显示质量。
图2为图1所示时序调节器102的结构示意图。如图2所示,时序调节器102与时序控制器101的输入端连接,时序调节器102的输出端与驱动器103连接。时序调节器102包括转换单元104和同步单元105,转换单元104的输入端与时序控制器101连接,转换单元104的第一输出端与同步单元105的第一输入端连接,转换单元104的第二输出端与驱动器103连接,同步单元105的第二输入端与时序控制器101连接,同步单元105的输出端与驱动器103连接。
转换单元104接收时序控制器101产生的第一时钟信号,然后调节第一时钟信号的相位以产生第二时钟信号,并将第二时钟信号传输至同步单元105和驱动器103。同步单元105接收时序控制器101产生的第一数据信号以及转换单元104产生的第二时钟信号,然后根据预定的相位差产生与第二时钟信号对应的第二数据信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。
本实施例中,转换单元104包括多个反相器。反相器为第一时钟信号提供不同程度的信号延迟,以调节第一时钟信号的相位,从而产生第二时钟信号。反相器具有工作速度快、带负载能力强以及传输特性好等优点。
在实际应用中,数字电子电路在逻辑0和1(二进制)对应的固定电压电平范围内进行运算。反相器是基本的逻辑门,可以在两个电压电平间变换。反相器的输出电压所代表的逻辑电平与输入电压所代表的逻辑电平相反。例如,把高电平变为低电平,或者把低电平变为高电平。实际应用的反相器的电压都是不同的,例如,逻辑门电路(Transistor-Transistor Logic,TTL)中0是低电平,+5V是高电平。可选的,反相器为NMOS型反相器。NMOS型反相器由一个NMOS晶体管和一个电阻构成。可选的,反相器为PMOS型反相器。PMOS型反相器由一个PMOS晶体管和一个电阻构成。由于NMOS型反相器和PMOS型反相器只需要使用一种类型的晶体管,因此NMOS型反相器和PMOS型反相器的制造成本低。优选的,反相器为CMOS型反相器。CMOS型反相器由NMOS晶体管和PMOS晶体管构成。由于在两种逻辑状态中,NMOS晶体管和PMOS晶体管中的一个总是截止的,因此CMOS型反相器可以降低功耗。与NMOS型反相器或PMOS型反相器相比,CMOS型反相器的电阻相对较低,因此CMOS型反相器可以提高处理速率。
可选的,同步单元105包括D触发器。D触发器包括第一输入端、第二输入端以及输出端,第一输入端用于输入第二时钟信号,第二输入端用于输入第一数据信号,输出端用于向驱动输出第二数据信号。可选的,驱动器103包括源极驱动器103。源极驱动器103接收转换单元104产生的第二时钟信号和同步单元105产生的第二数据信号,然后根据第二时钟信号和第二数据信号产生驱动信号。由于第二数据信号与第二时钟信号相互对应,因此能够实现与显示面板的完美匹配,提高了显示面板的显示质量。
本实施例提供的驱动电路中,驱动电路包括时序控制器101、时序调节器102和驱动器103,时序控制器101输出第一数据信号和第一时钟信号,时序调节器102调节第一数据信号和第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,驱动器103根据第二数据信号和第二时钟信号产生驱动信号。时序调节器102主动对时序控制器101输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。
实施例二
本实施例二提供一种显示装置,包括显示面板和实施例一提供的驱动电路,具体内容可参照上述实施例一中的描述,此处不再赘述。
本实施例提供的显示装置中,驱动电路包括时序控制器101、时序调节器102和驱动器103,时序控制器101输出第一数据信号和第一时钟信号,时序调节器102调节第一数据信号和第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,驱动器103根据第二数据信号和第二时钟信号产生驱动信号。时序调节器102主动对时序控制器101输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。
实施例三
图3为本发明实施例三提供的一种驱动电路的驱动方法的流程图。如图3所示,驱动电路包括时序控制器101、时序调节器102和驱动器103,时序调节器102与时序控制器101的输入端连接,时序调节器102的输出端与驱动器103连接。
驱动方法包括:
步骤3001、时序控制器101输出第一数据信号和第一时钟信号。
时序控制器101产生第一数据信号和第一时钟信号,并将第一数据信号和第一时钟信号传输至时序调节器102。在理想状态下,第一数据信号和第一时钟信号之间的相位差为预定值,在实际应用中,电路布局等因素导致第一数据信号和第一时钟信号会出现不同程度的信号延迟,使得第一数据信号和第一时钟信号之间的相位差偏离预定值。
步骤3002、时序调节器102调节第一数据信号和第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号。
本实施例中,时序调节器102接收到第一数据信号和第一时钟信号后,调节第一数据信号和第一时钟信号的相位,以产生相位修正后的第二数据信号和第二时钟信号,第二数据信号和第二时钟信号相互对应。
参见图2,时序调节器102包括转换单元104和同步单元105,转换单元104的输入端与时序控制器101连接,转换单元104的第一输出端与同步单元105的第一输入端连接,转换单元104的第二输出端与驱动器103连接,同步单元105的第二输入端与时序控制器101连接,同步单元105的输出端与驱动器103连接。
转换单元104接收时序控制器101产生的第一时钟信号,然后调节第一时钟信号的相位以产生第二时钟信号,并将第二时钟信号传输至同步单元105和驱动器103。同步单元105接收时序控制器101产生的第一数据信号以及转换单元104产生的第二时钟信号,然后根据预定的相位差产生与第二时钟信号对应的第二数据信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。
本实施例中,转换单元104包括多个反相器。反相器为第一时钟信号提供不同程度的信号延迟,以调节第一时钟信号的相位,从而产生第二时钟信号。反相器具有工作速度快、带负载能力强以及传输特性好等优点。
在实际应用中,数字电子电路在逻辑0和1(二进制)对应的固定电压电平范围内进行运算。反相器是基本的逻辑门,可以在两个电压电平间变换。反相器的输出电压所代表的逻辑电平与输入电压所代表的逻辑电平相反。例如,把高电平变为低电平,或者把低电平变为高电平。实际应用的反相器的电压都是不同的,例如,逻辑门电路(Transistor-Transistor Logic,TTL)中0是低电平,+5V是高电平。可选的,反相器为NMOS型反相器。NMOS型反相器由一个NMOS晶体管和一个电阻构成。可选的,反相器为PMOS型反相器。PMOS型反相器由一个PMOS晶体管和一个电阻构成。由于NMOS型反相器和PMOS型反相器只需要使用一种类型的晶体管,因此NMOS型反相器和PMOS型反相器的制造成本低。优选的,反相器为CMOS型反相器。CMOS型反相器由NMOS晶体管和PMOS晶体管构成。由于在两种逻辑状态中,NMOS晶体管和PMOS晶体管中的一个总是截止的,因此CMOS型反相器可以降低功耗。与NMOS型反相器或PMOS型反相器相比,CMOS型反相器的电阻相对较低,因此CMOS型反相器可以提高处理速率。
可选的,同步单元105包括D触发器。D触发器包括第一输入端、第二输入端以及输出端,第一输入端用于输入第二时钟信号,第二输入端用于输入第一数据信号,输出端用于向驱动器输出第二数据信号。
步骤3003、驱动器103根据第二数据信号和第二时钟信号产生驱动信号。
本实施例中,驱动器103接收第二数据信号和第二时钟信号,然后根据第二数据信号和第二时钟信号产生显示面板需要的驱动信号,从而实现与显示面板的完美匹配,提高显示面板的显示质量。
可选的,驱动器103包括源极驱动器103。源极驱动器103接收转换单元104产生的第二时钟信号和同步单元105产生的第二数据信号,然后根据第二时钟信号和第二数据信号产生驱动信号。由于第二数据信号与第二时钟信号相互对应,因此能够实现与显示面板的完美匹配,提高了显示面板的显示质量。
本实施例提供的驱动电路的驱动方法中,驱动电路包括时序控制器101、时序调节器102和驱动器103,时序控制器101输出第一数据信号和第一时钟信号,时序调节器102调节第一数据信号和第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,驱动器103根据第二数据信号和第二时钟信号产生驱动信号。时序调节器102主动对时序控制器101输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (12)

1.一种驱动电路,其特征在于,包括时序控制器、时序调节器和驱动器,所述时序调节器与所述时序控制器的输入端连接,所述时序调节器的输出端与所述驱动器连接;
所述时序控制器用于输出第一数据信号和第一时钟信号;
所述时序调节器用于调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号;
所述驱动器用于根据所述第二数据信号和所述第二时钟信号产生驱动信号。
2.根据权利要求1所述的驱动电路,其特征在于,所述时序调节器包括转换单元和同步单元,所述转换单元的输入端与所述时序控制器连接,所述转换单元的第一输出端与所述同步单元的第一输入端连接,所述转换单元的第二输出端与所述驱动器连接,所述同步单元的第二输入端与所述时序控制器连接,所述同步单元的输出端与所述驱动器连接;
所述转换单元用于调节所述第一时钟信号的相位以产生所述第二时钟信号;
所述同步单元用于根据所述第二时钟信号和所述第一数据信号产生第二数据信号,所述第二数据信号与所述第二时钟信号具有预定的相位差。
3.根据权利要求2所述的驱动电路,其特征在于,所述转换单元包括多个反相器。
4.根据权利要求2所述的驱动电路,其特征在于,所述同步单元包括D触发器。
5.根据权利要求1所述的驱动电路,其特征在于,所述驱动器包括源极驱动器。
6.根据权利要求3所述的驱动电路,其特征在于,所述反相器包括NMOS型反相器、PMOS型反相器和CMOS型反相器中至少一个,所述NMOS型反相器包括NMOS晶体管和电阻,所述PMOS型反相器包括PMOS晶体管和电阻,所述CMOS型反相器包括NMOS晶体管和PMOS晶体管。
7.一种显示装置,其特征在于,包括显示面板和权利要求1-6任一所述的驱动电路。
8.一种驱动电路的驱动方法,其特征在于,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序调节器与所述时序控制器的输入端连接,所述时序调节器的输出端与所述驱动器连接;
所述驱动方法包括:
所述时序控制器输出第一数据信号和第一时钟信号;
所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号;
所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。
9.根据权利要求8所述的驱动电路的驱动方法,其特征在于,所述时序调节器包括转换单元和同步单元,所述转换单元的输入端与所述时序控制器连接,所述转换单元的第一输出端与所述同步单元的第一输入端连接,所述转换单元的第二输出端与所述驱动器连接,所述同步单元的第二输入端与所述时序控制器连接,所述同步单元的输出端与所述驱动器连接;
所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号的步骤包括:
所述转换单元调节所述第一时钟信号的相位以产生所述第二时钟信号;
所述同步单元根据所述第二时钟信号和所述第一数据信号产生第二数据信号,所述第二数据信号与所述第二时钟信号具有预定的相位差。
10.根据权利要求9所述的驱动电路的驱动方法,其特征在于,所述转换单元包括多个反相器。
11.根据权利要求9所述的驱动电路的驱动方法,其特征在于,所述同步单元包括D触发器。
12.根据权利要求8所述的驱动电路的驱动方法,其特征在于,所述驱动器包括源极驱动器。
CN201510038539.0A 2015-01-26 2015-01-26 一种驱动电路及其驱动方法、显示装置 Pending CN104505017A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510038539.0A CN104505017A (zh) 2015-01-26 2015-01-26 一种驱动电路及其驱动方法、显示装置
US14/908,327 US20160372084A1 (en) 2015-01-26 2015-09-16 Driving circuit, driving method thereof and display device
PCT/CN2015/089759 WO2016119467A1 (zh) 2015-01-26 2015-09-16 驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510038539.0A CN104505017A (zh) 2015-01-26 2015-01-26 一种驱动电路及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN104505017A true CN104505017A (zh) 2015-04-08

Family

ID=52946646

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510038539.0A Pending CN104505017A (zh) 2015-01-26 2015-01-26 一种驱动电路及其驱动方法、显示装置

Country Status (3)

Country Link
US (1) US20160372084A1 (zh)
CN (1) CN104505017A (zh)
WO (1) WO2016119467A1 (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016119467A1 (zh) * 2015-01-26 2016-08-04 京东方科技集团股份有限公司 驱动电路及其驱动方法、显示装置
CN107634752A (zh) * 2017-09-20 2018-01-26 北京集创北方科技股份有限公司 驱动装置和驱动方法
CN109192127A (zh) * 2018-10-29 2019-01-11 合肥鑫晟光电科技有限公司 时序控制器及其驱动方法、显示装置
CN109493782A (zh) * 2018-12-19 2019-03-19 惠科股份有限公司 信号校正控制器、信号校正控制方法及显示装置
WO2019091138A1 (zh) * 2017-11-10 2019-05-16 京东方科技集团股份有限公司 传输参数配置信息的确定方法、装置及通信***
CN110858474A (zh) * 2018-08-23 2020-03-03 堺显示器制品株式会社 显示装置和显示装置中的数据传输方法
CN111491162A (zh) * 2020-05-19 2020-08-04 京东方科技集团股份有限公司 一种检测驱动电路、驱动方法及检测装置
CN115083363A (zh) * 2022-06-15 2022-09-20 海宁奕斯伟集成电路设计有限公司 时序信号产生装置、方法及屏幕逻辑板和液晶显示器装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107393491B (zh) * 2017-07-18 2018-08-14 深圳市华星光电半导体显示技术有限公司 时钟信号输出电路及液晶显示装置
US10783842B2 (en) * 2017-10-06 2020-09-22 Japan Display Inc. Display device
CN111179804B (zh) * 2020-01-13 2023-04-18 合肥鑫晟光电科技有限公司 一种时序控制器、显示装置、信号调整方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002196732A (ja) * 2000-04-27 2002-07-12 Toshiba Corp 表示装置、画像制御半導体装置、および表示装置の駆動方法
JP2002202760A (ja) * 2000-12-27 2002-07-19 Nec Corp 液晶表示装置の駆動方法及び駆動回路
JP3779687B2 (ja) * 2003-01-29 2006-05-31 Necエレクトロニクス株式会社 表示装置駆動回路
KR100542768B1 (ko) * 2003-06-21 2006-01-20 엘지.필립스 엘시디 주식회사 액정표시장치의 구동장치
CN100535977C (zh) * 2006-03-21 2009-09-02 联詠科技股份有限公司 可自动调整信号偏移的显示***及相关驱动方法
JP4209430B2 (ja) * 2006-05-25 2009-01-14 パナソニック株式会社 ドライバ制御装置
KR101232160B1 (ko) * 2006-06-16 2013-02-12 엘지디스플레이 주식회사 표시장치와 그 제조방법
CN101202027B (zh) * 2006-12-13 2010-05-26 群康科技(深圳)有限公司 显示器屏幕显示控制***与控制方法
KR101307414B1 (ko) * 2007-04-27 2013-09-12 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 액정 표시 장치
JP2008287119A (ja) * 2007-05-18 2008-11-27 Semiconductor Energy Lab Co Ltd 液晶表示装置の駆動方法
CN101127199B (zh) * 2007-09-06 2010-06-02 友达光电股份有限公司 输出无重叠扫描信号的栅极驱动器、液晶显示器及方法
JP5211591B2 (ja) * 2007-09-10 2013-06-12 セイコーエプソン株式会社 データ線駆動回路、電気光学装置及び電子機器
US8704805B2 (en) * 2010-04-19 2014-04-22 Himax Technologies Limited System and method for handling image data transfer in a display driver
CN204375392U (zh) * 2015-01-26 2015-06-03 京东方科技集团股份有限公司 一种驱动电路和显示装置
CN104505017A (zh) * 2015-01-26 2015-04-08 京东方科技集团股份有限公司 一种驱动电路及其驱动方法、显示装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016119467A1 (zh) * 2015-01-26 2016-08-04 京东方科技集团股份有限公司 驱动电路及其驱动方法、显示装置
CN107634752A (zh) * 2017-09-20 2018-01-26 北京集创北方科技股份有限公司 驱动装置和驱动方法
WO2019091138A1 (zh) * 2017-11-10 2019-05-16 京东方科技集团股份有限公司 传输参数配置信息的确定方法、装置及通信***
CN110858474A (zh) * 2018-08-23 2020-03-03 堺显示器制品株式会社 显示装置和显示装置中的数据传输方法
CN109192127A (zh) * 2018-10-29 2019-01-11 合肥鑫晟光电科技有限公司 时序控制器及其驱动方法、显示装置
US11069275B2 (en) 2018-10-29 2021-07-20 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Timing controller having detection circuit and control circuit, and driving method and display device thereof
CN109493782A (zh) * 2018-12-19 2019-03-19 惠科股份有限公司 信号校正控制器、信号校正控制方法及显示装置
CN111491162A (zh) * 2020-05-19 2020-08-04 京东方科技集团股份有限公司 一种检测驱动电路、驱动方法及检测装置
CN111491162B (zh) * 2020-05-19 2021-08-13 京东方科技集团股份有限公司 一种检测驱动电路、驱动方法及检测装置
CN115083363A (zh) * 2022-06-15 2022-09-20 海宁奕斯伟集成电路设计有限公司 时序信号产生装置、方法及屏幕逻辑板和液晶显示器装置

Also Published As

Publication number Publication date
US20160372084A1 (en) 2016-12-22
WO2016119467A1 (zh) 2016-08-04

Similar Documents

Publication Publication Date Title
CN104505017A (zh) 一种驱动电路及其驱动方法、显示装置
CN105049025B (zh) 低电压差分信号驱动电路
KR101290080B1 (ko) 프리엠퍼시스 회로 및 이를 구비한 차동 전류 신호전송 시스템
CN102324922B (zh) 低压差分信号驱动电路与数字信号传输器
CN102487240B (zh) 电压转换速率控制电路和输出电路
US10972108B1 (en) Systems and methods for reduction of in-phase and quadrature-phase (IQ) clock skew
CN204375392U (zh) 一种驱动电路和显示装置
US20130099822A1 (en) Cml to cmos conversion circuit
CN113691249B (zh) 工作周期校正电路及其方法
US20170324402A1 (en) Power efficient high speed latch circuits and systems
TWI756707B (zh) 晶片外驅動電路和訊號補償方法
US20190033629A1 (en) High-rate high-swing drive circuit applied to silicon photonic modulator
CN1881797B (zh) 同步电路和方法
CN105652534A (zh) 一种栅极驱动电路及其液晶显示器
CN104094524A (zh) 占空比调整电路
US9444463B2 (en) Voltage level shifter
CN107623518B (zh) 电平转换电路和应用电平转换电路的方法
KR101405241B1 (ko) 데이터 통신용 송신기
CN104485942B (zh) 一种用于usb 的发送器
CN105897247B (zh) 针对单线协议从单元的驱动器电路
CN104617916A (zh) 一种基于FinFET器件的主从触发器
CN104935326B (zh) 接口电路中的输出电路
CN112491394B (zh) 触发器
US8803578B2 (en) Pulse width adjusting circuit and method
CN106941010A (zh) 高压开关电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20150408