經濟部中央標準局員工消費合作社印褽 A7 __B7_ 五、發明説明(1 ) 〔產業上之利用領域〕 本發明係有關於具有對於磁碟裝置等記錄再生裝置較 佳之A/D轉換器之解碼電路及其再生裝置。 〔習知技術〕 由磁碟裝置所代表之磁性再生裝置,爲年年進行髙密 度記錄,而實現了大容量化•又,由於使用者需求與高密 度記錄化,資料傳输速度之髙速化或裝置之小型化有所進 联。
欲實現裝置之高性能化,小型化,電子電路之L S I 化爲不可或缺者》L S I係很有助益於零件件數,裝設面 稹之削減,高性能,高功能化。最近之磁碟裝置係由於半 導體技術之進步,已在活用處理類比訊號之複數功能部, 與處理數位訊號之複數功能部收容於一晶片之類比/數位 摻混L S I 。其代表性者有閱讀/書寫訊號處理系L S I 0 因閱讀/書寫訊號處理方式很有助益於髙密度記錄化 者,最近爲利用依最大解碼檢測之局部響應(PRML: Par-tial Response Maximum Likelihood)之資料再生方式已 進入實現階段。PRML方式之構成例,有揭示於美國專 利號碼5,233,482 ’111£1?1!11儿5?£1?1了丫(:〇{*?£?}- SATUON FOR PRML DATA DETECTION^ 之圖 3 者。除此之外 ,有記載於日本特開平1 — 1 4 3 4 4 7號公報或日本特 開昭61-129913號公報之技術。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)_ 4 - 裝 訂 線 (請^*閲讀背矿之注意事項再填寫本頁) S01742 A7 B7 經濟部中央標準局員工消費合作社印製 五 發明説明 ( 2 ) 茲 將 使 用 P R Μ L 之 習 知 磁 碟 裝 置 之 概 略 構 成 表 示 於 圖 1 5 0 表 示 於 圖 1 5 之 磁 碟 裝 置 係 將 訊 疏 資 訊 做 爲 磁 性 訊 號 記 錄 於 磁 性 記 錄 媒 體 1 » 或 將 磁 性 記 錄 媒 體 1 上 之 磁 性 訊 號 轉 換 爲 電 氣 訊 號 之 磁 頭 2 t 而 循 軌 控 制 及 存 取 控 制 時 爲 了 移 動 磁 頭 2 所 用 之 致 動 器 3 > 與 對 於 磁 頭 2 送 出 書 寫 資 料 訊 號 或 將 從 磁 頭 2 再 生 之 電 氣 訊 號 放 大 之 前 置 放 大 器 4 9 與 由 前 置 放 大 器 4 所 放 大 之 訊 號 經 常 控 制 成 適 當 振 幅 輸 出 之 電 壓 控 制 型 可 變 增 益 放 大 器 ( V G A ) 6 與 去 除 由 V G A 6 控 制 爲 定 振 幅 之 再 生 訊 號 雜 訊 之 濾 波 器 7 » 與 將 濾 波 器 輸 出 轉 換 爲 數 位 訊 所 用 之 A / D 轉 換 器 8 與 進 行 由 A / D 轉換 器 8 所 轉 換 之 數 位 訊 號 之 乃 基 斯 特 ( Nyqu is t ) 均值化所用之數位橫波濾波器 (dig it a- It r a S V e r sa 1 f i It e r ) 所 構 成 之 波 形 均 衡 器 1 0 與 對 於 波 形 均 衡 器 輸 出 進 行 P R 4 處 理 所 用 之 P R 處 理 器 1 1 ( 由 C 1 + D 電 路 構 成 ) 與 對 於 P R 處 理 器 1 1 進 行 Vi t e rbi解碼之V it er bi解 碼 器 1 8 > 與 對 於 V i terb i解碼 器 1 8 之 输 出 資 料 進 行 解 調 之 解 調 器 1 9 興 上 位 裝 置 之 主 電 腦 ( 沒 有 圖 示 ) 之 間 進 行 資 料 傳 輸 j 各 區 塊 控 制 之 磁 碟 控 制 器 2 4 t 與 進 行 從 濾 波 器 输 出 1 0 2 到 進 行 磁 頭 定 位 所 用 之 伺 服 定 位 檢 測 部 2 5 i eta 與 输 入 伺 服 定 位 檢 測 部 2 5 輸 出 , 而 輸 出 致 動 器 控 制 訊 m 之 致 動 器 控 制 器 2 6 f 與 輸 入 致 動 器 來 驅 動 致 動 器 3 之 致 動 器 驅 動 器 2 7 » 與 將 濾 波 器 1 0 2 由 A / D 轉 換 器 8 轉 換 爲 數 位 訊 m 時 之 生 成 取 樣 蓝 塊 1 0 1 之 P L L 控 制 部 1 6 » 與 將 再 生 訊 號 振 幅 請
A 閱 讀 背 面· 之 注 項 再 填 寫 本 頁 裝 '訂 線 本紙張尺度適用中國國家橾隼(CNS ) Λ4規格(210X 297公釐)_ 5 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(3 ) 控制成適當值所用之AGC控制器1 3,與積分開關電路 1,而輸出V G A 4之增益調整用之控制電流之積分器 15 »又,如圖15所示之磁碟裝置,5係讀出部,9係 波形均衡部,12係AGC控制部,20係記錄部,21 係寫入補償器,2 2係預碼器,2 3係調變器,2 8係表 示微電腦。 於圖1 5 ’欲再生資料時,從磁頭2所再生之電氣訊 號經由前置放大器4 ’ VGA6,濾波器7由A/D轉換 器8轉換爲數位訊號。將濾波器输出1 〇 2由A/D轉換 器8轉換爲數位訊號之時間係由P L L控制部1 6控制爲 適當相位,A/D轉換器之輸出係經由波形均衡器1 〇, P R處理器1 1之後,由Viterbi解碼器1 8解碼,而由 解調器解調後,傳輸到磁碟控制器24。AGC控制部 12係將VGA6控制爲適當值。 於磁碟裝置,若採用PRML訊號處理方式,係需要 A/D轉換器。但是,高速,髙精度之A/D轉換器,係 消費電力爲大。並且,資料傳輸速度之高速化快速地進行 ,而所處理訊號之頻率會變高。亦即,在廣頻帶就需要高 精度之類比電路或可高速動作之數位電路,必然地增大消 費電力,而閱讀/書寫訊號處理L S I之單晶片化將變成 困難。因而,習知係外附A/D轉換器,而以多晶片構成 來因應。 如圖1 6所示,磁碟裝置之閱讀/書寫訊號處理系電 路,係處理積體了類比訊號之A/D轉換器等之類比系 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐)_
I 裝 訂 線 (請心閱讀背φ·之注意事項再填寫本頁) I 經濟部中央標準局員工消費合作社印裝 A7 _B7_五、發明説明(4 ) LSI ,與積體了處理數位訊號之波形均衡值等之數位系 L S I之2晶片所構成。 在使用習知A/D轉換器之訊號處理系半導體積體電 路,係具有下列之問題。 習知之半導體裝置,係在資料傳輸速度大約8 0M位 元/秒以上時因由複數之LSI所構成•所以,在LSI 間之輸出入訊號所用之输出入緩衝器之消费電力會變大之 問題。若以複數L S I構成時,則在输出入間之高速資料 系訊號會發生損失,而有資料傳输之高速化變成困難之問 題。亦即,A/D轉換器之取樣性能就隨同資料傳输速度 降低。習知之訊號處理系半導體稹體電路,其資料傳输速 度大約8 0M位元/秒以上時,因將A/D轉換器之位元 數定爲6位元以上,所以從消费電力上其單晶片化將變成 困難。 〔發明概要〕 因而,本發明係提供一種能夠進行高精度之資料取樣 之解碼電路及再生裝置爲其目的。又,在解碼電路及再生 裝置,欲達成高速資料傅输化,低消費電力化爲其目的。 本發明係爲了達成上述目的,具有將從記錄媒體讀出 訊號之讀出手段,與由上述讀出手段所讀出之訊號,在類 比訊號進行PR (Partial Response)處理之PR手段, 與將由上述P R處理手段所處理之訊號,依據基準時鐘之 時間轉換爲數位資料之A/D轉換器,與由上述A/D轉 ----------^------ΐτ------^ (請先閱讀背*·之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210Χ297公釐)_ 7 _ 經濟部中央標準局員工消费合作社印製 A7 B7五、發明説明(5 ) 換器所轉換之數位資料加以波形均衡化之波形均衡化手段 ,與由上述波形均$化手段而被波形均衡之數位資料加以 解碼之解碼手段,與進行基準時鐘生成之P L L手段。 又,具有將從記錄媒體讀出訊號之讀出手段,與將由 上述讀出手段所讀出之訊號,依據上述基準時鐘加以取樣 ,將該所取樣之訊號加以取樣/保持之手段,與將由上述 取樣/保持手段所保持之訊號,依據基準時鐘之時間轉換 爲數位資料之A/D轉換器,與將由上述A/D轉換器所 轉換之數位資料加以波形均衡化之波形均衡化手段,與就 由上述波形均衡手段所進行波形均衡之數位資料進行P R (Partial Response)處理,而將該被P R處理之數位資 料輸出之P R處理手段,與將由上述P R處理手段所输出 之數位資料加以解碼之解碼手段,與進行上述基準時鐘之 生成之P L L手段。 又,做爲依據基準時鐘將訊號解碼化之解碼方法具有 ,输入被符號化訊號之步驟,與將所輸入之訊號依據上述 基準時鐘延遲之步驟,與該延遲之訊號,與將上述所输入 之訊號做爲類比訊號加算之步驟,與將該加算之訊號,依 據上述基準時鐘轉換爲數位值之步驟,與依據該被轉換之 數位值進行Vi terbi解碼。 〔作用〕 於本發明,在讀出手段係從記錄有資料之記錄媒體讀 出訊號’在P R手段,則將由上述讀出手段所讀出之訊號 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210X297公釐:L 8 _ 裝 訂 線 (請先閲讀背化之注意事項再填寫本頁) · 經濟部中央標準局員工消費合作社印製 ^01742 A7 __B7_ 五、發明説明(6 ) 直接以類比訊號進行P R處理。在A/D轉換器係將由 P R手段所處理之訊號,依據基準時鐘之時間轉換爲數位 資料,而波形均衡化手段就將由A/D轉換器所轉換之數 位資料加以波形均衡化。在解碼手段,係將解碼由波形均 衡化手段所被波形均衡化之數位資料。又,在P L L手段 將進行上述基準時鐘之生成· 像這樣,藉由將P R處理手段配置於A/D轉換器之 前段,因可將訊號頻帶降低,所以,可進行高精度之資料 •取樣,又,可對應於髙速資料傳输》並且,因將P R處理 手段及A/D轉換器構成爲差動型構成,就可進行高速之 資料取樣,而可降低A/D轉換器之位元數,而也可削減 波形均衡化手段等之位元規模。因降低A/D轉換器之位 元數,就可將此等讀出手段,與PR處理手段,與A/D 轉換器,與波形均衡之手段,與解碼手段,與P L L手段 積體於同一晶片上。 又,即使將在A/D轉換器之前段設置取樣/保持電 路,也可進行高精度之資料取樣,而可對應於高速資料傳 輸。並且,因將取樣/保持電路及A/D轉換器構成爲差 動型電路構成,就可進行髙精度之資料取樣》其結果,因 可削減該A/D轉換器之位元數,所以,可達成低消费電 力化。 若依據本發明,做爲備有A/D轉換器之再生電路, 就可構成高積體化之A/D轉換器內藏再生用半導體稹體 電路,而可達成裝置之小型化,高速化,低電力化。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐)_ Q _ I---------^------ίτ------0 (請先閱讀背*·之注意事項再填寫本頁) . A7 B7 五、發明説明(7 ) 〔發明效果〕 若依據本發明,備有A/D轉換器之再生電路或a/ D轉換器內藏記錄再生用半導體裝置時,可髙精度地主行 資料取樣。藉此,就可實現高速資料傳輸化,低消费電力 化*低成本化。 〔圖式之簡單說明〕 圚1係第1實施例之磁碟裝置之方塊圖。 圖2係第1實施例之差動型資料取樣電路構成圖。 圖3係第1實施例之頻帶限制器之電路構成圖。 圖4係第1實施例之頻帶限制器之其他電路構成圖。 圖5係表示第1實施例之再生訊號之頻率特性之說明 圖。 圖6係表示第1實施例在頻帶限制器之訊號波形之說 明圄。 圖7係第1實施例之波形均衡化器之電路構成圖。 圖8係第1實施例之主動濾波器之方塊構成圖。 圓9係第1實施例之磁碟裝置之L S I之配置圖。 圖10係第2實施例之磁碟裝置之方塊圇。 圖11係第2實施例之差動型資料取樣電路構成圖。 圖12係表示第2實施例之A/D轉換器之AC特性 之說明圖。 圖13係具有頻帶限制器及取樣/保持電路時之其他 本紙法尺度適用中囷國家標準(CNS ) A4規格(210X 297公釐) -10 - ----------裝-- (請先M·讀背面之注意事項再填寫本頁) 訂 線 經濟部中央橾準局員工消費合作杜印製 A7 B7 經濟部中央標準局貝工消費合作社印装 五、發明説明( 8 ) 實施 例 之構成 1 cf.l 圖 0 ΓΕΠ 圖 1 4係 表 示第1實 施例 及 第 2實施例之低 消费電力 效果 之 說明圖 Ο 圖 1 5係 習 知磁碟裝 置之 方 塊 圖。 圖 1 6係 習 知磁碟裝 置之 L S I配置圚。 〔實 施 例〕 茲 就將本 發 明之實施 例將 代 表 記錄再生裝置 之磁碟裝 置爲 例 說明如 下 。圖1係 表示 本 實 施例之磁碟裝 置之方塊 構成 圖 〇 近 年,於 磁 碟裝置, 在解 碼 部 使用了數位值 之 Viter- bi解 碼 方式。 Vi terbi解碼係以數位式來實現最大解碼( ML: Maximum Likelihood )方 法 之 一,而是考慮 了時間序 列性 再 生訊號 值 之組合之 解碼 方 式 。若使用數位 值之Vit- erb i 解 碼時, 即 使在P L L部 及 A G C控制部也 使用數位 值之 構 成較爲 合 適。若在 磁碟 裝 置 之訊號處理系 使用數位 性最 大 解碼時 併 用具有所 謂局 部 響 應(PR : Part i a 1 Res- pons e ) 之適合磁性記錄媒體之傳送特性之電力向置之符 號形 態 。適合 於 本實施例 之磁 碟 裝 置者有P R 4 (Parti- a 1 R e s pon s e C 1 ass 4 ) ° 實現併用局部響應與最大解碼 之磁 碟 裝置之 高 密度化之 方式 係 稱 爲 P R M L ( Partial Respon se Maximum Likel i hood ) 〇 本實施例之磁碟裝置 係使 用 了此P R M L之再 生裝 置 » 而於A / D轉 換器將類 比訊 號 轉換爲 數 位值時* 因在 A / D轉換器之前 段配置了 .-訂 線 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 請 先-閲 讀 背 冶· Ϊ 事 項 再 填 本衣 頁 11 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(9 ) P R處理部可使頻帶變窄,而壓低在高頻率領域之雜音, 而提高再生訊號之S/N。 圖1所示之磁碟裝置係備有;對於磁頭2做高速迴轉 之磁性記錄媒體1,與將訊號賫訊做爲磁性訊號記錄於磁 性記錄媒體1 ,或將磁性記錄媒體1上之磁性訊號轉換爲 電氣訊號之磁頭2,與循軌控制及存取控制時移動磁頭2 所用之致動器3,與對於磁頭2送出書寫資料之訊號之, 或放大從磁頭2再生之電氣訊號之前置放大器4,將由前 置放大器4所放大之訊號經常控制爲適當振幅而輸出之電 壓控制型可變增益放大器(VGA),與由VGA6控制 成一定振幅之再生訊號之去除雜訊及進行類比波形均衡化 之主動濾波器7,與由PR 4處理來進行頻帶限制之頻帶 限制器30(由〔1+D〕電路所構成),與將頻帶限制 器3 0之輸出轉換爲數位訊號所用之A/D轉換器8,與 將由A/D轉換器8轉換之數位訊號以高精度地進行波形 均衡化而由數位橫濾波器所構成之波形均衡器1 0,與對 於波形均衡器1 0之输出,進行Viterbi解碼之Viterbi解 碼器1 8,與對於Viterbi解碼器1 8之輸出資料進行解 碼之解調器1 9 ,與和靥於上位位置之主電腦間之資料傳 輸,進行各區域控制之磁碟控制器2 4,與依據不將主動 濾波器7加以類比波形均衡化之輸出訊號進行磁頭定位所 用之伺服定位檢測器2 5,與輸入伺服定位檢測部2 5之 输出,而輸出致動器控制訊號之致動器控制器2 6,與输 入致動器控制手段而驅動致動器3之致動器驅動器2 7, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) I I I I I I I I I I 訂— I I I 線 (請先'閲讀背1之注意事項再填寫本頁) A7 B7 經濟部中央標準局員工消费合作社印製 五 發明説明 ( 10 ) 1 I 與 將頻 帶 限 制 器 3 0之输 出 由 A / D 轉 換 器 8 生 成 轉 換 爲 1 1 數 位訊 號 時 成 爲 基準時鏟 之 取 樣 區 塊 之 P L L 控 制 部 1 6 1 1 與將 再 生 訊 號 控制爲適 當 值 所 用 之 A G C 控 制 器 1 3 1 1 I 請 1 I 與 將來 白 磁 碟 控 制器2 4 之 資 料 加 以 符 號 化 所 用 之 sm m 變 器 閱 1 1 讀 1 2 3, 與 給 與 和 再生側之 P R 均 衡 化 相 反 之 干擾 特 性 之 所 背 面- 1 1 用 之預 碼 器 ( pr ecoder ) 2 2 > 與 補 正 磁 化 干 擾 所 用 之 書 之 注 意 1 1 I 寫 補償 器 2 1 與控制整 個 磁 碟 驅 動 器 之 微 電 腦 2 8 0 事 項 再 1 1 I 又 > 由 V G A 6與主 動 濾 波 器 7 來 構 成 讀 出 部 5 0 並 寫 本 1 裝 .且 ,做 爲 讀 出 部 5而備有 磁 頭 2 致 動 器 3 及 前 置 放 大 器 頁 1 1 4 亦可 Ο 由 Vi t e rbi解碼器1 8與解調器] L 9來構成解碼 1 1 部 17 0 又 由 A G C控 制 器 1 3 興 開 關 電 路 1 4 與 稹 分 1 1 器 15 來 構 成 A G C控制 部 1 2 而 由 調 變 器 2 3 與 預 碼 訂 | 器 2 2 與 書 寫 補 償器2 1 來 構 成 記 錄 部 2 0 〇 1 I 在 圖 2 表 示頻帶限 制 器 3 0 及 A / D 轉 換 器 之 構 成 1 1 | 圖 〇 1 1 線 頻 帶 限 制 器 3 0係具 有 只 將 類 比 输 入 訊 號 1 0 2 延 遲 1 時 鐘分 量 之 延 遲 電路1 1 1 ( D ) 9 與 加 算 類 比 输 入 訊 號 1 1 1 0 2 興 只 延 遲 取樣時鐘 分 量 之 訊 之 加 法 電 路 1 1 2 〇 1 1 延 遲電 路 係 例 如 可將取樣 / 保 持 電 路 主 / 從 方 式 加 以 構 成 - 1 | 〇 茲於 圖 3 表 示 利用取樣 / 保 持 電 路 時 之 頻 帶 限 制 器 之 構 • 1 I 成 圖。 於 nsn 圖 3 > 係由開關 3 0 1 1 2 個 電 容 器 C 1 及 類 比 1 1 I 放 大器 3 1 1 來 構成取樣 電 路 3 2 1 » 而 由 開 關 3 0 2 * 1 1 2 個電 容 器 C 2 及類比放 大 器 3 1 2 來 構 成 保 持 電 路 1 1 3 0 2 〇 開 關 3 0 1係依 照 取 樣 時 鐘 1 0 1 來 0 N / 1 1 本紙張尺度適用中國國家樣準(CNS ) A4規格(210X 297公釐2 13 A7 B7 五、發明説明(„ ) 請 先 閲· Sf 背 面· 之 注 意 事 項 再 填 寫焚 本衣 頁 ◦ FF,而藉此類比率號依照取樣時鐘101之時間進行 取樣。又,開關3 0 2係經由反相電路3 0 3而輸入取樣 時鐘1 0 1 ,而根據此進行ON/OF F而依據所反f目之 取樣時鐘1 0 1之時間從取樣時鐘3 2 1來保持所輸出之 訊號。藉此,就可延遲1時鐘分置之類比訊號。差動型類 比加法器112將加算所延遲之訊號與類比輸入訊號 1 0 2而輸出。 訂 線 經濟部中央標準局貝工消費合作社印製 又,將延遲電路1 1 1以不使用取樣時鐘之構成,例 如,也可使用Gm類似放大器之延遲電路。茲將此時之構 成表示於圖4。於圖4,表示於圖1及圖2之取樣時鐘 1 0 1係使其不輸入於頻帶限制器3 0。於圖4,係由 gm類比放大器4 0 1及2個電容器1 1來構成延遲電路 ,並且,由gm類比放大器4 0 2及2個電容器1 2構成 延遲電路而成爲2段構成。延遲電路之段數係由延遲置可 更加變成多段。此時,延遲時間△ t係將三相電容定爲C X Ι/gm,若將電容器之電容量視爲C時,就以電路時 間常數τ = CR=Cx Ι/gm表示(但是,gm係比例 於動作電流),而延遲時間At係比例於電路時間常數。 因此,可設定任意之延遲時間。 又,於圖6表示頻帶限制器3 0之訊號波形。於圖2 ,頻帶限制器3 0係如圖6所示,將類比輸入訊號1 0 2 ,與只延遲1取樣時鐘分量訊號之延遲電路输出訊號a 1 使用加法電路1 1 2加算,而輸出訊號a 2,所以將以類 比訊號進行(1 +D)之處理。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -14 - O01742 B7 經濟部中夬標準局員工消費合作社印製 五、發明説明( 12 ) 又,於圖 2 * 圖 示了 將 A / D轉 換器 8 閃 抹 型 之 4 位 元構成者,A / D 轉 換器 8 係 具 有比 較器 電 路 8 1 |»frt 興 編 碼 •閂鎖電路8 2 0 又 ,本 實 施 例 係藉 將A / D 轉 換 器 8 成 爲差動型電路 構 成 來提 升 耐 噪 音特 性。 A / D 轉 換 器 8 之輸入選擇頻 帶 係 由 傾趙 頻带 限 制 器 3 0 之P R 處 理 而 受 到 窄 頻帶化,所以 » A / D轉換 器 8 之廣 頻帶 化 係 較 習 知 方 式 會減輕。 於圇5 , 表 示 再 生訊 號 之 頻 率頻 譜之 — 例 0 圖 5 係 將 A / D轉換器 及 在 圖 1及 圖 2 所 示之 输入 點 之 再 生 訊 號 頻 率頻譜,就有頻帶 限 制器 與 沒 有 時之 情況 加 以 表 示 在 此 •將頻帶限制 器 於 圖 2所 示 做 爲 (1 + D ) 電 路 表 示 其 特 性》如圖5所 示 在 A / D 轉 換 器之 前段 進 行 P R 處 理 具有使頻帶變 窄 ( 壓 縮) 之 效 果 。亦 即, 可 壓 低 在 高 頻 率 領域之雜音, 而 具 有 提髙 再 生 訊 號之 S / N 之 效 果 0 此 時 ,就可進行高 密 度 記 錄而 可 實 現 大容 量化 0 又 在 此 係 做 爲調變符號表 示 了 使 用8 — 9 轉 換符 號之 例 子 0 所 謂 8 — 9轉換符號係 將 8 位 元之 資 料 變 成9 位元 資 料 加 以 符 號 化 者,而在資料 1 與資 料 1 '之 間限 制 了 資 料 0 之數爲0〜4 個 〇 例 如, 若 資 料 傳輸 速度 爲 8 0 Μ 位 元 / 秒時,取樣時 鍾 f C L K 將 變 成 9 0 Μ Η Z 9 而 類 比 输 入 訊號之頻率將 在 9 Μ Η〜 4 5 Μ Η ζ 之間 發 生 變 化 〇 像這樣, 由 於 如 圖3 或 圖 4 所示 之構 成 * 而 可 進 行 頻 帶限制。 又,在圖 7 « 表 示了 如 圖 1 所示 之波 形 均 衡 器 1 0 之
本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)1C -10 A7 B7 經濟部中央標準局貝工消費合作社印製 五、 發明説明 ( 13 ) 1 I 電 路 構 成 « 於 圖 7 9 波 形 均 衡 器 1 0 係 構 成 爲 9 接 頭 » 而 1 1 由 延 遲 電 路 5 0 1 5 0 8 9 分 別 將 1 時 鐘 分 置 » 輸 入 訊 1 1 號 延 遲 » 而 使 用 乘 法 器 5 1 0 5 1 8 將 事 先 所 設 定 之 係 1 I 5 請 1 I 數 C 0 C 8 分 別 加 以 乘 法 而 使 用 加 法 器 2 0 加 法 其 等 閱 1 I 0 分 別 設 定 於 乘 法 器 5 5 1 0 5 1 8 之 係 數 C 0 C 8 讀 背 1 5 定 爲 之 1 值 > 係 例 如 將 C 4 定 爲 1 9 而 將 C 3 及 C 0 5 » 注 意 1 | 而 將 C 2 及 C 6 定 爲 0 • 2 5 9 將 C 1 及 C 7 定 爲 事 項 再 1 1 1 0 • 1 2 5 將 C 0 及 C 8 定 爲 0 • 1 2 5 而 將 其 設 定 填 寫 本 1 裝 :爲 變 成 左 右 對 稱 就 可 將 波 形 均 衡 化 〇 又 並 且 9 配 合 備 有 頁 1 1 A / D 轉 換 器 8 之 並 串 聯 输 出 之 位 元 數 分 別 具 有 乘 法 器 1 1 5 1 0 5 1 8 及 加 法 器 5 2 0 〇 藉 此 波 形 均 衡 器 1 0 1 | 係 可 將 從 A / D 轉 換 器 8 所 輸 出 之 數 位 值 加 以 波 形 均 衡 化 • 訂 I 输 出 〇 • 1 1 | 本 實 施 例 之 構 成 係 備 有在 A / D 轉 換 器 8 之 前段 進 行 1 1 P R 處 理 之 頻 帶 均 衡 器 3 0 所 以 可 壓 低 S / N 之 劣 化 1 1 度 而 可 高 精度 地 進 行 A / D 轉 換 器 8 之 資 料 取 樣 〇 亦 即 線 1 » 將 可 壓 低 量 子 化 誤 差 〇 又 在本 實 施 例 係 資 料 傳輸 速 度 1 | 愈 髙 就 愈 有 效 〇 1 I 並 且 ) 磁 碟 裝 置 因 有 效 地 利 用 磁 性 記 錄 媒 體 1 t 所 以 - 1 1 I 在 磁 性 記 錄 媒 體 1 之 內 周 與 外 周 採 用 使 記 錄 密 度 大 致 變 1 1 成 一 定 之 區 域 記 錄 方 式 之 機 種 變 成 爲 佔 了 多 數 〇 爲 了 將 此 1 1 記 錄 方 式 實 用 化 就 需 要 主 動 濾 波 器 ( ac t i v e f i 1 t e r ) 1 1 在 本 實 施 例 係 將 主 動 濾 波 器 採 用 如 圖 8 所 示 之 構 成 〇 茲 於 1 1 圚 8 表 示 主 動 濾 波 器 之 方 塊 圇 0 1 1
本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐)1C
-ID A7 B7 經濟部中央標準局員工消费合作社印製 五、 發明説明 ( 14 ) 1 1 圖 8 係 由 2 次 之 低 通 濾 波 器 ( low- pa SS f i 1 e r ) 1 1 6 0 1 9 6 0 5 及 6 0 6 與 1 次 之 低 通 濾 波 器 6 0 8 » 來 1 1 構 成 7 次 之 低 通 濾 波 器 > 在 區 域 記 錄 方 式 9 因 係 以 各 區 域 1 I 使 請 1 1 記 錄 再 生 頻 率 所 以 9 在 各 區 域 係 必 須 切 換 截 止 ( CU t- 閱 1 I 頻 率 ή 1 0 f f ) 及 類 比 波 形 均 衡 量 0 而 依 據 各 區 所 對 應 之 暫 存 背 面* 1 I 器 資 訊 9 經 由 f C 控 制 電 路 6 0 9 及 6 1 1 1 興 增 益 控 制 之 注 意 1 1 I 電 路 6 1 0 就 可 分 別 切 換 2 次 之 低 通 濾 波 器 6 0 1 事 項 再 1 1 1 6 0 5 及 6 0 6 與 1 次 之 低 通 濾 波 器 6 0 8 之 截 止 頻 率 及 填 寫 本 1 裝 類 比 均 衡 置 0 由 於 備 有 這 種 主 動 濾 波 器 即 可 實 現 區 域 記 頁 '—^ 1 1 錄 方 式 〇 茲 就 圖 1 所 示 之 本 發 明 之 磁 碟 裝 置 之 動 作 說 明 如 1 1 下 0 於 OS m 1 從 磁 性 記 錄 媒 體 1 由 磁 頭 2 所 再 生 之 使 用 者 1 | 資 料 領 域 及 I D 領 域 之 再 生 訊 號 係 由 前 置 放 大 器 4 所 放 .- 訂 I 大 而 由 V G A 6 控 制 爲 —- 定 之 振 幅 而 由 主 動 濾 波 器 7 • 1 1 | 進 行 高 區 域 雜 訊 之 截 止 及 類 比 波 形 均 衡 化 0 在 頻 帶 限 制 器 1 1 I 3 0 使 用 類 比 訊 號 進 行 P R 處 理 而 由 A / D 轉 換 器 8 轉 1 1 線 1 換 爲 數 位 訊 號 由 波 形 均 衡 器 1 0 高 精 度 地 波 形 均 衡 化 t 而 由 Vi t e rb i解碼器] L 8解碼, 而由解調器] L 9解調 而 1 1 取 入 於 磁 碟 控 制 器 2 4 〇 I D 領 域 之 解 調 訊 號 係 由 磁 碟 控 1 | 制 器 2 4 記 錄 時 或 使 用 於 再 生 時 所 存 取 時 之 控 制 〇 A G C - 1 1 控 制 部 係 使 用 由 A / D 轉 換 器 8 轉 換 爲 數 位 訊 號 之 取 樣 值 1 1 1 9 調 整 V G A 6 之 增 益 來 進 行 0 又 由 A / D 轉 換 器 8 轉 1 1 換 爲 數 位 訊 號 時 之 基 準 時 鐘 之 取 樣 時 鐘 1 0 1 係 由 1 1 P L L 控 制 部 1 6 進 行 相 位 控 制 而 做 相 位 調 整 來 使 其 與 1 1 再 生 訊 號 1 0 2 變 成 同 步 0 另 一 方 面 9 在 伺 服 領 域 由 伺 1 1 本紙浪尺度適用中國國家標隼(CNS ) Μ規格(210X 2们公釐j 17 經濟部中央樣準局員工消費合作社印笨 A7 ____B7 五、發明説明(15 ) 服定位檢測部2 5解調磁頭之位置資訊而成爲致動器控制 器2 6取入於汽缸號碼值*循軌誤差訊號值。欲進行存取 時,由磁碟控制器2 4之命令,控制致動器控制器2 6, 致動器控制器2 6係使用由伺服定位檢測部之输出訊號來 計算移動速度與移動磁軌數,而依據此計算值經由致動器 驅動器2 7來驅動致動器3,來進行磁頭2之位置控制。 在本實施例雖然說明了 P R均衡,但是,也可適應於 E P R ( Extended PR)或 E E P R ( Extended EPR) · 若欲適應於EPR時,PR處理係可將(1+D)電路與 (1+D)電路構成爲串聯之連接。 若依據本實施例,於A/D轉換器前後之類比訊號進 行P R處理,而變窄頻帶,可在高頻率領域壓低雜音而可 提高再生訊號之S/N » 並且爲了對應髙速資料傳輸,將訊號處理功能積體於 1晶片之L S I爲不可或缺之事。此時,因爲摻混類比電 路與數位訊號,所以,從類比電路等所發生之雜訊有可能 降低類比訊號之問題。解決此問題之措施,雖然A/D轉 換器8之差動输入型電路構成爲有效,但是因输入訊號會 通過梯形電阻,所以,欲對應於高输入訊號頻率爲非常難 之事。在本實施例因可將輸入訊號頻率成分較習知方式可 大幅度地降低,所以,也可對應於高速資料傳输,並且, 可實現高精度取樣。 依據上述效果就可降低取樣誤差,其結果可大爲改善 S / N劣化度。 玉紙张尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐1 18 _ — I — I I I I n I I I I I 訂— I I I —線 I·- · (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局負工消费合作社印裝 A7 ___B7_ 五、發明説明(16) 例如,習知,由6位元所構成之A/D轉換器不會導 致其性能劣化,亦即,邊維持有效位元而可由5位元或更 低之位元數所構成。其結果,分別可降低電路規模,消费 電力’晶片大小,其效果係極大。具體上爲若構成爲5位 元時,就如圖9所示,至少可將讀出部,與A/D轉換器 ,波形均衡部,與解碼部,與P L L部,與A G C控制部 ,記錄部稜體於1晶片上,而可對應於髙速資料之傳輸。 茲參照圖1 0說明第2實施例如下。 圚10係表示第2實施例特徵之磁碟裝置之方塊構成 圖。於第2實施例,係在A/D轉換器將類比訊號轉換爲 數位值時,在A/D轉換器前段備有取樣保持電路,而由 取樣保持電路變成D C性位準,儘量減小A/D轉換器之 取樣誤差。 於圖1 0所示之構成,與圖1所示構成相異之點,係 具有將主動濾波器7之输出使用取樣時鐘而進行取樣/保 持所用之取樣/保持電路3 1,又,在A/D轉換器8之 後段,具有欲將由A/D轉換器8所轉換之數位訊號進行 乃奎斯特均衡數位橫波濾波器之波形均衡器1 0,與進行 PR處理所用之量子化輸出之頻帶限制之PR處理器1 1 (〔1+0〕電路構成)。 在圖11 ,係表示本實施例之差動型之取樣/保持電 路3 1 ,與A/D轉換器8之方塊構成圖。表示於圖1 1 之取樣/保持電路3 1係可利用如上述第1實施例之圖3 所示之取樣/保持電路。 本紙張尺度適用中國國家標準(€吣)八4規格(210父297公釐』19 _ I I I I I 裝 I 訂—— 線 - . - . (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局負工消費合作社印製 A7 B7 五、發明説明(17) 於圖1 1 ,A/D轉換器8係例如,4位元之閃抹型 來構成比較器電路,與編碼器/閂鎖電路所構成。亦即, 1 5個之比較器電路之输出係输入編碼器/閂鎖電路,做 爲4位元之數位输出訊號傳输到後段之波形均衡器1 0。 在本實施例係在比較器電路之前段附加取樣/保持電路 3 1 ,就可對於高頻率之輸入訊號也可盡量抑制A/D轉 換器之取樣誤差。又,在本實施例,A/D轉換器8之輸 入頻率,係由取樣/保持電路31而變成D C性位準,而 •可容易實現A/D轉換器8之高速取樣。亦即,由於取樣 /保持電路3 1 ,即可將A/D轉換器構成差動型電路, 而可提升耐雜訊特性。在此,若欲在電路間盡量降低雜訊 干擾,使取樣/保持電路3 1與A/D轉換器8之電源端 子之接地端子共用,而與其他電路區域分離也很重要之事 〇 在圖12,表示A/D轉換器之AC特性之一之S/ N劣化度之評價結果之一例。如圓1 2所示,將由取樣/ 保持電路31備於A/D轉換器前段時與不設時之S/N 劣化度做比較,就曉得對於類比輸入訊號之輪入頻率之取 樣/保持功能之效果。於圖1 2,係將輸入頻率以取樣時 鐘加以規格化。又,做爲調變符號係表示使用8 - 9轉換 符號之例。若資料傳输速度爲8 0M位元/秒時取樣時鐘 fCLK將變成90MHz ,而類比輸入訊號之頻率將在 9MHz〜4 5MHz之間發生變化。 如圖1 2所示,A/D轉換器係隨著输入頻率變高, 本紙張尺度適用中國國家標準(CNS)A4规格(210X297公釐i go _ (請先閱讀背如之注意事項再填寫本頁) -裝. 訂 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(18) 其S / Ν劣化度會增 大* 亦即 * A C動 態精度 係 訊 號 頻 率 愈高愈 降低,而變成 有效 位元 數減少* 因而, 因 備 有 取 樣 /保持 電路就可降低 取樣 誤差 ,其結果 ,將可 大 爲 改 善 S / Ν劣 化度。若具有 取樣 /保 持功能時 ,與沒 有 時 來 做 比 較時, 就以高頻率输 入範 圍之 0 . 5 f C L K ( 相 當 於 4 5 Μ Η ζ )之點其 S / Ν劣 化度將會 降低大 約 — 半 〇 又 ,在低 頻率輸入範圍 之0 • 1 2 5 f C L K也 具 有 相 同 效 果。亦 即,因附加了 取樣 /保 持電路3 1,可 壓 低 S / N 劣化度 ,所以,習知 沒有 取樣 /保持功 能時, 由 6 位 元 所 構成之 A / D轉換器 不至 於導 致性能劣 化,而 可 減 少 到 5 位元或 其以下之位元 數· 此結 果,分別 可降低 電 路 規 模 9 消费電 力晶片大小, 並且 ,可 實現高速 資料傅 輸 而 其 效 果爲極 大β 在 本實施例,雖 然說 明了 P R均衡 化,但 是 也 可 適 用 於Ε Ρ R (Extended PR ) 或 Ε Ε P R C Extended EPR ) 。若欲 適用於Ε P R 均衡 化時 ,P R處 理器可 採 用 將 ( 1 + D ) 電路與(1 + D ) 電路 構成爲串 聯之連 接 0 亦 即 贅 可應用 於P R M L訊 號處 理方 式,Ε P R M L 訊 號 處 理 方 式,Ε Ε P R M L 訊 號處 理方 式。 又 ,如圖1 3所 示1 將第 1實施例 之頻帶 限 制 器 3 0 ,與第 2實施例之取 樣/ 保持 電路3 1 之兩者 設 於 A / D 轉換器 8之前段也可 以。 藉此 ,就可更 加壓低 S / N 劣 化 度。 茲 於圖1 4表示 了與 習知 例做比較 時之本 發 明 之 低 消 •訂 線 娜尺度適用中國國家標準(CNS ) Μ規格(廳2晴2 請 先· 閲 讀 背 面· 之 注 意 事 項 再 填 本衣 頁 經濟部中央標準局員工消費合作社印製 A 7 B7 五、發明説明(19 ) 費電力效果之一例。於圖1 4 ,做爲習知例,係在圖1 5 所示之構成係表示將A/D轉換器,均衡器,IMterbi解 碼器及其他之數位電路構成爲6位元,而將全體之電力視 爲1 . 0 0時之各區域之電力比。又,於圖1 4,在圖1 所示之第1實施例之構成係,成爲與習知技術相同資料俥 輸速度時,將A/D轉換器(差動型),均衡器,Viter-bi解碼器及其他數位電路構成爲5位元時,將習知技術構 成之全體電力視爲1 . 0 0而分別表示其電力比。並且, 於圇1 4 ,如圖1 0所示之第2實施例之構成時,若软變 成與習知技術相同之資料傳輸速度時將A/D轉換器(差 動型),均衡器,Viterbi解碼器及其他數位電路構成爲 5位元時,將習知技術構成之全體電力視爲1 . 0 〇而分 別表示其電力比。 與習知例之消费電力視爲1 . 0 0時相較,本發明第 1實施例爲0 . 8 5,而預估可削減約1 5%。又,本發 明第2實施例,係變成0 . 6 5,具有約3 5%之削減效 果。並且,若依據各實施例隨著低消費電力比也具有晶片 面積之削減效果,而最終將可達成低成本化。 若依據第1及第2實施例,由於由A/D轉換器前段 之類比訊號進行P R處理,可降低頻率頻帶,所以,將可 進行高精度之資料取樣,而可對應於高精度之資料取樣。 並且,將A/D轉換器構成爲差動型,而可進行高精度之 資料取樣,可降低A/D轉換器之位元數,而也可削減波 形均衡化部等之電路規模。亦即,因減少位元數,如圖9 本紙張尺度適用中國國家標準(CNS ) A4規格(210x 297公赛) 22 - ---------裝— (請先閲讀背*-之注意事項再填寫本頁) 訂 A7 ^01742 B7___ 五、發明説明(20 ) 所示,至少可將讀出部,與A/D轉換器,與波形均衡化 部,與解碼部,與P L L部,與AG C部,與記錄部高稹 體於同一晶片上,而可實現讀出/睿寫訊號處理之高速化 ,高精度化。 又,或依據第2實施例,因在A/D轉換器之前段, 裝設取樣/保持電路,而可對應於取樣/保持電路及將A /D轉換器構成差動型電路,而就進行高精度之資料取樣 。其結果,就可削減A/D轉換器之位元數。 又,如依據各實施例,就可構成高積體之A/D轉換 器內藏記錄再生用半導體積體電路,而可達成記錄再生裝 置之小型化,高速化,低電力化。 II I I I I 裝 I I I n 線 (請先閱讀背Φ-之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 本紙浪尺度適用中國國家梯準(CNS ) A4規格(210X29*7公發·> 23 -