SU1256176A1 - Фазовый синхронизатор - Google Patents

Фазовый синхронизатор Download PDF

Info

Publication number
SU1256176A1
SU1256176A1 SU853887728A SU3887728A SU1256176A1 SU 1256176 A1 SU1256176 A1 SU 1256176A1 SU 853887728 A SU853887728 A SU 853887728A SU 3887728 A SU3887728 A SU 3887728A SU 1256176 A1 SU1256176 A1 SU 1256176A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
output
inputs
input
bus
Prior art date
Application number
SU853887728A
Other languages
English (en)
Inventor
Александр Константинович Галанчук
Сергей Александрович Колесов
Юрий Васильевич Соколов
Original Assignee
Предприятие П/Я А-3821
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3821 filed Critical Предприятие П/Я А-3821
Priority to SU853887728A priority Critical patent/SU1256176A1/ru
Application granted granted Critical
Publication of SU1256176A1 publication Critical patent/SU1256176A1/ru

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники . Цель изобретени  - расширение функциональных возможностей устройства. Фазовый синхронизатор содержит коммутатор 2 и группу 3 из п последовательно соединенных элементов задержки. Введение группы 1 из п триггеров, каждый из которых D-типа, и выполнение коммутатора 2 в виде группы из п элементов И-ИЛИ позвол ют осуществить фазовую синхронизацию входной импульсной последовательности с асинхронным сигналом. 1 ил. N9 СП О) 05

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники .
Цель изобретени  - расширение функциональных возможностей путем фазовой синхронизации выходной импульсной последовательности с асинхронным сигналом.
На чертеже приведена электрическа  структурна  схема устройства.
Фазовый синхронизатор содержит группу 1 из п триггеров, каждый из которых D-типа, коммутатор 2, выполненный в виде группы из п элементов И-ИЛИ, группу 3 из п последовательно соединенных элементов задержки , выходы каждого из которых соединены с соответствующими входами первой .группы входов коммутатора 2, причем вход первого элемента задержки из группы 1 п последовательно соединенных элементов задержки соединен с шиной 4 тактовых импульсов , с дополнительным входом первой группы входов коммутатора 2 и с D-входом первого триггера из группы 1 п триггеров, пр мой выход которого соединен с дополнительным входом второй группы входов коммутатора 2 и с инверсным выходом последнего триггера из группы 1 п триггеров, С-вход которого соединен с шиной 5 асинхронного сигнала и с С-входами каждого триггера из группы 1 п триггеров. Причем выходы элементов задержки группы 2 последовательно соединенных элементов задержки соединены с D-входами соответствуюш,их триггеров из группы 1 п триггеров, инверсный выход каждого триггера из группы 1 п триггеров соединен с пр мым выходом последующего триггера из группы 1 п триггеров и с соответствующими входами второй группы входов коммутатора 2, выход которого соединен с выходной шиной 6.
Коммутатор 2 выполиен в виде К двух- входовых конъюнкторов, объединенных по ин версным выходам в монтажное ИЛИ. Такое соединение допускают ТТЛ-вентили с открытым коллектором либо ЭСЛ-вентили с открытым эмиттером.
Фазовый синхронизатор работает следующим образом.
На щину 4 поступают тактовые импульсы с периодом повторени  Т. Проход  через группу 3 последовательно соединенных элементов задержки, сигнал размножаетс  на К фаз, кажда  из которых отстоит от соседней на врем  Т/К. Эти фазы посто нно присутствуют на D-входах соответствующих триггеров группы 1. В момент прихода на объединенные С-входы триггеров группы 1 асинхронного сигнала последние устанавливаютс  в логические состо ни , соответствующие уровн м фаз сигнала с щи- ны 4 на их D-входах.
ВНИИПИ Заказ 4835/56 Тираж 816 Подписное Филиа.л ППП «Патент, г. Ужгород, ул. Проектна , 4
Рассмотрим два соседних триггера. Предположим , что на D-входе первого триггера из группы 1 в момент прив зки присутствовал уровень «лог. О и он установилс 
в состо ние «Лог. О, что соответствует уровню «Лог.1, установившемус  на его инверсном выходе. На D-входе следующего за ним триггера из группы 1 в момент прив зки все еще присутствует уровень «Лог. 1«, и он установитс  в состо ние «Лог. 1. Таким
образом, на объединенных инверсном и пр мом выходах этих двух триггеров из группы 1 устанавливаетс  уровень «Лог. 1. Особенностью распределени  сигналов в устройстве в момент прив зки  вл етс  то, что рабочий фронт переключени  сигнала с шины 4 из «Лог. 1 в «Лог. О, расположен между D-входами первого и второго рассмотренных триггеров из группы 1. Видно, что в группе 1 п триггеров в состо ние «Лог.1 установитс  лишь одна пара объединенных
выходов. Сформированный в момент прив зки уровень «Лог. i пропускает через коммутатор 2 ту фазу, рабочий фронт переключени  которой из «Лог. 1 в «Лог. О наиболее близок к фронту внешнего асинхронного сигнала. Установивщеес  состо ние
триггеров из группы 1 сохран етс  до прихода очередного асинхронного сигнала.

Claims (1)

  1. Формула изобретени 
    Фазовый синхронизатор, содержащий группу из п последовательно соединенных элементов задержки, выход каждого из которых соединен с соответствующим входом первой группы входов коммутатора, шину тактовых импульсов и выходную шину, отличающийс  тем, что, с целью расширени  функциональных возможностей путем фазовой синхронизации выходной импульсной последовательности с асинхронным сигналом в него введены шина асинхронного сигнала , группа из п триггеров, каждый из которых D-типа, D-вход первого из которых соединен с входом первого элемента задержки из группы п последовательно соединенных элементов задержки, с шиной тактовых импульсов и с дополнительным входом
    первой группы входов коммутатора, выполненного в виде.группы из п элементов И - ИЛИ пр мой выход - с дополнительным вхо дом второй группы входов коммутатора и с инверсным выходом последнего триггера из группы п триггеров, С-вход которого соединей с шиной асинхронного сигнала и С-входами каждого триггера из группы п триггеров , инверсный выход каждого из которых соединен с пр мым выходом последующего триггера из группы п триггеров и с соответствующим входом второй группы входов коммутатора , выход кЬторого соединен с выходной шиной.
SU853887728A 1985-03-26 1985-03-26 Фазовый синхронизатор SU1256176A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853887728A SU1256176A1 (ru) 1985-03-26 1985-03-26 Фазовый синхронизатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853887728A SU1256176A1 (ru) 1985-03-26 1985-03-26 Фазовый синхронизатор

Publications (1)

Publication Number Publication Date
SU1256176A1 true SU1256176A1 (ru) 1986-09-07

Family

ID=21174392

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853887728A SU1256176A1 (ru) 1985-03-26 1985-03-26 Фазовый синхронизатор

Country Status (1)

Country Link
SU (1) SU1256176A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 688983, кл. Н 03 К 5/153, 1978. Авторское свидетельство СССР № 881992, кл. Н 03 К 5/153, 1980. *

Similar Documents

Publication Publication Date Title
GB2103042A (en) Electronic control circuit for a bistable relay
SU1256176A1 (ru) Фазовый синхронизатор
SU1274135A1 (ru) Устройство дл выделени одиночного импульса
SU1298902A1 (ru) Синхронный делитель частоты на двенадцать
SU1322469A1 (ru) Синхронный делитель частоты
SU1298909A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1406787A1 (ru) Синхронный делитель частоты
SU1238171A1 (ru) Триггерное устройство
SU1188884A1 (ru) Делитель частоты следовани импульсов
SU1132368A1 (ru) Делитель частоты с нечетным коэффициентом делени (его варианты)
SU1213529A1 (ru) Устройство синхронизации
SU1330753A1 (ru) Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени
SU574842A1 (ru) Устройство дл многорежимного управлени трехфаным шаговым двигателем
SU1190520A1 (ru) Синхронный счетчик
SU1298903A1 (ru) Синхронный делитель частоты по модулю 2 @ -1
SU1167729A2 (ru) Делитель частоты импульсов
SU1238216A1 (ru) Синхронный детектор изменений входного сигнала
SU1734199A1 (ru) Устройство синхронизации импульсов
SU1243128A1 (ru) Делитель частоты следовани импульсов
SU1338061A1 (ru) Синхронный делитель частоты на 10
SU765970A1 (ru) Четырехтактный распределитель импульсов дл управлени шаговым двигателем
SU1651374A1 (ru) Синхронный делитель частоты
SU1539976A1 (ru) Устройство дл синхронизации импульсов
SU930629A1 (ru) Селектор импульсов по длительности
SU1225010A1 (ru) Синхронный делитель частоты на 16