SU1243128A1 - Делитель частоты следовани импульсов - Google Patents

Делитель частоты следовани импульсов Download PDF

Info

Publication number
SU1243128A1
SU1243128A1 SU853841100A SU3841100A SU1243128A1 SU 1243128 A1 SU1243128 A1 SU 1243128A1 SU 853841100 A SU853841100 A SU 853841100A SU 3841100 A SU3841100 A SU 3841100A SU 1243128 A1 SU1243128 A1 SU 1243128A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
input
output
triggers
inputs
Prior art date
Application number
SU853841100A
Other languages
English (en)
Inventor
Игорь Владимирович Колосов
Александр Владимирович Колосов
Original Assignee
Предприятие П/Я М-5068
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5068 filed Critical Предприятие П/Я М-5068
Priority to SU853841100A priority Critical patent/SU1243128A1/ru
Application granted granted Critical
Publication of SU1243128A1 publication Critical patent/SU1243128A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к вычислительной технике и предназначено дл  синхронного делени  частоты входных импульсов на 2,5 и 5. Цель изобретени  - повьшение быстродействи  и стабильности работы устройства . Делитель содержит триггеры 1 и 2 Г -типа, триггер 3 1К-типа, входные и выходные шины. Достижению поставленной цели способствует вве- . дение в делитель триггера 4 1К-типа, элемента И-НЕ 5 и образование новых св зей между элементами устройства. 2 ил. U 00 to 00

Description

1
Изобретение относитс  к вычислительной технике и предназначено дл  синхронного делени  частоты входных импульсов на 2,5 и 5.
Цель изобретени  - повышение быстродействи  и стабильности работы. На фиг. 1 представлена электрическа  структурна  делител  частоты; на фиг. 2 - временные диаграммы , по сн ющие его работу.
Делитель частоты. следовани  импульсов содерзкит .триггеры 1 и 2 Г -типа, триггеры 3 и 4 1К-типа, элемент И-НЕ 5, при этом С-входы всех Триггеров соединены с входной шиной 6, пр мой выход первого триггера 1 подключен в I) -входу второго триг- гера 2 и к S- и К-входам третг:.его триггера 3, пр мой выход которого соединен с S-входом первого триггера 1, инверсньй выход второго триггера 2 подключен к ГЬвходу первого триггера .1, а пр мой выход второго триггера 2 соединен с первым входом элемента И-НЕ 5 и с S-I- и К-входа- ми четвертого триггера 4, пр мой выход которого соединен с 5--входом второго триггера 2 и вторым входом элемента И-НЕ 5, инверсный выход четвертого триггера 4 соединен с 1-входом третьего триггера 3, выходна  шина 7 соединена с выходом элемента И-НЕ 5 .
Делитель частоты работает следующим образом. I
В начальный момент триггеры 1-3
наход тс  в единичном состо нии, а триггер 4 - в нулевом. На шину 6 поступает, например, симметричный сигнал. Тогда передним фронтом первого импульса входной частоты (фиг. 2с.) в момент tl триггер 1 переключаетс  в нулевое состо ние (фиг. 2б); в момент t2 задним фронтом первого входного импульса триггер 4 переключаетс  в единичное состо ние (фиг. 2и), разреша  тем самы переключение триггера 2, и в момент t3 передним фронтом второго входного импульса триггер 2 переключаетс  в нулевое состо ние (фиг. 2Ь), нулевой уровень с выхода которого, поступа  на S-вход триггера 4, запрещает переключение последнего в нулевое состо ние. В момент t4 триггеры 1 и 2 наход тс  в нулевом состо нии нулевые уровни с выходов которых, поступа  на S-входы триггеров 3 и 4
1282
запрещают их переключение по (,-вхо- дам, в момент t5 перед}1им фронтом третьего входного импульса триггер 1 переключаетс  в единичное состо ние , при этом происходит разблокировка триггера 3 и в момент t6 задним фронтом третьего входного импульса триггер 3 переключаетс  в нулевое состо ние (фиг. 2i , поскольку в этот
момент на его 1-входе - нулевой уровень , а на К-входе - единичный уровень . Нулевой уровень с выхода трит - гера 3, поступа  на S-вход триггера I , блокирует его переключение в нулевое состо ние по С-входу. В момент t7 передним фронтом четвертого входного импульса в единичное состочние переключаетс  триггер 2 (фиг. 2 Ь), при этом происходит разблокировка
по триггера 4, который в момент t8 задним фронтом четвертого импульса переключаетс  в нулевое состо ние (фиг. 2). В момент t9 триггеры 3 и 4 наход тс  в нулевом
состо нии и блокируют по S-входам переключение триггеров 1 и 2 входными импульсами. В момент tlO задним фронтом п того входного импульса триггер 3 переключаетс  в единичное
состо ние (фиг. 2 г) , поскольку в
этот момент на его I и К-входах присутствуют единичные уровни и триггеры 1-3 наход тс  в единичном состо нии , а триггер 4 - в нулевом. Таким образом, предлагаемое устройство вернулось в исходное состо ние, после чего цикл делени  повтор етс .

Claims (1)

  1. Формула изоб ретени 
    Делитель частоты следовани  импульсов , содержаш;ий три триггера, С-вход первого из которых соединен с входной шиной, пр мой выход - с информационным входом второго триггера , инверсный выход которого соединен с информационным входом первого триггера, и выходную шину, отличающийс  тем, что, с дельн) повышени  быстродействи  и стабильности работы, в него введены элемент И-НЕ и четвертый триггер, причем первый и второй триггеры выполнены D -типа, третий и четвертый -- 1К-типа, при этом С-входы вто- рого,,третьего и четвертого триггеров соединены с входной шиной, пр - мой выход первого триггера соединен с S- и К-входами третьего триггера.
    пр мой выход которого подключен к S-входу первого триггера, .пр мой выход второго триггера подключен к первому входу элемента И-НЕ, выход которого соединен с выходной шиной, а также к S-, 1-й К-входам четверРедактор Л. Гратилло
    Составитель А. Соколов
    Техред И. Верес Корректор М. Максимишинец
    Заказ 3718/57Тираж 816Подписное
    ВПИШИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д, 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    того триггера, пр мой выход которого соединен с вторым входом эле- , мента И-НЕ и S - входом второго триггера , инверсный выход с Г - входом третьего триггера .
    фиг. 2
SU853841100A 1985-01-07 1985-01-07 Делитель частоты следовани импульсов SU1243128A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853841100A SU1243128A1 (ru) 1985-01-07 1985-01-07 Делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853841100A SU1243128A1 (ru) 1985-01-07 1985-01-07 Делитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1243128A1 true SU1243128A1 (ru) 1986-07-07

Family

ID=21157582

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853841100A SU1243128A1 (ru) 1985-01-07 1985-01-07 Делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1243128A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1133665, кл. Н 03 К 23/00, 01.10.82. Авторское свидетельство СССР 1019642, кл. Н 03 К 23/40, -04.01.82. Авторское свидетельство СССР № 980292, кл. Н 03 К 23/40, 17.06.81. *

Similar Documents

Publication Publication Date Title
SU1243128A1 (ru) Делитель частоты следовани импульсов
SU1243131A1 (ru) Делитель частоты следовани импульсов
SU1411950A1 (ru) Формирователь импульсов
SU1363432A1 (ru) Частотно-фазовый дискриминатор
SU1358080A1 (ru) Устройство экстрапол ции временного интервала
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU1243105A1 (ru) Формирователь импульсов
SU1274135A1 (ru) Устройство дл выделени одиночного импульса
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1243111A1 (ru) Формирователь одиночного импульса
SU1226451A1 (ru) Генератор последовательности случайных чисел
SU1525876A1 (ru) Устройство дл выделени тактового импульса
SU1275746A1 (ru) Устройство дл синхронизации импульсов
SU1293834A1 (ru) Устройство дл выделени одиночного импульса из серии
SU1580535A2 (ru) Троичное счетное устройство
SU1298903A1 (ru) Синхронный делитель частоты по модулю 2 @ -1
SU1324101A1 (ru) Распределитель импульсов на нечетное число каналов
SU1444931A2 (ru) Генератор импульсов
SU1307585A1 (ru) Синхронный делитель частоты на 15 на @ -триггерах
SU1290514A1 (ru) Делитель частоты
SU1228249A1 (ru) Устройство дл формировани сигналов разностной частоты
SU1145476A1 (ru) Синхронный делитель частоты следовани импульсов на 5
SU1599987A1 (ru) Устройство дл разделени импульсов
SU1322469A1 (ru) Синхронный делитель частоты
SU1213531A1 (ru) Устройство дл выделени одиночных импульсов