NL8600967A - Televisiesignaalgeheugeninschrijfschakeling. - Google Patents

Televisiesignaalgeheugeninschrijfschakeling. Download PDF

Info

Publication number
NL8600967A
NL8600967A NL8600967A NL8600967A NL8600967A NL 8600967 A NL8600967 A NL 8600967A NL 8600967 A NL8600967 A NL 8600967A NL 8600967 A NL8600967 A NL 8600967A NL 8600967 A NL8600967 A NL 8600967A
Authority
NL
Netherlands
Prior art keywords
clock signal
data
circuit
memory
signal
Prior art date
Application number
NL8600967A
Other languages
English (en)
Original Assignee
Philips Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Nv filed Critical Philips Nv
Priority to NL8600967A priority Critical patent/NL8600967A/nl
Priority to EP87200650A priority patent/EP0242908A1/en
Priority to US07/037,768 priority patent/US4858009A/en
Priority to JP62092943A priority patent/JPS62254582A/ja
Publication of NL8600967A publication Critical patent/NL8600967A/nl

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • H04N7/0132Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter the field or frame frequency of the incoming video signal being multiplied by a positive integer, e.g. for flicker reduction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0105Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level using a storage device with different write and read speed

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Description

* ' * * PHN 11.727 1 N.V. Philips' Gloeilampenfabrieken te Eindhoven. Televisiesignaalgeheugeninschrijfschakeling.
De uitvinding heeft betrekking op een televisiesignaalgeheugeninschrijfschakeling met een geheugenkloksignaalgenerator die met een inschrijfkloksignaalingang van een geheugen is gekoppeld voor het in het geheugen 5 inschrijven van aan een datasignaalingang ervan toe te voeren monsters van een televisiesignaal die met behulp van een door een datakloksignaalgenerator opgewekt datakloksignaal zijn verkregen, welk datakloksignaal een frequentie heeft die door middel van een regellus koppelbaar is met de lijnfrequentie van het televisiesignaal.
10 Dit het Duitse oktrooischrift 31 28 727 is een televisiesignaalgeheugeninschrijfschakeling van de bovengenoemde soort bekend waarbij met het datakloksignaal ook een inschrijf- en een uitleeskloksignaal van het geheugen in frequentie zijn gekoppeld.
Daardoor is een eenvoudige inschrijfschakeling zonder buffergeheugen 15 mogelijk en kunnen tussen twee inschrijfacties bijvoorbeeld drie uitleesacties van het geheugen worden uitgevoerd zodat het geheugen gebruikt kan worden voor het met een verhoogde rasterfrequentie weergeven van een televisiesignaal. Bij variaties van de lijnfrequentie van het televisiesignaal die bijvoorbeeld kunnen voorkomen bij 20 televisiesignalen die afkomstig zijn van videorecorders, blijkt het moeilijk te zijn de beeldpunten van de opvolgende rasters op dezelfde plaatsen op het scherm van een beeldweergeefbuis te krijgen.
De uitvinding heeft ten doel een correcte weergave van een via het geheugen gevoerd televisiesignaal op eenvoudige wijze 25 mogelijk te maken.
Een televisiesignaalgeheugeninschrijfschakeling van de in de aanhef genoemde soort volgens de uitvinding heeft daarom tot kenmerk, dat de geheugenkloksignaalgenerator vrijlopend is op een frequentie hoger dan de hoogste bij eventuele variaties voorkomende frequentie van 30 het datakloksignaal, terwijl met de datasignaalingang een dataverschuivingsschakeling en met de inschrijfkloksignaalingang een impulsonderdrukkingsschakeling is gekoppeld welke r * : * 7 ' r -Ji PHN 11.727 '2 dataverschuivingsschakeling en impulsonderdrukkingsschakeling zijn gekoppeld met een uitgangsschakeling van een met de datakloksignaalgenerator en de geheugenkloksignaalgenerator gekoppelde fasedetectieschakeling voor het verschuiven van het datasignaal en het 5 onderdrukken van een geheugenkloksignaalimpuls bij het overschrijden van een bepaalde faseverhouding tussen het datakloksignaal en het geheugenkloksignaal.
Hierdoor wordt bereikt dat elke inschrijfkloksignaalimpuls die aan het geheugen wordt aangeboden, 10 correspondeert met een televisiesignaalmonster en wanneer per televisiesignaalmonster twee inschrijfkloksignaalimpulsen dreigen op te treden één daarvan onderdrukt wordt. De inschrijfkloksignaalimpulsen liggen daarbij in een frequentieraster dat niet met een variërende frequentie is gekoppeld en dus zo stabiel mogelijk kan worden gemaakt en 15 met een stabiele uitleeskloksignaalfrequentie kan zijn gekoppeld waardoor een stabiele weergave op een beeldweergeefbuis mogelijk wordt.
De uitvinding zal nu aan de hand van de tekening worden toegelicht.
In de tekening illustreert 20 figuur 1 met een principeschema een mogelijke uitvoering van een televisiesignaalgeheugeninschrijfschakeling volgens de uitvinding, figuur 2 met een aantal golfvormen een aantal signalen zoals die in de schakeling van figuur 1 optreden, 25 figuur 3 met een principeschema een andere mogelijke uitvoering van een televisiesignaalgeheugenschakeling volgens de uitvinding en figuur 4 met een aantal golfvormen een aantal signalen zoals die in de schakeling van figuur 3 optreden.
30 In figuur 1 wordt aan een ingang 1, die verbonden is met een ingang 3 van een als analoog-digitaalomzetter uitgevoerde bemonsteringsschakeling 5 en met een ingang 7 van een synchronisatiesignaalafscheider 9, een televisiesignaal toegevoerd.
Een uitgang 11 van de bemonsteringsschakeling 5 levert 35 aan een ingang 13 van een dataverschuivingsschakeling 15 een bemonsterd televisiesignaal dat in het vervolg datasignaal zal worden genoemd. De uitgang 11 is meervoudig als de bits van het datasignaal per i ’ > »*· * PHN 11.727 3 televisiesignaalmonster gelijktijdig ter beschikking staan en enkelvoudig als deze bits serieel worden afgegeven. Duidelijkheidshalve is de dataverschuivingsschakeling enkelvoudig getekend. De werking van de schakeling is in beide gevallen in principe dezelfde.
5 Een uitgang 17 van de dataverschuivingsschakeling 15 levert aan een datasignaalingang 19 van een geheugen 21 een datasignaal dat in positie is gecorrigeerd zoals verderop zal worden verklaard.
Een bemonsteringssignaalingang 23 van de bemonsteringsschakeling 5 is verbonden met een uitgang 25 van een 10 datakloksignaalgenerator 27 die verder aan een datakloksignaalingang 29 van de dataverschuivingsschakeling 15, aan een datakloksignaalingang 31 van een fasedetectieschakeling 33 en aan een ingang 35 van een frequentiedeler 37 ligt.
Een regelsignaalingang 39 van de 15 datakloksignaaloscillator 27 is verbonden met een uitgang van een fasedetector 41 waarvan een ingang aan een uitgang van de frequentiedeler 37 ligt en een andere ingang is verbonden met een uitgang 43 van de synchronisatiesignaalafscheider 9 waaraan synchronisatiesignalen H met de lijnfrequentie van het 20 televisiesignaal optreden. Deze synchronisatiesignalen worden ook toegevoerd aan een ingang 45 van het geheugen 21 aan een ingang 47 waarvan verder synchronisatiesignalen V met de rasterfrequentie van het televisiesignaal afkomstig van een uitgang 49 van de synchronisatiesignaalafscheider 9 worden toegevoerd.
25 Tengevolge van de regellus met de frequentiedeler 37 en de fasedetector 41 is het datakloksignaal aan de uitgang 25 van de datakloksignaalgenerator 27 in frequentie gekoppeld aan de lijnfrequentie van het televisiesignaal. De golfvorm S1 van dit datakloksignaal is in figuur 2 geschetst.
30 De fasedetectieschakeling 33 heeft een geheugenkloksignaalingang 51 waaraan een van een uitgang 53 van een geheugenkloksignaalgenerator 55 afkomstig geheugenkloksignaal wordt toegevoerd waarvan de golfvorm in figuur 2 met S2 is aangeduid. De geheugenkloksignaalgenerator 55 is vrijlopend dat wil zeggen niet in 35 frequentie gekoppeld met de lijnfrequentie en met het datakloksignaal.
De frequentie van het geheugenkloksignaal wordt bij voorkeur zeer stabiel gehouden en wordt iets hoger gekozen dan de hoogste bij 88003«7
^ I
PHN 11.727 4 variaties optredende dataklokfrequentie. Een verdere uitgang 57 van de geheugenkloksignaalgenerator 55 levert aan een uitleeskloksignaalingang 59 een uitleeskloksignaal dat op een gewenste manier in frequentie en fase aan het geheugenkloksignaal is gekoppeld afhankelijk van het doel 5 waarvoor het geheugen 21 wordt gebruikt.
De fasedetectieschakeling 33 heeft een uitgangscombinatie 59, 61 waaraan signalen met een in figuur 2 met S3 en S4 geschetste golfvorm optreden. Deze uitgangscombinatie 59, 61 is verbonden met een ingangscombinatie 63, 65 van de dataverschuivingsschakeling 15 en met 10 een ingangscombinatie 67, 69 van een impulsonderdrukkingsschakeling 71 waarvan een geheugenkloksignaalingang 73 is verbonden met de uitgang 53 van de geheugenkloksignaalgenerator 55 en een uitgang 75 is verbonden met een inschrijfkloksignaalingang 77 van het geheugen 21.
In de fasedetectieschakeling 33 is de 15 datakloksignaalingang 31 verbonden met de D-ingang van een D-flip-flop 79 waarvan de kloksignaalingang C een geïnverteerd geheugenkloksignaal ontvangt van de geheugenkloksignaalingang 51. De Q-uitgang van de D-flip-flop 79 ligt aan de uitgang 59 en de Q-uitgang aan de uitgang 61 van de fasedetectieschakeling 33. Omdat de D-flip-flop 79 op de positief 20 gaande flanken van zijn kloksignaal en dus op de negatief gaande flanken van het geheugenkloksignaal S2 de waarde van het datakloksignaal S1 aan zijn D-ingang opslaat, ontstaat de golfvorm S3 die laag is wanneer S1 laag is en die hoog is wanneer S1 hoog is als de negatief gaande flanken van S2 optreden. De golfvorm S3 vertoont dus telkens wanneer de negatief 25 gaande flank van S2 een flank van S1 passeert een sprong op het moment dat de betreffende negatieve flank van S2 optreedt. Na de passage van een negatieve flank van S1 een positieve sprong en na de passage van een positieve flank van S1 een negatieve sprong.
In de impulsonderdrukkingsschakeling 71 is de ingang 67 30 verbonden met een ingang van een niet-EN-poort 81 waarvan een verdere ingang aan de ^-uitgang van een D-flip-flop 83 ligt waarvan de D-ingang is verbonden met de ingang 69 en de kloksignaalingang C met de geheugenkloksignaalingang 73 van de fasedetectieschakeling 71. De uitgang van de niet-EN-poort 81 is verbonden met een ingang van een EN-35 poort 85 waarvan een verdere ingang met de geheugenkloksignaalingang 73 en de uitgang met de uitgang 75 van de impulsonderdrukkingsschakeling 71 is verbonden.
Ö ^ , v, ,j ·.) J
PHN 11.727 5
De Q-uitgang van de D-flip-flop 83 geeft een over een geheugenkloksignaalperiode vertraagd geïnverteerd ingangssignaal af dat in figuur 2 met een golfvorm S5 is geschetst. Hierdoor ontstaat aan de uitgang van de niet-EN-poort 81 een signaal dat in figuur 2 met 5 de golfvorm S6 is geschetst en dat telkens optreedt gedurende een geheugenkloksignaalperiode nadat een passage van een negatieve S2-flank voorbij een positieve S1-flank heeft plaats gevonden. Door de EN-poort 85 wordt dan een geheugenkloksignaalimpuls onderdrukt hetgeen in de in figuur 2 geschetste golfvorm S7 is geschetst. In die periode wordt dus 10 geen inschrijfkloksignaalimpuls aan de inschrijfkloksignaalingang 77 van het geheugen 21 tegevoerd.
De dataverschuivingsschakeling 15 heeft een D-flip-flop 87 waarvan de kloksignaalingang C een geïnverteerd datakloksignaal krijgt toegevoerd van de ingang 29 en waarvan de D-ingang is verbonden 15 met de datasignaalingang 13 van de dataverschuivingsschakeling 15 die tevens aan een ingang van een EN-poort 89 ligt. De Q-uitgang van de D-flip-flop 87 ligt aan een ingang van een EN-poort 91. Een verdere ingang van de EN-poort 89 respektievelijk 91 is verbonden met de ingang 63 respektievelijk 65 van de dataverschuivingsschakeling 15. De uitgangen 20 van de EN-poorten 89 en 91 zijn elk verbonden met een ingang van een 0F-poort 93 waarvan de uitgang aan de uitgang 17 van de dataverschuivingsschakeling 15 ligt.
In de perioden tussen telkens twee positieve flanken van het datakloksignaal treedt het datasignaal aan de ingang 13 van de 25 dataverchuivingsschakeling 15 op. Deze perioden zijn in figuur 2 bij D aangegeven met D1r D2, ... D7. In de perioden tussen telkens twee negatieve flanken van het datakloksignaal treedt aan de Q-uitgang van de D-flip-flop een over een halve rasterkloksignaalperiode vertraagd datasignaal op. Deze perioden zijn in figuur 2 bij Dd aangegeven met 30 D1, D2, ___, D7.
Gedurende de tijd dat S4 hoog is, verschijnt het vertraagde datasignaal Dd aan de uitgang 17 van de dataverschuivingsschakeling 15 en gedurende de tijd dat S3 hoog is het onvertraagde datasignaal D. Hierdoor wordt verhinderd dat de positieve 35 flanken van het inschrijfkloksignaal S7 te dicht bij de uiteinden van een datasignaalperiode komen of dat er twee van deze flanken in eenzelfde datasignaalperiode kunnen vallen. In figuur 2 is met pijlen 8;':. ;' > · -c PHN 11.727 6 aangegeven bij D en Dd met welke datasignaalperioden de betreffende positieve flanken van het inschrijfkloksignaal S7 corresponderen.
Met behulp van de beschreven schakeling wordt bereikt dat elke volgende werkzame inschrijfkloksignaalimpulsflank correspondeert 5 met slechts een werkzaam datasignaalinterval en omgekeerd.
Als tengevolge van zeer hoge kloksignaal- en datasignaalfrequenties de stijgtijden van de signalen zo groot worden dat het gevaar bestaat dat de correspondentie tussen geheugeninschrijfmomenten en in te schrijven data verloren gaat, kan 10 bijvoorbeeld een schakeling volgens figuur 3 worden toegepast.
In figuur 3 en figuur 4 zijn voor overeenkomstige delen en golfvormen dezelfde verwijzingscijfers gebruikt als in figuur 1 en figuur 2. De delen die niet van die van figuur 1 hoeven te verschillen zijn duidelijkheidshalve weggelaten.
15 Het van de uitgang 25 van de datakloksignaalgenerator 27 afkomstige datakloksignaal wordt nu via een inverter 95 aan een ingang 97 van een omschakelaar 99 toegevoerd die een tweedeler 101 en twee EN-poorten 103 en 105 bevat van elk waarvan een ingang aan de ingang 97 ligt. De andere ingangen van de EN-poorten 103, 105 liggen elk aan een 20 andere uitgang van de tweedeler 101 zodat aan de uitgang van de EN-poort 103, die met een uitgang 107 van de omschakelaar 99 is verbonden, om de andere datakloksignaalimpuls verschijnt. Dit is in figuur 4 met de golfvorm S8 geschetst, de golfvorm S9 van die figuur 4 stelt het uitgangssignaal van de EN-poort 105 voor waaraan de tussengelegen 25 datakloksignaalimpulsen optreden die aan een uitgang 109 van de omschakelaar 99 worden toegevoerd.
De uitgang 107 respektievelijk 109 van de omschakelaar 99 is met een ingang 111 respektievelijk 113 van de fasedetectieschakeling 33 en met een ingang 115 respektievelijk 117 van de 30 dataverschuivingsschakeling 15 verbonden. De ingang 111 respektievelijk 113 ligt aan een kloksignaalingang C van een D-flip-flop 119 respektievelijk 121 waarvan de D-ingang aan een hoge potentiaal ligt zodat bij het optreden van een voorflank van het signaal aan de ingang 111 respektievelijk 113 de Q-uitgang van de D-flip-flop 119 35 respektievelijk 121 hoog wordt. De golfvormen aan de Q-uitgangen van de D-flip-flops 119 en 121 zijn in figuur 4 met S10 respektievelijk S11 aangegeven.
o .· . ; J
PHN 11.727 7
De Q-uitgang van de D-flip-flop 119 respektievelijk 121 is verbonden met de D-ingang van een D-flip-flop 123 respektievelijk 125 waarvan de kloksignaalingangen C het geïnverteerde geheugenkloksignaal S2 krijgen toegevoerd van de geheugenkloksignaalingang 31 van de 5 fasedetectieschakeling 23. Hierdoor wordt op de eerste negatieve flank van S2 die volgt op de positieve flank van S8 respektievelijk S9 waardoor de Q-uitgang van de D-flip-flop 119 respektievelijk 121 hoog werd, de Q-uitgang van de D-flip-flop 123 respektievelijk 125 hoog.
De Q-uitgang van de D-flip-flop 123 respektievelijk 125 10 is verbonden met een ingang van een EN-poort 127 respektievelijk 129 waarvan de andere ingang is verbonden met de geheugenkloksignaalingang 31 van de fasedetectieschakeling 33. De Q-uitgang van de D-flip-flop 123 respektievelijk 125 geeft verder aan een uitgang 131 respektievelijk 133 van de fasedetectieschakeling 33 een signaal af dat in figuur 4 met de 15 golfvorm S11 respektievelijk S13 is geschetst.
De uitgang van de EN-poort 127 respektievelijk 129 die aan de kloksignaalingang C van een D-flip-flop 135 respektievelijk 137 ligt, wordt bij het. optreden van de eerste positieve flank van S2 volgend op de negatieve flank van S2 waardoor de Q-uitgang van de D-flip-20 flop 123 respektievelijk 125 hoog werd, ook hoog, waardoor de Q-uitgang van de D-flip-flop 135 respektievelijk 137 laag wordt. Deze Q-uitgang van de D-flip-flop 135 respektievelijk 137 is via een inverter verbonden met de resetingang R van de D-flip-flop 119 respektievelijk 121 die dan gereset wordt waardoor zijn Q-uitgang, die 25 via een inverter met de resetingang R van de D-flip-flop 135 respektievelijk 137 is verbonden, laag wordt en de D-flip-flop 135 respektievelijk 137 reset. De EN-poort 127 respektievelijk 129 vormt met de D-flip-flop 135 respektievelijk 137 een resetschakeling. De EN-poort 127 respektievelijk 129 zorgt er voor dat de D-flip-flop 119 30 respektievelijk 121 pas een halve geheugenkloksignaalperiode na het optreden van een negatieve geheugenkloksignaalflank kan worden gereset zodat de D-flip-flop 123 respektievelijk 125 voldoende tijd krijgt om de signaalwaarde aan zijn D-ingang in te schrijven. Tengevolge van de aanwezigheid van de D-flip-flop 135 respektievelijk 137 blijft het 35 resetsignaal voor de D-flip-flop 119 respektievelijk 121 slechts aanwezig totdat de resetactie is beëindigd zodat een snelle bereidheid voor een volgende inschrijfactie wordt verkregen.
•y- * PHN 11.727 8
Op de dan volgende tweede negatieve flank van S2 na een positieve flank van S8 respektievelijk S9 wordt de Q-uitgang van de D-flip-flop 123 respektievelijk 125 laag en dus de golfvorm S11 respektievelijk S13. Valt tengevolge van een flankpassage de derde 5 negatieve flank van S2 na het optreden van een positieve flank van S8 respektievelijk S9 waardoor de D-flip-flop 119 respektievelijk 121 geset was, vóór het optreden van de volgende positieve flank van S8 respektievelijk S9, dan blijft S11 respektievelijk S12 laag totdat de vierde negatieve flank van S2 optreedt die dan na de volgende positieve 10 flank van S8 zal vallen. Heeft er geen flankpassage plaats gevonden, dan wordt op die derde negatieve flank S11 respektievelijk S12 weer hoog omdat intussen de D-flip-flop 119 respektievelijk 121 weer geset was door de volgende positieve flank van S8 respektievelijk S9.
De uitgang 131 respektievelijk 133 van de 15 fasedetectieschakeling 33 is verbonden met een ingang 139; 141 van de dataverschuivingsschakeling 15 en met een ingang 143 respektievelijk 145 van de impulsonderdrukkingsschakeling 71.
Van de dataverschuivingsschakeling 15 is de ingang 115 respektievelijk 117 verbonden met de kloksignaalingang C van een D-flip-20 flop 147 respektievelijk 149 van elk waarvan de D-ingang is verbonden met de datasignaalingang 13 van de dataverschuivingsschakeling 15. Hierdoor treedt aan de Q-uitgang van de D-flip-flop 147 respektievelijk 149 telkens na het optreden van een positieve flank van S8 respektievelijk S9 gedurende twee perioden van het datakloksignaal, 25 waarvan de perioden in figuur 4 met D1, 2, 3, ... zijn aangegeven, een vertraagd datasignaal op waarvan de perioden in figuur 4 met D1, 3, 5, ... respektievelijk D2, 4, 6, ... zijn aangegeven.
De Q-uitgang van de D-flip-flop 147 respektievelijk 149 is verbonden met een ingang van een EN-poort 151 respektievelijk 153 30 waarvan de andere ingang aan de ingang 139 respektievelijk 141 van de fasedetectieschakeling 33 ligt en van elk waarvan de uitgang is verbonden met een ingang van een OF-poort 155 waarvan de uitgang aan de uitgang 17 van de dataverschuivingsschakeling 15 ligt. Aan de uitgang 17 treedt nu telkens gedurende een gehele periode van het 35 geheugenkloksignaal S2 volgende op een negatieve flank daarvan een datasignaal op. Wanneer de signalen S11 en S13 beide nul zijn, wordt aan deze uitgang 17 geen signaal afgegeven. In de 86 0 0 967 PHN 11.727 9 impulsonderdrukkingsschakeling 71 wordt dan een geheugenkloksignaalimpuls onderdrukt.
De impulsonderdrukkingsschakeling 71 bevat een OF-poort 157 waarvan de ingangen zijn verbonden met de ingangen 143 en 145 van de 5 impulsonderdrukkingsschakeling 71 en waarvan de uitgang aan een ingang van een EN-poort 159 ligt waarvan de andere ingang is verbonden met de ingang 73 en de uitgang met de uitgang 75 van de impulsonderdrukkingsschakeling 75. Het uitgangssignaal van de OF-poort 157 is in figuur 4 met de golfvorm S14 geschetst waaruit te zien is dat 10 gedurende de perioden van het geheugenkloksignaal S2 dat zowel het signaal S11 aan de ingang 143 als het signaal S13 aan de ingang 145 van de impulsonderdrukkingsschakeling 71 laag zijn, ook S12 laag wordt en de EN-poort 159 geen kloksignaalimpuls kan doorlaten naar de uitgang 75 van de impulsonderdrukkingsschakeling 71 waaraan in de rest van de tijd het 15 inschrijfkloksignaal optreedt.
Het geheugen 21 kan een willekeurig toegankelijk geheugen (RAM) zijn met een vervlochten inschrijving en uitlezing, of een serieel . werkende schakeling. Er kan in het geheugen desgewenst een serie- parallel-omzetting plaats vinden.
20 Wat in het voorgaande datasignaal werd genoemd kan een bit voor bit optredend signaal zijn waarin een aantal bits bij een signaalmonster horen of een signaal met een aantal parallel te verwerken bits per monster. Bij een parallelverwerking moet per bit een dataverschuivingsschakeling worden toegepast.
25 Vanzelfsprekend kunnen andere dataverschuivingsschakelingen, fasedetectieschakelingen of impulsonderdrukkingsschakelingen worden toegepast die gelijksoortige functies vervullen als die hier zijn beschreven.
o·} -:;; j 7

Claims (3)

1. Televisiesignaalgeheugeninschrijfschakeling met een geheugenkloksignaalgenerator (55) die met een inschrijfkloksignaalingang (77) van een geheugen (21) is gekoppeld voor het in het geheugen inschrijven van aan een datasignaalingang (19) ervan toe te voeren 5 monsters van een televisiesignaal die met behulp van een door een datakloksignaalgenerator (27) opgewekt datakloksignaal zijn verkregen, welk datakloksignaal een frequentie heeft die door middel van een regellus koppelbaar is met de lijnfrequentie van het televisiesignaal met het kenmerk, dat de geheugenkloksignaalgenerator (55) vrijlopend is 10 op een frequentie hoger dan de hoogste bij eventuele variaties voorkomende frequentie van het datakloksignaal, terwijl met de datasignaalingang (19) een dataverschuivingsschakeling (15) en met de inschrijfkloksignaalingang (77) een impulsonderdrukkingsschakeling (71) is gekoppeld welke dataverschuivingsschakeling en 15 impulsonderdrukkingsschakeling zijn gekoppeld met een uitgangsschakeling (59, 61) van een met de datakloksignaalgenerator (25) en de geheugenkloksignaalgenerator (55) gekoppelde fasedetectieschakeling (33) voor het verschuiven van het datasignaal en het onderdrukken van een geheugenkloksignaalimpuls bij het overschrijden van een bepaalde 20 faseverhouding tussen het datakloksignaal en het geheugenkloksignaal (figuur 1).
2. Televisiesignaalgeheugeninschrijfschakeling volgens conclusie 1, met het kenmerk, dat de fasedetectieschakeling (33) een door het datakloksignaal (aan 31) en het geheugenkloksignaal (aan 51) 25 stuurbare schakeling is die na een onderlinge flankpassage van deze kloksignalen een verandering van zijn uitgangssignaalwaarde (aan 59, 61. veroorzaakt en na een volgende onderlinge flankpassage een terugkeer naar de uitgangssignaalwaarde (aan 59, 61) van voor de eerstgenoemde flankpassage, de dataverschuivingsschakeling (15) een omschakelaar (89, 30 91, 93) bevat waarmee een onvertraagd (aan 13) of een, een halve datakloksignaalperiode vertraagd (via 87), datasignaal kiesbaar is en de impulsonderdrukkingsschakeling (71) een slechts op een van de twee flankpassages reagerende schakeling is (figuur 1).
3. Televisiesignaalgeheugeninschrijfschakeling volgens 35 conclusie 1, met het kenmerk, dat de dataverschuivingsschakeling (15) twee afwisselend door opvolgende datakloksignaalimpulsen (aan 115 respektievelijk 117) inschrijfbare en afwisselend door een ;· > . . - ; V Λ ƒ »· Nrf· Λ8 w* j PHN 11.727 11 uitgangssignaalcombinatie (aan 131 respektievelijk 133) van de fasedetectieschakeling (33) uitleesbare geheugenelementen (147, 149) bevat terwijl de fasedetektieschakeling (33) twee afwisselend door opvolgende datakloksignaalimpulsen setbare flip-flops (119, 121) bevat 5 van elk waarvan een uitgangssignaal door het geheugenkloksignaal in een corresponderend geheugenelement (123, 125) inschrijfbaar is en waarbij elk van de flip-flops via een resetschakeling (127, 135; 129, 137) met een combinatie van een van zijn uitgangssignalen, een uitgangssignaal van het corresponderende geheugenelement en het geheugenkloksignaal 10 resetbaar is en de corresponderende geheugenelementen de uitgangssignaalcombinatie (aan 131, 133) van de fasedetectieschakeling (33) leveren (figuur 2). ' ·' Λ :: 0 7 *+ 'j. V V V 'J J
NL8600967A 1986-04-17 1986-04-17 Televisiesignaalgeheugeninschrijfschakeling. NL8600967A (nl)

Priority Applications (4)

Application Number Priority Date Filing Date Title
NL8600967A NL8600967A (nl) 1986-04-17 1986-04-17 Televisiesignaalgeheugeninschrijfschakeling.
EP87200650A EP0242908A1 (en) 1986-04-17 1987-04-07 Television signal memory write circuit
US07/037,768 US4858009A (en) 1986-04-17 1987-04-13 Television siganl memory write circuit
JP62092943A JPS62254582A (ja) 1986-04-17 1987-04-15 テレビジヨン信号メモリ書込回路

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8600967 1986-04-17
NL8600967A NL8600967A (nl) 1986-04-17 1986-04-17 Televisiesignaalgeheugeninschrijfschakeling.

Publications (1)

Publication Number Publication Date
NL8600967A true NL8600967A (nl) 1987-11-16

Family

ID=19847887

Family Applications (1)

Application Number Title Priority Date Filing Date
NL8600967A NL8600967A (nl) 1986-04-17 1986-04-17 Televisiesignaalgeheugeninschrijfschakeling.

Country Status (4)

Country Link
US (1) US4858009A (nl)
EP (1) EP0242908A1 (nl)
JP (1) JPS62254582A (nl)
NL (1) NL8600967A (nl)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0198006A (ja) * 1987-10-12 1989-04-17 Aretsukusu Denshi Kogyo Kk 誘導負荷用省電力制御装置
JPH0198004A (ja) * 1987-10-12 1989-04-17 Aretsukusu Denshi Kogyo Kk 誘導負荷用省電力制御装置
KR100225063B1 (ko) * 1996-10-17 1999-10-15 윤종용 다중비디오출력장치(Multiple Video Displayer)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1515584A (en) * 1976-01-28 1978-06-28 Quantel Ltd Time base corrector
GB1576621A (en) * 1976-03-19 1980-10-08 Rca Corp Television synchronizing apparatus
JPS6043707B2 (ja) * 1978-03-08 1985-09-30 株式会社東京放送 位相変換装置
DE2967315D1 (en) * 1978-09-29 1985-01-10 Marconi Co Ltd Apparatus and method using a memory for processing television picture signals and other information
DE3128727C1 (de) * 1981-07-21 1983-02-24 Standard Elektrik Lorenz Ag, 7000 Stuttgart Verfahren und Anordnung zum Erhoehen der Bildwiedergabefrequenz
JPS58205906A (ja) * 1982-05-26 1983-12-01 Victor Co Of Japan Ltd メモリ回路への書き込み方式
US4468698A (en) * 1982-07-21 1984-08-28 General Electric Company Line-locked digital fluorography system
GB2138230B (en) * 1983-04-12 1986-12-03 Sony Corp Dynamic random access memory arrangements

Also Published As

Publication number Publication date
US4858009A (en) 1989-08-15
EP0242908A1 (en) 1987-10-28
JPS62254582A (ja) 1987-11-06

Similar Documents

Publication Publication Date Title
KR970004440B1 (ko) 신호 위상 정합 회로
NL8601500A (nl) Televisiebeeldweergeefinrichting.
US5319369A (en) Parallel-to-serial converter
EP0249985A2 (en) Video memory
JPH0834598B2 (ja) 信号遷移強調装置
NL8600967A (nl) Televisiesignaalgeheugeninschrijfschakeling.
JP2551493B2 (ja) キー信号遅延装置
NL8102511A (nl) Golfvormgenerator.
EP0153861B1 (en) Video signal delay circuit
NL8902579A (nl) Schakeling in een beeldweergeefinrichting met een videosignaalverwerkingsschakeling en een lijnsynchroniseerschakeling.
JPS61195465A (ja) 相関器
US4291335A (en) Vertical synchronizing signal detector
KR920005295Y1 (ko) 카운터의 출력 듀티 변환회로
JP2984429B2 (ja) 半導体集積回路
SU1709358A1 (ru) Устройство дл селекции изображений объектов
KR910001220B1 (ko) 흑백 정지화상의 기록 및 재생회로
KR0186178B1 (ko) 샘플링 주파수 변환 필터회로
JPH0739093Y2 (ja) ドロツプアウト補償回路
JP3231277B2 (ja) アナログfifoメモリ装置
JPS63245084A (ja) インタレ−ス画像デ−タ変換方式
JPH0749428Y2 (ja) 光電スイッチ回路
JPS62198287A (ja) 映像信号の変換回路
KR0182002B1 (ko) 디지탈 방식의 팔/메세캄 판별회로
JPH0732489B2 (ja) カラ−ビデオ信号処理装置
JPH0435284A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A1B A search report has been drawn up
BV The patent application has lapsed