JPH0435284A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JPH0435284A
JPH0435284A JP13523690A JP13523690A JPH0435284A JP H0435284 A JPH0435284 A JP H0435284A JP 13523690 A JP13523690 A JP 13523690A JP 13523690 A JP13523690 A JP 13523690A JP H0435284 A JPH0435284 A JP H0435284A
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
horizontal
line
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13523690A
Other languages
English (en)
Inventor
Katsuyuki Tomita
富田 勝之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP13523690A priority Critical patent/JPH0435284A/ja
Publication of JPH0435284A publication Critical patent/JPH0435284A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野コ 本発明は液晶表示装置に係り、特に、液晶テレビ受像機
に用いて好適する液晶表示装置の改良に関する。
[従来の技術] 近年、液晶表示装置を映像再生表示装置に用いたいわゆ
る液晶テレビ受像機か提供されるようになってきた。
この種の液晶表示装置は、第3図のように、多数の液晶
画素を縦横に配列した液晶表示素子(液晶パネル)1に
おいて、横方向の画素ラインをテレビ信号の1水平ライ
ンに対応させて水平駆動回路3で駆動し、垂直方向の各
画素ラインを順次」二方向から各水平ライン毎にシフト
させながら垂直駆動回路5で駆動する構成を有していた
すなわち、第4図に示すように、水平駆動回路3におい
て、テレビ信号の1水平ラインを液晶表示素子1の画素
ラインの画素数によって決定した周波数のサンプリング
クロックS Lでサンプルホールドし、ホールドされた
各映像データ信号を画素ラインの各画素に対応させて加
えるとともに、垂直駆動回路5から各水平ライン毎に1
個ずつンフトしたパルスを有する駆動パルス信号OPを
液晶表示素子1の上方向の画素ラインから順次繰返し印
加することにより、テレビ映像を液晶表示素子1で再生
するものである。
なお、第4図中の符号SPは、各水平ラインにおけるサ
ンプリング開始点を決定するサンプリングスタートパル
スであり、水平駆動回路3はそのサンプリングスタート
パルス以降のサンプリング点をホールドして液晶表示素
子1を駆動する。
[発明が解決しようとする課題] しかしながら、液晶テレビ受像機の液晶表示画面は、最
大でも6インチ程度の大きさであって再生映像が見にく
い場合があり、小さい画面を補うために映像の拡大再生
機能を具備させると、商品価値が一層高まることが予想
される。
もっとも、CRTを用いた映像表示表示装置では、映像
の拡大再生機能を具備したものが提供されているが、デ
ジタル信号に変換した映像信号をデジタルメモリーに適
当なタイミングで格納又は読み出して拡大機能を達成し
ているため、回路構成が複雑となり易く、小型軽量を特
徴とする液晶テレビ受像機に採用するのは現実的でない
本発明者は液晶表示素子1が予め定められた画素数で形
成されている一方、テレビ信号の各水平ラインをサンプ
リングクロックでサンプルホールドしてそれら各画素を
駆動する点に着目して本発明を完成させた。
本発明はこのような状況の下になされたもので、簡単な
構成によって映像の拡大再生が可能であり、小画面によ
る見にくさを改善した液晶表示装置の提供を目的とする
[課題を解決するための手段] このような課題を解決するために本発明は、縦横に配列
された画素のうち各横方向の画素ラインをテレビ信号の
各水平ラインに対応させた液晶表示素子に対し、各水平
ラインを画素ラインの画素数に応じたサンプリング周波
数よりも高い周波数のサンプリングクロックにより、各
水平ラインの一部を画素ラインの画素数に応じたサンプ
リング数でホールドして対応する各画素を駆動する水平
駆動回路と、各水平ラインに対応しがっ複数の水平ライ
ンずつシフトさせた駆動パルス信号を一度に複数画素ラ
インへ出力させて連続する複数の画素ラインを一度に駆
動させる垂直駆動回路とを、その液晶表示素子に接続し
て構成されている。
[作 用コ このような手段を備えた本発明では、水平駆動回路にお
いてテレビ信号の各水平ラインの一部がサンプリングク
ロックによって液晶表示素子の横方向の画素数に応じた
サンプリング数でホールドされて画素ラインに加えらる
一方、複数ラインずつシフトさせた駆動パルス信号が垂
直駆動回路から一度にそれら複数ラインに出力されて連
続する複数画素ラインが一度に駆、動され、各水平ライ
ンの一部が液晶表示素子の複数の画素ラインで一度に表
示される。
従って、周波数を高めたサンプリングクロックを用いて
各水平ラインの一部を所定のタイミングでサンプルホー
ルドするとともに、駆動パルス信号のパルスタイミング
を変更することによって拡大再生映像が得られる。
[実 施 例コ 以下本発明の実施例を図面を参照して説明する。
第1図は本発明に係る液晶表示装置の一実施例を示すブ
ロック図である。
図において、液晶表示素子7は、多数の画素を縦横に配
列し横方向の画素を1画素ラインとした例えばアクティ
ブマトリックス型の従来公知の構成を有している。
カラーテレビ信号の流れる信号ライン9に接続されたク
ロック発生回路11は、例えばカラーテレビ信号の水平
同期信号に同期させたクロックCLを発振するものであ
り、クロック変換回路13に接続されている。
なお、クロックCLは、後述するようにカラーテレビ信
号中の1水平ライン全体をサンプリングした場合に、液
晶表示素子7の画素ライン中の画素数に応じたサンプリ
ングデータが得られるような周波数、例えば1.5MH
zとなっている(第4図参照)。
クロック変換回路13はクロック発生回路11からのク
ロックCLを分周して高い周波数に変換するもので、1
.5MHzから例えば2倍の3MHzに変換し、第2図
のようなサンプリングクロックSLを形成してサンプル
ホールド回路15に接続されている。
クロック変換回路13は、サンプリングクロックSLを
出力する他、切換信号Sによってクロック発生回路11
からのクロックCLをそのままサンプリングクロックS
Lとして出力する機能を有している。
信号ライン9に接続されたスタートパルス発生回路17
は、サンプルホールド回路15における水平ラインのサ
ンプリングを開始するタイミング信号を発生するもので
あり、例えばカラーテレビ信号の水平同期信号から所定
数カウントし、1水平ライン全体のサンプリングか可能
な位置にパルス立上がりや立ち下かりを有するスタート
パルス信号SPをスタートパルス変換回路19へ出力す
るものである。
スタートパルス変換回路19は、スタートノ<ルス発生
回路17からのスタートパルス信号SPを遅延させてサ
ンプルホールド回路15に出力するものであり、サンプ
リングクロックSLによって水平ラインの中央部を中心
として前後をサンプルホールド可能にカウント数が選定
されている。
スタートパルス変換回路19は、クロ・ツク変換回路1
3と同様に切換信号Sによってクロ・ツク発生回路11
からのスタートパルス信号SPを遅延させずに出力する
機能を有している。
サンプルホールド回路15は、信号ライン9から入力し
たカラーテレビ信号の水平ラインに対し、スタートパル
ス信号SPの立上がり点をタイミング信号として、クロ
ック変換回路13からのサンプリングクロックSLでサ
ンプリングするとともにホールドし、各ホールト信号を
液晶表示素子7の画素ラインの各画素に対応させて出力
させるものである。
これらクロック発生回路11、クロ・ツク変換回路13
、スタートパルス発生回路17、スタートパルス変換回
路19およびサンプルホールド回路15にて液晶表示素
子7の水平駆動回路21が形成されている。
信号ライン9に接続された駆動パルス発生回路23は、
液晶表示素子7の画素ラインで各水平ラインのホールド
信号を駆動させるパルス幅を有する駆動パルス信号OP
を水平同期信号に同期させて発振するものであり、順次
駆動パルス発生回路25に接続されている。
シフトクロック発生回路27は駆動パルス信号OPを水
平ライン毎にシフトさせるためのシフトクロックを水平
同期信号に同期させて発生するものであり、順次駆動パ
ルス発生回路25に接続されている。
順次駆動パルス発生回路25は、シフトクロックをタイ
ミング信号として駆動パルス信号OPを各水平ライン毎
に順次をシフトさせるものであり、駆動パルス変換回路
29に接続されている。
駆動パルス変換回路29は、シフトされた駆動パルス信
号OPを液晶表示素子7の各画素ラインに上方向から順
次出力して駆動パルス信号OPのパルス期間中に画素ラ
インを動作させるとともに、2画素ラインずつ同時に動
作させるように連続する2個の駆動パルス信号OPのパ
ルス幅が同時に重なるように各駆動パルス信号OPを変
換するものである。
なお、この駆動パルス変換回路29は、切換信号Sによ
って各水平ライン毎にパルスを変換させて順次シフトさ
せたまま液晶表示素子7に出力可能に形成されている。
これら駆動パルス発生回路23、順次駆動パルス発生回
路25、シフトクロック発生回路27および駆動パルス
変換回路29によって垂直駆動回路31が形成されてい
る。
次に上述した本発明の詳細な説明する。
まず、通常の映像再生動作、すなわち切換信号SがrL
Jの状態を説明する。
クロック発生回路11でカラーテレビ信号の水平同期信
号に同期させて発振された1、5MHzのタロツクCL
が、クロック変換回路13を介してそのままサンプリン
グクロックSLとしてサンプルホールド回路15に加え
られる。
また、スタートパルス発生回路17で水平同期信号に同
期させ所定数カウントして遅らせて発振されたスタート
パルス信号SPが、そのままサンプルホールド回路15
に加えられる。
サンプルホールド回路15は、信号ライン9から入力し
た水平ライン全体を、スタートパルス信号SPの立上が
り点をタイミング信号として1゜5MHzのサンプリン
グクロックSLでサンプリングするとともにホールドし
、各ホールド信号を液晶表示素子7の画素ラインの各画
素に出力する。
また、駆動パルス発生回路23からは液晶表示素子7の
各画素ラインにおいて各水平ラインを駆動させるパルス
幅を有する駆動パルス信号OPが順次駆動パルス発生回
路25に出力される一方、シフトクロック発生回路27
からシフトクロックが順次駆動パルス発生回路25に出
力される。
順次駆動パルス発生回路25はシフトクロックをタイミ
ング信号として駆動パルス信号OPを各水平ライン毎に
順次をシフトさせて駆動パルス変換回路29に出力し、
駆動パルス変換回路29はシフトされた駆動パルス信号
OPを液晶表示素子7の各画素ラインに上方向から順次
出力する(第4図参照)。
そのため、液晶表示素子7では、カラーテレビ信号の各
水平ライン全体が液晶表示素子7の上側画素ラインから
順次駆動され、通常の非拡大映像が再生される。
次に、拡大映像再生動作、すなわち切換信号SがrHJ
の状態を説明する。
切換信号Sが切換えられると、クロック発生回路11か
らの1.5MHzのクロックCLがクロック変換回路1
3で3MHzのサンプリングクロックSPに変換され、
サンプルホールド回路15に加えられる。
一方、スタートパルス発生回路17からのタイミング信
号が、更に所定数カウントして遅延されてサンプルホー
ルド回路15に出力される。
サンプルホールド回路15では、スタートパルス信号S
Pをタイミング信号として、クロック変換回路13から
の3 M HzのサンプリングクロックSLで水平ライ
ンの一部分がサンプリングしてホールドされ、各ホール
ド信号が液晶表示素子7の画素ラインの各画素に対応さ
せて出力させるものである。
すなわち、通常映像再生時より2倍の周波数のサンプリ
ングクロックSLでサンプリングすることにより、水平
ラインをその途中からサンプリングしてホールド信号数
が増加するが、液晶表示素子7の画素ラインの画素数が
固定されているから、水平ラインの一部分のホールド信
号が液晶表示素子7の画素ラインに出力される。
また、駆動パルス変換回路29では、2画素ラインずつ
同時に動作させるように2個ずつの駆動パルス信号OP
のパルス幅が重なるように各駆動パルス信号OPを変換
して液晶表示素子7へ出力する。
すなわち、垂直駆動回路31が液晶表示素子7の2画素
ラインずつ一度に駆動してゆく。
そのため、本発明の液晶表示装置で、従来の液晶表示素
子7を用いて映像を2倍に拡大した状態で再生される。
なお、水平ラインにおいて液晶表示素子7の画素ライン
の画素に対応してサンブレリグされない映像データは表
示されないことになる。
ところで、スタートパルス変換回路19におけるスター
トパルス信号SPのカウント数を変更すると、水平ライ
ンの中央部を中心とした映像のみならず水平ラインの一
部分を任意にスライドさせて拡大可能である。
上述した本発明では、サンプリングクロックの周波数を
2倍に高めるとともに、2個の駆動パルス信号のパルス
タイミングを揃えて2倍の拡大画面を得る構成であった
が、サンプリングクロックの周波数をn (nは正の整
数)倍に、n個の駆動パルス信号のパルスタイミングを
揃える構成にすれば、縦横の拡大率を揃えた任意の拡大
画面を得ることができる。
さらに、サンプリングクロックの周波数をn倍に、m 
(mは正の整数)個の駆動パルス信号のパルスタイミン
グを揃えれば、縦横の拡大率を変更することも可能であ
る。
また、本発明において、水平駆動回路21および垂直駆
動回路31は上述した構成に限定されず、水平駆動回路
は周波数を高めたサンプリングクロックで各水平ライン
の一部をサンプルホールドする構成であればよく、垂直
駆動回路は駆動パルス信号のパルスタイミングを変更し
て複数の連続する画素ラインを同時に駆動する構成であ
れば、本発明の目的達成が可能である。
[発明の効果] 以上説明したように本発明は、通常画面の再生時のサン
プリングクロックよりも周波数を高めたサンプリングク
ロックで各水平ラインの一部を所定のタイミングでサン
プルホールドする水平駆動回路と、パルスタイミングを
変更して複数の連続する画素ラインを同時に駆動する駆
動パルスを出力する垂直駆動回路で液晶表示素子を駆動
する構成としたから、サンプリングクロックの周波数の
変更および駆動パルス信号のパルスタイミングの変更に
よって映像の拡大再生が可能となり、小画面による見に
くさか改善される。
しかも、既存の駆動回路構成に簡単な回路変更を加えて
実施可能であるので、回路構成が簡単で安価である。
特に、本発明の液晶表示装置は、映像データが表示素子
の中央部に位置するような映像再生に好適する。
【図面の簡単な説明】
第1図は本発明に係る液晶表示装置の一実施例を示すブ
ロック図、第2図は第1図の液晶表示装置の動作を説明
する波形図、第3図は従来の液晶表示装置を示すブロッ
ク図、第4図は第3図の液晶表示装置の動作を説明する
波形図である。 1・・・・・・・・・・・・液晶表示素子、3.21・
・・水平駆動回路、 5.31・・・垂直駆動回路、 7・・・・・・・・・・・・液晶表示素子、11・・・
・・・・・・・・・クロック発生回路、13・・・・・
・・・・・・・クロック変換回路、15・・・・・・・
・・・・・サンプルホールド回路、17・・・・・・・
・・・・・スタートパルス発生回路、19・・・・・・
・・・・・・スタートパルス変換回路、23・・・・・
・・・・・・・駆動パルス発生回路、25・・・・・・
・・・・・・順次駆動パルス発生回路、27・・・・・
・・・・・・シフトクロック発生回路、29・・・・・
・・・・・・・駆動パルス変換回路。

Claims (1)

    【特許請求の範囲】
  1. (1)縦横に配列された画素のうち各横方向の画素ライ
    ンをテレビ信号の各水平ラインに対応させた液晶表示素
    子と、 前記テレビ信号の各水平ラインを前記画素ラインの画素
    数に応じたサンプリング周波数よりも高い周波数のサン
    プリングクロックにより、前記各水平ラインの一部を前
    記画素ラインの画素数に応じたサンプリング数でホール
    ドして対応する各画素を駆動する水平駆動回路と、 前記各水平ラインに対応しかつ複数の水平ラインずつシ
    フトさせた駆動パルス信号を一度に複数の前記画素ライ
    ンへ出力させて連続する複数の前記画素ラインを一度に
    駆動させる垂直駆動回路と、を具備することを特徴とす
    る液晶表示装置。
JP13523690A 1990-05-28 1990-05-28 液晶表示装置 Pending JPH0435284A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13523690A JPH0435284A (ja) 1990-05-28 1990-05-28 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13523690A JPH0435284A (ja) 1990-05-28 1990-05-28 液晶表示装置

Publications (1)

Publication Number Publication Date
JPH0435284A true JPH0435284A (ja) 1992-02-06

Family

ID=15146997

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13523690A Pending JPH0435284A (ja) 1990-05-28 1990-05-28 液晶表示装置

Country Status (1)

Country Link
JP (1) JPH0435284A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04100093A (ja) * 1990-08-18 1992-04-02 Pfu Ltd Lcd表示制御方式
KR100549156B1 (ko) * 2001-07-23 2006-02-06 가부시키가이샤 히타치세이사쿠쇼 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5768979A (en) * 1980-10-16 1982-04-27 Toshiba Corp Liquid crystl television disolay device
JPS59105776A (ja) * 1982-12-09 1984-06-19 Sharp Corp 電子ビユ−フアインダ装置
JPS60236376A (ja) * 1984-05-09 1985-11-25 Casio Comput Co Ltd ズ−ム機能を備えたテレビジヨン受像機

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5768979A (en) * 1980-10-16 1982-04-27 Toshiba Corp Liquid crystl television disolay device
JPS59105776A (ja) * 1982-12-09 1984-06-19 Sharp Corp 電子ビユ−フアインダ装置
JPS60236376A (ja) * 1984-05-09 1985-11-25 Casio Comput Co Ltd ズ−ム機能を備えたテレビジヨン受像機

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04100093A (ja) * 1990-08-18 1992-04-02 Pfu Ltd Lcd表示制御方式
KR100549156B1 (ko) * 2001-07-23 2006-02-06 가부시키가이샤 히타치세이사쿠쇼 표시 장치

Similar Documents

Publication Publication Date Title
KR100273077B1 (ko) 다표준 비디오 매트릭스 디스플레이 장치 및 그의 동작방법
KR100339898B1 (ko) 영상표시장치
JPH04138494A (ja) 映像表示装置
US4796089A (en) Television receiver display apparatus having multi-image display capability
JP2880168B2 (ja) 拡大表示可能な映像信号処理回路
JP2650186B2 (ja) 静止画映像信号処理装置
JP3154190B2 (ja) 汎用走査周期変換装置
JPH0435284A (ja) 液晶表示装置
JP3259627B2 (ja) 走査線変換装置
JPH07168542A (ja) 液晶表示装置
JPH104529A (ja) 画像表示装置
JPH05210361A (ja) 液晶表示装置の駆動回路
JPH0583658A (ja) 液晶表示装置
JPH04349492A (ja) マルチ映像表示システム
JPH08171364A (ja) 液晶駆動装置
KR100192949B1 (ko) 투사형 화상표시시스템의 순차주사변환장치
JPH056152A (ja) 液晶デイスプレイ装置
JPH07129125A (ja) 画素配列表示装置
JP2957357B2 (ja) カラー画像表示装置
JPH0856322A (ja) 液晶表示装置
JPH08163477A (ja) 投写型液晶表示装置
KR100239072B1 (ko) 투사형 화상표시시스템의 화상구동장치 확장구조 및 화면비 가변재생장치
JPS61121677A (ja) 高品位テレビジヨン受像機
JP3200311B2 (ja) 液晶表示装置
JP3109897B2 (ja) マトリクス表示装置