KR101129426B1 - 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법 - Google Patents

표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법 Download PDF

Info

Publication number
KR101129426B1
KR101129426B1 KR1020050068681A KR20050068681A KR101129426B1 KR 101129426 B1 KR101129426 B1 KR 101129426B1 KR 1020050068681 A KR1020050068681 A KR 1020050068681A KR 20050068681 A KR20050068681 A KR 20050068681A KR 101129426 B1 KR101129426 B1 KR 101129426B1
Authority
KR
South Korea
Prior art keywords
signal
scan
shift register
stage
gate line
Prior art date
Application number
KR1020050068681A
Other languages
English (en)
Other versions
KR20070014244A (ko
Inventor
김성만
이봉준
강신택
박형준
이용우
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050068681A priority Critical patent/KR101129426B1/ko
Priority to TW095125999A priority patent/TWI423199B/zh
Priority to US11/488,363 priority patent/US8305324B2/en
Priority to CN2006100995180A priority patent/CN1904995B/zh
Priority to JP2006205309A priority patent/JP5377822B2/ja
Publication of KR20070014244A publication Critical patent/KR20070014244A/ko
Application granted granted Critical
Publication of KR101129426B1 publication Critical patent/KR101129426B1/ko
Priority to US13/648,505 priority patent/US8872752B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Abstract

표시장치용 스캔구동장치, 이를 포함하는 표시장치 및 표시장치 구동방법이 개시된다. 스캔구동장치는 스캔신호가 전달되는 다수의 게이트 라인과 데이터 신호가 전달되는 다수의 소오스 라인을 포함하는 표시장치를 구동하는 스캔 구동장치로서, 상기 스캔 구동장치는 쉬프트 레지스터 및 다중신호 인가부를 포함한다. 상기 쉬프트 레지스터는 출력단자가 상기 게이트 라인과 전기적으로 각각 연결된 다수의 스테이지를 포함한다. 상기 다중신호 인가부는 상기 게이트 라인을 순차적으로 활성화시키는 서브 스캔신호 및 메인 스캔신호를 상기 쉬프트 레지스터를 통해서 각각 게이트 라인에 순차적으로 인가한다. 비록 게이트 라인이 활성화되는 시간이 줄어든다 하여도, 상기 액정 캐패시터에 목표 화소전압이 충분히 충전될 수 있으므로, 화질이 개선된다.
쉬프트 레지스터, 스테이지, 게이트신호, 다중, 예비적 충전

Description

표시장치용 스캔구동장치, 이를 포함하는 표시장치 및 표시장치 구동방법{SCAN DRIVING DEVICE FOR DISPLAY DEVICE, DISPLAY DEVICE HAVING THE SAME AND METHOD OF DRIVING A DISPLAY DEVICE}
도 1은 본 발명의 일 실시예에 의한 스캔 구동장치 구비한 표시장치를 도시한 블록 다이어그램이다.
도 2는 도 1에서 도시된 스캔 구동장치에 포함된 다중신호 인가부의 시작부를 상세히 도시한 블록 다이어그램이다.
도 3은 도1에서 도시된 액정 표시패널의 블록 다이어그램이다.
도 4는 도 1에서 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다.
도 5는 도 1에서 도시된 스캔 구동장치에 포함된 다중신호 인가부의 종료부를 상세히 도시한 블록 다이어그램이다.
도 6은 본 발명의 다른 실시예에 의한 스캔 구동장치 구비한 표시장치를 도시한 블록 다이어그램이다.
도 7은 칼럼 반전 구동의 경우, 도 6에 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다.
도 8은 도트 반전 구동의 경우, 도 6에 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다.
도 9는 2 x 1 반전 구동의 경우, 도 6에 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다.
도 10은 스캔 구동장치를 구성하는 다중신호 인가부 및 쉬프트 레지스터의 스테이지의 등가 회로도이다.
도 11은 상기 도10의 스테이지를 채용하는 표시장치에서의 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다.
도 12a 및 12b는 도10의 다중신호 인가부 및 쉬프트 레지스터를 도시한 간략한 레이아웃이다.
도 13은 본 발명의 일 실시예에 따른 표시장치 구동방법을 설명하기 위한 순서도이다.
<도면의 주요부분에 대한 부호의 설명>
100: 표시장치 110: 다중신호 인가부
111: 시작부 112: 종료부
120: 쉬프트 레지스터 130: 액정 표시패널
200: 다이오드
본 발명은 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및 표시장치 구동방법에 관한 것이다.
표시장치는 정보처리장치에서 처리된 결과인 전기적 신호를 사용자가 인식할 수 있도록 표시하는 장치이다. 이러한 표시장치의 예로는 액정표시장치, 유기전계발광표시장치, 플라즈마 디스플레이패널 등이 있다.
이중 액정표시장치는 많은 이점을 갖고 있어 많은 분야에서 사용되고 있다. 액정표시장치는 제1 방향으로 연장된 다수의 게이트 라인들, 상기 제1 방향에 수직한 방향으로 연장된 다수의 소오스 라인들 및 상기 게이트 라인 및 소오스 라인들에 연결된 다수의 액정캐패시터를 포함한다.
상기 게이트 라인들이 순차적으로 활성화되면, 상기 소오스 라인을 통해서 이미지에 대응하는 데이터 전압이 상기 액정캐패시터에 인가되어 액정캐패시터에 데이터 전압이 충전된다. 상기 액정캐패시터에 데이터 전압이 충전되면 액정캐패시터를 구성하는 화소전극과 공통전극 사이에 전기장이 형성된다. 상기 화소전극과 공통전극사이에 전기장이 형성되면, 상기 화소전극과 공통전극 사이에 개재된 액정층의 액정분자 배열이 변화하게 되어 액정층의 광학적 투과율이 변경된다. 따라서, 각 화소별로 투과율이 변경되어 영상이 표시된다.
첫 번째 게이트 라인이 활성화되고 마지막 게이트 라인까지 순차적으로 활성화 된 이후 다시 첫 번 게이트 라인이 활성화되기까지의 주기를 1 프레임이라 한다.
그런데, 표시장치의 크기가 커지고 해상도가 증가함에 따라, 게이트 라인 수가 증가하게 되고 상기 프레임은 고정되어 있으므로, 결과적으로 하나의 게이트 라 인에 연결된 이 활성화되는 시간은 줄어들게 된다.
한편, 게이트 라인이 활성화 된 시간동안 데이터 전압이 상기 액정캐패시터를 충전하게 되는데, 게이트 라인이 활성화되는 시간이 짧아지면 액정 캐패시터의 충전시간이 짧아지고 액정캐패시터가 목표 화소전압에 도달되지 못하는 문제가 발생된다. 즉, 액정 캐패시터의 충전율이 낮아지는 문제가 발생된다.
더욱이, 잔상을 제거하기 위해 구동 주파수를 증가시키는 경우, 액정 캐패시터의 충전시간이 더욱 줄어드는 문제가 발생된다.
이에 본 발명의 제1 목적은 짧아진 충전시간동안 데이터 전압이 액정 캐패시터에 충분히 충전되어 화질이 향상된 표시장치용 스캔 구동장치를 제공하는 것이다.
본 발명의 제2 목적은 이러한 구동장치를 포함하는 표시장치를 제공하는 것이다.
본 발명의 제3 목적은 짧아진 충전시간동안 데이터 전압이 액정 캐패시터에 충분히 충전할 수 있는 표시장치 구동방법을 제공하는 것이다.
상기한 본 발명의 제1 목적을 실현하기 위한 하나의 실시예에 따른 스캔 구동장치는 스캔신호가 전달되는 다수의 게이트 라인과 데이터 신호가 전달되는 다수의 소오스 라인을 포함하는 표시장치를 구동하는 스캔 구동장치로서, 상기 스캔 구동장치는 쉬프트 레지스터 및 다중신호 인가부를 포함한다. 상기 쉬프트 레지스터 는 출력단자가 상기 게이트 라인과 전기적으로 각각 연결된 다수의 스테이지를 포함한다. 상기 다중신호 인가부는 상기 게이트 라인을 순차적으로 활성화시키는 서브 스캔신호 및 메인 스캔신호를 상기 쉬프트 레지스터를 통해서 각각 게이트 라인에 순차적으로 인가한다.
바람직하게, 상기 서브 스캔신호 및 메인 스캔신호의 펄스폭은 각각 H이고, 상기 서브 스캔신호의 상승에지와 상기 메인 스캔신호의 상승에지의 시간간격은 I * H 이다. 여기서 I는 2이상의 자연수이다.
바람직하게, 상기 I값은 상기 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소 공배수이다. 예컨데, 상기 I 값은 2, 3, 4 중의 어느 하나를 갖는다.
예컨대, 상기 다중신호 인가부는 각각 순차적으로 연결된 I개의 스테이지를 포함하는 시작부 및 종료부를 포함하고, 상기 시작부의 마지막 스테이지는 상기 쉬프트 레지스터의 첫 번째 스테이지와 전기적으로 연결되고 상기 종료부의 첫 번째 스테이지는 상기 쉬프트 레지스터의 마지막 스테이지와 전기적으로 연결된다. 또한, 상기 쉬프트 레지스터를 구동하기 위한 스캔 개시신호는 상기 시작부의 첫 번째 스테이지와 상기 쉬프트 레지스터의 첫 번째 스테이지에 동시에 인가된다.
바람직하게는, 상기 스캔구동장치는 상기 스캔 개시신호가 상기 쉬프트 레지스터의 첫 번째 스테이지로 전달되는 배선에 형성되어, 상기 시작부의 첫 마지막 스테이지에서 출력되는 캐리신호가 상기 시작부의 첫 번째 스테이지로 출력되는 것 을 방지하기 위한 다이오드를 더 포함한다.
예컨데, 상기 다중신호 인가부는 각각 순차적으로 연결된 I개의 스테이지를 포함하고, 상기 첫 번째 스테이지는 상기 쉬프트 레지스터의 마지막 스테이지와 전기적으로 연결되며, 상기 쉬프트 레지스터를 구동시키기 위한 스캔 개시신호는 서브 스캔 개시신호 및 상기 서브 스캔 개시신호로부터 일정 시간 경과 후 출력되는 메인 스캔 개시신호를 포함한다.
바람직하게, 상기 서브 스캔 개시신호 및 메인 스캔 개시신호의 펄스폭은 각각 H이고, 상기 서브 스캔신호의 상승에지와 상기 메인 스캔신호의 상승에지의 시간간격은 I * H이다. 여기서, I는 2이상의 자연수이다.
바람직하게, 상기 I값은 상기 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소 공배수이다. 예컨데, 상기 I 값은 2, 3, 4 중의 어느 하나일 수 있다.
상기한 본 발명의 제2 목적을 실현하기 위한 하나의 실시예에 따른 표시장치는 액정표시패널 및 스캔 구동장치를 포함한다. 상기 액정표시패널은 스캔신호가 전달되는 다수의 게이트 라인과 데이터 신호가 전달되는 다수의 소오스 라인을 포함한다. 상기 스캔 구동장치는 쉬프트 레지스터 및 다중신호 인가부를 포함한다. 상기 쉬프트 레지스터는 출력단자가 상기 게이트 라인과 전기적으로 각각 연결된 다수의 스테이지를 포함한다. 상기 다중신호 인가부는 상기 게이트 라인을 순차적으로 활성화시키는 서브 스캔신호 및 메인 스캔신호를 상기 쉬프트 레지스터를 통 해서 각각 게이트 라인에 순차적으로 인가한다.
상기한 본 발명의 제3 목적을 실현하기 위한 하나의 실시예에 표시장치 구동방법은 N 번째 게이트 라인 및 (N+I)번째 게이트 라인을 동시에 활성화시키는 단계 및 상기 활성화된 N 번째 게이트 라인 및 (N+I) 번째 게이트 라인에 연결된 액정 캐패시터들에 각각 데이터 전압을 인가하는 단계를 포함한다. 여기서, 상기 'N'은 자연수이고, I는 2이상의 자연수 중의 어느 한 값이다.
바람직하게, 상기 데이터 전압은 상기 N 번째 게이트 라인에 연결된 액정 캐패시터에 대응하는 데이터 전압이다.
바람직하게, 상기 I 값은 상기 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소 공배수이다. 예컨데, 상기 I 값은 2, 3, 4 중의 어느 하나를 갖는다.
본 발명에 의하면, 하나의 게이트 라인에 두 번의 스캔신호가 인가되므로, 상기 게이트 라인에 연결된 액정 캐패시터들이 두 번에 걸쳐 데이터 전압을 인가받는다. 따라서, 비록 게이트 라인이 활성화되는 시간이 줄어든다 하여도, 상기 액정 캐패시터에 목표 화소전압이 충분히 충전될 수 있으므로, 화질이 개선된다.
이하, 첨부한 도면을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 의한 스캔 구동장치 구비한 표시장치를 도시한 블록 다이어그램이다.
도 1을 참조하면, 본 발명의 일 실시예에 의한 표시장치(100)는 다중신호 인 가부(110), 쉬프트 레지스터(120) 및 액정 표시패널(130)을 포함한다.
상기 다중신호 인가부(110)는 시작부(111) 및 종료부(112)를 포함한다. 상기 시작부(111) 및 종료부(112)는 각각 순차적으로 연결된 다수의 스테이지를 포함한다. 상기 다중신호 인가부(110)는 상기 쉬프트 레지스터(120)와 전기적으로 연결된다.
보다 상세히 설명하면, 상기 쉬프트 레지스터(120)는 예컨대, 순차적으로 연결된 769개의 스테이지(STAGE1, STAGE2, ..., STAGE769)를 포함한다. 상기 다중신호 인가부(110)의 상기 시작부(111)는 예컨대, 2개의 스테이지(STAGE-1, STAGE0)를 포함하고, 2개의 스테이지의 마지막 스테이지(STAGE0)는 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)와 전기적으로 연결된다. 또한 상기 다중신호 인가부9110)의 상기 종료부(112)는 예컨대, 2개의 스테이지(STAGE770, STAGE771)를 포함하고, 2개의 스테이지의 첫 번째 스테이지(STAGE770)는 상기 쉬프트 레지스터(120)의 마지막 스테이지(STAGE769)에 전기적으로 연결된다.
상기 다중신호 인가부(110)의 시작부(111) 및 종료부(112)에 포함되는 스테이지의 수는 도트 반전, 컬럼반전 또는 2 x 1 반전등과 같은 구동방식, 및 상기 쉬프트 레지스터(120)에 포함된 스테이지들을 구동하기 위한 클록의 수와 관계된다. 상기 다중신호 인가부(110)의 시작부(111) 및 종료부(112)에 포함되는 스테이지의 수는 상기 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소 공배수로 결정된다. 이에 대해서는 뒤에 상세히 설명하기로 한다.
본 실시예에 따른 다중신호 인가부(110)의 시작부(111) 및 종료부(112) 예컨대, 각각 2개의 스테이지를 포함한다.
상기 쉬프트 레지스터(120)를 구동하기 위한 스캔 개시신호(STVP)는 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1) 및 상기 다중신호 인가부(110)의 상기 시작부(111)의 첫 번째 스테이지(STAGE-1)에 인가된다.
도 2는 도 1에서 도시된 스캔 구동장치에 포함된 다중신호 인가부의 시작부를 상세히 도시한 블록 다이어그램이다.
도 1 및 2를 참조하면, 상기 다중신호 인가부(110)의 시작부(111)는 예컨대, 두개의 스테이지 (STAGE-1, STAGE0)를 포함한다. 상기 시작부(111)의 출력신호는 상기 액정표시패널(130)에 출력되지 않는다.
상기 시작부(111)의 첫 번째 스테이지 (STAGE-1)에 스캔 개시신호(STVP)가 인가되면 시작부(111)의 첫 번째 스테이지 (STAGE-1)는 캐리신호(CS)를 발생시킨다.
상기 시작부(111)의 첫 번째 스테이지 (STAGE-1)에서 출력된 캐리신호(CS)는 상기 시작부(111)의 두 번째 스테이지(STAGE0)에 입력되어 상기 시작부(111)의 두 번째 스테이지(STAGE0)를 구동시킨다. 상기 두 번째 스테이지(STAGE0)에서 출력된 캐리신호(CS)는 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에 입력되어 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)를 구동시켜 메인 스캔신호를 발생시킨다. 상기 메인 스캔신호는 상기 액정표시패널(130)의 첫 번째 게이트 라인을 활성화시킨다. 또한 상기 쉬프트 레지스터(120)의 첫 번째 스테이지 (STAGE1)에서 출력된 캐리신호는 상기 쉬프트 레지스터(120)의 두 번째 스테이지(STAGE2)에 입력되어 메인 스캔신호를 발생시킨다.
상기 시작부(111)의 첫 번째 스테이지 (STAGE-1)에 인가된 스캔 개시신호(STVP)는 동시에 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에도 인가되어, 서브 스캔신호를 발생시킨다. 상기 서브 스캔신호는 상기 액정표시패널(130)의 첫 번째 게이트 라인을 활성화시킨다.
시간적으로 상기 첫 번째 게이트 라인은 상기 서브 스캔신호에 의해 1차로 활성화되고, 상기 메인 스캔신호에 의해 2차로 활성화된다. 따라서, 게이트 시간이 활성화된 시간이 실질적으로 증대되어 데이터 전압이 상기 첫 번째 게이트 라인에 연결된 액정 캐패시터들에 보다 충분히 충전될 수 있다.
한편, 상기 시작부(111)의 두 번째 스테이지(STAGE0)에서 출력된 캐리신호가 상기 시작부(111)의 첫 번째 스테이지(STAGE0)에 인가되어 다시 상기 시작부(111)의 첫 번째 스테이지(STAGE0)가 구동되는 것을 방지하기 위해서, 상기 스캔 개시신호(STVP)가 상기 쉬프트 레지스터의 첫 번째 스테이지로 전달되는 배선에 다이오드(200)가 형성된다. 상기 다이오드(200)는 게이트와 드레인단자가 전기적으로 연결된 트랜지스터로 구현될 수 있다.
도 3은 도1에서 도시된 액정 표시패널의 블록 다이어그램이다.
도 3을 참조하면, 액정 표시패널(130)은 제 1 방향으로 연장된 다수의 게이트 라인(G1, G2, ..., Gm)과, 상기 제1 방향과 교차하는 제2 방향으로 연장된 다수의 소오스 라인(D1, D2, ..., Dn), 및 이웃하는 두개의 상기 게이트 라인과 이웃 하는 두개의 상기 소오스 라인으로 정의되는 영역에 형성된 화소를 포함한다.
각 화소는 스위칭 소자(TFT)와 액정 캐패시터(Clc) 및 스토리지 캐패시터(Cst)를 포함한다. 상기 스위칭 소자(TFT)는 게이트 전극(G), 소오스 전극(S) 및 드레인 전극(D)을 포함한다. 상기 게이트 전극(G)은 상기 게이트 라인 (G1, G2, ..., Gm) 중 하나와 전기적으로 연결되고, 상기 소오스 전극(S)은 상기 소오드 라인(D1, D2, ..., Dn) 중 하나와 전기적으로 연결된다. 상기 드레인 전극(D)은 액정 캐패시터(Clc)의 화소전극과 전기적으로 연결된다.
상기 액정 캐패시터(Clc)는 상기 화소전극, 공통전극 및 상기 화소전극과 공통전극 사이에 게재된 액정층을 포함한다. 스캔신호가 상기 게이트 라인에 인가되면, 상기 게이트 라인에 연결된 스위칭 소자(TFT)가 턴온되고, 소오스 라인을 통해 인가된 데이터 전압이 스위칭 소자의 소오스 전극(S) 및 드레인 전극(D)을 거쳐 화소전극에 인가된다.
화소전극에 데이터 전압이 인가되면, 상기 화소전극과 상기 공통전극 사이에 전기장이 형성되고 상기 전기장에 의해서 상기 액정층의 액정분자 배열이 변화된다. 상기 액정층의 액정분자 배열이 변화되면 액정층의 광 투과도가 변화되어 영상을 표시한다.
스토리지 캐패시터(Cst)는 상기 액정 캐패시터(Clc)와 병렬로 연결되어 스토리지 캐패시터(Cst)에 입력된 데이터 전압을 1 프레임동안 유지시킨다.
이하, 각 시간 구간별로 각 스테이지의 입출력 신호를 설명한다.
도 4는 도 1에서 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타 이밍 다이어그램이다. 이하 도 1, 3 및 4를 참조하여 설명한다.
1H 시간구간
첫 번째 시간 구간 1H에는 스캔 개시신호(STVP)가 상기 다중신호 인가부(110)의 시작부(111)의 첫 번째 스테이지(STAGE-1) 및 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에 동시에 인가된다. 상기 다중신호 인가부(110)의 시작부(111)의 첫 번째 스테이지(STAGE-1)에 인가된 스캔 개시신호(STVP)는 메인 스캔신호(MS)를 발생시키고, 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에 인가된 스캔 개시신호(STVP)는 서브 스캔신호(SS)를 발생시킨다.
2H 시간구간
두 번째 시간구간 2H에는 상기 스캔 개시신호(STVP)에 응답하여, 시작부(111)의 첫 번째 스테이지(STAGE-1)는 메인 스캔신호(MS)를 출력하고, 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)는 서브 스캔신호(SS)를 출력한다.
상기 시작부(111)의 첫 번째 스테이지(STAGE-1)에서 출력된 메인 스캔신호(MS)는 상기 시작부(111)의 두 번째 스테이지(STAGE0)에 입력된다. 또한 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에서 출력된 서브 스캔신호(SS)는 상기 쉬프트 레지스터(120)의 두 번째 스테이지(STAGE0)에 입력되고, 상기 표시패널(130)의 첫 번째 게이트 라인을 활성화시킨다.
상기 표시패널(130)의 첫 번째 게이트 라인이 활성화되면, 데이터 신호가 소오스 라인을 통해 전달 액정캐패시터(Clc)에 전달된다. 상기 데이터 신호는 액정 캐패시터(Clc)를 예비적으로 활성화시키는 것일 뿐, 실제 상기 활성화된 첫 번째 게이트 라인에 대응하는 화소들의 데이터 신호는 아니다.
예컨대, 이전 프레임의 데이터 신호와 기준접압 (Vcom)을 기준으로 반대 극성의 데이터 신호가 전달된다.
3H 시간구간
세 번째 시간구간 3H에는 상기 시작부(111)의 첫 번째 스테이지(STAGE-1)에서 출력된 메인 스캔신호(MS)에 응답하여, 상기 시작부(111)의 두 번째 스테이지(STAGE0)는 메인 스캔신호(MS)를 출력한다. 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에서 출력된 서브 스캔신호(SS)에 응답하여, 상기 쉬프트 레지스터(120)의 두 번째 스테이지(STAGE2)는 서브 스캔신호(SS)를 출력한다.
상기 시작부(111)의 두 번째 스테이지(STAGE0)에서 출력된 메인 스캔신호(MS)는 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에 입력된다. 또한 상기 쉬프트 레지스터(120)의 두 번째 스테이지(STAGE2)에서 출력된 서브 스캔신호(SS)는 상기 쉬프트 레지스터(120)의 세 번째 스테이지(STAGE3)에 입력되고, 상기 표시패널(130)의 두 번째 게이트 라인을 활성화시킨다.
상기 표시패널(130)의 두 번째 게이트 라인이 활성화되면, 데이터 신호가 소오스 라인을 통해 전달 액정캐패시터(Clc)에 전달된다. 상기 데이터 신호는 액정 캐패시터(Clc)를 예비적으로 충전(Pre-charge)시키는 것일 뿐, 실제 상기 활성화된 첫 번째 게이트 라인에 대응하는 화소들의 데이터 신호는 아니다.
예컨대, 이전 프레임의 데이터 신호와 기준접압 (Vcom)을 기준으로 반대 극성의 데이터 신호가 전달된다.
4H 시간구간
네 번째 시간구간 4H에는 상기 시작부(111)의 두 번째 스테이지(STAGE-1)에서 출력된 메인 스캔신호(MS)에 응답하여, 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)는 메인 스캔신호(MS)를 출력한다. 상기 쉬프트 레지스터(120)의 두 번째 스테이지(STAGE2)에서 출력된 서브 스캔신호(SS)에 응답하여, 상기 쉬프트 레지스터(120)의 세 번째 스테이지(STAGE3)는 서브 스캔신호(SS)를 출력한다.
상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에서 출력된 메인 스캔신호(MS)는 상기 쉬프트 레지스터(120)의 두 번째 스테이지(STAGE2)에 입력되고 상기 표시패널(130)의 첫 번째 게이트 라인을 활성화시킨다. 또한 상기 쉬프트 레지스터(120)의 세 번째 스테이지(STAGE3)에서 출력된 서브 스캔신호(SS)는 상기 쉬프트 레지스터(120)의 네 번째 스테이지(STAGE4)에 입력되고, 상기 표시패널(130)의 세 번째 게이트 라인을 활성화시킨다.
상기 표시패널(130)의 첫 번째 게이트 라인이 활성화되면, 데이터 신호가 소오스 라인을 통해 전달 액정캐패시터(Clc)에 전달된다. 상기 데이터 신호는 액정 캐패시터(Clc)를 활성화시키고, 상기 첫 번째 게이트 라인에 연결된 화소들에 대응하는 데이터 전압이 인가된다. 그런데, 상기 첫 번째 게이트 라인에 연결된 액정 캐패시터(Clc)들은 1H시간동안 충분히 목표의 데이터 전압이 충전될 수 있다.
마찬가지로, 상기 세 번째 게이트 라인이 활성화되면, 상기 첫 번째 게이트 라인에 연결된 화소들에 대응하는 데이터 전압이 인가되어 세 번째 게이트 라인에 연결된 액정 캐패시터(Clc)들이 예비적으로 충전(pre-charge)된다.
첫 번째 게이트 라인에 연결된 화소들에 대응하는 데이터 전압에 의해 세 번째 게이트 라인에 연결된 화소들의 액정 캐패시터(Clc)가 예비적으로 충전되고, 다음번 6H시간 구간에서 상기 세 번째 게이트 라인에 대응하는 데이터 전압에 의해 완전하게 충전된다.
비록, 첫 번째 게이트 라인에 연결된 화소들에 대응하는 데이터 전압에 의해 세 번째 게이트 라인에 연결된 화소들의 액정 캐패시터(Clc)가 예비적으로 충전되지만, 1H는 예컨대, 약 13.3μs이므로, 2H 동안 첫 번째 게이트 라인에 연결된 액정 캐패시터(또는 화소)들에 대응하는 데이터 전압들이 세 번째 게이트 라인에 연결된 액정 캐패시터(또는 화소)에 인가된다 해도 인간의 눈에 지각되지 아니한다.
그에 반해서, 첫 번째 게이트 라인의 경우, 메인 스캔신호에 의해서 상기 첫 번째 게이트 라인에 연결된 화소들의 액정캐패시터에 대응하는 화소전압이 첫 번째 게이트 라인의 액정 캐패시터에 인가되어, 1프레임동안 계속적으로 유지되므로 화면이 왜곡되지 아니한다.
4H시간이후의 설명은 앞과 동일하므로 더 이상의 설명은 생략한다.
이와같이하여 서브 스캔신호 및 메인 스캔신호 두 번에 걸쳐 화소전압이 인가되므로, 게이트 라인 수가 증가되어 1H의 시간간격이 줄어든다고 해도, 상기 게이트 라인에 연결된 액정캐패시터는 목표의 화소전압까지 충전될 수 있다.
더욱이, 근래에 들어, 도트 반전구동, 컬럼 반전구동, 2 x 1 반전 구동 등에서와 같이, 각 액정 캐패시터의 열화를 방지하기 위해 각 화소에 인가되는 데이터 전압이 매 프레임 마다 기준 전압(Vcom)을 중심으로 반전되고 있다. 이와같이 매 프레임 마다 기준 전압을 중심으로 데이터 전압이 반전되는 경우, 서브 스캔신호를 이용하여 예비적으로 충전시키고, 메인 스캔신호을 이용하여 데이터 전압을 충전시키는 경우, 예비전 충전시에 반전의 준비가 갖추어져 보다 큰 효과를 얻을 수 있다.
도 5는 도 1에서 도시된 스캔 구동장치에 포함된 다중신호 인가부의 종료부를 상세히 도시한 블록 다이어그램이다.
도 1 및 5를 참조하면, 상기 다중신호 인가부(110)의 종료부(112)는 예컨대, 두개의 스테이지(STAGE770, STAGE771)를 포함한다. 상기 다중신호 인가부(110)의 종료부(112)는 상기 다중신호 인가부의 시작부(111)와 동일한 수의 스테이지를 포함한다. 상기 다중신호 인가부(110)의 시작부(111) 및 종료부(112)에 포함되는 스테이지의 수는 도트 반전, 컬럼반전 또는 2 x 1 반전등과 같은 구동방식 및 상기 쉬프트 레지스터(120)에 포함된 스테이지들을 구동하기 위한 클록의 수와 관계되는데, 이것은 뒤에 상세히 설명하기로 한다.
쉬프트 레지스터(120)의 마지막 스테이지(STAGE769)에 서브 스캔신호(또는 캐리신호)가 입력되면 프레임 리셋회로(도시안됨)가 동작하여 마지막 두개의 게이트 라인에 연결된 데이터 신호가 입력되지 못한 상태로 프레임이 종료된다. 따라서, 쉬프트 레지스터(120)의 마지막 스테이지(STAGE769)에 추가적으로 두개의 스테이지(STAGE770) 및 (STAGE771)를 포함하는 종료부(112)를 추가하고, 상기 종료부(112)의 마지막 스테이지(STAGE771)에 프레임 리셋회로(도시안됨)를 전기적으로 연결한다.
도 6은 본 발명의 다른 실시예에 의한 스캔 구동장치 구비한 표시장치를 도시한 블록 다이어그램이다. 도 6에 도시된 표시장치는 다중신호 인가부를 제외하면, 도1에 도시된 표시장치와 실질적으로 동일하다. 따라서 동일한 구성요소에 대해서는 동일한 참조부호를 붙이고, 반복되는 설명은 생략한다.
도 6을 참조하면, 본 발명의 다른 실시예에 의한 표시장치(700)는 다중신호 인가부(710), 쉬프트레지스터(120) 및 액정 표시패널(130)을 포함한다.
상기 다중신호 인가부(710)는 순차적으로 연결된 다수의 스테이지를 포함한다. 상기 다중신호 인가부(710)는 상기 쉬프트 레지스터(120)와 전기적으로 연결된다.
보다 상세히 설명하면, 상기 쉬프트 레지스터(120)는 예컨대, 순차적으로 연결된 769개의 스테이지(STAGE1, STAGE2, ..., STAGE769)를 포함한다. 상기 다중신호 인가부(710)는 예컨대, 2개의 스테이지(STAGE770, STAGE771)를 포함하고, 2개의 스테이지의 첫 번째 스테이지(STAGE770)는 상기 쉬프트 레지스터(120)의 마지막 스테이지(STAGE769)에 전기적으로 연결된다.
상기 다중신호 인가부(110)에 포함되는 스테이지의 수는 도트 반전, 컬럼반전 또는 2 x 1 반전등과 같은 구동방식 및 상기 쉬프트 레지스터(120)에 포함된 스테이지들을 구동하기 위한 클록의 수와 관계된다.
보다 구체적으로 상기 쉬프트 레지스터(120)를 구동하기 위한 스캔 개시신호(STVP)는 서브 스캔 개시신호(SSS) 및 메인 스캔 개시신호(MSS)를 포함한다. 상기 서브 스캔 개시신호(SSS)가 상기 쉬프트 레지스터(120)의 첫 번째 스테이지 (STAGE1)에 인가되고 일정시간 경과 후에 메인 스캔 개시신호(MSS)가 상기 쉬프트 레지스터(120)의 첫 번째 스테이지(STAGE1)에 다시 인가된다. 이때, 상기 서브 스캔 개시신호(SSS) 및 메인 스캔 개시신호(MSS)의 펄스폭은 각각 H라 하면, 상기 서브 스캔 개시신호(SSS)의 상승에지와 상기 메인 스캔 개시신호(MSS)의 상승에지의 시간간격은 I * H로 표현된다. 여기서, 상기 I값은 상기 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소 공배수이다. 이에 대해서는 후에 상세히 설명한다.
본 실시예에 의하면, 도 1에서 도시된 스캔 구동회로에 비해, 스테이지의 수를 감소시킬 수 있으므로, 스캔 구동회로의 크기를 감소시킬 수 있으며, 스테이지에서 발생가능한 결함의 줄어서, 수율이 증대된다.
도 7은 칼럼 반전 구동의 경우, 도 6에 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다. 본 도면은 도 1에서 도시된 스캔 구동장치의 경우에도 유사하게 적용할 수 있다.
도 7을 참조하면, 칼럼 반전 구동의 경우 순차적으로 활성화되는 각각의 게이트 라인에는 기준 전압을 중심으로 동일한 극성이 데이터 신호가 인가된다.
칼럼 반전 구동에 의하면, 각 소오스 라인에 연결된 액정 캐패시터에 동일한 극성의 데이터 신호가 인가된다. 또한, 이웃하는 소오스 라인에 연결된 액정 캐패시터에는 서로 반대 극성의 데이터 신호가 인가된다. 또한, n 번째 프레임에는 각화소의 액정 캐패시터에는 (n-1) 번째 프레임에서의 각화소의 액정 캐패시터에 인 가된 데이터 신호와 반대 극성의 데이터 신호가 인가된다.
상기 칼럼 반전 구동의 경우, 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기는 매 게이트라인마다 동일한 극성이 인가되므로, 1H이고, 도 2 및 3에서 도시된 바와 같이 상기 쉬프트 레지스터를 구동하는 클록신호 수는 2이므로, 최소공배수는 2가 된다.
상기 칼럼 반전 구동의 경우, 도 1 내지 6에서 도시된 스캔 구동장치(110)의 시작부(111) 및 종료부(112)는 각각 2개의 스테이지를 포함한다. 또한, 도 7에서 도시된 스캔 구동장치(710) 또한 2개의 스테이지를 포함하고, 상기 서브 스캔 개시신호(SSS)와 메인 스캔 개시신호(MSS)의 상승에지 또는 하강에지의 간격은 2H가 된다.
상기 컬럼 반전 구동의 경우, 서브 스캔 개시신호 및 메인 스캔 개시신호를 포함하는 스캔 개시신호(STVP)가 첫 번째 게이트 라인에 인가되어 순차적으로 서브 스캔신호 및 메인 스캔신호를 출력하는 것 이외에는 도 4에 기재된 설명과 동일하다. 따라서 매 시간 구간별의 설명은 생략한다.
도 8은 도트 반전 구동의 경우, 도 6에 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다. 본 도면은 도 1에서 도시된 스캔 구동장치의 경우에도 유사하게 적용할 수 있다.
도트 반전 구동에 의하면, 이웃하는 화소의 액정 캐패시터에는 기준전압을 중심으로 서로 반대의 극성을 갖는 데이터 신호가 인가된다. 보다 상세히 설명하면, 동일한 소오스 라인에 연결되는 액정 캐패시터에는 기준전압을 중심으로 반대 의 극성을 갖는 데이터 신호가 교호적으로 인가된다. 또한 도일한 게이트 라인에 연결되는 액정 캐패시터에는 기준전압을 중심으로 반대의 극성을 갖는 데이터 신호가 교호적으로 연결된다. 또한, n 번째 프레임에는 각화소의 액정 캐패시터에는 (n-1) 번째 프레임에서의 각화소의 액정 캐패시터에 인가된 데이터 신호와 반대 극성의 데이터 신호가 인가된다.
상기 도트 반전 구동의 경우, 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기는 매 게이트라인마다 반대 극성이 인가되므로, 2H이고, 도 2 및 3에서 도시된 바와 같이 상기 쉬프트 레지스터를 구동하는 클록신호 수는 2이므로, 최소공배수는 2가 된다. 따라서, 도 6의 스캔 개시신호(STVP)의 서브 스캔 개시신호(SSS) 및 메인 스캔 개시신호(MSS)의 상승에지 또는 하강에지 사이는 2H 시간만큼 이격되고, 다중 신호 인가부(710)는 2개의 스테이지를 포함한다.
또한, 도 1에서 도시된 다중신호 인가부(110)의 시작부(111) 및 종료부(112)는 각각 2개의 스테이지를 포함한다.
상기 도트 반전 구동의 경우, 서브 스캔 개시신호 및 메인 스캔 개시신호를 포함하는 스캔 개시신호(STVP)가 첫 번째 게이트 라인에 인가되어 순차적으로 서브 스캔신호 및 메인 스캔신호를 출력하는 것과, 기준접압을 중심으로 서로 반대극성의 데이터 전압이 각 스테이지에 대응하는 액정캐패시터에 인가되는 것 외에는 도 4에 기재된 설명과 동일하다. 따라서 매 시간 구간별의 설명은 생략한다.
도 9는 2 x 1 반전 구동의 경우, 도 6에 도시된 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다. 본 도면은 도 1에서 도시된 스캔 구동장치의 경우에도 유사하게 적용할 수 있다.
2 x 1 반전 구동에 의하면, 소오스 라인을 따라, 양극성, 양극성, 부극성, 부극성의 데이터 신호가 주기적으로 반복되고, 이웃하는 소오스라인에는 부극성, 부극성, 양극성, 양극성의 데이터 신호가 주기적으로 반복된다. 또한, n 번째 프레임에는 각화소의 액정 캐패시터에는 (n-1) 번째 프레임에서의 각화소의 액정 캐패시터에 인가된 데이터 신호와 반대 극성의 데이터 신호가 인가된다.
따라서, 상기 소오스 라인을 따라 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기는 4이고, 상기 쉬프트 레지스터를 구동하는 클록신호 수는 2이므로, 최소공배수는 4가 된다. 따라서, 도 6의 스캔 개시신호(STVP)의 서브 스캔 개시신호(SSS) 및 메인 스캔 개시신호(MSS)의 상승에지 또는 하강에지 사이는 4H 시간만큼 이격되고, 다중 신호 인가부(710)는 4개의 스테이지를 포함한다.
또한, 도 1에서 도시된 다중신호 인가부(110)의 시작부(111) 및 종료부(112)는 각각 4개의 스테이지를 포함한다.
상기 2 x 1 반전 구동의 경우, 서브 스캔 개시신호 및 메인 스캔 개시신호를 포함하는 스캔 개시신호(STVP)가 첫 번째 게이트 라인에 인가되어 순차적으로 서브 스캔신호 및 메인 스캔신호를 출력하는 것과, 기준접압을 중심으로 서로 양극성, 양극성, 부극성, 부극성의 데이터 전압이 각 스테이지에 대응하는 액정캐패시터에 인가되는 것 외에는 도 4에 기재된 설명과 동일하다. 따라서 매 시간 구간별의 설 명은 생략한다.
도 10은 스캔 구동장치를 구성하는 다중신호 인가부 및 쉬프트 레지스터의 스테이지의 등가 회로도이다.
도 10을 참조하면, 단위 화소(P)는 소스 전극이 소오스 라인(DL)에 연결되고, 게이트 전극이 게이트 라인(GL)에 연결된 스위칭 소자(Qs)와, 상기 스위칭 소자(Qs)의 드레인 전극에 연결된 액정 캐패시터(Cls) 및 스토리지 캐패시터(Cst)를 포함한다.
각 스테이지(330)는 버퍼부(331), 충전부(332), 구동부(333), 방전부(334), 제1 홀딩부(335), 제2 홀딩부(336) 및 캐리부(337)를 포함하여, 스캔개시신호(STV) 또는 이전 스테이지의 캐리신호를 근거로 스캔신호(또는 주사 신호)를 단위 화소(P)의 스위칭 소자(TFT)에 출력한다.
버퍼부(331)는 드레인(또는 제1 전류 전극)과 게이트(또는 제어 전극)가 공통되어, 제1 입력신호(IN1)를 공급받고, 소스(또는 제2 전류 전극)가 충전부(332)의 일단에 연결된 a-Si:H TFT(Q1)로 이루어져, 이전 스테이지로부터 공급되는 캐리신호를 제1 입력신호(IN1)로 정의하여 소스에 연결된 충전부(332), 구동부(333), 방전부(335) 및 홀딩부(336)에 게이트 온 전압(VON)을 공급한다. 만일, 상기 스테이지가 첫 번째 스테이지라면 상기 제1 입력신호(IN1)는 스캔개시신호(STV)이다.
충전부(332)는 일단이 상기 a-Si:H TFT(Q1)의 소스와 방전부(334)에 연결되고, 타단이 구동부(333)의 출력단자(OUT)에 연결된 캐패시터(C1)로 이루어진다.
구동부(333)는 드레인이 클럭단자(CK)에 연결되고, 게이트가 Q-노드(NQ)를 경유하여 캐패시터(C)의 일단에 연결되며, 소스가 캐패시터(C)의 타단 및 출력단자(OUT)에 연결된 a-Si:H TFT(Q2)와, 드레인이 a-Si:H TFT(Q2)의 소스 및 캐패시터(C)의 타단에 연결되고, 소스가 제1 전원전압(VOFF)에 연결된 a-Si:H TFT(Q3)로 이루어진다. 이때 a-Si:H TFT(Q2)의 드레인에는 스테이지가 홀수번째 스테이지라면 클럭단자(CK)에는 제1 클럭(CKV)이 입력되고, 짝수번째 스테이지라면 클럭단자(CK)에는 제1 클럭(CKV)과는 위상이 반대인 제2 클럭(CKVB)이 입력된다. 상기 a-Si:H TFT(Q2)는 풀-업 기능을 수행하고, a-Si:H TFT(Q3)는 풀-다운 기능을 수행한다.
방전부(334)는 a-Si:H TFT(Q51)와 a-Si:H TFT(Q52)로 이루어져, 제2 입력신호(IN2)에 응답하여 캐패시터(C)에 충전된 전하를 소스를 통해 제1 전원전압(VOFF)단으로 제1 방전하고, 마지막 스캔 신호(GOUT_LAST)에 응답하여 캐패시터(C)에 충전된 전하를 소스를 통해 제1 전원전압(VOFF)단으로 제2 방전한다.
구체적으로, a-Si:H TFT(Q51)는 드레인이 캐패시터(C1)의 일단에 연결되고, 게이트가 제2 입력신호(IN2)에 연결되며, 소스가 상기 제1 전원전압(VOFF)에 연결된다. a-Si:H TFT(Q52)는 드레인이 캐패시터(C)의 일단에 연결되고, 게이트가 마지막 스캔 신호(GOUT_LAST)에 연결되며, 소스가 상기 제1 전원전압(VOFF)에 연결된다. 상기 제2 입력신호(IN2)는 일종의 리셋 신호로서, 다음 스테이지의 게이트 온 신호(VON)인 것이 바람직하다.
제1 홀딩부(335)는 복수의 a-Si:H TFT들(Q31, Q32, Q33, Q34)과, 복수의 캐패시터들(C2,C3)로 이루어져, 제2 홀딩부(336)의 동작을 온/오프 제어한다.
구체적으로, a-Si:H TFT(Q31)는 드레인과 게이트가 공통되어, 클럭단자(CK) 에 연결된다. a-Si:H TFT(Q32)는 드레인이 클럭단자(CK1)에 연결되고, 게이트가 a-Si:H TFT(Q31)의 소스에 연결되며, 소스가 제2 홀딩부(336)에 연결된다.
캐패시터(C2)의 일단은 a-Si:H TFT(Q32)의 드레인에, 타단은 a-Si:H TFT(Q32)의 게이트에 연결된다. 캐패시터(C3)의 일단은 a-Si:H TFT(Q32)의 게이트에, 타단은 a-Si:H TFT(Q32)의 소스에 연결된다. a-Si:H TFT(Q33)는 드레인이 a-Si:H TFT(Q31)의 소스 및 a-Si:H TFT(Q32)의 게이트에 연결되고, 게이트가 출력단자(OUT)에 연결되며, 소스가 제1 전원전압(VOFF)에 연결된다. a-Si:H TFT(Q34)는 드레인이 a-Si:H TFT(Q32)의 소스 및 제2 홀딩부(336)에 연결되고, 게이트가 출력단자(OUT)에 연결되며, 소스가 제1 전원전압(VOFF)에 연결된다.
제2 홀딩부(336)는 복수의 a-Si:H TFT들(Q53, Q54, Q55, Q56)로 이루어져, 출력-노드(NO)가 플로팅되는 것을 방지한다. 즉, 제2 홀딩부(336)는 출력단자(OUT)가 하이레벨일 때 오프 상태를 유지하여 홀드 동작을 수행한다.
구체적으로, a-Si:H TFT(Q53)는 드레인이 출력단자(OUT)에 연결되고, 게이트가 제1 홀딩부(335)에 연결되며, 소스가 제1 전원전압(VOFF)에 연결된다. a-Si:H TFT(Q54)는 드레인이 제1 입력신호(IN1)에 연결되고, 게이트가 제2 클럭단자(CK2)에 연결되며, 소스가 캐패시터(C)의 일단에 연결된다. a-Si:H TFT(Q55)는 드레인이 a-Si:H TFT(Q54)의 소스 및 캐패시터(C)의 일단에 연결되고, 게이트가 제1 클럭단자(CK1)에 연결되며, 소스가 출력단자(OUT)에 연결된다. a-Si:H TFT(Q56)는 드레인이 출력단자(OUT)에 연결되고, 게이트가 a-Si:H TFT(Q54)의 게이트와 공통하여 제2 클럭단자(CK2)에 연결되며, 소스가 제1 전원전압(VOFF)에 연결된다. 제1 클럭단자 (CK1)에 인가되는 제1 클럭(CKV)과 제2 클럭단자(CK2)에 인가되는 제2 클럭(CKVB)은 서로 반대 위상을 갖는다.
a-Si:H TFT(Q32, Q34)는 출력단자(OUT)가 하이레벨일 때만 a-Si:H TFT(Q53)의 게이트를 제1 전원전압(VOFF)으로 풀-다운하는 동작을 수행한다.
출력신호가 로우일 때, 제1 클럭(CKV)과 동기되는 컨트롤 전압이 a-Si:H TFT(Q32)를 통해 a-Si:H TFT(Q53)의 게이트에 전달된다. a-Si:H TFT(Q32)의 게이트 전압은 출력단자(OUT)가 하이레벨일 때만 제외하고 제1 클럭(CKV)의 하이레벨 전압에서 a-Si:H TFT(Q31)의 문턱 전압만큼 작은 전압이 된다. 즉, a-Si:H TFT(Q32)는 출력단자(OUT)가 하이레벨일 때만 제외하고 제1 클럭(CKV)과 동기되는 컨트롤 전압을 a-Si:H TFT(Q53)의 게이트로 전달할 수 있게 된다.
그리고 제2 클럭(CKVB)이 하이레벨일 때 상기 레지스터 출력단자(OUT)는 로우 레벨이므로 a-Si:H TFT(Q56)는 제2 클럭(CK2)에 의해 출력단자(OUT)를 제1 전원전압(VOFF)으로 홀딩하는 동작을 수행한다.
캐리부(337)는 a-Si:H TFT(Q6)로 이루어져, 상기 출력단자(OUT)와 전기적으로 분리된 상기 제1 클럭단자(CK1)를 통해 상기 제1 클럭(CKV)을 입력받고, Q-노드(NQ)가 액티브됨에 따라 턴-온되어 클럭(CK1)을 다음 스테이지의 캐리-노드(NC)에 공급한다. 따라서, 상기 출력단자(OUT)의 전위가 변하더라도, 상기 캐리부(337)는 상기 제1 클럭(CKV)을 상기 캐리신호로써 출력할 수 있다.
이상에서, 설명된 쉬프트 레지스터의 스테이지는 일 실시예일 뿐 다양하게 변형될 수 있다.
도 11은 상기 도10의 스테이지를 채용하는 표시장치에서의 스캔 구동장치의 입력신호 및 출력신호를 도시한 타이밍 다이어그램이다.
도 1에서 도시된 표시장치(100)가 도 10의 스테이지를 채택하는 경우, 도 1에서 도시된 다중신호 인가부(110)의 시작부(111) 및 종료부(112)는 각각 3개의 스테이지를 포함한다. 또한 도 6에서 도시된 표시장치(700)가 도 10의 스테이지를 채택하는 경우 다중신호 인가부(710)은 3개의 스테이지를 포함하고, 상기 스캔 개시신호(STVP)의 3H만큼 이격된 서브 스캔 개시신호(SSS) 및 메인 스캔 개시신호(MSS)를 포함한다.
도 10에 도시된 스테이지의 경우, Voff 신호와 스캔 개시신호(STVP) 또는 Voff 신호와 캐리신호가 전기적으로 충돌을 일으킬 수 있기 때문에, 도 11에 도시된 바와 같이, 서브 스캔신호(SS)와 메인 스캔신호(MS)는 1H 만큼 더 이격시키는 것이 좋다.
도 1 내지 11에서 설명된 실시예에서 "최소공배수"란 용어는 "공배수"로 대치할 수도 있다. 그런데, 서브 스캔신호(SS)와 메인 스캔신호(MS) 사이의 간격이 너무 많이 이격된 경우, 다수의 게이트 라인이 활성화 되므로, 바람직하지 않다.
도 12a 및 12b는 도10의 다중신호인가부 및 쉬프트 레지스터를 도시한 간략한 레이아웃이다.
도1, 3 및 12a 및 12b를 참조하면, 쉬프트 레지스터(120)는 액정표시패널(130)과 일체로 형성될 수 있다. 즉, 쉬프트 레지스터(120)는 액정표시패널(130) 상부에 형성될 수 있다.
상기 쉬프트 레지스터(120)가 액정표시패널(130)에 형성되는 경우, 본 발명에 의한 다중신호 인가부(110) 또한 액정표시패널(130)에 형성된다.
보다 상세히 설명하면, 표시영역(DR)에는 도 3에서 도시된 게이트 라인(G1, G2, ..., Gm)과, 상기 제1 방향과 교차하는 제2 방향으로 연장된 다수의 소오스 라인(D1, D2, ..., Dn), 스위칭 소자(TFT)와 액정 캐패시터(Clc) 및 스토리지 캐패시터(Cst)가 형성된다. 또한 상기 표시영역(DR)에 인접하는 주변영역(PR)에는 쉬프트 레지스터(120)와 다중신호 인가부(110)이 형성된다. 상기 다중신호 인가부(110)의 시작부(111)는 상기 쉬프트 레지스터(120)의 첫번째 스테이지(STAGE1)에 인접하게 형성되고, 상기 종료부(112)는 상기 쉬프트 레지스터(120)의 마지막 스테이지(STAGE768)에 인접하게 형성된다. 도12a 및 도 12b의 시작부(111) 및 종료부(112)는, 예컨데 서브 스캔신호(SS)의 상승에지와 메인 스캔신호(MS)의 상승에지가 도 11에서 도시된 바와 같이 3H만큼 이격시키기 위해서, 각각 세개씩의 스테이지를 포함한다. 또한 상기 다이오드(200)는 게이트와 드레인단자가 전기적으로 연결된 아몰퍼스 실리콘 트랜지스터로 구현될 수 있다.
도 13은 본 발명의 일 실시예에 따른 표시장치 구동방법을 설명하기 위한 순서도이다.
본 발명의 일 실시예에 따른 표시장치 구동방법에 따르면, N 번째 게이트 라인 및 (N+I)번째 게이트 라인을 동시에 활성화시키고(S100), 상기 활성화된 N 번째 게이트 라인 및 (N+I) 번째 게이트 라인에 연결된 액정 캐패시터들에 각각 데이터 전압을 인가한다(S200).
상기의 단계는 N을 1씩 증가시켜가며(S300), N이 모든 게이트 라인에 이르기까지 반복적으로 진행된다. 또한 (N+I) 값이 게이트 라인 갯수를 초과하면, 상기 (N+I) 값에 대응하는 게이트 라인은 존재하지 않으므로, (N+I) 게이트라인은 활성화되지 않는다.
상기 데이터 전압은 상기 N 번째 게이트 라인에 연결된 액정 캐패시터에 대응하는 데이터 전압이다. 이 경우, 상기 N 번째 게이트 라인에 연결된 액정 캐패시터에 대응하는 데이터 전압이 (N+I) 번째 게이트 라인에 연결된 액정 캐패시터에도 인가되어 상기 (N+I) 번째 게이트 라인에 연결된 액정 캐패시터를 예비적으로 충전시킨다. 따라서, 액정 캐패시터의 충전율이 개선된다. 한편, 앞에서 설명한 바와 같이, 비록 N 번째 게이트 라인에 연결된 액정 캐패시터에 대응하는 데이터 전압이 (N+I) 번째 게이트 라인에 연결된 액정 캐패시터에도 인가되어 상기 (N+I) 번째 게이트 라인에 연결된 액정 캐패시터를 충전하지만, 충전시간이 매우 짧으므로 인간의 눈에 지각되지 않는다.
또한 앞에서 설명한 바와 같이, 상기 I 값은 상기 소오스 라인을 따라, 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소 공배수이다.
이상에서 설명한 바와 같이, 본 발명에 따르면 본 발명에 의하면, 하나의 게이트 라인에 두 번의 스캔신호가 인가되므로, 상기 게이트 라인에 연결된 액정 캐 패시터들이 두 번에 걸쳐 데이터 전압을 인가받는다. 따라서, 비록 게이트 라인이 활성화되는 시간이 줄어든다하여도, 상기 액정 캐패시터에 목표 화소전압이 충분히 충전될 수 있으므로, 화질이 개선된다.
더욱이, 근래에 들어, 도트 반전구동, 컬럼 반전구동, 2 x 1 반전 구동 등에서와 같이, 각 액정 캐패시터의 열화를 방지하기 위해 각 화소에 인가되는 데이터 전압이 매 프레임 마다 기준 전압(Vcom)을 중심으로 반전되고 있다. 이와같이 매 프레임 마다 기준 전압을 중심으로 데이터 전압이 반전되는 경우, 서브 스캔신호를 이용하여 예비적으로 충전시키고, 메인 스캔신호을 이용하여 데이터 전압을 충전시키는 경우, 예비전 충전시에 반전의 준비가 갖추어져 보다 큰 효과를 얻을 수 있다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (32)

  1. 스캔신호가 전달되는 다수의 게이트 라인과 데이터 신호가 전달되는 다수의 소오스 라인을 포함하는 표시장치를 구동하는 스캔 구동장치에서,
    출력단자가 상기 게이트 라인과 전기적으로 각각 연결된 다수의 스테이지를 포함하는 쉬프트 레지스터; 및
    상기 게이트 라인을 순차적으로 활성화시키는 서브 스캔신호 및 메인 스캔신호를 상기 쉬프트 레지스터를 통해서 각각 게이트 라인에 순차적으로 인가하는 다중신호 인가부를 포함하고,
    상기 다중신호 인가부는, 각각 순차적으로 연결된 I개의 스테이지를 포함하고 상기 I개의 스테이지 중에서 첫 번째 스테이지는 상기 쉬프트 레지스터의 마지막 스테이지에 연결되는 종료부를 포함하며,
    I값은 상기 소오스 라인을 따라 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소공배수인 것을 특징으로 하는 스캔 구동장치.
  2. 제1 항에 있어서, 상기 서브 스캔신호 및 상기 메인 스캔신호의 펄스폭은 각각 H로 동일하고, 상기 서브 스캔신호의 상승에지와 상기 메인 스캔신호의 상승에지의 시간간격은 I * H인 것을 특징으로 하는 스캔 구동장치 (I는 2이상의 자연수).
  3. 삭제
  4. 제 2항에 있어서, 상기 I 값은 2, 3, 4 중의 어느 하나인 것을 특징으로 하는 스캔 구동장치.
  5. 제1 항에 있어서, 상기 다중신호 인가부는 각각 순차적으로 연결된 I개의 스테이지를 포함하는 시작부를 더 포함하고, 상기 시작부의 마지막 스테이지는 상기 쉬프트 레지스터의 첫 번째 스테이지와 전기적으로 연결된 것을 특징으로 하는 스캔 구동장치 (상기 I는 2이상의 자연수).
  6. 제 5항에 있어서, 상기 쉬프트 레지스터를 구동하기 위한 스캔 개시신호는 적어도 상기 시작부의 첫 번째 스테이지와 상기 쉬프트 레지스터의 첫 번째 스테이지에 동시에 인가되는 것을 특징으로 하는 스캔 구동장치.
  7. 제 6항에 있어서, 상기 스캔 개시신호가 상기 쉬프트 레지스터의 첫 번째 스테이지로 전달되는 배선에 형성되어, 상기 시작부의 마지막 스테이지에서 출력되는 캐리신호가 상기 시작부의 첫 번째 스테이지로 출력되는 것을 방지하기 위한 다이오드를 더 포함하는 것을 특징으로 하는 스캔 구동장치.
  8. 제 7항에 있어서, 상기 다이오드는 게이트와 드레인단자가 전기적으로 연결된 아몰퍼스 실리콘 트랜지스터인 것을 특징으로 하는 스캔 구동장치.
  9. 제 5항에 있어서, 상기 다중신호 인가부의 상기 시작부는 상기 쉬프트 레지스터의 첫번째 스테이지와 인접하게 배치되고, 상기 다중신호 인가부의 상기 종료부는 상기 쉬프트 레지스터의 마지막 스테이지와 인접하게 배치된 것을 특징으로 하는 스캔 구동창치.
  10. 제 1항에 있어서, 상기 쉬프트 레지스터를 구동시키기 위한 스캔 개시신호는 서브 스캔 개시신호 및 상기 서브 스캔 개시신호로부터 일정 시간 경과 후 출력되는 메인 스캔 개시신호를 포함하는 것을 특징으로 하는 스캔 구동장치.
  11. 제 10항에 있어서, 상기 서브 스캔 개시신호 및 메인 스캔 개시신호의 펄스폭은 각각 H로 동일하고, 상기 서브 스캔 개시신호의 상승에지와 상기 메인 스캔 개시신호의 상승에지의 시간간격은 I * H인 것을 특징으로 하는 스캔 구동장치 (I는 2이상의 자연수).
  12. 삭제
  13. 제 11항에 있어서, 상기 I 값은 2, 3, 4 중의 어느 하나인 것을 특징으로 하는 스캔 구동장치.
  14. 제10항에 있어서, 상기 다중신호 인가부는 상기 쉬프트 레지스터의 마지막 스테이지와 인접하게 배치된 것을 특징으로 하는 스캔 구동장치.
  15. 스캔신호가 전달되는 다수의 게이트 라인과 데이터 신호가 전달되는 다수의 소오스 라인을 포함하는 액정표시패널; 및
    상기 액정 표시패널을 구동하는 스캔 구동장치를 포함하고, 상기 스캔 구동장치는,
    출력단자가 상기 게이트 라인과 전기적으로 각각 연결된 다수의 스테이지를 포함하는 쉬프트 레지스터; 및
    상기 게이트 라인을 순차적으로 활성화시키는 서브 스캔신호 및 메인 스캔신호를 상기 쉬프트 레지스터를 통해서 각각 게이트 라인에 순차적으로 인가하는 다중신호 인가부를 포함하고,
    상기 다중신호 인가부는, 각각 순차적으로 연결된 I개의 스테이지를 포함하고 상기 I개의 스테이지 중에서 첫 번째 스테이지는 상기 쉬프트 레지스터의 마지막 스테이지에 연결되는 종료부를 포함하며,
    I값은 상기 소오스 라인을 따라 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 쉬프트 레지스터를 구동하는 클록신호 수의 최소공배수인 것을 특징으로 하는 것을 특징으로 하는 표시장치.
  16. 제15 항에 있어서, 상기 서브 스캔신호 및 메인 스캔신호의 펄스폭은 각각 H이고, 상기 서브 스캔신호의 상승에지와 상기 메인 스캔신호의 상승에지의 시간간격은 I * H인 것을 특징으로 하는 표시장치(I는 2이상의 자연수).
  17. 삭제
  18. 제 16항에 있어서, 상기 I 값은 2, 3, 4 중의 어느 하나인 것을 특징으로 하는 표시장치.
  19. 제 15항에 있어서, 상기 다중신호 인가부는 각각 순차적으로 연결된 I개의 스테이지를 포함하는 시작부를 더 포함하고, 상기 시작부의 마지막 스테이지는 상기 쉬프트 레지스터의 첫 번째 스테이지와 전기적으로 연결된 것을 특징으로 하는 표시장치.
  20. 제 19항에 있어서, 상기 쉬프트 레지스터를 구동하기 위한 스캔 개시신호는 상기 시작부의 첫 번째 스테이지와 상기 쉬프트 레지스터의 첫 번째 스테이지에 동시에 인가되는 것을 특징으로 하는 표시장치.
  21. 제 19항에 있어서, 상기 스캔 개시신호가 상기 쉬프트 레지스터의 첫 번째 스테이지로 전달되는 배선에 형성되어, 상기 시작부의 첫 마지막 스테이지에서 출력되는 캐리신호가 상기 시작부의 첫 번째 스테이지로 출력되는 것을 방지하기 위한 다이오드를 더 포함하는 것을 특징으로 하는 표시장치.
  22. 제 19항에 있어서, 상기 다중신호 인가부의 상기 시작부는 상기 쉬프트 레지스터의 첫번째 스테이지와 인접하게 배치되고, 상기 다중신호 인가부의 상기 종료부는 상기 쉬프트 레지스터의 마지막 스테이지와 인접하게 배치된 것을 특징으로 하는 표시장치.
  23. 제 15항에 있어서, 상기 쉬프트 레지스터를 구동시키기 위한 스캔 개시신호는 서브 스캔 개시신호 및 상기 서브 스캔 개시신호로부터 일정 시간 경과 후 출력되는 메인 스캔 개시신호를 포함하는 것을 특징으로 하는 표시장치.
  24. 제 23항에 있어서, 상기 서브 스캔 개시신호 및 메인 스캔 개시신호의 펄스폭은 각각 H이고, 상기 서브 스캔신호의 상승에지와 상기 메인 스캔신호의 상승에지의 시간간격은 I * H인 것을 특징으로 하는 표시장치(I는 2이상의 자연수).
  25. 삭제
  26. 제 24항에 있어서, 상기 I 값은 2, 3, 4 중의 어느 하나인 것을 특징으로 하는 표시장치.
  27. 제23항에 있어서, 상기 다중신호 인가부는 상기 쉬프트 레지스터의 마지막 스테이지와 인접하게 배치된 것을 특징으로 하는 표시장치.
  28. 제 15항에 있어서, 상기 스캔 구동장치는 상기 액정표시패널과 일체로 형성된 것을 특징으로 하는 표시장치.
  29. N 번째 게이트 라인 및 (N+I)번째 게이트 라인을 동시에 활성화시키는 단계; 및
    상기 활성화된 N 번째 게이트 라인 및 (N+I) 번째 게이트 라인에 연결된 액정 캐패시터들에 각각 데이터 신호를 인가하는 단계를 포함하는 표시장치 구동방법 (상기 N은 자연수이고, 상기 I는 소오스 라인을 따라 각 게이트 라인에 인가되는 데이터 전압의 극성(기준전압 중심)의 주기 및 상기 N 번째 게이트 라인 및 (N+I) 번째 게이트 라인과 라인과 전기적으로 연결된 다수의 스테이지를 포함하는 쉬프트 레지스터를 구동하는 클록신호 수의 최소공배수이다.
  30. 제 29항에 있어서, 상기 데이터 전압은 상기 N 번째 게이트 라인에 연결된 액정 캐패시터에 대응하는 데이터 전압인 것을 특징으로 하는 표시장치 구동방법.
  31. 삭제
  32. 제 29항에 있어서, 상기 I 값은 2, 3, 4 중의 어느 하나인 것을 특징으로 하는 표시장치 구동방법.
KR1020050068681A 2005-07-28 2005-07-28 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법 KR101129426B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020050068681A KR101129426B1 (ko) 2005-07-28 2005-07-28 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법
TW095125999A TWI423199B (zh) 2005-07-28 2006-07-17 掃描驅動器、具有掃描驅動器之顯示器裝置、及用以驅動顯示器裝置之方法
US11/488,363 US8305324B2 (en) 2005-07-28 2006-07-18 Scan driver, display device having the same and method of driving a display device
CN2006100995180A CN1904995B (zh) 2005-07-28 2006-07-26 扫描驱动器、具有其的显示装置及显示装置驱动方法
JP2006205309A JP5377822B2 (ja) 2005-07-28 2006-07-27 表示装置用スキャン駆動装置、それを含む表示装置及び表示装置の駆動方法
US13/648,505 US8872752B2 (en) 2005-07-28 2012-10-10 Scan driver, display device having the same and method of driving a display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050068681A KR101129426B1 (ko) 2005-07-28 2005-07-28 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법

Publications (2)

Publication Number Publication Date
KR20070014244A KR20070014244A (ko) 2007-02-01
KR101129426B1 true KR101129426B1 (ko) 2012-03-27

Family

ID=37674245

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050068681A KR101129426B1 (ko) 2005-07-28 2005-07-28 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법

Country Status (5)

Country Link
US (2) US8305324B2 (ko)
JP (1) JP5377822B2 (ko)
KR (1) KR101129426B1 (ko)
CN (1) CN1904995B (ko)
TW (1) TWI423199B (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI386903B (zh) * 2008-05-05 2013-02-21 Novatek Microelectronics Corp 掃描驅動器
KR20100006063A (ko) * 2008-07-08 2010-01-18 삼성전자주식회사 게이트 드라이버 및 이를 갖는 표시장치
TWI413970B (zh) * 2009-11-03 2013-11-01 Hannstar Display Corp 閘極驅動電路
JP2011118052A (ja) * 2009-12-01 2011-06-16 Sony Corp 表示装置及び駆動方法
RU2511608C2 (ru) * 2009-12-04 2014-04-10 Шарп Кабусики Кайся Жидкокристаллическое устройство отображения
KR101641171B1 (ko) * 2010-02-17 2016-07-21 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
US8645117B2 (en) * 2010-05-27 2014-02-04 Freescale Semiconductor, Inc. Clock simulation device and methods thereof
US20130033481A1 (en) * 2011-08-03 2013-02-07 Shenzhen China Star Optoelectronics Technology Co., Ltd. Lcd device and driving method thereof
KR20130055345A (ko) * 2011-11-18 2013-05-28 삼성디스플레이 주식회사 액정표시장치
TWI505257B (zh) 2013-11-01 2015-10-21 Au Optronics Corp 顯示裝置及其驅動方法
CN104517564B (zh) * 2015-01-04 2017-10-27 京东方科技集团股份有限公司 阵列基板和显示装置
CN106023947B (zh) * 2016-08-09 2018-09-07 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN106683634B (zh) * 2017-03-30 2019-01-22 京东方科技集团股份有限公司 一种移位寄存器、goa电路及其驱动方法、显示装置
JP6933515B2 (ja) * 2017-07-10 2021-09-08 株式会社ジャパンディスプレイ 表示装置
CN110085160B (zh) * 2019-04-04 2020-09-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003173167A (ja) * 2001-09-26 2003-06-20 Internatl Business Mach Corp <Ibm> 画像表示装置、走査線駆動回路、および表示装置のドライバ回路

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5136622A (en) * 1991-02-28 1992-08-04 Thomson, S.A. Shift register, particularly for a liquid crystal display
US5392058A (en) * 1991-05-15 1995-02-21 Sharp Kabushiki Kaisha Display-integrated type tablet device
JP2760670B2 (ja) * 1991-05-29 1998-06-04 シャープ株式会社 表示素子の駆動用集積回路
JP2820336B2 (ja) * 1991-10-22 1998-11-05 シャープ株式会社 アクティブマトリクス型液晶表示装置の駆動方法
US5648793A (en) * 1992-01-08 1997-07-15 Industrial Technology Research Institute Driving system for active matrix liquid crystal display
JPH06337400A (ja) * 1993-05-31 1994-12-06 Sharp Corp マトリクス型表示装置及び駆動方法
US5648790A (en) * 1994-11-29 1997-07-15 Prime View International Co. Display scanning circuit
US6124840A (en) * 1997-04-07 2000-09-26 Hyundai Electronics Industries Co., Ltd. Low power gate driver circuit for thin film transistor-liquid crystal display (TFT-LCD) using electric charge recycling technique
KR100265767B1 (ko) * 1998-04-20 2000-09-15 윤종용 저전력 구동회로 및 구동방법
US6310594B1 (en) * 1998-11-04 2001-10-30 International Business Machines Corporation Driving method and circuit for pixel multiplexing circuits
JP3622592B2 (ja) * 1999-10-13 2005-02-23 株式会社日立製作所 液晶表示装置
JP2001249643A (ja) * 2000-03-02 2001-09-14 Advanced Display Inc 液晶表示装置の駆動方法およびこれを使用した液晶表示装置
JP4585088B2 (ja) * 2000-06-12 2010-11-24 パナソニック株式会社 アクティブマトリクス型液晶表示装置及びその駆動方法
JP4757388B2 (ja) * 2001-01-15 2011-08-24 株式会社 日立ディスプレイズ 画像表示装置およびその駆動方法
JP2002341834A (ja) 2001-05-16 2002-11-29 Matsushita Electric Ind Co Ltd 表示装置及びその駆動方法並びに画像表示応用装置
JP2003050568A (ja) * 2001-08-07 2003-02-21 Sharp Corp マトリクス型画像表示装置
US6967639B2 (en) * 2001-09-26 2005-11-22 International Business Machines Corporation Image display device, scan line drive circuit and driver circuit for display device
JP3968499B2 (ja) 2001-10-17 2007-08-29 ソニー株式会社 表示装置
JP2003323164A (ja) * 2002-05-08 2003-11-14 Hitachi Displays Ltd 液晶表示装置とその駆動方法
WO2003104879A2 (en) * 2002-06-01 2003-12-18 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
KR100797522B1 (ko) 2002-09-05 2008-01-24 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
GB2397710A (en) * 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
JP4628650B2 (ja) * 2003-03-17 2011-02-09 株式会社日立製作所 表示装置およびその駆動方法
JP2004301989A (ja) 2003-03-31 2004-10-28 Fujitsu Display Technologies Corp 液晶表示パネルの駆動方法及び液晶表示装置
JP2005128153A (ja) 2003-10-22 2005-05-19 Sharp Corp 液晶表示装置ならびにその駆動回路および駆動方法
KR100583318B1 (ko) * 2003-12-17 2006-05-25 엘지.필립스 엘시디 주식회사 액정표시장치의 게이트 구동장치 및 방법
US7639226B2 (en) * 2004-05-31 2009-12-29 Lg Display Co., Ltd. Liquid crystal display panel with built-in driving circuit
KR101166819B1 (ko) * 2005-06-30 2012-07-19 엘지디스플레이 주식회사 쉬프트 레지스터

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003173167A (ja) * 2001-09-26 2003-06-20 Internatl Business Mach Corp <Ibm> 画像表示装置、走査線駆動回路、および表示装置のドライバ回路

Also Published As

Publication number Publication date
KR20070014244A (ko) 2007-02-01
JP2007034311A (ja) 2007-02-08
TW200709149A (en) 2007-03-01
US8872752B2 (en) 2014-10-28
US20130033417A1 (en) 2013-02-07
US20070038909A1 (en) 2007-02-15
CN1904995B (zh) 2012-01-11
CN1904995A (zh) 2007-01-31
TWI423199B (zh) 2014-01-11
US8305324B2 (en) 2012-11-06
JP5377822B2 (ja) 2013-12-25

Similar Documents

Publication Publication Date Title
KR101129426B1 (ko) 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법
JP5048917B2 (ja) シフトレジスタとこれを有するスキャン駆動回路及び表示装置
KR100970269B1 (ko) 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시장치
KR101375863B1 (ko) 표시장치 및 이의 구동방법
KR101415565B1 (ko) 표시 장치
KR100602761B1 (ko) 액정 표시 장치 및 그 구동 방법
US8952955B2 (en) Display driving circuit, display device and display driving method
US10068542B2 (en) Gate driver on array circuit and liquid crystal display using the same
KR100712118B1 (ko) 도트 반전을 수행하는 액정 표시 장치 및 액정 표시 장치의구동 방법
US20090040203A1 (en) Gate driving circuit and display device having the same
EP2234098A1 (en) Display device and method for driving display device
EP3392870B1 (en) Pixel circuit, driving method therefor, driver circuit, and display device
JP2008116556A (ja) 液晶表示装置の駆動方法およびそのデータ側駆動回路
KR20120016508A (ko) 표시장치 및 이의 구동방법
US8786542B2 (en) Display device including first and second scanning signal line groups
US20090073103A1 (en) Liquid crystal display device and driving method thereof
KR102309625B1 (ko) 게이트 구동 회로, 게이트 구동 회로의 구동방법 및 이를 이용한 표시장치
KR20050121357A (ko) 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치
KR101264691B1 (ko) 쉬프트 레지스터
KR20140036729A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
CN113823236B (zh) 移位寄存器及显示装置
JP4270442B2 (ja) 表示装置およびその駆動方法
JP2008233283A (ja) 液晶表示装置およびその駆動方法
KR100951895B1 (ko) 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치
KR100477598B1 (ko) 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180302

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200227

Year of fee payment: 9