JPH1084083A - 静電気保護回路を備えた半導体装置 - Google Patents

静電気保護回路を備えた半導体装置

Info

Publication number
JPH1084083A
JPH1084083A JP9167398A JP16739897A JPH1084083A JP H1084083 A JPH1084083 A JP H1084083A JP 9167398 A JP9167398 A JP 9167398A JP 16739897 A JP16739897 A JP 16739897A JP H1084083 A JPH1084083 A JP H1084083A
Authority
JP
Japan
Prior art keywords
wiring
semiconductor device
protection circuit
contact hole
active region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9167398A
Other languages
English (en)
Other versions
JP3163039B2 (ja
Inventor
Zaikan Tei
在寛 鄭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
Hyundai Electronics Industries Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hyundai Electronics Industries Co Ltd filed Critical Hyundai Electronics Industries Co Ltd
Publication of JPH1084083A publication Critical patent/JPH1084083A/ja
Application granted granted Critical
Publication of JP3163039B2 publication Critical patent/JP3163039B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0266Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】 【課題】従来より面積の小さい静電気保護回路を備えた
半導体装置を提供する。 【解決手段】半導体基板と、半導体基板に三地域に隔離
形成されたアクティブ領域と、三地域に隔離形成された
アクティブ領域のそれぞれと隣り合うように設けられた
複数の素子分離領域と、アクティブ領域に形成されたソ
ース/ドレイン用拡散領域と、アクティブ領域と素子分
離領域上に形成され前記拡散領域を露出させる第1コン
タクトホールを有する第1層間絶縁膜と、第1層間絶縁
膜上に形成され前記第1コンタクトホールを介して前記
拡散領域と電気的に接続する第1配線と、前記の全体構
造の露出した表面上部に形成され前記の三地域に隔離形
成されたアクティブ領域のうちの中央部に位置するアク
ティブ領域上側に位置する前記第1配線を露出させる第
2コンタクトホールを有する第2層間絶縁膜と、第2層
間絶縁膜上に形成され前記第2コンタクトホールを介し
て前記第1配線に電気的に接続する第2配線とを含む。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は静電気保護回路を備
えた半導体装置に関し、特に高集積半導体素子に適した
静電気保護回路を備えた半導体装置に関する。
【0002】
【従来の技術】一般に、半導体素子のパッドは入出力と
アドレス及びコントロール(control)ができる機能
と、パッケージ(package)の時、ボンディングするこ
とができるよう一定面積を有して形成される。さらに、
半導体チップのパッドは外部に露出するリード(lead)
と電気的にコンタクトされるため外部からの静電気が印
加され易いので、半導体素子を保護するためにはパッド
と内部回路の間に静電気保護回路が必要である。それに
より、別途の静電気保護回路を構成するための面積とパ
ッドを形成する面積が常に一定に必要となる。また、半
導体素子が一層高集積化するに従い半導体機能がさらに
複雑化するためパッドの数も増大することになる。それ
により、パッド数の多さとこれに対応する静電気保護回
路の面積が、チップの大きさに相当し、半導体素子の高
集積化への阻害要素になっている。
【0003】これと関連し、一般的な半導体素子の静電
気保護回路を説明すれば次の通りである。図3は、一般
的な半導体素子のコントロール用及びアドレス用のパッ
ドの静電気保護回路を示す回路図である。一般的な半導
体素子のコントロール及びアドレス用のパッド100の
静電気保護回路200は、図3に示すように、パッド1
00と接続するフィールドトランジスタQ1、Q2を介
しそれぞれVcc(電源)、Vss(アース)に接続さ
れている。さらに、前記パッド100から抵抗(Rs)
を経て入力トランジスタQ3のゲートに接続されてい
る。そして、前記抵抗(Rs)の出力とVssの間にア
クティブNMOSトランジスタQ4が接続されている。
この際、前記パッド100に高電圧が印加されると前記
フィールドトランジスタQ1、Q2がターンオン(turn
on)動作してVcc、又はVssにバイパスされるた
め入力トランジスタQ3に直接影響を及ぼさないように
なる。
【0004】一方、一般的な半導体装置の入出力用のパ
ッドの静電気保護回路を説明すれば次の通りである。図
4は、半導体装置の入出力用のパッドの静電気保護回路
を示す回路図である。半導体装置の入出力用のパッド3
00の静電気保護回路400は、図4に示すように、パ
ッド300と接続されるアクティブNMOS、PMOS
トランジスタQ11、Q12を介しそれぞれVcc、V
ssに接続されている。さらに、前記パッド300に入
力トランジスタQ13が接続されている。この際、前記
パッド300に高電圧が印加されると前記NMOS、P
MOSトランジスタQ11、Q12がターンオン動作し
てVcc、又はVssにバイパスされるため入力トラン
ジスタQ13に直接影響を及ぼさないようになる。
【0005】これに関し、従来技術に基づく静電気保護
回路を備えた半導体装置を説明すれば次の通りである。
図5は、図3の静電気保護回路を従来の方法で形成する
時、それぞれの領域を配置したレイアウト(layout)図
である。従来技術に基づく静電気保護回路を備えた半導
体装置は、図5に示すように、アクティブ領域15がパ
ッドに用いられる第2金属層23の左右に二つずつそれ
ぞれ隔離され配設されている。さらに、前記アクティブ
領域15に不純物を注入してソース/ドレイン領域を形
成するためのマスク14が配設されている。そして、外
側に位置する前記アクティブ領域15内に第1金属層1
9をコンタクトさせるためのコンタクトホール17aが
形成されている。さらに、前記第1金属層19に第2金
属層23をコンタクトさせるためコンタクトホール21
aが形成されている。即ち、パッドに用いられる第2金
属層23の下部は素子分離領域に用いられ、その横にフ
ィールドトランジスタを備えることにより半導体素子の
面積が増大することになる。
【0006】図6は、図5のIV−IV線に従い示す断面図
である。図6に示すように、半導体基板11にアクティ
ブ領域を設けるためフィールド領域に素子分離膜13、
13aを形成する。次いで、前記半導体基板11のアク
ティブ領域15に不純物を注入してソース/ドレイン用
拡散領域15aを形成する。その次に、前記全体構造の
表面上に第1層間絶縁膜17を形成し、前記第1層間絶
縁膜17を選択的に除去して前記ソース/ドレイン拡散
領域15aを露出させるコンタクトホール17aを形成
する。次いで、前記コンタクトホール17aを含む全体
構造の露出した表面上に第1金属層(図示せず)を蒸着
する。その次に、エッチング工程で前記第1金属層をエ
ッチングして第1金属層19を形成する。次いで、前記
第1金属層19を含む全体構造の露出した表面上部に第
2層間絶縁膜21を形成する。その次に、前記第2層間
絶縁膜21を選択的に除去して第2コンタクトホール2
1aを形成する。次いで、前記コンタクトホール21a
を含む前記全体構造の露出した表面上部に第2金属層
(図示せず)を蒸着し、前記第2金属層を選択的にエッ
チングしてパッドに用いる第2金属層23を形成する。
【0007】
【発明が解決しようとする課題】前記に述べたように、
従来技術に基づく静電気保護回路を備えた半導体装置に
おいては次のような問題点がある。従来技術に基づく静
電気保護回路を備えた半導体装置においては、パッドに
用いる金属層下部に配設された素子分離膜が半導体装置
で特別な機能を果さないにも拘らず多い面積を占めるた
め、半導体装置においての静電気保護回路全体の面積を
低減させることは困難である。従って、従来技術に基づ
く静電気保護回路を備えた半導体装置は高集積半導体装
置の使用には適しない。
【0008】ここに本発明は、前記従来技術の諸般問題
点を解消するため案出したものであり、半導体装置で静
電気保護回路が占める面積を最大限減少させることがで
きるようにした静電気保護回路を備えた半導体装置を提
供することにその目的がある。さらに、本発明の他の目
的はパワーラインの線幅を極大化してノイズ問題及び素
子の信頼性、例えば静電気/ラッチアップ(Latch−u
p)特性を改善させることができるようにした静電気保
護回路を備えた半導体装置を提供することにある。な
お、本発明のさらに他の目的は高集積半導体装置に適し
た静電気保護回路を備えた半導体装置を提供することに
ある。
【0009】
【課題を解決するための手段】以上の課題を解決すべ
く、請求項1に記載の発明は、半導体基板と、前記半導
体基板に三地域に隔離形成されたアクティブ領域と、前
記の三地域に隔離形成されたアクティブ領域のそれぞれ
と隣り合うように設けられた複数の素子分離領域と、前
記アクティブ領域に形成されたソース/ドレイン用拡散
領域と、前記アクティブ領域と素子分離領域上に形成さ
れ、前記拡散領域を露出させる第1コンタクトホールを
有する第1層間絶縁膜と、前記第1層間絶縁膜上に形成
され、前記第1コンタクトホールを介して前記拡散領域
と電気的に接続する第1配線と、前記の全体構造の露出
した表面上部に形成され、前記の三地域に隔離形成され
たアクティブ領域のうちの中央部に位置するアクティブ
領域上側に位置する前記第1配線を露出させる第2コン
タクトホールを有する第2層間絶縁膜と、前記第2層間
絶縁膜上に形成され、前記第2コンタクトホールを介し
て前記第1配線に電気的に接続する第2配線とを含んで
なることを特徴とする静電気保護回路を備えた半導体装
置である。
【0010】請求項2に記載の発明は、請求項1に記載
の発明において、前記第1配線は、パワーライン(Vc
c/Vss)に用いることを特徴とする。請求項3に記
載の発明は、請求項1または2に記載の発明において、
前記第2配線は、下部の前記アクティブ領域に完全にオ
ーバラップされることを特徴とする。請求項4に記載の
発明は、請求項1〜3のいずれかに記載の発明におい
て、前記第2配線は、二つの第2コンタクトホールを介
してその下部の第1配線と接続することを特徴とする。
請求項5に記載の発明は、請求項1〜4のいずれかに記
載の発明において、前記第2コンタクトホールは、前記
第1コンタクトホール上部の両側部分上に位置すること
を特徴とする。請求項6に記載の発明は、請求項1〜5
のいずれかに記載の発明において、前記第2配線は、そ
の下部の第1配線とオーバラップすることを特徴とす
る。請求項7に記載の発明は、請求項1〜6のいずれか
に記載の発明において、前記第2配線は、その下部の多
数個の第1配線とオーバラップすることを特徴とする。
請求項8に記載の発明は、請求項1〜7のいずれかに記
載の発明において、前記第2配線は、その下部の第1配
線とオーバラップすることを特徴とする。
【0011】請求項9に記載の発明は、請求項1〜8の
いずれかに記載の発明において、前記第2配線は、入・
出力用のパッドとして用いることを特徴とする。請求項
10に記載の発明は、請求項1〜9のいずれかに記載の
発明において、前記第2配線は、アドレス用のパッドと
して用いることを特徴とする。請求項11に記載の発明
は、請求項1〜10のいずれかに記載の発明において、
前記第2配線は、コントロール用のパッドとして用い
ることを特徴とする。
【0012】
【発明の実施の形態】以下、本発明に基づく静電気保護
回路を備えた半導体装置を添付の図面を参照して詳細に
説明する。図1は、図3の静電気回路において、本発明
に基づいて、それぞれの領域を配置したレイアウト図で
ある。図1に示すように、アクティブ領域35がパッド
に用いられる第2金属層43の下部にオーバラップする
ように三個所に隔離され配置されている。さらに、前記
アクティブ領域35にソース/ドレイン領域を形成する
ためのマスク34が配設されている。そして、前記アク
ティブ領域35のそれぞれに第1の配線となる第1金属
層39をコンタクトするための第1コンタクトホール3
7aが形成されている。さらに、前記第1金属層39上
に第2の配線となる第2金属層43をコンタクトするた
めの第2コンタクトホール41aが配設されている。こ
の際、パッドに用いられる第2金属層43の下部にアク
ティブ領域15がオーバラップされるため半導体素子の
面積が減少することが分かる。
【0013】図2は、本発明に基づく図1のVI−VIに沿
って示す断面図である。本発明に基づく静電気保護回路
を備えた半導体装置は、図2に示すように、半導体基板
31にアクティブ領域を設けるためフィールド領域に素
子分離膜33を形成する。その次に、前記半導体基板3
1のアクティブ領域35に不純物を注入してソース/ド
レイン用拡散領域35aを形成する。その次に、前記全
体構造の露出した表面上に第1層間絶縁膜37を形成す
る。次いで、前記第1層間絶縁膜37を選択的に除去し
て前記ソース/ドレイン拡散領域35aを露出させる第
1コンタクトホール37aを形成する。その次に、前記
コンタクトホール37aを含む前記全体構造の露出した
表面上に第1金属層(図示せず)を蒸着する。次いで、
静電気保護回路を構成するためエッチング工程で前記第
1金属層を選択的にエッチングして第1金属層39を形
成する。その次に、前記第1金属層39を含む前記全体
構造の露出した表面上に第2層間絶縁膜41を蒸着す
る。次いで、第2金属層を前記第1金属層39にコンタ
クトさせるため前記第2層間絶縁膜41を選択的に除去
して第2コンタクトホール41aを形成する。その次
に、前記コンタクトホール41aを含む前記第2層間絶
縁膜41の露出した表面上部に第2金属層を蒸着する。
次いで、前記第2金属層の一定部分を選択的にエッチン
グして第2金属層43を形成する。
【0014】この際、前記第2金属層43はパッドに用
いられ、その下部にはアクティブ領域が配設されること
になる。さらに、前記アクティブ領域に図3におけるフ
ィールドトランジスタQ1、Q2を形成することによ
り、半導体装置の面積を最少化させることができる。
尚、前記第2金属層43はその下部において、Vcc、
Vssの導電配線に用いられる第1金属層39とのコン
タクト部分に完全にオーバラップされる。さらに、前記
パッドに用いられる第2金属層43は入出力、アドレ
ス、又はコントロール用のパッドとして用いられる。そ
して、前記ソ−ス/ドレイン拡散領域35aをn型、又
はp型に形成することができ、前記ソ−ス/ドレイン拡
散領域35a等の間に位置する素子分離膜33の大きさ
は最少パターンの大きさに形成することができる。
【0015】
【発明の効果】前記で説明したように、本発明に基づく
静電気保護回路を備えた半導体装置においては次のよう
な効果がある。本発明に基づく静電気保護回路を備えた
半導体装置においては、静電気保護回路に利用されるフ
ィールドトランジスタをパッドに用いられる第2金属層
の下部に位置するよう形成することにより、チップ面積
を効果的に低減することができる。従って、これにより
パワーラインの線幅を極大化してノイズ問題及び信頼
性、例えば静電気/ラッチアップ(Latch−up)特性を
改善させることができる。そのため、本発明に基づく静
電気保護回路を備えた半導体装置は高集積半導体素子に
好適に用いることができる。
【図面の簡単な説明】
【図1】本発明に基づくパッドと静電気保護回路を構成
したレイアウトを示す図である。
【図2】図1のVI−VI線に沿って示す断面図である。
【図3】一般的な半導体装置のコントロール及びアドレ
ス用のパッドの静電気保護回路を示す回路図である。
【図4】一般的な半導体装置の入出力用のパッドの静電
気保護回路を示した回路図である。
【図5】従来技術に基づくパッドと静電気保護回路を構
成したレイアウトを示す図である。
【図6】図5のVI−VI線に沿って示す断面図である。
【符号の説明】
31 半導体基板 33 素子分離膜 34 マスク 35 アクティブ領域 37 第1層間絶縁膜 37a 第1コンタクトホール 39 第1金属層 41 第2層間絶縁膜 41a 第2コンタクトホール 43 第2金属層

Claims (11)

    【特許請求の範囲】
  1. 【請求項1】半導体基板と、前記半導体基板に三地域に
    隔離形成されたアクティブ領域と、 前記の三地域に隔離形成されたアクティブ領域のそれぞ
    れと隣り合うように設けられた複数の素子分離領域と、 前記アクティブ領域に形成されたソース/ドレイン用拡
    散領域と、 前記アクティブ領域と素子分離領域上に形成され、前記
    拡散領域を露出させる第1コンタクトホールを有する第
    1層間絶縁膜と、 前記第1層間絶縁膜上に形成され、前記第1コンタクト
    ホールを介して前記拡散領域と電気的に接続する第1配
    線と、 前記の全体構造の露出した表面上部に形成され、前記の
    三地域に隔離形成されたアクティブ領域のうちの中央部
    に位置するアクティブ領域上側に位置する前記第1配線
    を露出させる第2コンタクトホールを有する第2層間絶
    縁膜と、 前記第2層間絶縁膜上に形成され、前記第2コンタクト
    ホールを介して前記第1配線に電気的に接続する第2配
    線とを含んでなることを特徴とする静電気保護回路を備
    えた半導体装置。
  2. 【請求項2】前記第1配線は、パワーライン(Vcc/
    Vss)に用いることを特徴とする請求項1記載の静電
    気保護回路を備えた半導体装置。
  3. 【請求項3】前記第2配線は、下部の前記アクティブ領
    域に完全にオーバラップされることを特徴とする請求項
    1または2に記載の静電気保護回路を備えた半導体装
    置。
  4. 【請求項4】前記第2配線は、二つの第2コンタクトホ
    ールを介してその下部の第1配線と接続することを特徴
    とする請求項1〜3のいずれかに記載の静電気保護回路
    を備えた半導体装置。
  5. 【請求項5】前記第2コンタクトホールは、前記第1コ
    ンタクトホール上部の両側部分上に位置することを特徴
    とする請求項1〜4のいずれかに記載の静電気保護回路
    を備えた半導体装置。
  6. 【請求項6】前記第2配線は、その下部の第1配線とオ
    ーバラップすることを特徴とする請求項1〜5のいずれ
    かに記載の静電気保護回路を備えた半導体装置。
  7. 【請求項7】前記第2配線は、その下部の多数個の第1
    配線とオーバラップすることを特徴とする請求項1〜6
    のいずれかに記載の静電気保護回路を備えた半導体装
    置。
  8. 【請求項8】前記第2配線は、その下部の第1配線とオ
    ーバラップすることを特徴とする請求項1〜7のいずれ
    かに記載の静電気保護回路を備えた半導体装置。
  9. 【請求項9】前記第2配線は、入・出力用のパッドとし
    て用いることを特徴とする請求項1〜8のいずれかに記
    載の静電気保護回路を備えた半導体装置。
  10. 【請求項10】前記第2配線は、アドレス用のパッドと
    して用いることを特徴とする請求項1〜9のいずれかに
    記載の静電気保護回路を備えた半導体装置。
  11. 【請求項11】前記第2配線は、コントロール用のパッ
    ドとして用いることを特徴とする請求項1〜10のいず
    れかに記載の静電気保護回路を備えた半導体装置。
JP16739897A 1996-06-24 1997-06-24 静電気保護回路を備えた半導体装置 Expired - Fee Related JP3163039B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019960023269A KR100197989B1 (ko) 1996-06-24 1996-06-24 정전기 보호회로를 구비한 반도체장치
KR1996P-23269 1996-06-24

Publications (2)

Publication Number Publication Date
JPH1084083A true JPH1084083A (ja) 1998-03-31
JP3163039B2 JP3163039B2 (ja) 2001-05-08

Family

ID=19463075

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16739897A Expired - Fee Related JP3163039B2 (ja) 1996-06-24 1997-06-24 静電気保護回路を備えた半導体装置

Country Status (3)

Country Link
US (1) US5821587A (ja)
JP (1) JP3163039B2 (ja)
KR (1) KR100197989B1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6456474B2 (en) 1998-04-07 2002-09-24 Nec Corporation Semiconductor integrated circuit
KR100384788B1 (ko) * 2000-08-21 2003-05-22 주식회사 하이닉스반도체 반도체장치의 입출력단 레이아웃 및 그 구조
JP2003289104A (ja) * 2002-03-28 2003-10-10 Ricoh Co Ltd 半導体装置の保護回路及び半導体装置
JP2006196487A (ja) * 2005-01-11 2006-07-27 Seiko Epson Corp 半導体装置
JP2006228770A (ja) * 2005-02-15 2006-08-31 Renesas Technology Corp 半導体装置
JP2006245596A (ja) * 2006-04-03 2006-09-14 Ricoh Co Ltd 半導体装置
US7183802B2 (en) 2004-03-15 2007-02-27 Denso Corporation Semiconductor output circuit
US7714363B2 (en) 2006-10-06 2010-05-11 Fuji Electric Device Technology Co., Ltd. Semiconductor integrated circuit for driving the address of a display device

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3466102B2 (ja) * 1999-03-12 2003-11-10 沖電気工業株式会社 半導体装置及び半導体装置の製造方法
US6734093B1 (en) * 1999-03-17 2004-05-11 Intel Corporation Method for placing active circuits beneath active bonding pads
KR100290916B1 (ko) * 1999-03-18 2001-05-15 김영환 이에스디(esd) 보호회로 및 그의 제조 방법
US6939752B1 (en) * 2003-08-22 2005-09-06 Altera Corporation Apparatus and methods for integrated circuit with devices with body contact and devices with electrostatic discharge protection
US6937457B2 (en) * 2003-10-27 2005-08-30 Taiwan Semiconductor Manufacturing Company, Ltd. Decoupling capacitor
KR100605195B1 (ko) * 2004-12-31 2006-07-31 동부일렉트로닉스 주식회사 정전 방전 보호 회로를 구비한 패드
US20100127392A1 (en) * 2008-11-25 2010-05-27 Joe Yang Semiconductor die

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5198683A (en) * 1991-05-03 1993-03-30 Motorola, Inc. Integrated circuit memory device and structural layout thereof
JPH0555527A (ja) * 1991-08-28 1993-03-05 Nippon Steel Corp 半導体装置
JPH05136295A (ja) * 1991-11-12 1993-06-01 Nec Ic Microcomput Syst Ltd 半導体集積回路装置
JPH05206292A (ja) * 1992-01-08 1993-08-13 Nec Corp 半導体集積回路
JPH0685249A (ja) * 1992-09-02 1994-03-25 Kawasaki Steel Corp Mos型半導体装置の入力保護回路
JPH07335721A (ja) * 1994-06-13 1995-12-22 Mitsubishi Electric Corp アライメントマークを有する半導体装置
JP3432284B2 (ja) * 1994-07-04 2003-08-04 三菱電機株式会社 半導体装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6456474B2 (en) 1998-04-07 2002-09-24 Nec Corporation Semiconductor integrated circuit
KR100384788B1 (ko) * 2000-08-21 2003-05-22 주식회사 하이닉스반도체 반도체장치의 입출력단 레이아웃 및 그 구조
JP2003289104A (ja) * 2002-03-28 2003-10-10 Ricoh Co Ltd 半導体装置の保護回路及び半導体装置
US7183802B2 (en) 2004-03-15 2007-02-27 Denso Corporation Semiconductor output circuit
JP2006196487A (ja) * 2005-01-11 2006-07-27 Seiko Epson Corp 半導体装置
JP4682622B2 (ja) * 2005-01-11 2011-05-11 セイコーエプソン株式会社 半導体装置
JP2006228770A (ja) * 2005-02-15 2006-08-31 Renesas Technology Corp 半導体装置
JP2006245596A (ja) * 2006-04-03 2006-09-14 Ricoh Co Ltd 半導体装置
US7714363B2 (en) 2006-10-06 2010-05-11 Fuji Electric Device Technology Co., Ltd. Semiconductor integrated circuit for driving the address of a display device

Also Published As

Publication number Publication date
KR980006220A (ko) 1998-03-30
KR100197989B1 (ko) 1999-06-15
JP3163039B2 (ja) 2001-05-08
US5821587A (en) 1998-10-13

Similar Documents

Publication Publication Date Title
US7232705B2 (en) Integrated circuit bond pad structures and methods of making
US7763941B2 (en) Integrated circuit device having input/output electrostatic discharge protection cell equipped with electrostatic discharge protection element and power clamp
JP3926011B2 (ja) 半導体装置の設計方法
JP3163039B2 (ja) 静電気保護回路を備えた半導体装置
JP2000058762A (ja) 回路装置、その製造方法
JP3516565B2 (ja) 静電気保護回路のトランジスタ及びその製造方法
JP4039998B2 (ja) 半導体装置及び半導体集積回路装置
JP2000349165A (ja) 半導体集積回路装置と半導体集積回路装置の製造方法
JP2840239B2 (ja) マスタースライス型半導体装置
JP3319445B2 (ja) 半導体装置
JP2780896B2 (ja) 半導体集積回路の製造方法
JP3211871B2 (ja) 入出力保護回路
JP3441104B2 (ja) 半導体装置
JP3271435B2 (ja) 半導体集積回路装置
JP2004319627A (ja) 半導体装置
JP3189797B2 (ja) 半導体集積回路の製造方法
JP2000323660A (ja) 半導体装置及びその製造方法並びにウェハの製造方法
JPH0566737B2 (ja)
JP3218437B2 (ja) 半導体集積回路装置
JP3038896B2 (ja) 半導体装置
JP2993041B2 (ja) 相補型mos半導体装置
JPH04256357A (ja) 半導体集積回路装置
JP2680846B2 (ja) 半導体記憶装置
JPS5940547A (ja) マスタスライス集積回路
KR0147776B1 (ko) 씨모드 인버터의 결선방법

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080223

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090223

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100223

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100223

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110223

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110223

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120223

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130223

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140223

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees