JPH0323732A - フレーム同期処理方式 - Google Patents

フレーム同期処理方式

Info

Publication number
JPH0323732A
JPH0323732A JP1157936A JP15793689A JPH0323732A JP H0323732 A JPH0323732 A JP H0323732A JP 1157936 A JP1157936 A JP 1157936A JP 15793689 A JP15793689 A JP 15793689A JP H0323732 A JPH0323732 A JP H0323732A
Authority
JP
Japan
Prior art keywords
signal
forward protection
digital signal
frame synchronization
identification code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1157936A
Other languages
English (en)
Inventor
Nobuhisa Kamoi
鴨井 信久
Yuji Takahashi
祐司 高橋
Koji Ikuta
生田 廣司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1157936A priority Critical patent/JPH0323732A/ja
Priority to US07/540,633 priority patent/US5107495A/en
Publication of JPH0323732A publication Critical patent/JPH0323732A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0605Special codes used as synchronising signal
    • H04J3/0608Detectors therefor, e.g. correlators, state machines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 ディジタル伝送方式のフレーム同期処理方式に関し、 フレーム同期処理部において前方保護状態にあるディジ
タル信号を出力信号として送出せしめないことを目的と
し、 ディジタル伝送方式においてディジタル信号のフレーム
同期をとるフレーム同期処理部にお1いて、フレーム同
期パルスをもつディジタル信号を受信し、フレーム同期
をとったのち該ディジタル信号を出力するとともに、同
期はずれを検出した場合に同期はずれ情報、フレーム同
期パルスの異常を検出してから同期はずれと判定するま
での前方保護状態にある場合に前方保護情報を出力する
フレーム同期検出部と、前記フレーム同期検出部よりデ
ィジタル信号を受信して出力し、かつ該フレーム同期検
出部より前記前方保護情報を受信した場合に出力するデ
ィジタル信号に前方保護識別符号を付加する前方保護識
別符号付加部と、前記前方保護識別符号付加部より前記
前方保護識別符号を含むディジタル信号を入力して記憶
する入力信号記憶部と、前記入力信号記憶部が記憶した
前記ディジタル信号が出力されるときに該ディジタル信
号をモニタし、該ディジタル信号中に前方保護識別符号
を検出したときに信号転送制御部に前方保護検出情報を
送出する前方保護識別符号検出部と、前記入力信号記憶
部が記憶したディジタル信号を出力信号記憶部に転送せ
しめたのち出力信号として送出せしめるよう制御を行な
い、かつ前記フレーム同期検出部より同期はずれ情報を
受信したとき、及び前記前方保護識別符号検出部より前
方保護検出情報を受信したときには前記入力信号記憶部
が記憶したディジタル信号を出力信号記憶部に記憶せし
めないように制御する信号転送制御部と、該信号転送制
御部の制御により、入力信号記憶部が記憶したディジタ
ル信号を受信して記憶したのち出力信号として送出する
出力信号記憶部を備えるように構或する。
〔産業上の利用分野〕
本発明は、ディジタル伝送方式のフレーム同期処理方式
に関する。
ディジタル伝送方式においては、チャネル単位のディジ
タル信号を時分割多重化して伝送するが、チャネルの多
重化及び多重分離のために網あるいは伝送路において同
期化を行なっている。
同期化の方法には各種の方式があり、伝送路または網の
構或あるいは多重度によって異なる方式が用いられてい
るが、複数チャネルを多重化して構威される1周期のパ
ルス群(以下フレームと記す)にフレーム同期パルスを
挿入してフレームの識別を行なうフレーム同期と呼ばれ
る方法が広く用いられている。フレーム同期パルスは1
フレームに1ビットのみ挿入される場合と、1フレーム
に複数ビットからなるパターンを挿入する場合とがあり
、前者の方式では複数のフレーム(以下マルチフレーム
と記す)のフレーム同期パルスのパターンにより同期を
検出する。後者の方式においては1フレームのみでフレ
ーム同期を検出することも可能であるが、マルチフレー
ムにより同期検出することも多いため、以下においては
マルチフレームによる同期検出を前提とする。
以上の如きフレーム同期方式において、フレーム同期パ
ルスのパターンが何らかの理由により乱れた場合には、
フレーム同期検出部において同期はずれと判断し、ディ
ジタル信号をフレーム同期処理部より出力しないように
するが、同期をとりなおすためには時間を要し、この間
、信号の伝送が停止するため、たまたま1ビットの符号
誤りが生じたような場合に同期はずれと判断しないよう
な手段がとられている. この手段としては、フレーム同期パルスの不一致が検出
されても直ちに同期はずれと判断せず、不一致がN回連
続したときに初めて同期はずれと判定して同期復帰動作
に移行する方法が普及しており、フレーム同期パルスの
不一致が検出されてから同期はずれと判定するまでを前
方保護と呼んでいる。従って、前方保護中においてもフ
レーム同期処理部はディジタル信号を出力しているが、
最初にフレーム同期パルスの不一致が検出されたときか
ら同期はずれが生じている場合もあるため、前方保護中
に出力されるディジタル信号には誤りが含まれている可
能性がある。
一方、ディジタル伝送路とディジタル交換機が結合され
て動作するケースが近年、益々増加しているが、ディジ
タル伝送路を通して交換機に送られるディジタル信号の
中には音声情報のみでなく、交ta機の制御や課金のた
めの情報、或いは試験情報など1ビットの誤りが重大な
誤動作や誤判定を招くようなケースが現れてきている。
このため、前記の如く誤りが含まれている可能性がある
前方保護中のディジタル信号を交換機に送出しないよう
にする必要性が高まっており、前方保護中の信号をマス
クするようなフレーム同期処理方式が必要となっている
〔従来の技術〕
第3図は従来方式の構威図である。
第3図において、伝送路よりディジタル信号の入力信号
がフレーム同期検出部21に入力されると、フレーム同
期検出部21においてはフレーム同期パルスにより同期
を検出し、ディジタル信号の同期をとり直して直並列変
換部26に送出する。該ディジタル信号は直並列変換部
26において伝送路を直列で伝送されたディジタル・パ
ルスが並列に変換され、入力信号メモリ22に送られて
記憶される。
入力信号メモリ22に記憶されたディジタル信号はメモ
リ書込み制御部23の制御によりバッファメモ1J24
に出力され、更に直並列変換部27に送られて直列に変
換されて出力信号として出力される。なお、入力信号メ
モリ22よりバッファメモリ24に転送される際に、デ
ィジタル信号は符号誤り検出部25によってモニタされ
、パリティチェックなどにより符号誤りがチェックされ
る。もし、特定のタイムスロットに符号誤りが検出され
た場合にはバッファメモリ24において例えば1フレー
ム前の同一タイムスロットの信号を送出するなどの処理
が行なわれる。
また、上記の処理中に、フレーム同期検出部21におい
て同期はずれが検出された場合は、該フレーム同期検出
部21より同期はずれ情報がメモリ書込み制御部23に
送られるため、該メモリ書込み制御部23は直並列変換
部26より出力されるディジタル信号の代わりにall
“1”等の固定パターンを入力信号メモリ22へ書き込
むか、または直並列変換部26より出力されるディジタ
ル信号を入力信号メモリ22へ書込んでもバッファメモ
リ24に書き込ませないようにする。後者の場合は出力
信号としてはバッファメモリ24に書き込まれている同
期はずれを生ずる前のディジタル信号が再送出される。
しかし、以上のフレーム同期処理においては、フレーム
同期検出部21において前方保護中の信号と同期中の信
号と区別する手段をとっていないため、メモリ書込み制
御部23において前方保護中のディジタル信号の出力を
停止するような処理はとっておらず、従って、前方保護
中に同期はずれが生じていた場合には誤った信号が出力
されることとなる。
〔発明が解決しようとする課題〕
以上の如く、従来のフレーム同期処理方式においては前
方保護中の信号も同期中の信号と区別することなく出力
しているため、前方保護中に同期はずれが生じていた場
合は後位の装置において重大な誤りを生ずる可能性があ
った。
本発明は、フレーム同期処理部において前方保護状態に
あるディジタル信号を出力信号として送出せしめないこ
とを目的とする。
〔課題を解決するための手段〕
第1図は本発明の原理説明図である。
図中、′1はフレーム同期パルスをもつディジタル信号
を受信し、フレーム同期をとったのち該ディジタル信号
を出力するとともに、同期はずれを検出した場合に同期
はずれ情報、フレーム同期パルスの異常を検出してから
同期はずれと判定するまでの前方保護状態にある場合に
前方保護情報を出力するフレーム同期検出部、 2は前記フレーム同期検出部1よりディジタル信号を受
信して出力し、かつ該フレーム同期検出部1より前記前
方保護情報を受信した場合に出力するディジタル信号に
前方保r/i識別符号を付加する前方保護識別符号付加
部、 3は前記前方保護識別符号付加部2より前記前方保護識
別符号を含むディジタル信号を入力して記憶する入力信
号記憶部、 4は前記入力信号記憶部3が記憶した前記ディジタル信
号が出力されるときに該デイジタル信号をモニタし、該
ディジタル信号中に前方保護識別符号を検出したときに
後記信号転送制御部5に前方保護検出情報を送出する前
方保護識別符号検出部、 5は前記入力信号記憶部3が記憶したデイジタル信号を
後記出力信号記憶部6に転送したのち出力信号として送
出せしめるよう制御を行ない、かつ前記フレーム同期検
出部1より同期はずれ情報を受信したとき、及び前記前
方保護識別符号検出部4より前方保護検出情報を受信し
たときには前記入力信号記憶部3が記憶したディジタル
信号を後記出力信号記憶部6に記憶せしめないように制
御する信号転送制御部、 6は前記信号転送制御部5の制御により、入力信号記憶
部3が記憶したディジタル信号を受信して記憶したのち
出力信号として送出する出力信号記憶部である。
〔作 用〕
第1図において、伝送路よりディジタル信号の入力信号
がフレーム同期検出部lに人力されると、フレーム同期
検出部lにおいてはフレーム同期パルスにより同期を検
出し、ディジタル信号の同期をとり直して前方保護識別
符号付加部2に送出する。
前方保am別符号付加部2に送出されたデイジタル信号
は入力信号記憶部3に送られて、信号転送制御部5の制
御により記憶される。信号に異常が発見されない場合、
入力信号記憶部3に記憶されたディジタル信号は信号転
送制御部5の制御により出力信号記憶部6に送られて記
憶され、次いで出力信号として出力される。
以上の処理過程において、フレーム同期検出部lにおい
て同期はずれが検出された場合は、該フレーム同期検出
部1より同期はずれ情報が信号転送制御部5に送られる
ため、該信号転送制御部5は入力信号記憶部3に記憶さ
れたディジタル信号を出力信号記憶部6に記憶せしめな
いように制御する。
また、フレーム同期検出部1において同期はずれになる
前の状態である前方保護状態となった場合、フレーム同
期検出部lは前方保護情報を前方保護識別符号付加部2
に送る。前方保護識別符号付加部2は該前方保護情報を
受信すると入力信号記憶部3に対して送出するディジタ
ル信号に前方保護識別符号を付加して出力し、入力信号
記憶部3は前方保護識別符号を含めて前記ディジタル信
号を記憶する。なお、フレーム同期は前記の如く、マル
チフレーム単位でとられているが、前記前方保護識別符
号はフレーム内の各タイムスロット毎にマルチフレーム
単位で設定される。
この状態において、信号転送制御部5が入力信号記憶部
3に記憶されたディジタル信号を出力信号記憶部6に転
送させる処理を行なうと、入力信号記憶部3より前記前
方保g!識別符号を含むディジタル信号が出力信号記憶
部6に転送される。
この時、入力信号記憶部3より出力信号記憶部6に転送
されるディジタル信号は前方保護識別符号検出部4によ
りモニタされる。前方保護識別符号検出部4はディジタ
ル信号に前方保護識別符号が含まれていればこれを検出
し、前方保護検出情報を信号転送制御部5に送る。信号
転送制御部5は該前方保護検出情報を受信すると、前方
保護識別符号が付加されているディジタル信号を出力信
号記憶部6に記憶させないように制御する。この場合、
出力信号記憶部6の書込みを行なわなかった信号領域に
は前方保護が発生する前のフレームのディジタル信号が
記憶されたまま残っているため、出力信号としては前の
フレームの信号が送出される。
以上の如く、本発明によるフレーム同期処理方式におい
ては前方保護中の信号は出力信号として送出されないよ
うになっている。
〔実施例〕
第2図は本発明の一実施例の構戒図である。
図中、1lはフレーム同期検出部、12は前方保護識別
符号付加部、l3は入力信号メモリ、14は前方保護識
別符号検出部、l5は信号転送制御部、16は出力信号
メモリ、17は符号誤り検出部、18. 19は直並列
変換部である。
第2図において、伝送路よりディジタル信号の入力信号
がフレーム同期検出部1lに入力されると、フレーム同
期検出部l1においてはフレーム同期パルスにより同期
を検出し、ディジタル信号の同期をとり直して直並列変
換部l8に送る。該ディジタル信号は直並列変換部18
において伝送路を直列で伝送されたディジタル・パルス
が並列に変換され、前方保護識別符号付加部12に送出
される。
前方保護識別符号付加部12に送出されたディジタル信
号は入力信号メモリ13に送られ、信号転送制御部l5
の制御によケ記憶される。信号に異常が発見されない場
合、入力信号メモリl3に記憶されたディジタル信号は
信号転送制御部15の制御により出力信号メモリ16に
送られて記憶されたのち続出され、直並列変換部19に
おいて並列から直列の信号に変換されて出力される。
以上の過程において、入力信号メモリl3に記憶された
ディジタル信号が出力信号メモリ16に転送される際に
、ディジタル信号は符号誤り検出部25によってモニタ
され、パリティチェック及び3連一致チェックなどが行
なわれる。これらのチェックはフレーム内において各チ
ャネルの信号情報が配置されているタイムスロットの中
で、制御情報や試験情報が収容されている特定のタイム
スロットについて行なわれるもので、マルチフレーム単
位で該当タイムスロット複数個を対象としてチェックさ
れる。3連一敗チェックは例えば第11第2、第3のマ
ルチフレームの中のそれぞれ第1フレームの第2タイム
スロットの計3個のタイムスロット内の信号ビットの一
致をチェックし、一致しない場合は信号転送制御部15
が出力信号メモリl6に変化した信号を記憶せしめずに
一致状態にあった最後の信号をそのまま出力させる。パ
リティチェックの方法及び不一致の場合の処置も同様で
ある。
上記の処理過程においてフレーム同期検出部1lが同期
はずれを検出した場合は、該フレーム同期検出部1lよ
り同期はずれ情報が信号転送制御部l5に送られ、該信
号転送制御部15が入力信号メモリ13から転送された
ディジタル信号を出力信号メモリ16に記憶せしめない
ように制御する。
また、フレーム同期検出部11において前方保護状態と
なった場合は、フレーム同期検出部1lが前方保護情報
,を前方保護識別符号付加部l2に送り、前方保護識別
符号付加部l2においてディジタル信号のフレーム内の
各タイムスロット毎にマルチフレーム単位で1ビットの
前方保護識別符号を付加して入力信号メモリ13に送出
し、該入力信号記憶部13は前方保護識別符号を含めて
前記ディジタル信号を記憶する。この状態においア、信
号転送制御部l5が入力信号メモリl3に記憶されたデ
ィジタル信号を出力信号メモリ16に転送させると、転
送されるディジタル信号は前方保護識別符号検出部14
によりモニタされ、前記前方保mHJA別符号が検出さ
れる。前方保護識別符号検出部14は前方保護識別符号
を検出すると前方保護検出情報を信号転送制御部l5に
送るので、信号転送制御部l5は前方保rfLi!ia
別符号が付加されているディジタル信号を出力信号メモ
リl6に記憶させないように制御する。
このため、出力信号としては同期はずれを生ずる前のフ
レームのディジタル信号が送出される。
〔発明の効果〕
以上説明したように、本発明によれば前方保護中の信号
が出力信号として送出されることがないため、出力信号
によって制御、課金、または試験結果判定を行なうよう
な場合においても重大な誤動作や誤判定が行なわれるこ
とがなく、かかるフレーム同期処理の信頼性の向上に資
するところが大きい。
【図面の簡単な説明】
第1図は本発明の原理説明図、第2図は本発明の実施例
構或図、第3図は従来方式の構戒図である。 図中、 1 ・〜・・−・−・   ・・フレーム同期検出部2
      −・前方保護識別符号付加部3 −・一 
    入力信号記憶部 4       前方保護識別符号検出部5 −・−−
−−−・−−−−−−−・−−−−−−・信号転送制御
部6     −・出力信号記憶部 である。 第 2 図 第3図

Claims (1)

  1. 【特許請求の範囲】 ディジタル伝送方式においてディジタル信号のフレーム
    同期をとるフレーム同期処理部において、フレーム同期
    パルスをもつディジタル信号を受信し、フレーム同期を
    とったのち該ディジタル信号を出力するとともに、同期
    はずれを検出した場合に同期はずれ情報、フレーム同期
    パルスの異常を検出してから同期はずれと判定するまで
    の前方保護状態にある場合に前方保護情報を出力するフ
    レーム同期検出部(1)と、 前記フレーム同期検出部よりディジタル信号を受信して
    出力し、かつ該フレーム同期検出部より前記前方保護情
    報を受信した場合に出力するディジタル信号に前方保護
    識別符号を付加する前方保護識別符号付加部(2)と、 前記前方保護識別符号付加部より前記前方保護識別符号
    を含むディジタル信号を入力して記憶する入力信号記憶
    部(3)と、 前記入力信号記憶部が記憶した前記ディジタル信号が出
    力されるときに該ディジタル信号をモニタし、該ディジ
    タル信号中に前方保護識別符号を検出したときに信号転
    送制御部(5)に前方保護検出情報を送出する前方保護
    識別符号検出部(4)と、前記入力信号記憶部が記憶し
    たディジタル信号を出力信号記憶部(6)に転送せしめ
    たのち出力信号として送出せしめるよう制御を行ない、
    かつ前記フレーム同期検出部より同期はずれ情報を受信
    したとき、及び前記前方保護識別符号検出部より前方保
    護検出情報を受信したときには前記入力信号記憶部が記
    憶したディジタル信号を出力信号記憶部に記憶せしめな
    いように制御する信号転送制御部(5)と、 該信号転送制御部の制御により、入力信号記憶部が記憶
    したディジタル信号を受信して記憶したのち出力信号と
    して送出する出力信号記憶部(6)を備え、 前方保護状態にあるディジタル信号を出力信号として送
    出せしめないことを特徴とするフレーム同期処理方式。
JP1157936A 1989-06-20 1989-06-20 フレーム同期処理方式 Pending JPH0323732A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1157936A JPH0323732A (ja) 1989-06-20 1989-06-20 フレーム同期処理方式
US07/540,633 US5107495A (en) 1989-06-20 1990-06-20 Frame synchronization system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1157936A JPH0323732A (ja) 1989-06-20 1989-06-20 フレーム同期処理方式

Publications (1)

Publication Number Publication Date
JPH0323732A true JPH0323732A (ja) 1991-01-31

Family

ID=15660719

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1157936A Pending JPH0323732A (ja) 1989-06-20 1989-06-20 フレーム同期処理方式

Country Status (2)

Country Link
US (1) US5107495A (ja)
JP (1) JPH0323732A (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE501884C2 (sv) * 1993-10-12 1995-06-12 Ellemtel Utvecklings Ab Synkroniserande kretsarrangemang fastställer gräns mellan konsekutiva paket
FI95982C (fi) * 1994-04-11 1996-04-10 Nokia Telecommunications Oy Menetelmä aikajakoisen tietoliikennesignaalin siirtämiseksi
JPH08195740A (ja) * 1995-01-18 1996-07-30 Nec Corp ビット同期回路
US5809094A (en) * 1995-05-31 1998-09-15 Sanyo Electric Co., Ltd. Synchronization regeneration circuit
US6567424B1 (en) * 1995-08-07 2003-05-20 Motorola, Inc. Apparatus and method for determining a synchronization signal
JP3322561B2 (ja) * 1996-04-12 2002-09-09 シャープ株式会社 Fm文字多重放送用受信機
US6011807A (en) * 1997-07-18 2000-01-04 Innova Corporation Method and apparatus for transmitting data in a high speed, multiplexed data communication system
CA2363930C (en) * 2000-11-29 2004-08-24 Research In Motion Limited System and method for synchronization signal detection and recovery from false triggers

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62230177A (ja) * 1986-03-31 1987-10-08 Toshiba Corp 文字放送受信装置
NZ220548A (en) * 1986-06-18 1990-05-28 Fujitsu Ltd Tdm frame synchronising circuit
JPH0728280B2 (ja) * 1986-10-17 1995-03-29 富士通株式会社 多重マルチフレ−ム同期検出回路
CA1301260C (en) * 1988-01-21 1992-05-19 Norio Yoshida Synchronizer for establishing synchronization between data and clock signals
JP2531272B2 (ja) * 1988-08-11 1996-09-04 日本電気株式会社 フレ―ム同期制御方式
JPH0712166B2 (ja) * 1988-12-05 1995-02-08 富士通株式会社 同期多重伝送装置

Also Published As

Publication number Publication date
US5107495A (en) 1992-04-21

Similar Documents

Publication Publication Date Title
US4920535A (en) Demultiplexer system
JP2948837B2 (ja) 通信リンク・インターフェースの初期化および同期方法および通信リンクの受信機
NO774319L (no) Fremgangsmaate til rammesynkronisering av et tidsmultiplekssystem
JPH0323732A (ja) フレーム同期処理方式
JPH02226943A (ja) ハイレベルデータリンク制御手順フレームを解析し且つ処理するためのシステム
US4845711A (en) Multiplexing and demultiplexing method and equipments measuring transmission quality and locating operation faults on multiplexed digital channels
US4567587A (en) Multiplex equipment monitoring apparatus
EP1288755A1 (en) Numerical control system, and method of establishing communication timing in numerical control system
EP0740435B1 (en) Alignment of parity bits to eliminate errors in switching from an active to a standby processing circuit
US6373819B1 (en) Routine testing parity maintenance
JP3616695B2 (ja) 伝送装置のユニット間インタフェース方式
JPH0635733A (ja) スタック検出方式
JPS61212935A (ja) フレ−ム同期方式
JPS63303518A (ja) 誤り監視方法
SU1578825A2 (ru) Устройство дл передачи и приема дискретной информации с коррекцией ошибок
JPS5868327A (ja) 同期障害検出方式
JPH02272988A (ja) 回線編集装置の通話路監視方式
JPS63245093A (ja) 遠方監視装置
JPH1145213A (ja) Fifoメモリ監視方法及び回路
JPH0479492B2 (ja)
JPS63300643A (ja) 時分割多重化伝送方式
JPH03107226A (ja) 多重化システムの監視装置
JP2000049809A (ja) 系切り替え制御回路
JPS61137440A (ja) 誤り検定方式
JPS63234743A (ja) 信号多重化装置