JP4148389B2 - アクティブマトリクス液晶ディスプレイ用の駆動装置およびアクティブマトリクス液晶ディスプレイ並びにアクティブマトリクス液晶ディスプレイの駆動方法 - Google Patents
アクティブマトリクス液晶ディスプレイ用の駆動装置およびアクティブマトリクス液晶ディスプレイ並びにアクティブマトリクス液晶ディスプレイの駆動方法 Download PDFInfo
- Publication number
- JP4148389B2 JP4148389B2 JP2001263178A JP2001263178A JP4148389B2 JP 4148389 B2 JP4148389 B2 JP 4148389B2 JP 2001263178 A JP2001263178 A JP 2001263178A JP 2001263178 A JP2001263178 A JP 2001263178A JP 4148389 B2 JP4148389 B2 JP 4148389B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- frame
- active matrix
- liquid crystal
- digital image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/04—Partial updating of the display screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
- G09G2320/103—Detection of image changes, e.g. determination of an index representative of the image change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/022—Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0428—Gradation resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
- G09G3/2025—Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having all the same time duration
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
【発明の属する技術分野】
本発明の第1の局面は、アクティブマトリクス液晶ディスプレイ(LCD)用の駆動装置に関する。
【0002】
【従来の技術】
図1に、N行およびM列の画素4を含む、典型的なアクティブマトリクス液晶ディスプレイ(AMLCD)2を示す。マトリクスの周辺のボックスは、ディスプレイドライバ電子部品を表し、これらの電子部品は、画素トランジスタゲート電極(図示せず)の各行に接続された出力を有する走査ドライバ6、および画素トランジスタソース電極(図示せず)の各列に接続された出力を有するデータドライバを含む。走査ドライバ6およびデータドライバ8は、アナログまたはデジタルのいずれであってもよく、IC技術において、または、薄膜トランジスタを用いてモノリシックに実現され得る。
【0003】
デジタルドライバを有する典型的なAMLCDにおいて、外部LCコントローラICは、タイミング信号および制御信号と共に、デジタル画像データのストリームをデータドライバに供給する。その画像データは、通常、線順次式の、固定されたnビット並列RGBフォーマットで、データクロックおよびライン(水平)同期パルスの制御下、入力レジスタのアレイにクロックされる。nビットRGBデータのラインが入力レジスタに読み込まれた後、nビット格納レジスタのアレイに転送される。入力データの続くラインが、入力レジスタにサンプリングされている間、格納レジスタ内のデータは、アクティブマトリクスのMデータラインを駆動するアナログ電圧を提供するため、nビットデジタル−アナログ変換器(DAC)のアレイに入力される。走査ドライバの行順次式の出力は、データライン上のデータを受け取るため、N列の画素トランジスタのうちどれがアクティブにされるのかを決定する。
【0004】
アナログドライバを有する典型的なAMLCDにおいて、外部コントローラICは、タイミングおよび制御信号と共に、アナログ映像信号をデータドライバに供給する。アナログデータドライバには、2つの主なタイプがあり、ラインアットアタイムまたはポイントアットアタイムと呼ばれる。ラインアットアタイムドライバにおいて、画像データの1本のラインが、アナログバッファを通じてアクティブマトリクスに印加される前に、ドライバ内の格納コンデンサに読み込まれる。あるいは、ポイントアットアタイムアナログドライバにおいて、ドライバのタイミング生成器によって制御されるサンプリングトランジスタを通じて、映像データは直接アクティブマトリクスのデータラインに書き込まれる。
【0005】
典型的なLCコントローラIC10の一例を、図2に示す。コントローラは、輝度およびクロミナンスフォーマットまたはRGBフォーマットのいずれかの入力映像データを取得し得、アナログまたはデジタルのいずれかでガンマ補正されたRGBを、アクティブマトリクスディスプレイのLCデータドライバに供給する。画面上表示データ、例えば、輝度などのユーザインターフェース機能は、SRAMメモリ12によって供給され、図に示す表示ミキサー回路14において映像データを上書きするように用いられる。
【0006】
標準的な固定されたフォーマット表示の上記の説明から、データドライバ、コントローラIC、およびディスプレイの電力消費が、基本的に一定であることが明らかである。データドライバおよびICコントローラ内の電力消費の典型的な源には、データサンプリング回路、分散されたクロックおよびタイミング信号、ならびにDACおよび増幅器回路が含まれる。
【0007】
インターネット携帯用電話および携帯用情報端末(PDA)などの移動通信および情報製品の分野において、電力消費を最小限に抑えながら、各種の画像フォーマットを表すことができるディスプレイが必要とされる。このようなアプリケーションの一例を図3に示す。図3は、ハンドセットで実行されるアプリケーションに従って、各種の画像フォーマットを表すことができる、概念的な携帯電話ハンドセットを示す。所望される画像フォーマットは、高品質映像データまたは高解像度カラーテキスト、ならびにビデオオーバーレイから、低解像度スタンバイグラフィックスまたは低フレームレートテキストまで含む。
【0008】
上記のタイプの標準デジタルデータドライバおよびコントローラは、典型的には、RGBにつき6〜8ビット、60Hzフレームレートで、映像および高解像度カラーグラフィックスのアクティブマトリクスディスプレイを駆動する要件を満たし得る。しかし、この解決法は、入力画像が、例えば、カラー解像度および/またはフレームレートが低減されるなど、低品質である場合、不必要に電力を消費する。
【0009】
上記の問題を解消するため、かつ、複数のオーバーレイ機能用の入力ソースを支援するため、出願人は、図4に示すように、マルチフォーマットデジタルデータドライバ16およびアクティブマトリクスディスプレイを提案する。このタイプのデータドライバにおいて、動作のモードは、単純なフォーマット制御信号(SB、MB、NB、およびFRC)によって制御される。フォーマットは、表示されるデータのタイプに従って、電力消費を最適化するために選択される。動作モードの例として、モノクローム、各種解像度の色(ビット面)設定、1色につき1ビットデータオーバーレイ(スーパーインポーズ)機能、および低減されたフレームレート駆動がある。
【0010】
マルチフォーマットドライバ16は、標準クロックおよび制御信号、ならびに複数の画像データ入力を取得する。画像データ入力には、例えば、カラーグレースケール入力およびバイナリカラー入力などがある。グレースケール入力D(1:n+m)は、n+mビット幅の並列入力であり、mは、グレースケール最上位データビットの数に対応し、nは、グレースケールの最小位データビットの数に対応する。入力は、ビット1〜n+mを含むので、D(1:n+m)で表される。この入力は、2つの解像度のうちの1つでグレースケール画素画像データを供給する。n+mビットの全てがドライバ16によって読み出される高解像度と、m個のMSBのみがドライバ16によって読み出される低解像度である。バイナリ入力Dは、独立した黒/白画素画像データを供給する1ビット入力である。
【0011】
マルチフォーマットドライバ16の動作モード、すなわち、ドライバフォーマットは、フォーマット制御信号によって制御される。フォーマット制御信号が、図において示される。示している例において、3つのビット解像度制御(BRC)制御信号、SB、MB、およびNBが、フレームレート制御(FRC)信号と共に供給される。ビット解像度信号は、マルチフォーマットドライバ16の構成要素に必要な場合に分散され、電力消費が最も低い状態で、特定のドライバフォーマットがイネーブルになり得る。
【0012】
図5に、画質と電力消費との間のトレードオフを示す。この図から、電力消費が最も低いのは1ビットテキストデータであり、電力消費が最も高いのは、1ビットのオーバーレイテキストでのn+m(例えば、6)映像データであることが分かる。
【0013】
図6の表に、3つのビット解像度信号SB、MB、およびNBがどのように用いられて、図5に示す5つの可能なドライバフォーマットモードを選択するのかという一例を示す。各制御信号は、図7に示す、マルチフォーマットドライバ16内の特定の回路をイネーブルする役割を果たす。SBは、単一入力データストリームDに関連する回路部18をイネーブルする。単一入力データストリームDは、1ビットディスプレイモードの間、およびオーバーレイ機能が適用される場合、用いられる。MBは、グレースケール入力の最上位ビットD(n+1:n+m)に関連する回路部20をイネーブルする。NBは、グレースケール入力の最下位ビットD(1:n)に関連する回路部22をイネーブルする。表に示す入力信号の組合せのほか、フォーマット制御信号全てが0である場合には、マルチフォーマットドライバ16は、本質的に、オフである。
【0014】
図8に示す、可変解像度デジタル−アナログ変換器(DAC)24は、入力データを、パネルのデータラインの駆動に適切なアナログフォーマットに変換するために用いられる。回路の、特定のフォーマットに対して用いられない部分、特に、低解像度モードの間のバッファは、ディセーブルされて、電力消費が低減される。
【0015】
フレームレート制御信号(FRC)を用いて、入力フレームレートよりも遅い更新レートで、アクティブマトリクスディスプレイをリフレッシュするように回路部をイネーブルし得る。これは、入力データが変更しない、例えば、静止画像のような状況において電力を節約するために、特に有用であり得る。
【0016】
【発明が解決しようとする課題】
このように、電力の消費を抑えながら、幅広い画像フォーマットを表示できるディスプレイの必要性が高まってきている。
【0017】
【課題を解決するための手段】
本発明の第1の局面によると、添付の特許請求の範囲に記載されるような駆動装置およびアクティブマトリクスディスプレイが提供される。
【0018】
本発明は、ディスプレイの動作のモード、それに従って電力消費および表示の質が、入力データ自体のフォーマットによって自動的に制御されることを可能にする。ドライバおよびディスプレイの動作モードおよび電力消費は、表示されるデータに従って、最適化される。従って、移動通信端末のような携帯機器の最大のバッテリー寿命が得られる。本発明は、シリコンICディスプレイドライバまたはポリシリコンモノリシックドライバなどの集積技術に、幅広く適用され得る。さらなる機能性のための回路オーバーヘッドは、非常に少ないので、このタイプのディスプレイドライバについて、大きな付加価値がある。
【0019】
本発明は、個別のコントローラICにおいて実現され得るか、あるいは、チップオングラス(COG)結合によって、またはフレキシブルな回路接続を介して、アクティブマトリクスに接続され得るドライバIC内に分散される。あるいは、回路は、高または低温ポリシリコンのような薄膜トランジスタ(TFT)技術を用いて、アクティブマトリクスデバイスと同じ基板上に、モノリシックに集積されてもよい。本発明は、電力消費が最重要である、移動情報ディスプレイ用の制御回路部に、特に適用可能である。
【0020】
本発明の第2の局面は、液晶ディスプレイにおける電力低減に関する。より具体的には、本発明は、液晶ディスプレイにデジタル画像シーケンスを表示するために必要な電力を低減する方法、およびこの方法を実現するハードウェアに関連する。
【0021】
液晶ディスプレイは、ある程度の期間、静止、または実質的に静止し得る画像を表示するように用いられることがある。従来技術においては、画像が静止していても、同じレートで画像をリフレッシュし続けることによって、エネルギーが無駄にされていた。本発明は、このような環境において液晶ディスプレイが更新されるレートを低減することによって、電力消費を低減する。
【0022】
線形フィードバックシフトレジスタ(LFSR)を用いて、画像シグニチャを発生させることが公知であるが、液晶ディスプレイの電力消費を低減するという点において、公知ではない。
【0023】
US5,528,602(Westら)は、線形フィードバックシフトレジスタ(この文献ではMISRと呼ばれる)を用いて、表示される映像画像に対応するデータのストリームの長さを判定することを説明する。
【0024】
US3,976,864(Gordonら)は、デジタル装置の欠陥をテストする方法を説明する。テスト中の回路におけるポイントで起こるバイナリ電圧から得られるデジタルワードは、適切にクロックされたフィードバックシフトレジスタに供給される。所定の遅延の後、レジスタは、シグニチャワード、回路の動きの特性を出力する。2つのシグニチャは、異なる時に得られるが、比較され得る。
【0025】
US5,862,150(Lavelleら)は、LFSRを用いて画像シグニチャを生成することを説明する。
【0026】
本発明の第2の局面によると、添付の特許請求の範囲に記載されているような方法が提供される。
【0027】
本発明は、複数の異なるディスプレイモードで動作するアクティブマトリクス液晶ディスプレイ用の駆動装置であって、複数の連続するフレームのデジタル画像データを解析するデータ解析手段であって、該データ解析手段は、データ解析装置とフォーマット制御レジスタとを含み、該データ解析装置は、現在のフレームの始めでアクティビティ信号を第1の論理レベルにリセットし、該現在のフレームのデジタル画像データの値と前のフレームのデジタル画像データの値とが同じであるかどうかを判定し、両者が同じであると判定された場合には、ディスプレイが静止画を示していると判断して、該アクティビティ信号を第2の論理レベルに設定し、両者が異なると判定された場合には、該アクティビティ信号を該第1の論理レベルのままとし、該現在のフレームの終わりで該アクティビティ信号を該フォーマット制御レジスタに転送し、該フォーマット制御レジスタは、該データ解析装置から転送された該アクティビティ信号を記憶し、該記憶されたアクティビティ信号に対応するフォーマット制御信号を出力する、データ解析手段と、該データ解析手段の該フォーマット制御レジスタから出力される該フォーマット制御信号が、該第2の論理レベルに設定された該アクティビティ信号に対応するものである場合には、該デジタル画像データの1つ以上の連続的なフレームを更新しないように、該アクティブマトリクス液晶ディスプレイのデータラインを駆動するマルチフォーマットデジタルデータドライバとを備える。
【0028】
前記データ解析手段が、前記マルチフォーマットデータドライバのブロック内に分散されていてもよい。
【0032】
前記デジタル画像データは、それぞれが所定のビット数の複数の入力データを有していてもよい。
【0035】
前記マルチフォーマットデータドライバは、複数の可変ビット解像度デジタル−アナログ変換器を備えていてもよい。
【0036】
前記マルチフォーマットデータドライバが、所定のフレームストアから前記デジタル画像データを受け取るデジタルデータ入力チャネルを備えていてもよい。
【0037】
本発明のアクティブマトリクス液晶ディスプレイは、前記駆動装置を備える。
【0038】
前記駆動装置は、アクティブマトリクスの薄膜トランジスタと同じ基板上にモノリシックに集積されてもよい。
【0039】
前記薄膜トランジスタは、ポリシリコン薄膜トランジスタであってもよい。
【0040】
また、本発明は、複数の異なるディスプレイモードで動作するアクティブマトリクス液晶ディスプレイ用の駆動装置によって、該アクティブマトリクス液晶ディスプレイを駆動する駆動方法であって、該駆動装置は、データ解析手段とマルチフォーマットデジタルデータドライバとを含み、該データ解析手段は、データ解析装置とフォーマット制御レジスタとを含み、該方法は、該データ解析手段が、複数の連続するフレームのデジタル画像データを解析するデータ解析工程であって、該データ解析工程は、該データ解析装置が、現在のフレームの始めでアクティビティ信号を第1の論理レベルにリセットし、該現在のフレームのデジタル画像データの値と前のフレームのデジタル画像データの値とが同じであるかどうかを判定し、両者が同じであると判定された場合には、ディスプレイが静止画を示していると判断して、該アクティビティ信号を第2の論理レベルに設定し、両者が異なると判定された場合には、該アクティビティ信号を該第1の論理レベルのままとし、該現在のフレームの終わりで該アクティビティ信号を該フォーマット制御レジスタに転送する工程と、該フォーマット制御レジスタが、該データ解析装置から転送された該アクティビティ信号を記憶し、該記憶されたアクティビティ信号に対応するフォーマット制御信号を出力する工程とを包含する、データ解析工程と、該データ解析工程において該フォーマット制御レジスタから出力される該フォーマット制御信号が、該第2の論理レベルに設定された該アクティビティ信号に対応するものである場合には、該デジタル画像データの1つ以上の連続的なフレームを更新しないように、該マルチフォーマットデジタルデータドライバが、該アクティブマトリクス液晶ディスプレイのデータラインを駆動する駆動工程とを包含する。
【0044】
前記デジタル画像データは、それぞれが所定のビット数の複数の入力データを有してもよい。
【0045】
前記データ解析工程において、前記複数の連続するフレームのデジタル画像データのシグニチャをそれぞれ生成して、複数の連続的なフレームについて該シグニチャが同じであるかどうかを判定してもよい。
【0046】
前記シグニチャが、各フレームにおける画像を表す全てのデータビットの合計であってもよい。
【0047】
前記シグニチャが、前記各フレームにおける画像を表すデータビットのシーケンスを考慮に入れて生成されてもよい。
【0048】
前記シグニチャが、線形フィードバックレジスタを用いて生成されてもよい。
【0049】
前記シグニチャを生成する場合、前記フレームにおける画像の各画素の輝度レベルを表すビットの少なくともいくつかが無視されてもよい。
【0050】
前記無視される単数または複数のビットは、単数または複数の最下位ビットであってもよい。
【0051】
前記データ解析工程において解析される各フレームの前記デジタル画像データが、前記アクティブマトリクス液晶ディスプレイの一部のみを占める画像に関するものであってもよい。
【0052】
前記データ解析工程において解析される各フレームの前記デジタル画像データは、前記アクティブマトリクス液晶ディスプレイを複数の領域に分割した場合の各領域におけるそれぞれの画像に関するものであってもよい。
【0053】
前記データ解析工程において、前記アクティブマトリクス液晶ディスプレイの一部の領域における前記デジタル画像データが連続するフレームにおいて同じであると判定される場合、該アクティブマトリクス液晶ディスプレイの該一部の領域における前記ディスプレイモードが更新されることを防ぐフォーマット制御信号が出力されてもよい。
【0054】
前記データ解析工程において、前記アクティブマトリクス液晶ディスプレイの一部の領域における前記デジタル画像データが連続するフレームにおいて同じであると判定される場合、該アクティブマトリクス液晶ディスプレイの該一部の領域におけるデジタル画像データが前記マルチフォーマットデジタルデータドライバに入力されることを防ぐフォーマット制御信号が、該マルチフォーマットデジタルデータドライバに前記デジタル画像データを出力するフレームストアに出力してもよい。
【0055】
前記データ解析工程において、後続するフレームにおける前記デジタルが画像データの画像が、先行する前記デジタル画像データの画像の平行移動、または実質的な平行移動を表す場合、該2つのフレームにおけるデジタル画像データ同士は実質的に同じであるとみなされてもよい。
【0056】
前記データ解析工程が、第1フレームにおいて、前記アクティブマトリクス液晶ディスプレイの第1の領域の前記デジタル画像データにより第1のサブシグニチャを生成する工程と、該第1フレームにおいて、該第1の領域の各画素を平行移動させた場合に相当する第2の領域の該デジタル画像データにより第2のサブシグニチャを生成する工程と、該第1のフレームに連続する第2のフレームにおいて、該第1の領域の該デジタル画像データにより第3のサブシグニチャを生成する工程と、該第2のフレームにおいて、該第2の領域の該デジタル画像データにより第4のサブシグニチャを生成する工程と、該第1のフレームにおいて生成された該第1および第2のサブシグニチャを、該第2のフレームにおいて生成された該第3および第4のサブシグニチャとそれぞれ比較して、該第3または第4のサブシグニチャと、該第1または第2のサブシグニチャとが、一致するかを判定する工程とを包含してもよい。
以上
【0057】
前記第1〜第4の各サブシグニチャが、線形フィードバックレジスタを用いて生成されてもよい。
【0058】
前記第1の領域および前記第2の領域が、少なくとも8個の画素によってそれぞれ形成されていてもよい。
【0059】
前記第1の領域および前記第2の領域が、前記アクティブマトリクス液晶ディスプレイの端に隣接する任意の画素を含まなくてもよい。
【0060】
前記マルチフォーマットデジタルデータドライバは、前記ディスプレイモードが更新される場合に、前記データラインを駆動するために印加される電圧の極性を、連続するフレームにおいて反転してもよい。
【0061】
前記マルチフォーマットデジタルデータドライバは、前記ディスプレイモードが更新されない場合に、前記データラインを駆動するために印加される電圧の極性を、連続するフレームにおいて反転しなくてもよい。
【0063】
【発明の実施の形態】
本発明の実施形態は、添付の図面を参照しながら、例示する目的のみで、説明される。
【0064】
本発明の実施形態の簡略的なブロック図を、図9に示す。データ解析手段26は、プログラム可能マルチフォーマットデジタルデータドライバ28にフォーマット制御信号を生成するため、ディスプレイタイミング信号の制御の下、入力データで動作する。データ解析手段26は、ディスプレイドライバ28から遠隔的に、例えば、LCコントローラ(図示せず)内で、実現されてもよいし、データドライバ28自体の中で分散されてもよい。
【0065】
図10に、データ解析手段26の機能的部品の概略的な図を示す。データ解析手段26は、2つの主な機能的装置を備える。データ解析装置30、およびフォーマット制御レジスタ32である。
【0066】
データ解析装置30内に、データの各フレームの間に複数のデジタル画像データ入力で動作する解析ロジックブロック34のアレイがある。ロジックブロック34は、入力データストリーム内の特定のビットシーケンスまたはビットアクティビティを検出する単純な組合せのロジックであってもよいし、あるいは、加算器またはカウンターのような、より複雑な機能であってもよい。
【0067】
ロジックブロック34からの出力は、テンポラリーレジスタ(図10においてSRブロックによって表されており、例えば、図12には、このようなテンポラリーレジスタが3つ示されている)のアレイにおいてラッチされる。テンポラリーレジスタは、例えば、Vsync垂直同期パルスを用いて、データの各フレームの始めでリセットされる。各フレームは、N本のラインによって構成され、垂直および水平同期パルスは、各フレームおよびラインのそれぞれの始めで生成する。
【0068】
データのフレームの終わりで、そのフレームについての解析結果が、例えば、走査ドライバの最後の行からのゲートパルスを用いて、テンポラリーレジスタからクロックされ、フォーマット制御レジスタ32に格納される。フォーマット制御レジスタ32の出力は、データの次のフレームのフォーマット制御信号として用いられる。
【0069】
データ解析手段26の概略的なタイミング図を、図11に示す。時刻T0で、テンポラリー格納レジスタ36は、Vsync信号によって「リセット」され、これはデータの新たなフレームの始めを示す。データは、データ解析手段26に入り、ディスプレイドライバ28に直接入力される。ディスプレイドライバ28は、前のフレームから得られるフォーマット制御信号に従って、前もって構成される。
【0070】
データの新たなラインの各々は、データ解析手段26にクロックされるにつれて、ロジックブロック34のアレイは、ビット数、またはテキストデータがあるかどうかなど、特定のアクティビティまたはシグニチャパターンのデータをモニタリングする。特定のシグニチャパターンが検出される場合、関連するロジックブロックは、「ハイ」信号を出力し、対応するテンポラリー格納レジスタ36は「セット」される。時刻T1で、行Nの走査ドライバパルスからのハイ信号GNは、データの最後の行がデータ解析手段26に読み込まれることを示し、テンポラリー格納レジスタ36からの結果は、フォーマット制御レジスタ32のアレイにクロックされる。
【0071】
T1とT2との間の時間に、フォーマット制御信号を用いて、データの次のフレームについて、マルチフォーマットデジタルデータドライバ28を、現在のフレームの間受け取ったデータと同じタイプのデータについて、最適、または電力が最も低い構成に再構成する。
【0072】
図12に、図6に示すフォーマット制御信号でマルチフォーマットデジタルデータドライバ28を駆動するのに適切なデータ解析手段26の実施形態を示す。この簡略的な実施形態において、2つのロジックブロック38および40、3つのテンポラリー格納レジスタ42、44、および46、ならびに、ドライバ28のビット解像度を制御する3つのフォーマット制御信号(NB、MB、SB)がある。データの各フレームの間、「OR」ゲート38および40は、MSB画像データ入力、LSB画像データ入力、またはテキストデータ入力のうちのいずれかの中にアクティビティがあるかどうかを検出する。アクティビティが検出される場合、対応する「SRラッチ」(42、44、46)は、「セット」され、アクティビティ信号AN、AMおよびASは、フレームの終わりで、フォーマット制御レジスタ32に転送される。
【0073】
この実施形態のタイミング図を、様々なデータフォーマットについて、図13に示す。時刻T1で、全てのアクティビティ信号は、フレーム同期パルスVsyncによって「ロー」にリセットされ、フォーマット制御信号MB、NB、およびSBは、前のフレームによって決定された値を維持する。MBは「ハイ」であり、NBおよびSBは「ロー」、すなわち、ドライバ28は、mビットモードに構成される。データの第1のフレームの間、時刻T2で、MSBアクティビティ信号AMは、(矢印48によって示すように)ただちにハイになり、mビットデータが存在することを示す。時刻T3で、データ解析手段26は、LSBデータ、およびMSBデータにおけるアクティビティを検出し、アクティビティ信号ANも、(矢印50によって示すように)ハイになる。フレームの終わりで、全てのアクティビティ信号が、時刻T4でフォーマット制御レジスタ32に転送される。従って、また、ドライバ28は、次のフレームの始めで、(矢印52によって示すように)n+mビットモードに構成される。時刻T5で、全ての解析信号が、再度リセットされる。時刻T6で、テキスト解析信号Asも、(矢印54によって示すように)ハイになり、フレーム3について、(図5に示すように)ドライバが、(矢印56によって示すように)1ビットオーバーレイでn+mビットモードに構成される。
【0074】
図14は、データ解析手段26の実施形態を示す。データ解析手段26を用いて、静止画像データを検出し、フォーマット制御信号を出力する。フォーマット制御信号は、画素の漏れの考慮することによって必要とされる時刻まで、マルチフォーマットドライバ28によって用いられて液晶のリフレッシュをディセーブルする。この実施形態の基本的な動作は、以下の通りである。
【0075】
解析手段26の中心は、データの各フレームの始めでリセットされ、フレーム内の入力データの加算実行を行うチェックサム装置である。チェックサム装置58の出力は、現在のチェックサムを前のフレームからのチェックサムと比較するコンパレータ60に接続される。コンパレータ60は、現在のフレームのチェックサムnが前のフレームn−1のチェックサムと同じである場合、「ハイ」ロジックレベルを出力する。
【0076】
フレームnの終わりで、コンパレータ60からの出力は、フォーマット制御レジスタ32に転送され、フレームnについてのチェックサムは、ラッチ62に転送され、データの次のフレームのチェックサムと比較される準備ができる。
【0077】
所望の実施形態は、各フレームの後にデータドライバのディスプレイモードを更新するが、他の間隔も可能である。例えば、データ駆動ディスプレイモードは、入力データの各ラインが解析された後に更新され得る。
【0078】
次に、本発明のさらなる局面に関する特定の例示的な実施形態を説明する。
【0079】
ここで説明する実施形態において、図17および18を参照しながら以下でより詳細に説明される線形フィードバックシフトレジスタ(LFSR)によって、デジタルシグニチャが生成される。
【0080】
図15に、画像データの各フレームについてシグニチャ(数値である)を作成し、連続的なフレームのシグニチャを比較して、フレームが変更したかどうかを確認するデータ解析構成102を示す。2つの連続的なシグニチャが同一であると認められる場合、ディスプレイが静止画を示しているとおそらく見なされ、ディスプレイは、画像データの1つ以上の連続的なフレームを「無視」または「スキップ」(すなわち、更新しない)ように設定される。これによって、LCDの不必要なリフレッシュを避けることによって、LCD上で情報が更新される頻度が、電力消費を最小限にするような様態で制御されることが可能になる。
【0081】
2つの連続的なフレームを比較する方法の1つは、画像のビット全ての単純なビットカウントを行うことである。しかし、同じビットカウントを有する2つの画像は、必ずしも同一ではなく、LFSRを用いることによって、連続的な画像を比較する、よりロバストな方法が提供される。
【0082】
図15に、線形フィードバックシフトレジスタ(LFSR)104、ラッチ106、108、および110、ならびにコンパレータ112を含むデータ解析構成102を示す。LFSR104は、データの各フレームのシグニチャを生成し、Vsync信号によって、データの各フレームの始めでリセットされる。LFSR104の出力は、コンパレータ112に接続され、コンパレータ112は、現在のフレームのシグニチャを、ラッチ108によって格納されている前のフレームからのシグニチャと比較する。コンパレータ112は、現在のフレームのシグニチャnが、前のフレームのシグニチャn−1と同じである場合、「ハイ」ロジックレベルを出力する。
【0083】
各フレームの終わりで、コンパレータ112からの出力は、ラッチ110に転送され、次のフレームについてフレームレート制御信号を提供するように用いられる。
【0084】
図16に、データ解析構成102が、アクティブマトリクス液晶ディスプレイ116のデータドライバ114に制御信号をどのように提供するかを示す。アクティブマトリクスディスプレイ116には、走査ドライバ118も設けられている。データ解析構成102は、以下でより詳細に説明するように、フレームストア120から、画像データを受信し、フレームストア120に制御信号を供給し得る。
【0085】
本明細書中で説明する実施形態において、画像データのフレームは、1つ以上の部分に分割され、各部分について生成された別個のシグニチャを有する。例えば、ディスプレイ画面の上半分を占める第1の画像に対応する画像データは、第1のシグニチャ(「1u」)を形成するように用いられる。画面の下半分に対応するデータは、第1のフレームについて、第2のシグニチャ(「1d」)を形成するように用いられる。その後、これらのシグニチャは、第2のフレームについて得られたシグニチャ(「2u」)および(「2d」)と比較され、その画面の半分は両方とも、これらの比較の結果に従って、更新される。例えば、静止アイコンのセットは、画面の上半分に現れ、動画グラフィックスが画面の下半分に現れる。この場合、1uおよび2uは同一であるが、1dおよび2dは異なる。画面の下半分は、フレーム1および2の両方において更新され得、画面の上半分の更新は、いくつかの数の連続的なフレームについてディセーブルされ得る。このプロセスが、ディスプレイ上の複数の領域に対応する複数のシグニチャを考慮して拡張され得ることが明らかである。フレーム対フレームの比較について選択された領域の配置、サイズおよび/または数は、時間が経つにつれて変動し得る。
【0086】
さらに、画素の輝度レベルを設定するために用いられるビットの全てが、画像のシグニチャの形成において用いられる必要があるわけではない。例として、8ビット画像を考える。ディスプレイの各RGBサブ画素は、28−1(=255)の輝度レベルのいずれかを示し得る。輝度レベルに対応する8ビットは、より上位部分およびより下位部分(最上位ビット(MSB)および最下位ビット(LSB))に分類され得る。例えば、最も上位のMSBにおける変化(例えば、2つの状態10000000および00000000)に対応する輝度状態の差は大きく、LSBの変化(00000001および00000000)の結果として発生する輝度の差は、非常に小さくてもよい。画像のシグニチャの形成において、各画素について、ビットのサブセットのみ(例えば、最も上位の7ビットのみ)を用いれば、充分である。すなわち、1つ以上のLSBのみにおいて、差が起きる場合、2つの画像が同一であるとして処理すれば(すなわち、2つの画像に同一のシグニチャを生じさせれば)、充分である。
【0087】
本明細書中で説明する実施形態において、2つのフレームのシグニチャが等しい場合、(電力を節約するため)、アクティブマトリクス液晶ディスプレイ116上の画素の更新を防ぐこと、また、フレームストア(または、フレームバッファ)120からデータのオリジナルの書き出しを防ぐことが所望される。
【0088】
図16にこの特徴を示す。ここで、データ解析構成102は、パネル上のタイミング(すなわち、フレームレート)と、(データイネーブルライン122を介して)、データがフレームストア120(文献において「フレームバッファ」またはVRAMとも呼ばれる)によってまず書き出されたかどうかを制御する。
【0089】
図17に、4段LFSR104の一例を示す。レジスタは、4つのDQフリップフロップ124からなる。クロック信号ライン25の適切なクロック信号(例えば、立ち上がりエッジ)で、各フリップフロップ124のD入力に存在する入力電圧ビットは、次のクロック信号まで保持されるそれぞれのQ出力を通じてクロックされる。レジスタ出力(Q4)およびいわゆる「タップポイント」(ここでは、Q3)に存在する電圧は、XORロジックゲート126への入力を形成する。XORゲート126の出力は、レジスタの入力(D1)にフィードバックされる。
【0090】
このフィードバック構成の結果として、Q1〜Q4での4つの電圧ビット(4ビットデジタルワードを構成するために共に用いられ得る)は、擬似ランダムシーケンス、すなわち、4ビットワードのシーケンスを通じて循環するようにされる。決定論的であるが、4ビットワードは、明らかな変化のパターンを示さない。例えば、最初に、Q1〜Q4が、4ビットワード「1111」を保持する(典型的には、当業者にとって周知であるように、LFSR104にさらなる回路(図示せず)が設けられて、初期状態に予め設定されることが可能になる)場合、ワードの以下のシーケンスは、シフトレジスタを繰り返しクロックすることによって発生される。
【0091】
1111
0111
0011
0001
1000
0100
0010
1001
1100
0110
1011
0101
1010
1101
1110
これらの15の状態になった後、レジスタは、状態「1111」に戻る。Q3でタップを有する4段LFSRは、状態の繰り返しの前の最大数の別個の状態を循環するという点で、最大の長さのLFSRである。所与の数の段を有する最大長LFSRは、複数のタップポイントを必要とし得る。最長LFSRのタップポイントは、文献において、表にされている。例えば、Q11でのタップポイントを有する18段LFSRは、擬似ランダムの様態で、262143個の別個の状態を循環する。最大循環長を生成するタップポイントを有するLFSR選択することが好適であり得るが、本発明はこのような選択に制限されず、他のタップポイントが選択され得る。
【0092】
図18において、さらなるロジックゲート(例えば、XORゲート28)が用いられて、LFSRによってデータセットのシグニチャが処理されることが可能になり得る。図18に、4段LFSR(概して、LFSRは、d入力よりも多い数の段を有し得る)への4ビットワードd(1:4)の入力の一例を示す。LFSRが初期的にワードQ1〜Q4=「1111」を含み、常にd(1:4)=「0000」である場合、レジスタは、上述の15ワードの循環を単に繰り返す。しかし、概して、ワードd(1:4)がクロックサイクルの間変更される場合、これは、LFSRの状態のシーケンスに影響を与える。例えば、2つの同一のLFSRは、同一の初期状態(例えば、Q1〜Q4=「1111」)がロードされ、入力d(1:4)が2つのLFSRについて異なって変動するにも関わらず繰り返しクロックされて、概して、多くのクロックサイクルの後、異なるワードQ1〜Q4を格納する。その後、ワードQ1〜Q4は、入力(d1:4)のシーケンス、すなわち、概して異なるシグニチャQ1〜Q4につながるd(1:4)入力の2つの異なるシーケンスの履歴の「シグニチャ」になる。
【0093】
この実施形態において、「d」入力データは、アクティブマトリクスLCD116に表示される画像に対応するデジタルデータである。デジタルシグニチャは、LFSR104への画像を含むデジタルワード(各画素の輝度レベルに対応する)を連続してクロックすることによって、画像について形成され、画像の画素データ全てが処理された後に画像のシグニチャが読み出される。
【0094】
例えば、6ビットディスプレイシステムにおいて、ディスプレイの赤、緑、および青(RGB)のサブ画素の各々は、6ビットワードによって設定された輝度を有する。同等に、各RGB画素トライアッドの色は、18ビットワードによって設定される。画像データのフルフレームのシグニチャは、例えば18段を有するLFSRに、全ての18ビット画素ワードを連続的にクロックすることによって、形成され得る。画面が、例えば、307200画素(VGA解像度)を含む場合、LFSRは、全体で、18×307200ビットのデータを受け取り、その後、218−1の可能な状態のうちの1つ、その画像についてのシグニチャを構成する実際の状態に置かれる。
【0095】
LFSRの擬似ランダムな性質とは、もしデータの2つのフレームのたった1つのビットでも異なっていれば、これらのフレームのシグニチャが異なっている可能性が高いということである。これは、各画素ワード値の単なる数学的な加算と比較して、より信頼できる出力を提供する。なぜなら、1つの画像が、例えば、画面の一部分におけるカーソルアイコンを有し、第2の画像は、そのカーソルが移動している場合、2つの画像が異なる画像であるにも関わらず、同じ数学的チェックサムが求められるからである。
【0096】
ある状況において、2つの画像が同一であり、互いが、空間的に変換されたバージョンに過ぎない場合、2つの画像を同一と見なすことが有用であり得る。例えば、静止画は、細かいカメラのぶれを受けるデジタルカメラで見られ得る。画面の所与の要素は、ある瞬間において、ディスプレイの所与の画素に対応し得る。続くフレームにおいて、シーンの要素は、例えば、細かいカメラのぶれに起因して、隣接する画素に対応することが生じ得る。このような2つの連続的な画像を同一として処理することは有用であり得る。図5および6を参照することによって理解されるように、これは、画像データの各フレームについて、2つ以上のシグニチャを用いることによって達成され得る。
【0097】
図19に、6×6アレイの画素からなるLCD(実際には、高品質ディスプレイは、例えば、100,000個以上の画素を有し得る)上に表示される画像フレームを表す。図20に、データの後続のフレームを示す。この例において、画像は、画素1個分平行移動しているが、それ以外は同一であることが明らかである。これらの画像が同一のものであると意図される場合、平行移動は、例えば、画像ソースでのカメラの不注意なぶれの結果としてのみ起こり得る。2つのLFSR(または、1つの適切な時分割多重化LFSR)は、他には変化しない画像の平行移動を検出するために用いられ得る。
【0098】
第1のフレーム(図19に示す)におけるライン「A」の範囲内に完全に入る全ての画素についての、画素データのシグニチャ(または「サブシグニチャ」)「A1」の形成を考える。また、第2のシグニチャ「B1」は、第1のフレーム(図19)におけるライン「B」の範囲内に完全に入る全ての画素についての画素データについて形成される。このプロセスは、次のフレーム(図20)において繰り返されて、対応するシグニチャ「A2」および「B2」を形成する。その後、シグニチャA1およびB1は、A2およびB2と比較される。領域AおよびBの配置から、シグニチャA1およびB2が同一であることが明らかである。従って、
1.画素1個分の距離、平行移動させ、2つのフレームの各々において、2つの領域の各々について、シグニチャを形成する工程と、
2.フレームnにおけるシグニチャを、フレームn+1におけるシグニチャと比較する工程と
によって、画像が、変化なしに、平行移動しただけの状況が識別され得る。
【0099】
図19および20において、LFSRシグニチャ解析の領域は、画素1個分の距離、右に移動する平行移動のみが検出されることを可能にする。例えば、8個の適切に配置された領域(A、B、C...)に対応する、1フレームにつき8個のシグニチャの生成は、上、下、左、右および4つの斜め方向のうちのいずれかの方向への、それ以外に変化のない画像の単純な平行移動の検出を可能にすることが明らかである。画素1個分の距離より大きい単純な平行移動は、適切な画素の領域に対応する適切な複数のシグニチャを同様に形成することによって、同様に検出され得る。
【0100】
図19および20において、画像の端の画素は、画像シグニチャの生成に含まれないことに留意されたい。これは、例えば、画像平行移動がカメラの振動の結果として起こる場合、例えば、カメラを動かして画面に新たな要素を入れるのに、有用であり得る。これによって、画像の残りにそれ以外の変化はないが、ディスプレイの端に沿ったそれらの画素に、新たなデータを受け取らせ得る。従って、この実施形態において、シグニチャを形成する場合、ディスプレイの端の1つ以上の画素の層に対応するデータを除外することが有用であり得る。
【0101】
液晶ディスプレイのDC平衡を取ることが周知である。動作中、液晶画素は、自身にわたって発生する電圧を有する。その電圧は、LCDの1つの基板上の画素電極と、他の基板上のカウンタ平面電極との間で規定される。一般的なLCDは、電圧極性の影響を受けないので、反対の極性は、画素の同一の輝度レベルにつながる。それにもかかわらず、画像性能を劣化させ得る、画素内のイオン不純物のドリフトのような問題点を避けるため、ある期間に液晶画素に印加される電圧の極性を変更することが有用であると理解される。
【0102】
簡略的な、例示的のDC平衡スキームにおいて、全ての画素が、2つの連続的なフレームについて、3Vデータ状態に対応する輝度を示す場合、全ての画素が、第1のフレームにおいて+3Vに切り替えられ、次のフレームにおいて−3Vに切り替えられ得る。
【0103】
データのフレームを更新しないという決定が、DC平衡を妨げることが理解される。多くの連続的フレームについて、同一であり続ける画像を考慮し、第3、第6、第9などのフレームがディスプレイ上で更新されない本発明の実施形態を考慮する。任意の1フレーム時間の間、画素全てが同じ極性(正または負のいずれか)のデータを受け取る簡略的なDC平衡スキームを考慮する。第1のフレームにおいて、全ての画素が正の電圧データを受け取ると考える。DC平衡を守るため、第2のフレームにおいて、全ての画素は、負の電圧データを受け取る。しかし、第3のフレームが更新されないので、画素が、第2のフレームおよび第3のフレームの全体について、負の電圧データを保持することになる。
【0104】
この実施形態において、システムは、フレームを更新しなかった後に、非更新フレームの間に使用される極性と同じ極性が後続のフレームに対して用いられ、ある期間にわたってDC平衡が保持されるように、構成される。
【0105】
従って、この例において、(第3のフレームが更新されず、負であるので)第4のフレームは、再度、負の電圧データで更新される。その後、DC平衡は、通常通り継続され、第5のフレームは、正のデータで更新される。第6のフレームは、更新されず、従って、全ての画素は、第5のフレームにおいて印加された正の電圧データを保持する。第6のフレームが更新されず、正であったなどの理由で、第7のフレームは、正の電圧データで更新される。
【0106】
この様態で、長時間にわたって、画素が、負の極性データと同じくらいの頻度で、正の極性データで駆動されるので、DC平衡がある期間にわたって保持されることが分かる。
【0107】
より複雑なDC平衡スキームが存在する。例えば、n番目のフレームにおける偶数の行全てが正の電圧データを受け取り、同じフレームの奇数の行全てが負の電圧データを受け取る、「行反転スキーム」がある。(n+1)番目のフレームにおいて、これらの極性は、反転される。この場合、上述の実施形態はなお適用可能である。記録(例えば、1ビットフラグ)は、前のフレームにおいて、偶数の行全てが正または負のデータを受け取るかどうか決定するために保持されることのみが必要である。行の極性のこの同じパターンは、その後、第1のフレームにおいて印加されて、画像が更新されない期間に続いて、更新される。
【0108】
本発明のアクティブマトリクス液晶ディスプレイ用の駆動装置は、(a)複数の異なるディスプレイモードで動作し、デジタル入力データを複数の異なるフォーマットで受け取り、液晶ディスプレイのデータラインを駆動するように構成され、入力データに対応する、ディスプレイによって画像が表示されるようにするマルチフォーマットデジタルデータドライバと、(b)デジタル入力データを受け取り、入力データのフォーマットを判定し、データドライバが、入力データのフォーマットに対応するディスプレイモードにおいて動作するように制御するように構成される、データ解析手段とを備える。
【0109】
画像のシーケンスを液晶ディスプレイに表示するために必要な電力を低減する方法も、提供される。この方法において、画像が解析され、連続する画像が同じ、または実質的に同じである場合、少なくとも後続の画像で、液晶ディスプレイは更新されない。
【0110】
【発明の効果】
本発明によれば、電力の消費を抑えながら、幅広い画像フォーマットを表示できるディスプレイが提供される。
【図面の簡単な説明】
【図1】図1は、アナログまたはデジタルドライバを有する典型的なアクティブマトリクスディスプレイを示す。
【図2】図2は、典型的なアクティブマトリクスディスプレイコントローラICを示す。
【図3】図3は、マルチフォーマット画像データの概念的なアプリケーションを示す。
【図4】図4は、マルチフォーマットドライバを示す。
【図5】図5は、マルチフォーマットディスプレイの電力消費対画質を示す。
【図6】図6は、フォーマット制御信号および選択されたディスプレイフォーマットの表を示す。
【図7】図7は、マルチフォーマットドライバのデータサンプリング回路の電力制御を示す。
【図8】図8は、可変解像度デジタル−アナログ変換を示す。
【図9】図9は、コンテンツ駆動ディスプレイフォーマット制御を達成する、本発明の一実施形態を示す。
【図10】図10は、図9のデータ解析手段の機能的部品を示す。
【図11】図11は、データ解析手段の概略的なタイミング図である。
【図12】図12は、ビット解像度制御信号を生成するように用いられるデータ解析手段の実施形態を示す。
【図13】図13は、図12のビット解像度制御の実施形態のタイミング図を示す。
【図14】図14は、静止画像を検出し、フレームレート制御信号を出力するように用いられるデータ解析手段の実施形態を示す。
【図15】図15は、液晶ディスプレイのデータドライバに供給される画像データを解析するデータ解析構成を示す。
【図16】図16は、データおよび走査ドライバ、ならびに図15のデータ解析構成が設けられているアクティブマトリクス液晶ディスプレイを示す。
【図17】図17は、図15のデータ解析構成における使用に適した4段線形フィードバックシフトレジスタ(LFSR)を示す。
【図18】図18は、LFSRがデータセットのシグニチャを生成することを可能にするように、さらなるロジックゲートが、図17の構成にどのように加えられるかを示す。
【図19】図19は、第1の画像についてのサブシグニチャの生成を示す。
【図20】図20は、画素1個分の距離の左への平行移動を表す、第2の画像についてのサブシグニチャの生成を示す。
【符号の説明】
26 データ解析手段
Claims (22)
- 複数の異なるディスプレイモードで動作するアクティブマトリクス液晶ディスプレイ用の駆動装置であって、
複数の連続するフレームのデジタル画像データを解析するデータ解析手段であって、該データ解析手段は、データ解析装置とフォーマット制御レジスタとを含み、該データ解析装置は、現在のフレームの始めでアクティビティ信号を第1の論理レベルにリセットし、該現在のフレームのデジタル画像データの値と前のフレームのデジタル画像データの値とが同じであるかどうかを判定し、両者が同じであると判定された場合には、ディスプレイが静止画を示していると判断して、該アクティビティ信号を第2の論理レベルに設定し、両者が異なると判定された場合には、該アクティビティ信号を該第1の論理レベルのままとし、該現在のフレームの終わりで該アクティビティ信号を該フォーマット制御レジスタに転送し、該フォーマット制御レジスタは、該データ解析装置から転送された該アクティビティ信号を記憶し、該記憶されたアクティビティ信号に対応するフォーマット制御信号を出力する、データ解析手段と、
該データ解析手段の該フォーマット制御レジスタから出力される該フォーマット制御信号が、該第2の論理レベルに設定された該アクティビティ信号に対応するものである場合には、該デジタル画像データの1つ以上の連続的なフレームを更新しないように、該アクティブマトリクス液晶ディスプレイのデータラインを駆動するマルチフォーマットデジタルデータドライバと
を備える、駆動装置。 - 前記デジタル画像データは、それぞれが所定のビット数の複数の入力データを有する、請求項1に記載の駆動装置。
- 前記マルチフォーマットデータドライバは、複数の可変ビット解像度デジタル−アナログ変換器を備える、請求項1に記載の駆動装置。
- 前記マルチフォーマットデータドライバが、所定のフレームストアから前記デジタル画像データを受け取るデジタルデータ入力チャネルを備える、請求項1に記載の駆動装置。
- 請求項1〜4のいずれかに記載の駆動装置を備える、アクティブマトリクス液晶ディスプレイ。
- 前記駆動装置は、アクティブマトリクスの薄膜トランジスタと同じ基板上にモノリシックに集積される、請求項5に記載のアクティブマトリクス液晶ディスプレイ。
- 前記薄膜トランジスタは、ポリシリコン薄膜トランジスタである、請求項6に記載のアクティブマトリクス液晶ディスプレイ。
- 複数の異なるディスプレイモードで動作するアクティブマトリクス液晶ディスプレイ用の駆動装置によって、該アクティブマトリクス液晶ディスプレイを駆動する駆動方法であって、該駆動装置は、データ解析手段とマルチフォーマットデジタルデータドライバとを含み、該データ解析手段は、データ解析装置とフォーマット制御レジスタとを含み、
該方法は、
該データ解析手段が、複数の連続するフレームのデジタル画像データを解析するデータ解析工程であって、該データ解析工程は、該データ解析装置が、現在のフレームの始めでアクティビティ信号を第1の論理レベルにリセットし、該現在のフレームのデジタル画像データの値と前のフレームのデジタル画像データの値とが同じであるかどうかを判定し、両者が同じであると判定された場合には、ディスプレイが静止画を示していると判断して、該アクティビティ信号を第2の論理レベルに設定し、両者が異なると判定された場合には、該アクティビティ信号を該第1の論理レベルのままとし、該現在のフレームの終わりで該アクティビティ信号を該フォーマット制御レジスタに転送する工程と、該フォーマット制御レジスタが、該データ解析装置から転送された該アクティビティ信号を記憶し、該記憶されたアクティビティ信号に対応するフォーマット制御信号を出力する工程とを包含 する、データ解析工程と、
該データ解析工程において該フォーマット制御レジスタから出力される該フォーマット制御信号が、該第2の論理レベルに設定された該アクティビティ信号に対応するものである場合には、該デジタル画像データの1つ以上の連続的なフレームを更新しないように、該マルチフォーマットデジタルデータドライバが、該アクティブマトリクス液晶ディスプレイのデータラインを駆動する駆動工程と
を包含する、駆動方法。 - 前記デジタル画像データは、それぞれが所定のビット数の複数の入力データを有する、請求項8に記載の駆動方法。
- 前記データ解析工程において、前記複数の連続するフレームのデジタル画像データのシグニチャをそれぞれ生成して、複数の連続的なフレームについて該シグニチャが同じであるかどうかを判定する、請求項8に記載の駆動方法。
- 前記シグニチャが、各フレームにおける画像を表す全てのデータビットの合計である、請求項10に記載の駆動方法。
- 前記データ解析工程において解析される各フレームの前記デジタル画像データが、前記アクティブマトリクス液晶ディスプレイの一部のみを占める画像に関するものである、請求項8に記載の駆動方法。
- 前記データ解析工程において解析される各フレームの前記デジタル画像データは、前記アクティブマトリクス液晶ディスプレイを複数の領域に分割した場合の各領域におけるそれぞれの画像に関するものである、請求項12に記載の駆動方法。
- 前記データ解析工程において、前記アクティブマトリクス液晶ディスプレイの一部の領域における前記デジタル画像データが連続するフレームにおいて同じであると判定される場合、該アクティブマトリクス液晶ディスプレイの該一部の領域における前記ディスプレイモードが更新されることを防ぐフォーマット制御信号が出力される、請求項13に記載の駆動方法。
- 前記データ解析工程において、前記アクティブマトリクス液晶ディスプレイの一部の領域における前記デジタル画像データが連続するフレームにおいて同じであると判定される場合、該アクティブマトリクス液晶ディスプレイの該一部の領域におけるデジタル画像データが前記マルチフォーマットデジタルデータドライバに入力されることを防ぐフォーマット制御信号が、該マルチフォーマットデジタルデータドライバに前記デジタル画像データを出力するフレームストアに出力する、請求項13に記載の駆動方法。
- 前記データ解析工程において、後続するフレームにおける前記デジタルが画像データの画像が、先行する前記デジタル画像データの画像の平行移動、または実質的な平行移動を表す場合、該2つのフレームにおけるデジタル画像データ同士は実質的に同じであるとみなされる、請求項8に記載の駆動方法。
- 前記データ解析工程が、
第1フレームにおいて、前記アクティブマトリクス液晶ディスプレイの第1の領域の前記デジタル画像データにより第1のサブシグニチャを生成する工程と、
該第1フレームにおいて、該第1の領域の各画素を平行移動させた場合に相当する第2の領域の該デジタル画像データにより第2のサブシグニチャを生成する工程と、
該第1のフレームに連続する第2のフレームにおいて、該第1の領域の該デジタル画像データにより第3のサブシグニチャを生成する工程と、
該第2のフレームにおいて、該第2の領域の該デジタル画像データにより第4のサブシグニチャを生成する工程と、
該第1のフレームにおいて生成された該第1および第2のサブシグニチャを、該第2のフレームにおいて生成された該第3および第4のサブシグニチャとそれぞれ比較して、該第3または第4のサブシグニチャと、該第1または第2のサブシグニチャとが、一致するかを判定する工程とを包含する、請求項16に記載の駆動方法。 - 前記第1〜第4の各サブシグニチャが、線形フィードバックレジスタを用いて生成される、請求項17に記載の駆動方法。
- 前記第1の領域および前記第2の領域が、少なくとも8個の画素によってそれぞれ形成されている、請求項17または18に記載の駆動方法。
- 前記第1の領域および前記第2の領域が、前記アクティブマトリクス液晶ディスプレイの端に隣接する任意の画素を含まない、請求項17〜19のいずれかに記載の駆動方法。
- 前記マルチフォーマットデジタルデータドライバは、前記ディスプレイモードが更新される場合に、前記データラインを駆動するために印加される電圧の極性を、連続するフレームにおいて反転する、請求項8に記載の駆動方法。
- 前記マルチフォーマットデジタルデータドライバは、前記ディスプレイモードが更新されない場合に、前記データラインを駆動するために印加される電圧の極性を、連続するフレームにおいて反転しない、請求項8に記載の駆動方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB0021712A GB2366439A (en) | 2000-09-05 | 2000-09-05 | Driving arrangements for active matrix LCDs |
GB0021712.5 | 2000-09-05 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002149139A JP2002149139A (ja) | 2002-05-24 |
JP4148389B2 true JP4148389B2 (ja) | 2008-09-10 |
Family
ID=9898826
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001263178A Expired - Fee Related JP4148389B2 (ja) | 2000-09-05 | 2001-08-31 | アクティブマトリクス液晶ディスプレイ用の駆動装置およびアクティブマトリクス液晶ディスプレイ並びにアクティブマトリクス液晶ディスプレイの駆動方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US20020027541A1 (ja) |
EP (2) | EP1184836B1 (ja) |
JP (1) | JP4148389B2 (ja) |
KR (1) | KR100434642B1 (ja) |
GB (1) | GB2366439A (ja) |
TW (1) | TW521250B (ja) |
Families Citing this family (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2379549A (en) * | 2001-09-06 | 2003-03-12 | Sharp Kk | Active matrix display |
US7017053B2 (en) * | 2002-01-04 | 2006-03-21 | Ati Technologies, Inc. | System for reduced power consumption by monitoring video content and method thereof |
KR100422595B1 (ko) * | 2002-04-19 | 2004-03-12 | 주식회사 하이닉스반도체 | 저전력 tft lcd 소스 구동 장치 |
WO2003100759A1 (en) * | 2002-05-27 | 2003-12-04 | Sendo International Limited | Image or video display device and method of controlling a refresh rate of a display |
AU2003244951A1 (en) * | 2002-07-29 | 2004-02-25 | Koninklijke Philips Electronics N.V. | Driving of a liquid crystal display |
KR100919724B1 (ko) * | 2002-10-28 | 2009-09-29 | 하이디스 테크놀로지 주식회사 | 액정표시장치의 잔상개선을 위한 구동방법 |
US6992675B2 (en) * | 2003-02-04 | 2006-01-31 | Ati Technologies, Inc. | System for displaying video on a portable device and method thereof |
CN100456349C (zh) * | 2003-02-19 | 2009-01-28 | Nxp股份有限公司 | 用于显示装置的控制方法和装置 |
US7268755B2 (en) * | 2003-03-25 | 2007-09-11 | Intel Corporation | Architecture for smart LCD panel interface |
US7116306B2 (en) * | 2003-05-16 | 2006-10-03 | Winbond Electronics Corp. | Liquid crystal display and method for operating the same |
TWI293750B (en) * | 2003-10-02 | 2008-02-21 | Sanyo Electric Co | Method for driving a liquid crystal display device, a liquid crystal display device, and a driving device for such liquid crystal device |
US20050110796A1 (en) * | 2003-10-17 | 2005-05-26 | Leapfrog Enterprises, Inc. | Frame rate control systems and methods |
US7532195B2 (en) | 2004-09-27 | 2009-05-12 | Idc, Llc | Method and system for reducing power consumption in a display |
US7474359B2 (en) * | 2004-12-06 | 2009-01-06 | At&T Intellectual Properties I, L.P. | System and method of displaying a video stream |
TWI386744B (zh) * | 2004-12-14 | 2013-02-21 | Samsung Display Co Ltd | 薄膜電晶體面板以及使用該薄膜電晶體面板之液晶顯示器 |
US8054849B2 (en) | 2005-05-27 | 2011-11-08 | At&T Intellectual Property I, L.P. | System and method of managing video content streams |
TWI287703B (en) * | 2005-10-25 | 2007-10-01 | Denmos Technology Inc | Data driver, apparatus and method for data driver power on current reducing thereof |
US8112513B2 (en) * | 2005-11-30 | 2012-02-07 | Microsoft Corporation | Multi-user display proxy server |
JP2008182570A (ja) * | 2007-01-25 | 2008-08-07 | Nec Electronics Corp | 送信装置、受信装置および送受信システム |
JP2008292654A (ja) * | 2007-05-23 | 2008-12-04 | Funai Electric Co Ltd | 液晶モジュール |
JP4534169B2 (ja) * | 2007-09-27 | 2010-09-01 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
US8120621B1 (en) | 2007-12-14 | 2012-02-21 | Nvidia Corporation | Method and system of measuring quantitative changes in display frame content for dynamically controlling a display refresh rate |
US8334857B1 (en) | 2007-12-14 | 2012-12-18 | Nvidia Corporation | Method and system for dynamically controlling a display refresh rate |
US9508111B1 (en) * | 2007-12-14 | 2016-11-29 | Nvidia Corporation | Method and system for detecting a display mode suitable for a reduced refresh rate |
US9830880B1 (en) | 2009-07-22 | 2017-11-28 | Nvidia Corporation | Method and system for adjusting the refresh rate of a display device based on a video content rate |
US20110164027A1 (en) * | 2010-01-06 | 2011-07-07 | Qualcomm Mems Technologies, Inc. | Method of detecting change in display data |
EP2596489A4 (en) * | 2010-07-20 | 2014-03-05 | Freescale Semiconductor Inc | DISPLAY CONTROL UNIT, PICTURE DISPLAY SYSTEM AND METHOD FOR OUTPUT OF IMAGE DATA |
US9052902B2 (en) * | 2010-09-24 | 2015-06-09 | Intel Corporation | Techniques to transmit commands to a target device to reduce power consumption |
KR20130064486A (ko) * | 2011-12-08 | 2013-06-18 | 삼성디스플레이 주식회사 | 광투과율 제어가 가능한 표시장치 |
JP5880256B2 (ja) * | 2012-04-26 | 2016-03-08 | ソニー株式会社 | 情報処理装置及び方法、プログラム、並びに情報処理システム |
KR20140099135A (ko) * | 2013-02-01 | 2014-08-11 | 삼성전자주식회사 | 이미지의 부분 프레임을 업데이트 하는 시스템 온 칩 및 그 동작방법 |
US9183800B2 (en) * | 2013-07-22 | 2015-11-10 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Liquid crystal device and the driven method thereof |
US9922608B2 (en) | 2015-05-27 | 2018-03-20 | Apple Inc. | Electronic device display with charge accumulation tracker |
US10403984B2 (en) | 2015-12-15 | 2019-09-03 | Kymeta Corporation | Distributed direct drive arrangement for driving cells |
US10542596B1 (en) * | 2017-07-12 | 2020-01-21 | Facebook Technologies, Llc | Low power pulse width modulation by controlling bits order |
KR101852500B1 (ko) * | 2017-11-30 | 2018-04-27 | 주식회사 컴트리 | 주사선 일부 검색을 통한 모니터 화면의 자가 진단 기능을 갖는 절전형 디스플레이의 제어 방법 및 이를 이용한 컴퓨터 시스템의 절전 제어 방법 |
JP2019070855A (ja) * | 2019-01-31 | 2019-05-09 | インテル コーポレイション | 電力消費を低減させるための表示エリアの自動調整 |
Family Cites Families (42)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3976864A (en) | 1974-09-03 | 1976-08-24 | Hewlett-Packard Company | Apparatus and method for testing digital circuits |
JPS6358395A (ja) * | 1986-08-11 | 1988-03-14 | テクトロニックス・インコ−ポレイテッド | カラ−表示装置 |
JP2653099B2 (ja) * | 1988-05-17 | 1997-09-10 | セイコーエプソン株式会社 | アクティブマトリクスパネル,投写型表示装置及びビューファインダー |
JP2892010B2 (ja) * | 1988-05-28 | 1999-05-17 | 株式会社東芝 | 表示制御方式 |
JP2652413B2 (ja) * | 1988-06-06 | 1997-09-10 | 松下電器産業株式会社 | 動き検出回路 |
EP0474231B1 (en) * | 1990-09-06 | 1996-12-04 | Canon Kabushiki Kaisha | Electronic device |
US5412665A (en) * | 1992-01-10 | 1995-05-02 | International Business Machines Corporation | Parallel operation linear feedback shift register |
US5327254A (en) * | 1992-02-19 | 1994-07-05 | Daher Mohammad A | Method and apparatus for compressing and decompressing image data |
US5313231A (en) * | 1992-03-24 | 1994-05-17 | Texas Instruments Incorporated | Color palette device having big/little endian interfacing, systems and methods |
US5390293A (en) * | 1992-08-19 | 1995-02-14 | Hitachi, Ltd. | Information processing equipment capable of multicolor display |
US5528602A (en) | 1992-12-30 | 1996-06-18 | International Business Machines Corporation | Method for determining computer subsystem property |
JPH06230737A (ja) * | 1993-02-05 | 1994-08-19 | Mitsubishi Electric Corp | カラー画像表示装置 |
US5828367A (en) * | 1993-10-21 | 1998-10-27 | Rohm Co., Ltd. | Display arrangement |
JPH07152340A (ja) * | 1993-11-30 | 1995-06-16 | Rohm Co Ltd | ディスプレイ装置 |
KR960006674B1 (ko) * | 1993-12-04 | 1996-05-22 | 삼성전자주식회사 | 모니터 모드 제어회로 및 그 방법 |
KR0171913B1 (ko) * | 1993-12-28 | 1999-03-20 | 사토 후미오 | 액정표시장치 및 그 구동방법 |
JP3476241B2 (ja) * | 1994-02-25 | 2003-12-10 | 株式会社半導体エネルギー研究所 | アクティブマトリクス型表示装置の表示方法 |
TW475079B (en) * | 1994-05-24 | 2002-02-01 | Semiconductor Energy Lab | Liquid crystal display device |
JPH07325557A (ja) * | 1994-06-02 | 1995-12-12 | Sharp Corp | 表示装置の駆動回路 |
EP0734010B1 (en) * | 1995-03-21 | 2005-01-26 | Sun Microsystems, Inc. | Video frame signature capture |
JPH08313927A (ja) * | 1995-05-15 | 1996-11-29 | Casio Comput Co Ltd | 液晶駆動装置 |
US5926174A (en) * | 1995-05-29 | 1999-07-20 | Canon Kabushiki Kaisha | Display apparatus capable of image display for video signals of plural kinds |
EP0834106B1 (en) * | 1995-06-07 | 2000-02-23 | Seiko Epson Corporation | Computer system with video display controller having power saving modes |
JPH0934412A (ja) * | 1995-07-14 | 1997-02-07 | Sony Corp | 液晶表示装置 |
JPH0950258A (ja) * | 1995-08-09 | 1997-02-18 | Fujitsu Ltd | 情報処理システム及びプラズマディスプレイ装置 |
JPH09105912A (ja) * | 1995-10-13 | 1997-04-22 | Denso Corp | マトリクス型液晶表示装置 |
JPH09134153A (ja) * | 1995-11-08 | 1997-05-20 | Canon Inc | 表示システム |
USRE41216E1 (en) * | 1996-02-28 | 2010-04-13 | Seiko Epson Corporation | Method and apparatus for driving the display device, display system, and data processing device |
US5953074A (en) * | 1996-11-18 | 1999-09-14 | Sage, Inc. | Video adapter circuit for detection of analog video scanning formats |
JPH11133933A (ja) * | 1997-11-01 | 1999-05-21 | Victor Co Of Japan Ltd | 多相化された画像信号によって表示が行なわれる液晶表示装置に対する多相化された画像信号の供給装置 |
JPH11143380A (ja) * | 1997-11-06 | 1999-05-28 | Canon Inc | 画像表示装置 |
GB2333408A (en) * | 1998-01-17 | 1999-07-21 | Sharp Kk | Non-linear digital-to-analog converter |
JP3233895B2 (ja) * | 1998-02-10 | 2001-12-04 | アルプス電気株式会社 | 表示装置およびその駆動方法 |
JP3411496B2 (ja) * | 1998-02-24 | 2003-06-03 | シャープ株式会社 | 画像表示装置 |
JP2000148102A (ja) * | 1998-11-10 | 2000-05-26 | Nec Shizuoka Ltd | 階調表示装置および階調表示方法 |
JP2000163022A (ja) * | 1998-11-27 | 2000-06-16 | Nec Corp | カラー液晶表示装置 |
JP3466951B2 (ja) * | 1999-03-30 | 2003-11-17 | 株式会社東芝 | 液晶表示装置 |
TWI267049B (en) * | 2000-05-09 | 2006-11-21 | Sharp Kk | Image display device, and electronic apparatus using the same |
GB2362277A (en) * | 2000-05-09 | 2001-11-14 | Sharp Kk | Digital-to-analog converter and active matrix liquid crystal display |
JP2002014644A (ja) * | 2000-06-29 | 2002-01-18 | Hitachi Ltd | 画像表示装置 |
GB2366440A (en) * | 2000-09-05 | 2002-03-06 | Sharp Kk | Driving arrangement for active matrix LCDs |
US6747626B2 (en) * | 2000-11-30 | 2004-06-08 | Texas Instruments Incorporated | Dual mode thin film transistor liquid crystal display source driver circuit |
-
2000
- 2000-09-05 GB GB0021712A patent/GB2366439A/en not_active Withdrawn
-
2001
- 2001-08-30 US US09/943,535 patent/US20020027541A1/en not_active Abandoned
- 2001-08-31 EP EP01307410.9A patent/EP1184836B1/en not_active Expired - Lifetime
- 2001-08-31 EP EP05102740.7A patent/EP1562173B1/en not_active Expired - Lifetime
- 2001-08-31 JP JP2001263178A patent/JP4148389B2/ja not_active Expired - Fee Related
- 2001-09-05 TW TW090121983A patent/TW521250B/zh not_active IP Right Cessation
- 2001-09-05 KR KR10-2001-0054485A patent/KR100434642B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP1562173A2 (en) | 2005-08-10 |
EP1184836A2 (en) | 2002-03-06 |
EP1562173B1 (en) | 2014-12-17 |
JP2002149139A (ja) | 2002-05-24 |
KR20020028770A (ko) | 2002-04-17 |
EP1562173A3 (en) | 2007-04-25 |
EP1184836B1 (en) | 2014-03-19 |
KR100434642B1 (ko) | 2004-06-07 |
EP1184836A3 (en) | 2003-05-07 |
TW521250B (en) | 2003-02-21 |
GB2366439A (en) | 2002-03-06 |
US20020027541A1 (en) | 2002-03-07 |
GB0021712D0 (en) | 2000-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4148389B2 (ja) | アクティブマトリクス液晶ディスプレイ用の駆動装置およびアクティブマトリクス液晶ディスプレイ並びにアクティブマトリクス液晶ディスプレイの駆動方法 | |
JP4111310B2 (ja) | フレームレートコントローラ、ディスプレイコントローラおよびアクティブマトリクスディスプレイ | |
JP5395328B2 (ja) | 表示装置 | |
KR100411320B1 (ko) | 디지털 데이터에 기초하여 계조 표시가 가능한 액정 표시장치 및 그것을 구비하는 휴대 전화기 | |
JP2006039337A (ja) | 液晶表示装置及びその駆動回路 | |
US20060071893A1 (en) | Source driver, electro-optic device, and electronic instrument | |
JP4501525B2 (ja) | 表示装置及びその駆動制御方法 | |
US20040046724A1 (en) | Signal driving circuit of liquid crystal display device and driving method thereof | |
US20080186267A1 (en) | Display device | |
JP2007114496A (ja) | 表示装置 | |
JP4158658B2 (ja) | 表示ドライバ及び電気光学装置 | |
US7538753B2 (en) | Display device and electronic apparatus | |
JP2003316334A (ja) | 表示装置及び表示用駆動回路 | |
US20050001857A1 (en) | Image display apparatus and electronic apparatus | |
JP2002244623A (ja) | 液晶表示装置の駆動方式および駆動回路 | |
JP2002366108A (ja) | 液晶表示装置の駆動方法 | |
JP2008170842A (ja) | 電気光学装置、駆動回路および電子機器 | |
KR101529554B1 (ko) | 액정표시장치 | |
JPH07121137A (ja) | ディスプレイ装置 | |
JP5081456B2 (ja) | 表示装置 | |
JP2007219091A (ja) | 駆動回路、電気光学装置及び電子機器 | |
JPH07121133A (ja) | ディスプレイ装置 | |
KR20030056685A (ko) | 액정표시장치 및 그의 구동방법 | |
KR100870495B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
JP2006126589A (ja) | データドライバ、電気光学装置、電子機器及び駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040611 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071119 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080313 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080508 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080619 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080619 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110704 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110704 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120704 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120704 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130704 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |