JP3705791B2 - 半導体発光素子および半導体発光装置 - Google Patents

半導体発光素子および半導体発光装置 Download PDF

Info

Publication number
JP3705791B2
JP3705791B2 JP2003062079A JP2003062079A JP3705791B2 JP 3705791 B2 JP3705791 B2 JP 3705791B2 JP 2003062079 A JP2003062079 A JP 2003062079A JP 2003062079 A JP2003062079 A JP 2003062079A JP 3705791 B2 JP3705791 B2 JP 3705791B2
Authority
JP
Japan
Prior art keywords
light emitting
substrate
light
layer
semiconductor light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2003062079A
Other languages
English (en)
Other versions
JP2003338637A (ja
Inventor
田 康 一 新
村 隆 文 中
野 邦 明 紺
池 康 彦 赤
藤 佳 紀 遠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2003062079A priority Critical patent/JP3705791B2/ja
Priority to US10/388,376 priority patent/US7038245B2/en
Publication of JP2003338637A publication Critical patent/JP2003338637A/ja
Application granted granted Critical
Publication of JP3705791B2 publication Critical patent/JP3705791B2/ja
Priority to US11/371,873 priority patent/US7329903B2/en
Priority to US11/371,717 priority patent/US20060151798A1/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • H01L2924/10158Shape being other than a cuboid at the passive surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/22Roughened surfaces, e.g. at the interface between epitaxial layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、半導体発光素子および半導体発光装置に関する。
【0002】
【従来の技術】
半導体発光素子は低消費電力、高効率、高信頼性が得られる光源として、表示板や液晶のバックライト等に白色電球の代替用として使われている。特にInGaAlP系半導体材料は、直接遷移型であり、赤色から緑色の領域で高輝度に発光できる材料である。このため、InGaAlP系半導体発光素子は、比較的輝度が高い素子として、車載用の赤色ストップランプ、交通信号での赤色ランプ、黄色ランプ、等に使われている。半導体発光素子は発光層の内部の活性層に電流を注入することでホールと電子の再結合により発光が実現される。そして、活性層で発生した光の一部が半導体素子の表面から外部に取り出される。通常、半導体発光素子は、反射板が形成されたリード上にマウントされ、レンズ形状をしたエポキシ等の樹脂で封止モールドされている。半導体発光素子から出てきた光を反射板で反射しレンズで集光することで発光特性の制御を行っている。
【0003】
上記のようにInGaAlP系半導体材料は高輝度に発光できるが、このInGaAlP系半導体材料は、不透明なGaAs基板上に形成される。このため、GaAs基板をそのままにしておくと、GaAs基板による光吸収が起こる。そこで、近時では、まずInGaAlP系半導体材料を不透明なGaAs基板上に形成した後、透明なGaP基板を接着し、代わりに不透明なGaAs基板を剥離して、比較的高輝度の半導体発光素子を得る方法が開発されている。なお、ここで透明とは、発光素子から放射される光に対して透光性を有することを意味する。
【0004】
もっとも、上記のように透明基板を接着形成する方法でも、InGaAlP系半導体材料の優れた特性を十分に生かすことはできておらず、素子の輝度が十分に高いとはいえなかった。これは、光取り出し効率が低かったからである。すなわち、半導体素子内部でInGaAlP活性層から発生した光は360°あらゆる方向に放射されるが、半導体結晶とそれを封止するエポキシ樹脂に屈折率差があるため、半導体界面で反射され、半導体結晶の外部に取り出せない光が存在する。半導体結晶の屈折率を3.3、封止モールド材のエポキシの屈折率を1.5とするとスネルの法則により臨界角はθc=sin-1 (1.5/3.3)=27°となり、27°より大きい角度で半導体と樹脂の界面に入射した光は全反射され半導体結晶内部から取り出すことができない。半導体発光素子は通常、立方体(六面体)であるので理想的に全ての面から光が取り出せたとすると約28%の光を外部に取り出すことができる。しかし、半導体結晶の表面にn型とp型の2種類の電極が形成されていること、n型或いはp型のいずれかの電極が接着材で反射板に取付けられていること、電極面に入射した光が電極アロイ層で吸収されること、から外部に光を取り出すことができる光の割合は28%を下回る。
【0005】
本問題を解決し、光取り出し効率を高くする構造として、透明基板を用い、かつ、透明基板を適当な形状に加工する方法が検討されている。この方法は、例えば、特開平10−341035に記載されている。これを図16に示す。透明なp型のGaP基板300の第1の面301上には発光層314が形成されている。発光層314は、p型GaP基板300の第1の面301上に、p型半導体層、活性層、n型半導体層、が順次形成された構造を有する。この発光層314には、p側電極309と、n側電極310と、から電流が注入される。この電流注入により、発光層314中の活性層が光を放射し、この光は基板300の第2の面302側から取り出される。図16の素子では、透明基板300の側面303の向きが、発光層314の垂直方向に対してオフセットした角度をなすように、半導体発光素子を整形することによって、全光抽出量の増大を図っている。この素子形状では、透明基板300の整形側面303が、発光層314からの光を第2の面302に向かって反射する。このため、第2の面302から多くの光を取り出すことが可能になる。また、第2の面302からの反射光を整形側面303から取り出すことも可能になり、光の取り出しが増大する。また、この整形側面303によって、内部で発生した光が結晶界面で多重反射されることなく外部に取り出せるため、発光層314の吸収活性層またはオーム性接触部で吸収が減少している。このように、図16の発明は、基板300の第2の面302を光取り出し面とし、基板300を適当な形状に加工することによって、光取り出し効率を高くしている。
【0006】
【特許文献1】
特開平10−341035号公報
【0007】
【発明が解決しようとする課題】
しかしながら、図16の半導体発光素子やそれを用いた半導体発光装置は、光取り出し効率は高いが、歩留まりが悪くなったり、寿命が短くなったりするという問題があった。
【0008】
すなわち、図16の素子は、基板300の第2の面302を光取り出し面としているため、発光層314中のpn接合が、図中下側のマウント面304に近い。このため、リードフレーム上に素子のマウント面304を導電性のマウント剤(接着剤)を用いてマウントする際、発光層314中のpn接合の端面305がショートして、歩留まりが低下する問題が発生する。この対応策としてマウント剤を半導体発光素子の側面に付着しないように少量にすれば、接着強度が弱く、長期通電時に発光素子のマウント面304がリードフレームから剥がれやすくなり、寿命が短くなる問題が発生する。
【0009】
また、図16の素子は、基板300を適当な形状に加工する際に、ダイシングを行うことが必須となる。しかし、このダイシングの際に、ダイシングブレードにより基板300の側面303および内部にダメージ層(結晶欠陥)が形成される。そして、長期通電時に、このダメージ層を基点に結晶欠陥が進行し、発光層314が破壊されやすくなり、寿命が短くなる問題点がある。またダメージ層が形成された半導体発光素子をエポキシ樹脂で封止した場合、通電中の樹脂ストレスによりダメージ層を有した基板300の整形側面303から結晶欠陥が発光層314まで進行し、光出力が低下しやすくなり、同様に寿命が短くなる問題がある。このため、発光素子をやわらかなゲル状の樹脂、例えばシリコーンで発光素子を封止するエンキャップが使用されているが、エンキャップの外側をエポキシ等の硬い樹脂で封止するため、シリコーンとエポキシの界面が剥離する界面剥離が発生し、通電中に光出力が低下して、やはり寿命が短くなる問題がある。このため、基板300を加工する場合は、寿命が短くなることが避けられないと考えられていた。
【0010】
このように、光取り出し効率を上げるために基板を適当な形状に加工した半導体発光素子では、光取り出し効率は高くなるが、歩留まりが悪くなったり、寿命が短くなったりするのが避けられないと考えられていた。
【0011】
本発明は、かかる課題の認識に基づくものであり、その目的は、光取り出し効率が高く、歩留まりが高く、寿命が長い半導体発光素子および半導体発光装置を提供することにある。
【0012】
【課題を解決するための手段】
本発明の実施の形態の半導体発光素子は、光を放射する発光層と、前記発光層からの前記光に対して透光性を有し、前記発光層を設けた上面と、前記上面と向き合う底面と、前記上面と前記底面とを結ぶ側面と、を有し、前記側面は、前記上面側から前記底面側に向かう第1の側面と、この第1の側面から前記底面側に向かう第2の側面と、この第2の側面から前記底面側に向かう第3の側面と、を有し、前記第3の側面は前記上面に向けて広がるように傾斜し、前記第2の側面は前記上面に向けてさらに広がるように傾斜して前記発光層からの前記光の一部を外部に射出し、前記第1の側面は前記基板の前記上面に向かって狭まるように前記上面に垂直な方向と16°以上60°以下傾斜している、基板と、を備えることを特徴とする。
【0013】
また、本発明の実施の形態の半導体発光素子は、光を放射する発光層と、前記発光層からの前記光に対して透光性を有し、前記発光層を設けた上面と、前記上面と向き合う底面と、前記上面と前記底面とを結ぶ側面と、を有し、前記側面は、前記上面側から前記底面側に向かう第1の側面と、この第1の側面から前記底面側に向かう第2の側面と、を有し、前記第2の側面は前記上面に向けて広がるように傾斜して前記発光層からの前記の一部を外部に射出し、前記第1の側面は前記基板の前記上面に向かって狭まるように前記上面に垂直な方向と16°以上60°以下傾斜している、基板と、を備えることを特徴とする。
【0016】
【発明の実施の形態】
以下、図面を参照にしつつ、本発明の実施の形態について説明する。
【0017】
本実施形態の特徴の1つは、図1、図8から分かるように、発光層114からの光に対して透明なGaP基板100を用い、この透明基板100の側面に、3つの側面111、112、113を設けた点である。第3の側面113は、上面側に向けて広がるようにわずかに傾斜しており、マウント剤6による素子1とリードフレーム2とのマウントを容易にし、かつ、マウント剤6が第2の側面112に這い上がるのを防止して、歩留まりを高くする。第2の側面は上面側に向けて広がるように30°傾斜しており、発光層114からの光の一部を外部に射出して、光取り出し効率を高くする。第1の側面111は、へき開面に沿ってへき開することによって得られ、結晶欠陥が極めて少なく、第2の側面112に発生した結晶欠陥が発光層114に影響するのを防止して、発光層114の劣化を抑え、素子の寿命を長くする。また、第3の側面113および第2の側面112には複数の凹凸が設けられており、上記の効果を高めている。以下、第1および第2の実施の形態について説明する。
【0018】
(第1の実施の形態)
図1は、本発明の第1の実施の形態を示す半導体発光素子の概略断面図である。半導体発光素子は、GaP基板100と、このGaP基板100の上面上に形成されたInGaAlP系材料からなる発光層114と、を有した構造である。GaP基板100は、(100)面から[011]方向に15°傾斜している。また、発光層114は、p型GaP基板100の上面上に、p型不純物が添加されたInGaPからなる接着歪緩和層101、p型不純物が添加されたInGaAlPからなるクラッド層102、p型不純物が添加されたInGaAlPからなる光ガイド層103、p型不純物が添加されたInGaAlPからなる量子井戸層104、p型不純物が添加されたInGaAlPからなる障壁層105、n型不純物が添加されたInGaAlPからなるクラッド層106、n型不純物が添加されたInGaAlPからなる電流拡散層107、n型不純物が添加されたGaAsからなるコンタクト層108、が順次形成された構造である。p型GaP基板100の底面上には、少なくともAuとZnを含む金属からなるp側電極109が形成されている。また、n型GaAsコンタクト層108上には、少なくともAuとGeを含む金属からなるn側電極110が形成されている。このp側電極109にプラス、n側電極110にマイナスの電圧を加えることで量子井戸層104から光が発生する。この際、GaP基板100は、量子井戸層104からの光に対して透明であり、GaP基板100の第2の側面112からも光が取り出される。
【0019】
図1の半導体発光素子の特徴の1つは、上記の透明基板100の側面に、3つの側面111、112、113を設けた点である。この透明基板100はp型不純物であるZn、Mgが添加されたGaPからなり、厚さは250μmである。この透明基板100は、発光層114を設けた上面と、この上面と向き合う底面と、この上面を有する第1の部分100Aと、この第1の部分100Aに隣り合って形成された第2の部分100Bと、この第2の部分100Bに隣り合って形成され上記底面を有する第3の部分100Cと、を有する。この透明基板100の第3の部分100Cは、底面に繋がり、上記上面に向けてわずかに広がるように傾斜する第1の側面113を有する。底面の大きさは150×150μm、高さは100μmである。この第3の側面113の表面には、高さ1〜2μmの複数の凹凸が形成されている。上記第2の部分100Bは、上面に向けてさらに広がるように上面に垂直な方向と30°傾斜し、発光層114からの光の一部を外部に射出する第2の側面112を有する。この、第2の側面112の表面にも、大きさが1〜2μmの複数の凹凸が形成されている。第2の部分112の高さは100μmである。上記第1の部分100Aは、へき開面に沿ってへき開することによって得られる第1の側面111を有する。第1の側面111は、図中右側の面と、左側の面と、が平行になっており、図中左側の面は、上面側が狭くなるように傾斜している。前述のように、GaP基板100は(100)面から[011]方向に15°傾斜しており、へき開面となる第1の側面111の傾斜角度は、15°となる。この第1の側面111は、へき開面であるため、極めて平坦な面であり、他の側面113、112に比べて結晶欠陥が極めて少なくなる。第1の部分100Aの高さは、50μmである。
【0020】
上記の透明基板100は、次のように把握することもできる。すなわち、この基板100は、発光層114を設けた上面と、この上面と向き合う底面と、上面と底面とを結ぶ側面111〜113と、を有する。側面111〜113は、上面側から底面側に向かう第1の側面111と、この第1の側面111から底面側に向かう第2の側面112と、この第2の側面112から底面側に向かう第3の側面113と、を有する。第3の側面113は上面に向けて広がるように傾斜している。第2の側面112は、上面に向けてさらに広がるように傾斜して発光層114からの光の一部を外部に射出する。第1の側面111はへき開面に沿ってへき開することによって得られた側面である。このように上記基板100を把握することができる。
【0021】
次に、図1の半導体発光素子の製造方法を、図2〜図7を参照にして説明する。本実施形態の製造方法の特徴の1つは、図7に示すように、第1の側面111をへき開により形成した点である。これにより、第1の側面111の結晶欠陥を極めて少なくすることができる。
【0022】
(1)まず、図2に示すように、GaAs基板上に、MOCVD法により、発光層114を形成する。発光層114は、InGaAlP系の材料であるため、これと格子整合するGaAs基板が用いられる。ただし、このGaAs基板は、発光層114からの光に対して不透明である。ここで、GaAs基板は、(100)面から[011]方向に15°傾斜している。このような傾斜基板を用いることにより、発光層114の発光輝度が高くなることが知られている。この効果を得るためには、傾斜角度を5°以上30°以下とすることが好ましい。
(2)次に、図3に示すように、透明なGaP基板100を発光層114に接着する。
(3)次に、図4に示すように、不透明なGaAs基板を剥離し、電極109、110を形成する。
(4)次に、図5に示すように、発光層114の一部Mをエッチングする。このエッチングにより、後述のへき開が容易になる。
(5)次に、図6に示すように、先端部を狭くしたダイシングのブレードを用いて、第3の側面113および第2の側面112を形成する。
なお、ダイシングのブレードの先端部の傾斜角度を変えることで第2の側面112の傾斜角度を変えることができる。その後、第3の側面113および第2の側面112に凹凸を形成する。具体的には、−50℃から室温の間の温度に設定された過酸化水素水と水と塩酸の混合液に数分浸し、さらに室温から100℃の間の温度に設定された塩酸で数分浸すことで、凹凸を形成する。浸す温度が高い場合は処理時間を短くすることができるが、凹凸の形状は同じである。また塩素ガスを含むガスを用いたガスエッチングで形成した場合、エッチングにより表面に堆積物が残るため、硫酸系エッチング液、リン酸系エッチング液で除去する必要があるが、溶液によるエッチングと形状は同じである。なお、エッチング処理する工程では、レジストや酸化膜を用いて、電極109、110をカバーする。
(6)次に、図7に示すように、へき開により、第1の側面111を形成する。具体的には、InGaAlP材料からなる発光層114が除去された部分Mから、先端にダイヤモンドを有したカッターを使いへき開方向に合せてスクライブを行い、さらに加重を加え押し割ることで、第1の側面111を形成する。
【0023】
以上説明した製造方法によって得られる図1の半導体発光素子およびこれを用いた半導体発光装置では、透明基板100の側面に、3つの側面111、112、113を設けたので、光取り出し効率が高く、かつ、歩留まりが高く、寿命が長い半導体発光素子および半導体発光装置を提供することができる。以下、図8を参照にして説明する。
【0024】
図8は、図1の半導体発光素子を用いた半導体発光装置である。半導体発光素子1の透明基板100は、マウント剤(接着剤)であるAgペースト6により、リードフレーム2にマウントされている。リードフレーム2は、ニッケル等がメッキされた金属からなり、p側リード5と、n側リード4と、反射板3と、を有する。p側リード5には、p側電極109が、導電性のAgペースト6により電気的に接続される。また、n側リード4には、n側電極110が、ワイヤ7により、電気的に接続される。n側電極110およびp側電極109を有する半導体発光素子1は、封止樹脂8により封止される。なお、p側リード5と、反射板3と、が一体となったリードを用いてもよい。
【0025】
図8の半導体発光装置では、第3の側面113の高さを100μm設け、基板100の底面部に加え第3の側面113にもAgペースト6を接着したので、高い接着強度を得ることができる。さらに、第3の側面113を、上面側が広くなるようにわずかに傾斜するようにしたので、Agペースト6を熱処理により硬化させる時に発生する、Agペースト6の表面張力による這い上がりを防止することができる。このため、不透明なAgペーストが第2の側面112を覆うことを防止し、第2の側面112からの光取り出しが低下するのを防止することができる。この結果、歩留まりを高くすることができる。また、第3の側面113の表面に高さ1〜2μmの複数の凹凸を形成したので、Agペースト6這い上がりをさらに防止し、さらに歩留まりを高くすることができる。
【0026】
また、図8の半導体発光装置では、基板100を透明基板とし、第2の側面112の傾斜角を30°としたので、第2の側面112から光を取り出すことができる。このため、光取り出し効率が高い装置を得ることができる。また、この第2の側面112の表面に高さ1μm〜2μmの複数の凹凸を設けたので、表面積を広くして、光取り出し効率をさらに高くすることができる。また、表面積を広くすることにより、封止樹脂8と半導体発光素子1との接着強度が強固になり、発光素子1がリードフレーム2から剥れることを防止することができる。これに対し、凹凸を設けないと、封止樹脂8により第2の側面112に発光素子1を底面側から上面側に持ち上げる方向に樹脂ストレスが働くため、通電中に発光素子1がリードフレーム2から剥れやすくなり、寿命が短くなるおそれがあった。
【0027】
さらに、図8の装置では、へき開面となる第1の側面111を設けたので、ダイシング工程で発生した第2の側面112の結晶欠陥が発光層114に影響を及ぼすことを防止することができる。前述の図6ように、第3の側面113、第2の側面112は、ダイシングで形成されるが、このダイシングの際には、第3の側面113および第2の側面112に結晶欠陥が発生し、ダメージ層が発生することが避けられない。しかしながら、図8の装置では、第1の側面111がへき開面であり、このへき開面111近傍には結晶欠陥が極めて少ない。このため、第1の側面111により、発光層114へ結晶欠陥の進行を防止することができる。
【0028】
この結果、発光層114の結晶欠陥を少なくし、結晶欠陥による光吸収を低減して、発光層114からの光出力を高くすることができる。また、図中左側の第1の側面111が、上面側が狭くなるように傾斜しているので、封止した樹脂2のストレスによる発光素子1の剥がれを防止することができる。上述のように、発光素子1の第2の側面112には、樹脂2により、発光素子1を底面から上面に向かって持ち上げる力が働く。しかし、図8の装置では、第1の側面111の図中左側の面が、上面側が狭くなるように傾斜しているので、発光素子1に働く樹脂ストレスが分散され、発光素子1の剥れを低減することができる。これにより、寿命を長くすることができる。
【0029】
また、図8の半導体発光装置では、発光層114の表面積を基板100の上部の表面積よりも小さくしたので、第1の側面111を形成する際に発光層114の結晶欠陥が生じにくい。このため、発光層114に結晶欠陥による劣化が発生しにくく、さらに寿命を長くすることができる。特に、発光層114の表面積を基板100の上部の表面積の約65〜85%とすると、発光層114の表面積を広くしながら結晶欠陥を少なくし、高輝度でかつ信頼性の高い発光装置が実現できる。
【0030】
以上のように、図1の半導体発光素子を用いた図8の半導体発光装置では、透明基板100の側面に、3つの側面111、112、113を設けたので、光取り出し効率が高く、かつ、歩留まりが高く、寿命が長い装置を提供することができる。
【0031】
以上説明した図1の半導体発光素子では、p型GaP基板100の厚さを250μmとしたが、これを150μmから300μmとすることもできる。300μmより厚くなると、発光層114の量子井戸層104で発生した光が、GaP基板100のp型不純物で吸収され、外部に取り出される光の量が低下してしまう。また、交通信号や車載のテールランプ等に使用する場合、発光素子の駆動電流を数アンペア等の大電流が必要になる。このため、基板を300μmよりも厚くすると、基板100の厚さによる素子抵抗分で発生する発熱量が増加し、封止している樹脂2が発光素子1の発熱により熱劣化する。この結果、基板厚さは300μm以下が望ましい。逆に、GaP基板100の厚さが150μm以下では、発光素子上面と下面に形成された電極110、109が、量子井戸層104で発光した光を遮蔽するため光の取り出しが低下する。さらに電極オーミック性を実現するため形成される電極アロイ層が光を吸収し、外部に光を取り出す量が減少する。このため、基板の厚さは150μm以上300μm以下が望ましい。
【0032】
また、第3の部分100Cは、底面を100×100μmから200×200μm、高さを50μmから100μmとすることができる。前述のように、基板100は、底面部および第3の側面113が、Agペースト6により、リードフレーム2に接着される。信頼性試験の結果、第3の部分100Cの高さが50μmから100μmであれば接着強度が維持できることが分かった。また、底面の大きさを100×100μmから200×200μmにすることでマウントの接着強度を充分確保できることを環境試験を通して確認できた。なお、第3の側面113の傾斜角度は、第2の側面112の傾斜角度よりも小さく、20°未満である。
【0033】
また、第2の側面112は、傾斜角度を20°から40°、傾斜部の長さを60μmから200μmとすることができる。この範囲であれば、第2の側面112からの光取り出し効率を高くすることができる。ただし、素子の作成容易性、組み立て性さらにコストから傾斜部の長さが100μmから150μmで、傾斜角度が25°から35°が望ましい。
【0034】
また、第1の側面111は、傾斜部の長さを40μmから80μmとすることができる。このようにすることで、前述のように、第2の側面112から発光層114への結晶欠陥の進行を効果的に低減できる。また、傾斜角度は、基板100の傾斜角度にあわせて、5°から30°とすることができる。前述のように、基板100の傾斜角度を5°から30°と、発光効率を高くすることができる。また、後述の第2の実施の形態(図9)のように、製造方法の簡易さを重視して、傾斜角度をほぼ0°とすることもできる。
【0035】
以上説明した図1の半導体発光素子における発光層114は、GaP基板100を透過する光を発光する構造であれば、どのような構造を用いても良い。図1の発光層114の具体例について説明すれば、次の通りである。
【0036】
まず、p型InGaP接着層101について説明する。p型不純物のZn、Mgが添加されたInGaPからなりp型の導電型を有する接着層101は、厚さは1nmから1μmで、不純物の添加量が1E17/cmから1E21/cmである。この接着層は、図2のように、GaAs基板上に形成された発光層114をGaP基板100に接着する際に発生する結晶歪を低減する機能を有している。特にInを含む半導体材料はやわらかく結晶欠陥の垂直方向への進行を遅くする特徴がある。このため、基板100と発光層114とを接着するときに発生する格子定数差による結晶歪と熱膨張係数差による熱歪を低減できるため、発光層114への結晶歪の進行が抑えられ発光層114が劣化しない。接着の温度は400℃から800℃である。ただし、温度が低い場合は接着界面の電圧降下が大きくなる。このため、接着の温度は、700℃以上が望ましい。また、接着層101の材質としては、柔らかなInの効果を硬いAlが阻害しないようにするために、Alを含まないInGaPが最適である。また、この層は井戸層104からの波長によっては吸収層として機能するので、井戸層104のバンドギャップが接着層101のバンドギャップより大きい場合は接着層101の厚さを数10nm以下がにすることが望ましい。結晶性は必ずしも良い必要はなく、電流が流れる特性であれば良い。
【0037】
次に、p型InGaAlPクラッド層102について説明する。p型不純物のMg、Znが添加されたInGaAlPからなりp型の導電型を有するクラッド層102は、厚さが0.1μmから2μmで、不純物の添加量が1E17/cmから1E20/cmである。このクラッド層102は活性層である量子井戸層104のバンドギャップより広いバンドギャップを有し、電子と正孔を活性層(104と105)に閉じ込める特性を有している。基板接着時の熱処理によりp型不純物であるZn、Mgが熱拡散するため、不純物の添加量は5E19/cm以下が望ましい。
【0038】
次に、p型InGaAlP光ガイド層103について説明する。p型不純物のMg、Znが添加されたInGaAlPからなりp型の導電型を有する光ガイド層103は、厚さが0.1μmから1μmで、不純物の添加量が1E17/cmから1E21/cmである。この光ガイド層103はクラッド層102と活性層となる量子井戸層104との中間的なバンドギャップを有する材料からなる。量子井戸層104の中央部で発生した光は、量子井戸層104内に閉じ込められる。しかし、量子井戸層104の端部では、発光が再吸収される可能性がある。そこで、屈折率差の小さな光ガイド層103を形成することで、この量子井戸層104に閉じ込められた光を、pクラッド層102を介してp型GaP基板100側に引き出すことができる。このため、GaP基板100方向に向う光が増大し整形したGaP基板100から多くの光を取り出すことができる。特にp型とn型のクラッド層102、106で挟まれた量子井戸構造ではクラッド層102、106と量子井戸層104の中間的な屈折率を有する光ガイド層103の効果は大きく、活性層104を端面方向に伝播していく光の再吸収を低減することが出来る。このため、本実施例にn型の光ガイド層をつけることでさらに光取り出しは増加する。また光ガイド層103はGaP基板100接着時の熱処理によりpクラッド層102から不純物が量子井戸層104まで拡散しないように500nm以上が望ましい。
【0039】
次に、p型InGaAlP量子井戸層104について説明する。p型不純物のMg、Znが添加されたInGaAlPからなりp型の導電型を有する量子井戸層104は、厚さが、量子効果が発生する1nmから20nmで、不純物の添加量が、1E17/cmから1E21/cmである。この量子井戸層104は10層から50層形成することで電流注入による光出力の直線性がよく、数mAから数Aまで光出力の飽和が見られない発光素子が実現できる。またGaP基板100を接着、整形した発光素子では、結晶界面で反射された光が吸収層となる量子井戸層104で再吸収される問題が顕著になる。このため、井戸層104の厚さ10nm以下の薄膜にすることで、井戸層104を横断したときの吸収を低減できる。さらに、井戸層104の薄膜化で、井戸層104での光閉じ込め効果が低下し井戸層104に存在する光の割合が小さくなるため、井戸層104での再吸収を低減できる。このため、井戸層104で発生した光を有効に外部に取り出すことができる。
【0040】
次に、p型InGaAlP障壁層105について説明する。p型不純物のMg、Znが添加されたInGaAlPからなりp型の導電型を有する障壁層105は、厚さが1nmから20nmで、不純物の添加量が1E17/cmから1E20/cmである。この障壁層105のバンドギャップは井戸層104とクラッド層102の中間のバンドギャップの大きさを有している。これは井戸層104への電子と正孔の閉じ込めと井戸層104からの光のしみ出しを多くできるためである。障壁層105に不純物を多く添加すると不純物の準位により光の吸収が顕著になるため、添加量は5E19/cm以下が望ましい。
【0041】
次に、n型InGaAlPクラッド層106について説明する。n型不純物のSi、Seが添加されたInGaAlPからなりn型の導電型を有するクラッド層106は、厚さが0.1μmから2μmで、不純物の添加量が1E17/cmから1E21/cmである。このクラッド層106は活性層104より広いバンドギャップを有し電子と正孔を活性層104に閉じ込める特性を有している。
【0042】
次に、n型InGaAlP電流拡散層107について説明する。n型不純物のSi、Seが添加されたInGaAlPからなりn型の導電型を有する電流拡散層107は、厚さが0.5μmから4μmで、不純物の添加量が1E17/cmから1E21/cmである。この電流拡散層107は、クラッド層より狭くかつ活性層104の光を吸収しないバンドギャップを有している。井戸層104と屈折率差が小さいため、n型クラッド層106方向に放出された光を結晶表面に取り出す効果を有している。不純物を高濃度に添加すると格子不整合率が大きくなり結晶性が悪くなるため、不純物添加量は厚さが2μm以下では1E21/cm以下が、2μmから4μmまでは1E19/cm以下が望ましい。
【0043】
次に、n型GaAsコンタクト層108について説明する。n型不純物のSi、Seが添加されたGaAsからなりn型の導電型を有するコンタクト層108は、厚さが1nmから100nmで、不純物の添加量が1E18/cmから1E21/cmである。このコンタクト層108は量子井戸発光層104からの発光を吸収する材料であるため、厚さを吸収の影響の少ない数10nm以下にすることが望ましい。コンタクト層108をInGaPにした場合、量子井戸層104からの発光を吸収する割合が低下するためさらに望ましい。
【0044】
次に、p側電極109について説明する。p型電極109は、AuとZnを含む材料からなりZnの一部がコンタクト層に拡散していくことにより、良好なオーミック特性を示す。接着材との密着性を強固にするため厚さは1μmから数μmが形成されている。
【0045】
次に、n型電極110について説明する。n型電極110は、AuとGeを含む材料からなり、電極のミグレーションを抑えるためMoを含む場合もある。厚さが1μmから数μmで形成されたボンディングパッドと厚さ数100nmで周辺に伸びた複数の直線から形成されている。GaP基板100を接着した構造ではAuワイヤをボンディングする工程でのボンディング加重と超音波により接着界面にクラックが発生する問題が発生したが、コンタクト層108の厚さを0.1μmから0.5μmで電流拡散層107の厚さが1μmから2μmにすることでボンディング時にクラックが発生することがなく長期動作ができるようになる。
【0046】
(第2の実施の形態)
第2の実施の形態の半導体発光素子が第1の実施の形態(図1)と異なる点は、図9に示すように、基板100の第1の側面111を上面に向けて狭くなるように傾斜させた点である。この素子では、発光素子1がリードフレーム2から剥がれるのを防止する効果(図8参照)、および、光取り出し効率を高くする効果、を高めることができる。第1の実施の形態(図1)の素子に比べて発光層114からの発光出力はやや低下するが、用途に応じて、第1の実施の形態の素子と使い分けることができる。
【0047】
図9は、本発明の第2の実施の形態の半導体発光素子を示す概念断面図である。第1の実施の形態(図1)と同じ構成部分には、同じ番号を示した。基板100の第1の側面111の傾斜角度は、46°になっている。
【0048】
この図9の素子の第1の側面111は、ダイシング工程によって形成される。つまり、この第1の側面111は、へき開面に沿ってへき開することによって得られた側面ではない。このようにダイシング工程によって形成された側面111にはダメージ領域が形成される。ただし、このダメージ領域は、塩酸系のエッチング液によりエッチングにより、一定程度除去できる。
【0049】
図9の素子では、第1の側面111が第2の側面112と対向するように形成されているので、第2の側面112で反射された光の一部を第1の側面111から外部に取り出し、さらに光取り出し効率を高くすることができる。
【0050】
また、図9の素子は、第1の側面111が上側に向けて狭まるように形成されているので、図8のように素子1をリードフレーム2にマウントした場合、樹脂8から図8中下側方向に力を受ける。このため、発光素子1がリードフレーム2から剥がれるのを防止する効果を高めることができる。
【0051】
このように、図9の素子では、図1の素子に比べ、剥がれ防止効果、および、光取り出し効率増加効果、をさらに高めることができる。ただし、図9の素子は、第1の側面111がへき開によって形成されていないため、発光層114へのダメージがやや増加し、発光層114からの光出力はやや低下する。このため、図9の素子は、用途に応じて、図1の素子と使い分けることができる。
【0052】
以上説明した図9の素子の第1の側面111の傾斜角度は、ダイシングブレードの先端の角度変更することで、16°以上60°以下の範囲で任意に設定できる。傾斜角度を16°よりも小さくすると、上述の剥がれ防止の効果が得にくくなる。また、傾斜角度を60°よりも大きくするのは、製造方法の観点から困難である。
【0053】
また、上記の第1の側面111の傾斜角度は、光取り出し効率を高くするために、第2の側面112の傾斜角度±16°にすることが好ましい。
【0054】
例えば、図9のように第2の側面112の傾斜角度が30°の時は、第1の側面の傾斜角度を14°または46°にすると、光取り出し効率が高くなる。そして、上述の剥がれ防止の効果を高めるために、傾斜角度を46°とすると良い。
【0055】
(第3の実施の形態)
第3の実施の形態の半導体発光素子が第1の実施の形態(図1)と異なる点は、図10から分かるように、第1の側面211が基板200の上面とほぼ垂直に形成されている点、および、基板200の底面に溝部215を設けている点である。第1の側面211をへき開により形成した点は、第1の実施の形態と同じである。
【0056】
図10は、本発明の第3の実施形態を示す半導体発光素子の概略断面図を示す。また、図11は、図10の素子を基板200の底部側から見た図である。第1の実施例と同様に、半導体発光素子は、GaP基板200と、このGaP上に形成されたInGaAlP系材料からなる発光層214と、を有した構造である。発光層214の厚さは数μm、GaP基板200は数100μmである。この図10の素子では、基板200の傾斜角度を0°としている。このため、へき開面となる第1の側面211は、基板200の底面および上面とほぼ垂直になる。
【0057】
以上説明した図10の素子では、第1の側面211がへき開により形成でき、しかもへき開面が上面と垂直なので、製造工程を簡易にすることができる。また、第1の側面211をへき開により形成したので、第1の実施の形態と同様に、発光層214の結晶欠陥を防止して光出力を高くすることができる。
【0058】
もっとも、図10の素子では、第1の側面211が上面と垂直であるため、素子1をリードフレーム2上にマウントした際(図8参照)、樹脂8が第1の側面211をリードフレーム2側に押す力が弱くなる。そこで、図10の素子では、基板200の底部側に溝215を設けている。このように溝215を設けることで、底面およびp側電極209と、マウント剤6(図8参照)と、の接触面積を広げ、密着強度を向上させることができる。この結果、発光素子1の剥れを低減し、十分な寿命を維持できる。なお、p側電極209は、図11のように、底面の中心と、底面の端部と、に線状に設けている。
【0059】
また、図10の素子では、第2の側面212および第3の側面213の表面に高さ1μm〜2μmの複数の凹凸を設けている。このように凹凸を設けることにより、表面積が広くなり、封止樹脂8と半導体発光素子1との接着強度が強固になる。このため、この観点からも、発光素子1の剥がれを低減することができる。
【0060】
以上説明した図10、図11の半導体発光素子では、底面に溝215を設けたが、素子1と、リードフレーム2と、の剥がれが起こりにくい環境で装置を使用する場合は、溝215を設けないこともできる。
【0061】
また、図10、図11の半導体発光素子では、用途に応じて、第1の側面211を第2の実施の形態(図9)のように傾斜させることもできる。
【0062】
(第4の実施の形態)
図12は、本発明の第4の実施の形態の半導体発光素子を示す図である。第3の実施の形態(図10)と異なる点は、GaP基板200に第3の部分200Cを設けなかった点である。第3の実施の形態(図10)と同じ構成部分には、同じ番号を示した。
【0063】
図12の素子では、GaP基板200の上面上には、電流注入により光を放射する発光層214が設けられている。GaP基板200は、上記の発光層214を設けた上面と、この上面を有する第1の部分200Aと、この第1の部分200Aに隣り合って形成された第2の部分200Bと、を有する。この第2の部分200Bは、第1の部分200Aに向けて広がるように傾斜して上記発光層214からの上記光の一部を外部に射出する第2の側面212を有する。また、上記第1の部分200Aは、へき開面に沿ってへき開することによって得られた第1の側面211を有する。
【0064】
図13は、図12の素子1をリードフレーム2上にマウントして得られた半導体発光装置を示す図である。基本的な構成は図8と同様である。図8と同じ構成部分には同じ符号を示している。
【0065】
図13の装置でも、発光素子1に第2の側面212を設けたので、光取り出し効率を高くすることができる。また、発光素子1にへき開によって形成された第1の側面211を設けたので、結晶欠陥を低減することができる。このため、光取り出し効率が高く、かつ光出力が高い装置を得ることができる。
【0066】
また、図13の装置は、発光素子1に第3の側面213を設けていないので、製造方法を簡単にすることができる。
【0067】
もっとも、図13の装置では、第3の側面213を設けていないので、第2の側面212の一部までマウント材6が広がり易くなり、光出力が低下してしまうおそれがある。そこで図13の装置では、次のような構造を用いている。
【0068】
まず、図13の装置では、素子の第2の側面212の表面に高さ1μm〜2μmの複数の凹凸を設けている。このように凹凸を設けることにより、表面積が広くなり、封止樹脂8と半導体発光素子1との接着強度が強固になる。このため、発光素子1がリードフレーム2から剥れにくくなる。この結果、マウント材6の量を少なくすることが可能になる。これにより、マウント材6が第2の側面212に広がることを防止できる。また、凹凸を設けて表面積を広げたので、マウント材6が多すぎた場合でも、マウント材6が図中上側に広がりにくくなる。これにより、マウント材6が第2の側面212に広がることを防止できる。
【0069】
次に、図13の装置では、底部に図12に示すような溝215を設けている。このように溝215を設けることで、底面およびp側電極209と、マウント剤6と、の接触面積を広げ、密着強度を向上させることができる。この結果、マウント材6の量を少なくすることが可能になり、マウント材6が第2の側面212に広がることを防止できる。
【0070】
以上のように、図13の装置は、製造方法を簡単にし、かつ、光出力の低下を防止できる。
【0071】
以上説明した図12、図13の半導体発光素子では、底面に溝215を設けたが、素子1と、リードフレーム2と、の剥がれが起こりにくい環境で装置を使用する場合は、溝215を設けないこともできる。
【0072】
(第5の実施の形態)
第5の実施の形態の半導体発光素子が第4の実施の形態(図12)と異なる点は、図14に示すように、第1の側面211を上面に向けて狭まるように傾斜させた点である。第1の側面211の傾斜角度は、第2の実施の形態(図9)と同様に、46°としている。第4の実施の形態(図12)と同様の構成部分は同じ符号で示した。
【0073】
また、図15は、図14の素子1をリードフレーム2上にマウントして得られた半導体発光装置を示す図である。基本的な構成は図13と同様である。図13の装置と同じ構成部分には同じ符号を示している。
【0074】
図15の装置では、第1の側面211を上面に向けて狭まるように傾斜させたので、第2の実施の形態で説明したのと同様に、図13の装置に比べ、発光素子1がリードフレーム2から剥がれるのを防止する効果、および、光取り出し効率を高くする効果、を高めることができる。第4の実施の形態の装置(図13)に比べて発光層214からの発光出力はやや低下するが、用途に応じて、第4の実施の形態の装置と使い分けることができる。
【0075】
以上説明した図15の装置では、第1の側面211を上面に向けて狭まるように傾斜させて剥がれ防止効果を高めたので、第2の側面112の凹凸および底面の溝215を設けなくても、発光素子1の剥れを低減し、十分な寿命を維持できる。
【0076】
【発明の効果】
本発明によれば、光を放射する発光層と、この光に対して透光性を有する基板と、を備える半導体発光素子において、上記基板の側面に、へき開によって得られ結晶欠陥を防止する第1の側面と、上記発光層からの光の一部を外部に射出する第2の側面と、マウントを容易にする第3の側面と、を設けたので、光取り出し効率が高く、寿命が長く、歩留まりが高い素子を提供することができる。また、上記基板の側面に、素子とリードフレームとの剥離を防止する第1の側面と、前記発光層からの光の一部を外部に射出する第2の側面と、マウントを容易にする第3の側面と、を設けたので、光取り出し効率が高く、寿命が長く、歩留まりが高い素子を提供することができる。
【0077】
また、本発明によれば、光を放射する発光層と、この光に対して透光性を有する基板と、を有する半導体発光素子を備える半導体発光装置において、上記基板の側面に、へき開によって得られ結晶欠陥を防止する第1の側面と、上記発光層からの光の一部を外部に射出する第2の側面と、を設け、上記基板の底面をリードフレームにマウントしたので、光取り出し効率が高く、寿命が長く、歩留まりが高い装置を提供することができる。また、上記基板の側面に、素子とリードフレームとの剥離を防止する第1の側面と、前記発光層からの光の一部を外部に射出する第2の側面と、を設け、上記基板の底面をリードフレームにマウントしたので、光取り出し効率が高く、寿命が長く、歩留まりが高い装置を提供することができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態の半導体発光素子の概念断面図。
【図2】本発明の第1の実施の形態の半導体発光素子の製造方法を示す概念断面図。
【図3】本発明の第1の実施の形態の半導体発光素子の製造方法を示す概念断面図で、図2に続く図。
【図4】本発明の第1の実施の形態の半導体発光素子の製造方法を示す概念断面図で、図3に続く図。
【図5】本発明の第1の実施の形態の半導体発光素子の製造方法を示す概念断面図で、図4に続く図。
【図6】本発明の第1の実施の形態の半導体発光素子の製造方法を示す概念断面図で、図5に続く図。
【図7】本発明の第1の実施の形態の半導体発光素子の製造方法を示す概念断面図で、図6に続く図。
【図8】本発明の第1の実施の形態の半導体発光装置の概念断面図。
【図9】本発明の第2の実施の形態の半導体発光素子の概念断面図。
【図10】本発明の第3の実施の形態の半導体発光素子の概念断面図。
【図11】本発明の第3の実施の形態の半導体発光素子の底面図。
【図12】本発明の第4の実施の形態の半導体発光素子の概念断面図。
【図13】本発明の第4の実施の形態の半導体発光装置の概念断面図。
【図14】本発明の第5の実施の形態の半導体発光素子の概念断面図。
【図15】本発明の第5の実施の形態の半導体発光装置の概念断面図。
【図16】従来の半導体発光素子の概念断面図。
【符号の説明】
1 半導体発光素子
2 リードフレーム
6 マウント剤
100、200 p型GaPからなる透明基板
111、211 第1の側面
112、212 第2の側面
113、213 第3の側面
114、214 発光層
109、209 p側電極
110、210 n側電極
215 溝

Claims (9)

  1. 光を放射する発光層と、
    前記発光層からの前記光に対して透光性を有し、前記発光層を設けた上面と、前記上面と向き合う底面と、前記上面と前記底面とを結ぶ側面と、を有し、前記側面は、前記上面側から前記底面側に向かう第1の側面と、この第1の側面から前記底面側に向かう第2の側面と、この第2の側面から前記底面側に向かう第3の側面と、を有し、前記第3の側面は前記上面に向けて広がるように傾斜し、前記第2の側面は前記上面に向けてさらに広がるように傾斜して前記発光層からの前記光の一部を外部に射出し、前記第1の側面は前記基板の前記上面に向かって狭まるように前記上面に垂直な方向と16°以上60°以下傾斜している、基板と、
    を備えることを特徴とする半導体発光素子。
  2. 光を放射する発光層と、
    前記発光層からの前記光に対して透光性を有し、前記発光層を設けた上面と、前記上面と向き合う底面と、前記上面と前記底面とを結ぶ側面と、を有し、前記側面は、前記上面側から前記底面側に向かう第1の側面と、この第1の側面から前記底面側に向かう第2の側面と、を有し、前記第2の側面は前記上面に向けて広がるように傾斜して前記発光層からの前記光の一部を外部に射出し、前記第1の側面は前記基板の前記上面に向かって狭まるように前記上面に垂直な方向と16°以上60°以下傾斜している、基板と、
    を備えることを特徴とする半導体発光素子。
  3. 前記基板の前記第2の側面に高さ1μm以上2μm以下の複数の凹凸が形成されていることを特徴とする請求項1または請求項2に記載の半導体発光装置。
  4. 前記基板の前記第2の側面と前記第3の側面とに高さ1μm以上2μm以下の複数の凹凸が形成されていることを特徴とする請求項1に記載の半導体発光素子。
  5. 前記基板の前記第2の側面と、前記上面に垂直な方向と、の角度が20°以上40°以下であることを特徴とする請求項1または請求項4に記載の半導体発光素子。
  6. 前記基板がGaPからなることを特徴とする請求項1乃至請求項5のいずれかに記載の半導体発光素子。
  7. 前記発光層がInGaAlPを含むことを特徴とする請求項1乃至請求項6のいずれかに記載の半導体発光素子。
  8. 前記基板の前記底面に溝が形成されていることを特徴とする請求項1乃至請求項7のいずれかに記載の半導体発光素子。
  9. 請求項1乃至請求項8のいずれか1項に記載の半導体発光素子と
    リードフレームと、
    前記半導体発光素子の前記基板の前記底面を、前記リードフレームにマウントする導電性のマウント材と、
    を備えることを特徴とする半導体発光装置。
JP2003062079A 2002-03-14 2003-03-07 半導体発光素子および半導体発光装置 Expired - Lifetime JP3705791B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2003062079A JP3705791B2 (ja) 2002-03-14 2003-03-07 半導体発光素子および半導体発光装置
US10/388,376 US7038245B2 (en) 2002-03-14 2003-03-13 Semiconductor light emitting device having angled side surface
US11/371,873 US7329903B2 (en) 2002-03-14 2006-03-08 Semiconductor light emitting element having three side surfaces inclined to connect the top and bottom surfaces of the transparent substrate
US11/371,717 US20060151798A1 (en) 2002-03-14 2006-03-09 Semiconductor light emitting element and semiconductor light emitting device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002-70719 2002-03-14
JP2002070719 2002-03-14
JP2003062079A JP3705791B2 (ja) 2002-03-14 2003-03-07 半導体発光素子および半導体発光装置

Publications (2)

Publication Number Publication Date
JP2003338637A JP2003338637A (ja) 2003-11-28
JP3705791B2 true JP3705791B2 (ja) 2005-10-12

Family

ID=29217964

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003062079A Expired - Lifetime JP3705791B2 (ja) 2002-03-14 2003-03-07 半導体発光素子および半導体発光装置

Country Status (2)

Country Link
US (3) US7038245B2 (ja)
JP (1) JP3705791B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170021153A (ko) * 2015-08-17 2017-02-27 엘지이노텍 주식회사 발광 소자

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3776824B2 (ja) * 2002-04-05 2006-05-17 株式会社東芝 半導体発光素子およびその製造方法
JP3737494B2 (ja) * 2003-06-10 2006-01-18 株式会社東芝 半導体発光素子及びその製造方法並びに半導体発光装置
US7190912B2 (en) 2003-06-12 2007-03-13 Ricoh Company, Limited Tandem type color image forming apparatus
JP2005073227A (ja) * 2003-08-04 2005-03-17 Sharp Corp 撮像装置
JP4154731B2 (ja) * 2004-04-27 2008-09-24 信越半導体株式会社 発光素子の製造方法及び発光素子
JP4092658B2 (ja) * 2004-04-27 2008-05-28 信越半導体株式会社 発光素子の製造方法
JP2005327979A (ja) 2004-05-17 2005-11-24 Toshiba Corp 半導体発光素子および半導体発光装置
DE202005022137U1 (de) * 2004-06-24 2015-07-14 Valeo Vision (Société Par Actions Simplifiée) Beleuchtungs- und/oder Signalgebungsvorrichtung mit Lichtleiter
US7659545B2 (en) * 2004-12-09 2010-02-09 Koninklijke Philips Electronics, N.V. Illumination system
US7524708B2 (en) * 2005-02-28 2009-04-28 Neosemitech Corporation Fabrication method of a high brightness light emitting diode with a bidirectionally angled substrate
JP4901117B2 (ja) * 2005-03-04 2012-03-21 株式会社東芝 半導体発光素子及び半導体発光素子の製造方法
JP2006253298A (ja) * 2005-03-09 2006-09-21 Toshiba Corp 半導体発光素子及び半導体発光装置
JP2006324587A (ja) * 2005-05-20 2006-11-30 Toshiba Corp 半導体発光素子
KR100650279B1 (ko) 2005-09-01 2006-11-27 삼성전기주식회사 발광 다이오드 소자
US7479663B2 (en) * 2005-09-12 2009-01-20 Showa Denko K.K. Gallium nitride-based semiconductor light emitting device and process for its production
JP5286641B2 (ja) * 2006-03-29 2013-09-11 日亜化学工業株式会社 半導体発光素子及び半導体発光装置
US7952110B2 (en) * 2006-06-12 2011-05-31 3M Innovative Properties Company LED device with re-emitting semiconductor construction and converging optical element
US20070284565A1 (en) * 2006-06-12 2007-12-13 3M Innovative Properties Company Led device with re-emitting semiconductor construction and optical element
JP5250856B2 (ja) * 2006-06-13 2013-07-31 豊田合成株式会社 窒化ガリウム系化合物半導体発光素子の製造方法
US7902542B2 (en) * 2006-06-14 2011-03-08 3M Innovative Properties Company Adapted LED device with re-emitting semiconductor construction
JP2008004587A (ja) * 2006-06-20 2008-01-10 Sharp Corp 半導体発光素子及びその製造方法並びに化合物半導体発光ダイオード
US20080073757A1 (en) * 2006-09-25 2008-03-27 Steven Alfred Kummerl Semiconductor dies and methods and apparatus to mold lock a semiconductor die
JP5084837B2 (ja) * 2006-10-18 2012-11-28 ナイテック インコーポレイテッド 深紫外線発光素子及びその製造方法
JP4660453B2 (ja) * 2006-11-13 2011-03-30 昭和電工株式会社 窒化ガリウム系化合物半導体発光素子
JP2008130799A (ja) * 2006-11-21 2008-06-05 Sharp Corp 半導体発光素子および半導体発光素子の製造方法
CN100463242C (zh) * 2007-03-08 2009-02-18 鹤山丽得电子实业有限公司 一种增大出光面积的led制作方法
JP2009054893A (ja) * 2007-08-28 2009-03-12 Panasonic Electric Works Co Ltd 発光装置
JP2009218569A (ja) * 2008-02-13 2009-09-24 Toyoda Gosei Co Ltd Iii族窒化物半導体からなる発光素子とその製造方法
JP5150367B2 (ja) * 2008-05-27 2013-02-20 東芝ディスクリートテクノロジー株式会社 発光装置及びその製造方法
JP2010186808A (ja) * 2009-02-10 2010-08-26 Showa Denko Kk 発光ダイオード及び発光ダイオードランプ
KR101092063B1 (ko) * 2009-04-28 2011-12-12 엘지이노텍 주식회사 발광소자 패키지 및 그 제조방법
KR101063285B1 (ko) * 2009-06-17 2011-09-07 (주)더리즈 방사각이 제어된 반도체 칩
KR101729263B1 (ko) * 2010-05-24 2017-04-21 엘지이노텍 주식회사 발광 소자, 발광 소자의 제조방법 및 발광 소자 패키지
DE102010023343A1 (de) * 2010-06-10 2011-12-15 Osram Opto Semiconductors Gmbh Strahlungsemittierender Halbleiterkörper, Verfahren zur Herstellung eines strahlungsemittierenden Halbleiterkörpers und strahlungsemittierendes Halbleiterbauelement
JP5801542B2 (ja) 2010-07-13 2015-10-28 昭和電工株式会社 発光ダイオード及び発光ダイオードランプ
JP5671982B2 (ja) * 2010-11-30 2015-02-18 三菱化学株式会社 半導体発光素子および半導体発光素子の製造方法
JP2012119585A (ja) * 2010-12-02 2012-06-21 Showa Denko Kk 発光ダイオード、発光ダイオードランプ及び照明装置
JP2012227234A (ja) * 2011-04-18 2012-11-15 Nichia Chem Ind Ltd 発光装置及び発光装置の製造方法
TWI449214B (zh) * 2011-10-27 2014-08-11 Huga Optotech Inc 半導體發光二極體結構
US9595636B2 (en) * 2012-03-28 2017-03-14 Sensor Electronic Technology, Inc. Light emitting device substrate with inclined sidewalls
US10096742B2 (en) 2012-03-28 2018-10-09 Sensor Electronic Technology, Inc. Light emitting device substrate with inclined sidewalls
JP2014013855A (ja) * 2012-07-05 2014-01-23 Mitsubishi Electric Corp 半導体発光装置の製造方法および半導体発光装置
TWI524553B (zh) * 2012-12-06 2016-03-01 新世紀光電股份有限公司 發光元件
CN103022284A (zh) * 2013-01-08 2013-04-03 聚灿光电科技(苏州)有限公司 Led芯片切割方法及其制备的led芯片
TWI672828B (zh) 2015-02-17 2019-09-21 新世紀光電股份有限公司 發光元件及其製作方法
JP6101303B2 (ja) * 2015-04-30 2017-03-22 昭和電工株式会社 発光ダイオード、発光ダイオードランプ及び照明装置
KR102546307B1 (ko) 2015-12-02 2023-06-21 삼성전자주식회사 발광 소자 및 이를 포함하는 표시 장치

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4604161A (en) * 1985-05-02 1986-08-05 Xerox Corporation Method of fabricating image sensor arrays
US5187547A (en) * 1988-05-18 1993-02-16 Sanyo Electric Co., Ltd. Light emitting diode device and method for producing same
JPH0210879A (ja) 1988-06-29 1990-01-16 Seiko Epson Corp 発光ダイオードアレイ
JPH02154482A (ja) 1988-12-06 1990-06-13 Nec Corp 樹脂封止型半導体発光装置
US5349211A (en) * 1992-03-26 1994-09-20 Nec Corporation Semiconductor infrared emitting device with oblique side surface with respect to the cleavage
US5735966A (en) * 1995-05-15 1998-04-07 Luch; Daniel Substrate structures for integrated series connected photovoltaic arrays and process of manufacture of such arrays
ID16181A (id) * 1995-12-25 1997-09-11 Sony Corp Alat semi konduktor dengan permukaan terbelah
US5779924A (en) * 1996-03-22 1998-07-14 Hewlett-Packard Company Ordered interface texturing for a light emitting device
DE19632627A1 (de) 1996-08-13 1998-02-19 Siemens Ag Verfahren zum Herstellen eines Licht aussendenden und/oder empfangenden Halbleiterkörpers
US5904548A (en) * 1996-11-21 1999-05-18 Texas Instruments Incorporated Trench scribe line for decreased chip spacing
US6784463B2 (en) * 1997-06-03 2004-08-31 Lumileds Lighting U.S., Llc III-Phospide and III-Arsenide flip chip light-emitting devices
US6229160B1 (en) * 1997-06-03 2001-05-08 Lumileds Lighting, U.S., Llc Light extraction from a semiconductor light-emitting device via chip shaping
US6015719A (en) * 1997-10-24 2000-01-18 Hewlett-Packard Company Transparent substrate light emitting diodes with directed light output
JPH11354837A (ja) * 1998-06-05 1999-12-24 Mitsubishi Chemical Corp 発光ダイオードおよびその製造方法
US6803243B2 (en) * 2001-03-15 2004-10-12 Cree, Inc. Low temperature formation of backside ohmic contacts for vertical devices
JP3881472B2 (ja) * 1999-04-15 2007-02-14 ローム株式会社 半導体発光素子の製法
JP3977572B2 (ja) 1999-06-09 2007-09-19 株式会社東芝 接着型半導体基板および半導体発光素子並びにこれらの製造方法
JP3725382B2 (ja) 1999-11-11 2005-12-07 株式会社東芝 半導体素子の製造方法および半導体発光素子の製造方法
DE10006738C2 (de) * 2000-02-15 2002-01-17 Osram Opto Semiconductors Gmbh Lichtemittierendes Bauelement mit verbesserter Lichtauskopplung und Verfahren zu seiner Herstellung
JP2001291895A (ja) 2000-04-06 2001-10-19 Sharp Corp 半導体発光素子
DE10032838B4 (de) * 2000-07-06 2015-08-20 Osram Opto Semiconductors Gmbh Strahlung emittierender Halbleiterchip und Verfahren zu dessen Herstellung
US6576932B2 (en) * 2001-03-01 2003-06-10 Lumileds Lighting, U.S., Llc Increasing the brightness of III-nitride light emitting devices
DE10111501B4 (de) * 2001-03-09 2019-03-21 Osram Opto Semiconductors Gmbh Strahlungsemittierendes Halbleiterbauelement und Verfahren zu dessen Herstellung
US6740906B2 (en) * 2001-07-23 2004-05-25 Cree, Inc. Light emitting diodes including modifications for submount bonding
DE10148227B4 (de) * 2001-09-28 2015-03-05 Osram Opto Semiconductors Gmbh Strahlungsemittierender Halbleiterchip, Verfahren zu dessen Herstellung und strahlungsemittierendes Bauelement
JP3715627B2 (ja) * 2002-01-29 2005-11-09 株式会社東芝 半導体発光素子及びその製造方法
JP3776824B2 (ja) * 2002-04-05 2006-05-17 株式会社東芝 半導体発光素子およびその製造方法
US6995032B2 (en) * 2002-07-19 2006-02-07 Cree, Inc. Trench cut light emitting diodes and methods of fabricating same
US7592636B2 (en) * 2002-09-30 2009-09-22 Osram Opto Semiconductors Gmbh Radiation-emitting semiconductor component and method for the production thereof
TW565957B (en) * 2002-12-13 2003-12-11 Ind Tech Res Inst Light-emitting diode and the manufacturing method thereof
JP4564234B2 (ja) * 2003-02-17 2010-10-20 株式会社東芝 半導体発光素子
TWI227063B (en) * 2004-03-19 2005-01-21 Ind Tech Res Inst Light emitting diode and fabrication method thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170021153A (ko) * 2015-08-17 2017-02-27 엘지이노텍 주식회사 발광 소자
KR102372022B1 (ko) * 2015-08-17 2022-03-08 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 발광 소자

Also Published As

Publication number Publication date
JP2003338637A (ja) 2003-11-28
US7038245B2 (en) 2006-05-02
US20030197191A1 (en) 2003-10-23
US20060145171A1 (en) 2006-07-06
US20060151798A1 (en) 2006-07-13
US7329903B2 (en) 2008-02-12

Similar Documents

Publication Publication Date Title
JP3705791B2 (ja) 半導体発光素子および半導体発光装置
JP4899825B2 (ja) 半導体発光素子、発光装置
US6462358B1 (en) Light emitting diode and method for manufacturing the same
JP4024994B2 (ja) 半導体発光素子
JP5334158B2 (ja) 窒化物半導体発光素子および窒化物半導体発光素子の製造方法
JP5306589B2 (ja) 半導体発光素子及びその製造方法
US20070290216A1 (en) Semiconductor light emitting element, manufacturing method therefor, and compound semiconductor light emitting diode
JP2006253298A (ja) 半導体発光素子及び半導体発光装置
US20040094774A1 (en) Semiconductor light emitting device and method
JP3737494B2 (ja) 半導体発光素子及びその製造方法並びに半導体発光装置
US20070010035A1 (en) Light emitting diode and manufacturing method thereof
KR100537477B1 (ko) 반도체 발광소자 및 반도체 발광장치
JP4597796B2 (ja) 窒化物系化合物半導体発光素子およびその製造方法
JP2012256811A (ja) 半導体発光素子
JP2006066518A (ja) 半導体発光素子および半導体発光素子の製造方法
JP2000114592A (ja) 発光ダイオードの製造方法
JP2006066449A (ja) 半導体発光素子
JP5075786B2 (ja) 発光装置及びその製造方法
TWI227948B (en) Semiconductor light emitting diode
US6809345B2 (en) Semiconductor light emitting element and semiconductor light emitting device
JP5933075B2 (ja) 半導体発光素子
JP2001007399A (ja) 半導体発光素子
JP4501234B2 (ja) 窒化物半導体素子
JP2006261266A (ja) 半導体発光素子およびその製造方法並びに電子機器
JP2011066453A (ja) 半導体発光素子及び半導体発光装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050428

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050506

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050607

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050715

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050726

R151 Written notification of patent or utility model registration

Ref document number: 3705791

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090805

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090805

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100805

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100805

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110805

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110805

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120805

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120805

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130805

Year of fee payment: 8

EXPY Cancellation because of completion of term