JP2014013855A - 半導体発光装置の製造方法および半導体発光装置 - Google Patents

半導体発光装置の製造方法および半導体発光装置 Download PDF

Info

Publication number
JP2014013855A
JP2014013855A JP2012151159A JP2012151159A JP2014013855A JP 2014013855 A JP2014013855 A JP 2014013855A JP 2012151159 A JP2012151159 A JP 2012151159A JP 2012151159 A JP2012151159 A JP 2012151159A JP 2014013855 A JP2014013855 A JP 2014013855A
Authority
JP
Japan
Prior art keywords
light emitting
emitting element
adhesive material
substrate
emitting device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012151159A
Other languages
English (en)
Inventor
Yasumichi Okita
泰道 大北
Futoshi Okawa
太 大川
Shunsuke Sasaki
俊介 佐々木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2012151159A priority Critical patent/JP2014013855A/ja
Publication of JP2014013855A publication Critical patent/JP2014013855A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/033Manufacturing methods by local deposition of the material of the bonding area
    • H01L2224/0331Manufacturing methods by local deposition of the material of the bonding area in liquid form
    • H01L2224/0332Screen printing, i.e. using a stencil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/035Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/03505Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04026Bonding areas specifically adapted for layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/273Manufacturing methods by local deposition of the material of the layer connector
    • H01L2224/2731Manufacturing methods by local deposition of the material of the layer connector in liquid form
    • H01L2224/2732Screen printing, i.e. using a stencil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/275Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/27505Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29075Plural core members
    • H01L2224/2908Plural core members being stacked
    • H01L2224/29082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • H01L2224/32012Structure relative to the bonding area, e.g. bond pad
    • H01L2224/32013Structure relative to the bonding area, e.g. bond pad the layer connector being larger than the bonding area, e.g. bond pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3205Shape
    • H01L2224/32057Shape in side view
    • H01L2224/32058Shape in side view being non uniform along the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8336Bonding interfaces of the semiconductor or solid state body
    • H01L2224/83365Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • H01L2924/10158Shape being other than a cuboid at the passive surface

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Device Packages (AREA)
  • Led Devices (AREA)

Abstract

【課題】半導体発光装置の発光素子の側面における接着材料による光吸収を防止し、発光効率が高く、製造コストを低減した半導体発光装置を提供する。
【解決手段】半導体発光装置の製造方法が、基体を準備する工程と、基体の上に接着材料を塗布する工程と、接着材料の上に、裏面に溝部が形成された発光素子を載置する載置工程と、接着材料を硬化させて、基体の上に発光素子を固定する工程とを含み、載置工程は、接着材料の上に、発光素子の裏面が接着材料に接するように配置し、発光素子と基体の間から押し出された接着材料を溝部中に留めて発光素子の側面上に這い上がらないようにする。
【選択図】図1

Description

本発明は、半導体発光装置の製造方法および半導体発光装置に関し、特に、発光層で生じた光を高効率で外部に取り出して発光効率を高めた半導体発光装置の製造方法および半導体発光装置に関する。
半導体発光装置では、基板の上に発光素子を接着材料により固定するが、この接着材料が発光素子の側面に這い上がり光を吸収して発光効率を低下させることが問題になる。これに対して、従来の半導体発光装置では、発光素子の側面に金属等の反射膜を形成し、側面に這い上がった接着材料はこの反射膜の上に付着するようにして、接着材料による光の吸収を防止し、発光効率を向上させていた(例えば、特許文献1参照)。
特開2009−177008号公報
しかしながら、このような半導体発光装置では、発光素子の側面の反射層で反射された光は減衰しているため、なおも光の取り出し効率が低下してしまうという問題があった。
また、発光素子の側面の反射層は、スパッタ装置等の高価な装置を用いて高い精度で形成する必要があるため、生産性が低いとともに、製造コストが高くなるという問題があった。
そこで、本発明は、反射層を用いることなく、半導体発光装置の発光素子の側面における接着材料による光吸収を防止し、発光効率が高く、製造コストを低減した半導体発光装置の提供を目的とする。
本発明は、
基体上に発光素子を固定する半導体発光装置の製造方法であって、
基体を準備する工程と、
該基体の上に接着材料を塗布する工程と、
該接着材料の上に、裏面に溝部が形成された発光素子を載置する載置工程と、
該接着材料を硬化させて、該基体の上に該発光素子を固定する工程とを含み、
該載置工程は、該接着材料の上に、該発光素子の裏面が該接着材料に接するように配置し、該発光素子と該基体の間から押し出された該接着材料を該溝部中に留めて該発光素子の側面上に這い上がらないようにする工程であることを特徴とする半導体発光装置の製造方法である。
また、本発明は、
基体上に発光素子を固定する半導体発光装置の製造方法であって、
基体を準備する工程と、
該基体の上に接着材料を塗布する工程と、
該接着材料の上に、裏面の一部に金属層が形成され、該金属層が形成されない部分を溝部とした発光素子を載置する載置工程と、
該接着材料を硬化させて、該基体の上に該発光素子を固定する工程とを含み、
該載置工程は、該接着材料の上に、該金属層が該接着材料に接するように配置し、該金属層と該基体の間から押し出された該接着材料を該溝部中に留めて該発光素子の側面上に這い上がらないようにする工程であることを特徴とする半導体発光装置の製造方法でもある。
また、本発明は、
基体と、
側面と裏面とを有し、該裏面の周囲に沿って溝部が設けられた発光素子と、
該基体の上に該発光素子の裏面を固定する接着材料とを含み、
該接着材料の一部が該溝部内に溜まって該発光素子の側面に達しないことを特徴とする半導体発光装置である。
また、本発明は、
基体と、
側面と裏面とを有し、該裏面の一部に金属層が形成され、該金属層の周囲の該金属層が形成されない部分を溝部とした発光素子と、
該基体の上に該金属層を固定する接着材料とを含み、
該接着材料の一部が該溝部内に溜まって該発光素子の側面に達しないことを特徴とする半導体発光装置でもある。
以上のように、本発明によれば、半導体発光装置の発光効率を向上させることができる。また、本発明によれば、半導体発光装置の生産性の向上が可能となる。
本発明の実施の形態1にかかる半導体発光装置の断面図である。 本発明の実施の形態1にかかる発光素子の裏面図である。 本発明の実施の形態1にかかる発光素子の裏面図である。 本発明の実施の形態2にかかる半導体発光装置の断面図である。 本発明の実施の形態2にかかる発光素子の裏面図である。 本発明の実施の形態2にかかる発光素子の裏面図である。
実施の形態1.
図1は、全体が100で表される、本発明の実施の形態1にかかる半導体発光装置の断面図である。半導体発光装置100は、セラミック等からなる基体1を含む。基体1の上には、金属等からなる導体層2a、2bが設けられている。導体層2aの上には、樹脂系接着材料等の接合材料6を用いて発光素子3が固定されている。
発光素子3は、例えばLEDであり、クラッド層や活性層を含む(図示せず)。発光素子3の上面には電極4が設けられ、電極4と基体1の上の導体層2bとの間は、金等からなるワイヤ配線7で接続されている。
本発明の実施の形態1のかかる半導体発光装置100では、発光素子3の裏面に溝部5が形成されている。図2Aは、発光素子3の裏面図であり、溝部5は、発光素子3の裏面の周囲に沿って、例えばエッチングや切削により形成される。発光素子3の裏面が溝部5を有することにより、発光素子3を導体層2aに接続材料6で固定する場合に、発光素子3の裏面と導体層2aとの間に挟まれて周囲に押し出された接続材料6が、溝部5内に溜まる。これにより、接続材料6が発光素子3の側面3a上に這い上がって付着するのを防止できる。
半導体発光装置100では、電極4に電圧を印加することにより、活性層(図示せず)から光が放出される。放出された光は、発光素子3の側面3a等に入射する。側面3aに臨界角より大きい角度で入射した光は側面3aで全反射される。一方、側面3aに臨界角より小さい角度で入射した光は側面3aに側面3aを通って外部に取り出される。
上述のように、従来の半導体発光装置では、発光素子3を導体層2aに接着材料6で固定する場合に、発光素子3と導体層2aとの間から押し出された接続材料6は側面3aに這い上がり付着した。このため、側面3aから外部に放出される光は接続材料6で一部が吸収され、発光効率が、例えば20〜30%程度低下していた。また、反射層を形成しても反射光が減衰していた。
これに対して、半導体発光装置100では、発光素子3の裏面に溝部5を設け、発光素子3と導体層2aとの間から押し出された接続材料6はこの溝部5内に溜まるため、発光素子3の側面3aには這い上がらない。このため、側面3aから外部に放出される光は接続材料6で吸収されないため、従来より発光効率を高くすることができる。
図2Bは、発光素子3の裏面図であり、溝部5は、発光素子3の裏面の周囲に加えて、中央部にも十字に形成されている。かかる構造では、溝部5内に溜めることができる接続材料6の量を多くすることができる。なお、溝部5は、これ以外の形状(例えば円形)に設けても構わない。
実施の形態2.
図3は、全体が200で表される、本発明の実施の形態2にかかる半導体発光装置の断面図である。図3中、図1と同一符号は、同一または相当箇所を示す。
本発明の実施に形態2にかかる半導体発光装置200では、発光素子3の裏面は平坦であり、裏面上の中央に金属層8を設けることにより、その周囲を溝部15にしている。金属膜8は、焼結銀やナノペースト等の金属ペースト材料をインクジェット印刷やスクリーン印刷によって塗布、焼成することにより形成する。
半導体発光装置200では、発光素子3の裏面に、金属層8を形成して溝部15を設けることにより、発光素子3と導体層2aとの間から押し出された接続材料6はこの溝部15内に溜まるため、発光素子3の側面3aには這い上がらない。このため、側面3aから外部に放出される光は接続材料6で吸収されないため、従来より発光効率を高くすることができる。
また、発光素子3の裏面に金属膜8を形成することにより、発光素子3の裏面に入射した光を金属膜8で反射することができる。このため、発光素子3の裏面から外部に光が放出されて接着材料6で吸収されるのを防止でき、発光効率を向上させることができる。
また、発光素子3の裏面の殆どが金属膜8で覆われるため、接合材料6にはんだ等の金属材料を用いることによって、発光素子3で発生した熱を効率的に基体1から放出することができ、これによっても発光効率を高めることができる。
図4Bは発光素子3の裏面図であり、金属層8を4つのブロックに分けて形成することにより、溝部15は、発光素子3の裏面の周囲に加えて、中央部にも十字型に形成される。かかる構造では、溝部15内に溜めることができる接続材料6の量を多くすることができる。なお、金属層8は、これ以外の形状に設けても構わない。
1 基体、2a、2b 導体層、3 発光素子、3a 側面、4 電極、5 溝部、6 接合材料、7 ワイヤ配線、8 金属膜、15 溝部、100、200 半導体発光装置。

Claims (9)

  1. 基体上に発光素子を固定する半導体発光装置の製造方法であって、
    基体を準備する工程と、
    該基体の上に接着材料を塗布する工程と、
    該接着材料の上に、裏面に溝部が形成された発光素子を載置する載置工程と、
    該接着材料を硬化させて、該基体の上に該発光素子を固定する工程とを含み、
    該載置工程は、該接着材料の上に、該発光素子の裏面が該接着材料に接するように配置し、該発光素子と該基体の間から押し出された該接着材料を該溝部中に留めて該発光素子の側面上に這い上がらないようにする工程であることを特徴とする半導体発光装置の製造方法。
  2. 上記発光素子の裏面をエッチングまたは切削して上記溝部を形成する工程を含むことを特徴とする請求項1に記載の製造方法。
  3. 基体上に発光素子を固定する半導体発光装置の製造方法であって、
    基体を準備する工程と、
    該基体の上に接着材料を塗布する工程と、
    該接着材料の上に、裏面の一部に金属層が形成され、該金属層が形成されない部分を溝部とした発光素子を載置する載置工程と、
    該接着材料を硬化させて、該基体の上に該発光素子を固定する工程とを含み、
    該載置工程は、該接着材料の上に、該金属層が該接着材料に接するように配置し、該金属層と該基体の間から押し出された該接着材料を該溝部中に留めて該発光素子の側面上に這い上がらないようにする工程であることを特徴とする半導体発光装置の製造方法。
  4. 上記発光素子の裏面に、インクジェット印刷またはスクリーン印刷で金属ペースト材料を塗布し、焼成して上記金属層を形成する工程を含むことを特徴とする請求項3に記載の製造方法。
  5. 上記溝部は、上記発光素子の周囲に沿って設けられたことを特徴とする請求項1〜4のいずれかに記載の製造方法。
  6. 上記基体がその表面に導体層を含み、該導体層の上に上記発光素子が固定されることを特徴とする請求項1〜5のいずれかに記載の製造方法。
  7. 基体と、
    側面と裏面とを有し、該裏面の周囲に沿って溝部が設けられた発光素子と、
    該基体の上に該発光素子の裏面を固定する接着材料とを含み、
    該接着材料の一部が該溝部内に溜まって該発光素子の側面に達しないことを特徴とする半導体発光装置。
  8. 基体と、
    側面と裏面とを有し、該裏面の一部に金属層が形成され、該金属層の周囲の該金属層が形成されない部分を溝部とした発光素子と、
    該基体の上に該金属層を固定する接着材料とを含み、
    該接着材料の一部が該溝部内に溜まって該発光素子の側面に達しないことを特徴とする半導体発光装置。
  9. 上記基体がその表面に導体層を含み、該導体層の上に上記発光素子が固定されたことを特徴とする請求項7または8に記載の半導体発光装置。
JP2012151159A 2012-07-05 2012-07-05 半導体発光装置の製造方法および半導体発光装置 Pending JP2014013855A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012151159A JP2014013855A (ja) 2012-07-05 2012-07-05 半導体発光装置の製造方法および半導体発光装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012151159A JP2014013855A (ja) 2012-07-05 2012-07-05 半導体発光装置の製造方法および半導体発光装置

Publications (1)

Publication Number Publication Date
JP2014013855A true JP2014013855A (ja) 2014-01-23

Family

ID=50109365

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012151159A Pending JP2014013855A (ja) 2012-07-05 2012-07-05 半導体発光装置の製造方法および半導体発光装置

Country Status (1)

Country Link
JP (1) JP2014013855A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016006821A (ja) * 2014-06-20 2016-01-14 日亜化学工業株式会社 発光素子及びこれを用いた発光装置
US10269753B2 (en) 2017-01-10 2019-04-23 Toyota Jidosha Kabushiki Kaisha Semiconductor device and manufacturing method of semiconductor device
JP2022180123A (ja) * 2021-05-24 2022-12-06 日亜化学工業株式会社 発光装置および発光装置の製造方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61181177A (ja) * 1985-02-07 1986-08-13 Toshiba Corp 半導体発光素子
JPH0345668U (ja) * 1989-09-11 1991-04-26
JP2003338637A (ja) * 2002-03-14 2003-11-28 Toshiba Corp 半導体発光素子および半導体発光装置
JP2006253298A (ja) * 2005-03-09 2006-09-21 Toshiba Corp 半導体発光素子及び半導体発光装置
JP2007535823A (ja) * 2004-04-28 2007-12-06 クリー インコーポレイテッド Led接着構造及びled接着構造の製造方法
JP2009224382A (ja) * 2008-03-13 2009-10-01 Toshiba Corp 光半導体素子及び光半導体装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61181177A (ja) * 1985-02-07 1986-08-13 Toshiba Corp 半導体発光素子
JPH0345668U (ja) * 1989-09-11 1991-04-26
JP2003338637A (ja) * 2002-03-14 2003-11-28 Toshiba Corp 半導体発光素子および半導体発光装置
JP2007535823A (ja) * 2004-04-28 2007-12-06 クリー インコーポレイテッド Led接着構造及びled接着構造の製造方法
JP2006253298A (ja) * 2005-03-09 2006-09-21 Toshiba Corp 半導体発光素子及び半導体発光装置
JP2009224382A (ja) * 2008-03-13 2009-10-01 Toshiba Corp 光半導体素子及び光半導体装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016006821A (ja) * 2014-06-20 2016-01-14 日亜化学工業株式会社 発光素子及びこれを用いた発光装置
US10269753B2 (en) 2017-01-10 2019-04-23 Toyota Jidosha Kabushiki Kaisha Semiconductor device and manufacturing method of semiconductor device
TWI672748B (zh) * 2017-01-10 2019-09-21 日商豐田自動車股份有限公司 半導體裝置及半導體裝置的製造方法
JP2022180123A (ja) * 2021-05-24 2022-12-06 日亜化学工業株式会社 発光装置および発光装置の製造方法

Similar Documents

Publication Publication Date Title
JP4044078B2 (ja) 高出力発光ダイオードパッケージ及び製造方法
JP4951018B2 (ja) 半導体装置の製造方法
JP2005209852A5 (ja)
JP2013175531A (ja) 発光装置
WO2006035664A1 (ja) 半導体発光素子、その製造方法及びその実装方法、並びに発光装置
JP2011181699A (ja) 発光デバイス
JP2009059969A (ja) 半導体発光素子、発光装置、照明装置、表示装置及び半導体発光素子の製造方法
JP6327232B2 (ja) 発光装置及び発光モジュールの製造方法
JP2006278766A (ja) 発光素子の実装構造及び実装方法
JP2014013855A (ja) 半導体発光装置の製造方法および半導体発光装置
JP5737083B2 (ja) Led光源装置
JP2020129629A (ja) 光センサ装置およびその製造方法
JP2005039122A (ja) 発光装置
KR101086997B1 (ko) 발광 소자 패키지와 그의 제조 방법 및 그를 이용한 카메라 플래시 모듈
JP6220461B2 (ja) オプトエレクトロニクス部品、オプトエレクトロニクス装置、光学要素の製造方法、およびオプトエレクトロニクス部品の製造方法
TWI593141B (zh) 封裝結構之製法
JP2008160032A (ja) 発光装置
JP5130015B2 (ja) 発光ダイオード用パッケージ及びその製造方法並びに発光ダイオード用パッケージを用いた発光ダイオード
JP2009076516A (ja) 照明装置
CN104835897B (zh) 发光装置及其制造方法
JP2008147512A (ja) 発光装置およびその製造方法
JP2007095855A (ja) Led光源モジュール
JP2013254833A (ja) 発光装置及び発光装置の製造方法
JP5965158B2 (ja) 発光装置及びその製造方法
KR20130014116A (ko) 광소자 패키지 및 그 제조 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20141006

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150818

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150819

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20160105