JP3065309B1 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法

Info

Publication number
JP3065309B1
JP3065309B1 JP11065160A JP6516099A JP3065309B1 JP 3065309 B1 JP3065309 B1 JP 3065309B1 JP 11065160 A JP11065160 A JP 11065160A JP 6516099 A JP6516099 A JP 6516099A JP 3065309 B1 JP3065309 B1 JP 3065309B1
Authority
JP
Japan
Prior art keywords
resin
scribe line
wafer
identification mark
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP11065160A
Other languages
English (en)
Other versions
JP2000260733A (ja
Inventor
卓史 大角
雄三 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP11065160A priority Critical patent/JP3065309B1/ja
Priority to JP2000035373A priority patent/JP3595232B2/ja
Priority to US09/521,888 priority patent/US6303470B1/en
Application granted granted Critical
Publication of JP3065309B1 publication Critical patent/JP3065309B1/ja
Publication of JP2000260733A publication Critical patent/JP2000260733A/ja
Priority to US09/916,320 priority patent/US6590274B2/en
Priority to US10/431,816 priority patent/US6893943B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/5442Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • H01L2223/5446Located in scribe lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • H01L2223/5448Located on chip prior to dicing and remaining on chip after dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05008Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body, e.g.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Dicing (AREA)

Abstract

【要約】 【目的】 ウエハ状態で樹脂封止し、個片に分割して半
導体装置を得る半導体装置の製造方法において、分割す
る領域であるスクライブラインの位置を正確に認識する
ことができる半導体装置の製造方法を提供する。 【構成】 その表面に複数の素子領域1が形成された半
導体ウエハ2の、素子領域1上に突起電極14と、この
突起電極とは識別可能な突起部20とを形成し、これら
突起電極14と突起部20の先端が露出するように素子
領域1上をを樹脂21にて封止する。その後、樹脂21
から露出している突起部20により切断する位置を想定
し素子領域に沿って個片に分割する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、ウエハ状態で樹
脂にて封緘され、個々に分割することにより得られる半
導体装置の製造方法に関する。
【0002】
【従来の技術】近年、パッケージ製造コストの削減が望
まれており、ウエハ状態で樹脂封止し、その後個片に分
割することによりチップ・サイズ・パッケージを得る技
術が提案されている。
【0003】この技術の詳細は、日経マイクロデバイス
(日経BP社:1998年4月号、164頁〜167
頁)に開示されている。
【0004】
【発明が解決しようとする課題】しかしながら、上記文
献に開示された半導体装置の製造方法においては、樹脂
封止後のウエハを個片に分割する際に、ウエハ表面が樹
脂にて覆われているため、その切断箇所を認識すること
が困難であった。
【0005】
【課題を解決するための手段】上記課題を解決するため
に本発明では、以下の工程により半導体装置を製造す
る。その表面に複数の素子領域が形成された半導体ウエ
ハの、この複数の素子領域上に突起電極と、この突起電
極とは識別可能な突起部を形成し、これら突起電極およ
び突起部の先端が露出するように半導体ウエハの素子領
域形成面を樹脂にて封止し、樹脂にて封止された半導体
ウエハを素子領域に沿って個片に分割する。
【0006】
【発明の実施の形態】以下、本発明の第1の実施形態に
ついて図1〜図3を参照しながら説明する。
【0007】図1は、複数の素子領域1が形成されたウ
エハ2が示されている。この素子領域1は、マトリクス
状に配置されており、それぞれの素子領域間にはスクラ
イブライン3が設けられている。それぞれの素子領域に
は、電極パッド4が形成されている。
【0008】次に、図2に示すように、素子領域1上に
再配線を施す。
【0009】先ず、図2(a)に示されるように、電極
パッド4および窒化膜などのパッシベーション膜5が形
成されたウエハ2上に層間絶縁膜6を形成する。層間絶
縁膜6には、電極パッド4に対応する領域に開口部7が
設けられる。この層間絶縁膜6としては、例えばポリイ
ミドなどが用いられる。
【0010】次に、図2(b)に示されるように、金属
薄膜10をスパッタ法で堆積させる。この金属薄膜10
は、層間絶縁膜6の表面に形成された密着金属層8およ
び銅9からなる。
【0011】次に、図2(c)に示されるように、レジ
スト11でパターン加工した後、再配線メッキを施し、
銅の再配線12を形成する。
【0012】次に、このレジスト11を除去した後、図
2(d)に示されるように、新たにレジスト13を形成
し、再配線メッキ上の所定の位置にメッキによりバンプ
電極14を形成する。このバンプ電極14は、銅や金な
どが用いられる。
【0013】その後、このレジスト13を除去し、図2
(e)に示されるように、再配線12をマスクとして金
属薄膜10を除去する。
【0014】図3(a)は、バンプ電極14の形成され
たウエハにおける、素子領域1およびスクライブライン
3の部分を拡大した図であり、図3(b)はそのA−
A’断面図である。この図においてそれぞれの素子領域
1には、バンプ電極14が形成されており、スクライブ
ライン3上にはバンプ電極14とは識別可能な識別マー
ク20が形成されている。
【0015】この識別マーク20は、バンプ電極14と
識別可能であればその形状は問わない。すなわち、本実
施形態では四角形状のバンプ電極14に対して三角形状
の識別マーク20を形成しているが、例えばバンプ電極
14が格子状に配列されていて、その配列から外れた位
置に識別マークを20を配置することにより、この識別
マーク20がバンプ電極14と識別可能であるならば、
識別マーク20の形状はバンプ電極14の形状と同じで
も構わない。
【0016】また、この識別マーク20は、バンプ電極
14を形成する際に同時に形成することができる。バン
プ電極と同時に形成する場合は、図2(e)に示すレジ
スト13を形成する際に、スクライブライン3の所定の
位置に識別マーク20を形成するための開口部を設けて
おき、バンプ電極14を形成するためのメッキにより識
別マーク20も同時に形成する。
【0017】このようにバンプ電極14および識別マー
ク20の形成されたウエハ2の表面全面は樹脂21で封
止され、必要に応じて封止した樹脂21表面が研磨さ
れ、バンプ電極14の先端と、識別マーク20の先端が
樹脂21表面に露出される。
【0018】次に、スクライブライン3に沿って樹脂2
1で封止されたウエハ2を切断する。スクライブライン
3は樹脂21に覆われているため、スクライブライン3
の位置を直接認識することはできないが、樹脂21上に
識別マーク20が露出しているので、スクライブライン
3の位置を想定することが可能であり、この識別マーク
20の延長戦上を切断することにより、素子領域1を誤
って切断することなく品質の良い切断加工が可能にな
る。
【0019】この第1の実施形態ではスクライブライン
3の直上に識別マークを形成した例を示したが、図4に
示されるように、スクライブライン3の中心からから所
定間隔Lだけ離れた位置に識別マーク30を形成しても
よい。
【0020】この場合、切断する際のダイシングブレー
ドは、識別マークを直接切断しないため、識別マークを
形成している材料によりダイシングブレードの目詰まり
などを起こすことがない。
【0021】また、スクライブライン3の中心からから
所定間隔Lだけ離れた位置に形成される識別マークは、
図4の31に示されるように、再配線12により素子領
域に形成された図示しない電極パッドと接続し、バンプ
電極の1つとして使用してもよい。この場合は、スクラ
イブライン3を認識するために他のバンプ電極とは異な
る形状、あるいは異なる大きさにすると識別が容易であ
る。
【0022】このように、バンプ電極が識別マークとし
ての機能を兼ねる場合、新たなマーク専用の識別マーク
を設ける必要がない。
【0023】また、図4に示されるように、スクライブ
ライン3の中心からから所定間隔Lだけ離れた位置に識
別マークを形成する場合、図5に示されるように、スク
ライブライン3と平行に複数個の識別マーク40を設け
ることが好ましい。
【0024】このように複数個の識別マーク40を設け
ることにより、直線状のスクライブライン3が少なくと
も特定の2点で想定できるため、より正確な切断加工が
可能になる。
【0025】また、識別マークは図6に示されるよう
に、スクライブライン3の中心から互いに等間隔Lだけ
離れた位置にそれぞれ設けてもよい。この図6におい
て、1対の識別マーク50はスクライブライン3の中心
51から互いに等間隔Lだけ離れた位置に形成されてい
る。
【0026】このように、1対の識別マーク50をスク
ライブライン3の中心から互いに等間隔だけ離して形成
した場合、切断加工する際には、この1対の識別マーク
間をダイシングすればよく、識別マークからの距離を測
定する必要がない。このため、スクライブライン3の位
置を認識することがより容易になる。
【0027】この第1の実施形態では、識別マークの形
状として三角形を例として説明したが、図7に示される
ように、(a)四角形状55、(b)十字形状56、
(c)口形状57、(d)複数の四角形状58、など、
スクライブライン3が形成されている方向60と平行な
方向の線分61が含まれている識別マークを用いること
もできる。
【0028】このように、スクライブライン3が形成さ
れている方向60と平行な方向の線分61が含まれてい
る識別マークを用いた場合、スクライブライン3の位置
だけではなく、その方向も認識できるため、1つあるい
は少数の識別マークであっても、正確な切断加工を実現
できる。
【0029】このような第1の実施形態において説明し
た識別マークは、図8に示されるように、複数の素子領
域1が形成されたウエハ2における、スクライブライン
3が交差する交点70に配置することも可能である。こ
の図8では識別マークの形状として図7における十字形
上の識別マークを例として示したが、特にこの形状には
限定されないが、素子領域1と平行、すなわち、スクラ
イブライン3と平行な線分を含む識別マークを用いた場
合、切断方向の認識がより容易になる。
【0030】図9は識別マーク56の形成されたウエハ
2を樹脂21で封止した状態を示す図である。この図9
に示されるように、樹脂で封止した後に、必要に応じて
研磨を行い、樹脂21からバンプ電極14および識別マ
ーク56を露出させる。
【0031】このように、樹脂封止後のウエハにおいて
は、スクライブライン3は樹脂21に覆われているため
直接認識することはできないが、識別マーク56が樹脂
21から露出しているため、スクライブライン3の位置
を容易に想定できる。また、識別マーク56は、バンプ
電極14とは異なる形状を有しているため、樹脂21の
表面に複数のバンプ電極14と複数の識別マーク56が
露出している中で、容易に識別マーク56を認識するこ
とができる。
【0032】図10は第1の実施形態における識別マー
クの形状および配置に関する変形例を示している。
【0033】図10において、ウエハ2には複数の素子
領域1が形成されている。この素子領域1のコーナー部
にはそれぞれ形状の異なる識別マーク81、82、8
3、84が形成されている。
【0034】これらの識別マークの形成されたウエハ2
の表面を図11に示すように樹脂21で封止し、必要に
応じて樹脂21の表面を研磨することによりバンプ電極
14および識別マーク81、82、83、84の先端を
露出させる。
【0035】このように、樹脂封止後のウエハにおいて
は、スクライブライン3は樹脂21に覆われているため
直接認識することはできないが、識別マーク81、8
2、83、84が樹脂21から露出しているため、スク
ライブライン3の位置を容易に想定できる。
【0036】また、個片に分割した後も、異なる形状の
複数の識別マークが素子領域内に残っているため、個片
に分割した後のパッケージの方向、位置認識にこの識別
マークを用いることもできる。
【0037】この第1の実施形態では、樹脂21の表面
からはバンプ電極14が露出した状態となっているが、
必要に応じてこのバンプ電極14の先端に図示しないボ
ール電極を形成する。このボール電極は、ウエハを個片
に分割する前に形成しておき、ボール電極を形成した後
に個片に分割することにより、少ない工数でウエハ全体
にボール電極を形成することができる。
【0038】次に本発明の第2の実施形態について図1
2を用いて説明する。
【0039】図12(a)において、半導体ウエハ10
2上には複数の素子領域101が形成されており、それ
ぞれの素子領域101間にはスクライブライン103が
設けられている。この半導体ウエハ102の表面は樹脂
104で封止されている。また、素子領域101上には
外部と接続するための、図示しないバンプ電極が形成さ
れており、このバンプ電極の先端は樹脂104の表面か
ら露出している。
【0040】素子領域101が樹脂104で覆われた状
態では、スクライブライン103も樹脂104で覆われ
ており、このスクライブライン103の位置を認識する
ことは困難である。
【0041】第2の実施形態では、図12(a)に示さ
れるように、樹脂104およびウエハ102を透過する
X線110などを用いてスクライブライン103の位置
を認識することができる。
【0042】X線110などによる透過型の認識方法は
主としてX線などの材料による透過率の差を利用したも
ので、スクライブライン部103と素子領域101部分
の材料構成やその厚さにより認識性を向上できる。
【0043】また、図12(b)に示されるように、樹
脂104を透過し、ウエハ102反射する赤外線や超音
波111などをもちいてスクライブライン103の位置
を認識することができる。
【0044】赤外線や超音波111などによる反射型の
認識方法は主として使用される各材料の界面部分での反
射率の差を利用したもので、透過型認識方法と同じくス
クライブライン103部分と素子領域101部分の材料
構成やその厚さにより認識性を向上できる。
【0045】これらの方法によれば、樹脂に被覆されて
隠れているスクライブラインを認識することが可能とな
り、素子領域を損なうことなく切断加工を行うことがで
きる。
【0046】次に、図13(a)〜図13(f)を用い
て本発明の第3の実施形態について説明する。
【0047】先ず、図13(a)に示されるように半導
体ウエハ202上に集積回路素子201を形成する。こ
れら集積回路素子201間にはスクライブライン203
が設けられている。
【0048】次に、図13(b)に示されるように、集
積回路素子201上にこの集積回路素子201の入出力
端子となるバンプ電極204と、スクライブライン20
3上にバンプ電極205を形成する。バンプ電極の形成
方法としては、第1の実施形態で説明したメッキ法など
を用いることができる。このバンプ電極204およびバ
ンプ電極205の材料としては金、銅、ハンダなどの材
料が用いられる。
【0049】次に、図13(c)に示されるように、樹
脂206によりウエハ202表面を封止し、必要に応じ
てこの樹脂205の表面を研磨し、バンプ電極204お
よびバンプ電極205の先端を樹脂206の表面から露
出させる。
【0050】次に、図13(d)に示されるように、レ
ジスト207でバンプ電極204の樹脂205から露出
した先端を覆う。このレジスト207の形成方法として
は、一般的なホトリソグラフィの方法を使用するほかに
ニードル塗布や印刷などの方法を用いることもできる。
【0051】その後、図13(e)に示されるようにス
クライブライン203上のバンプ電極205を除去す
る。バンプ電極205で形成されている場合は、硫酸や
塩酸などの酸を用いることで除去することができる。
【0052】次に、入出力端子となるバンプ電極204
の先端を被覆しているレジスト207を除去し、図13
(f)の構成を得る。
【0053】このような製造方法を経た集積回路素子の
形成されたウエハは、樹脂206によって隠れていたス
クライブラインが露出する。そのため、スクライブライ
ンの確認が容易で、後のダイシング加工の時に誤って素
子領域を損なうことなく品質の良い加工が可能になる。
【0054】
【発明の効果】本発明によれば、ウエハを樹脂封止した
際にこの樹脂から露出する突起部を形成しているため、
樹脂により隠れてしまうスクライブラインの位置をこの
突起部により確認でき、切断加工する際に素子領域を損
なうことなく品質の良い切断加工を行うことができる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態を示す図である。
【図2】本発明の第1の実施形態を示す図である。
【図3】本発明の第1の実施形態を示す図である。
【図4】本発明の第1の実施形態の他の例を示す図であ
る。
【図5】本発明の第1の実施形態の他の例を示す図であ
る。
【図6】本発明の第1の実施形態の他の例を示す図であ
る。
【図7】本発明の第1の実施形態の他の例を示す図であ
る。
【図8】本発明の第1の実施形態の他の例を示す図であ
る。
【図9】本発明の第1の実施形態の他の例を示す図であ
る。
【図10】本発明の第1の実施形態の他の例を示す図で
ある。
【図11】本発明の第1の実施形態の他の例を示す図で
ある。
【図12】本発明の第2の実施形態を示す図である。
【図13】本発明の第3の実施形態を示す図である。
【符号の説明】
1 素子領域 2 半導体ウエハ 3 スクライブライン 4 電極パッド 5 パッシベーション膜 6 層間絶縁膜 7 開口部 8 密着金属層 9 銅 10 金属薄膜 11 レジスト 12 再配線 13 レジスト 14 バンプ電極 20 識別マーク 21 樹脂
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平7−106638(JP,A) 特開 平10−275919(JP,A) 特開 平9−199588(JP,A) 特開 平2−65153(JP,A) 特開 平7−6982(JP,A) 特表 平7−509104(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01L 21/301

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 その表面に複数の素子領域が形成された
    半導体ウエハの、前記複数の素子領域上に突起電極を形
    成する工程と、 前記素子領域間に突起部を形成する工程と、 この突起電極および突起部の先端が露出するように前記
    素子領域を樹脂で封止する工程と、 前記突起部を除去する工程と、 前記突起部の除去された前記素子領域間において前記半
    導体ウエハを分割する工程と、 を含むことを特徴とする半導体装置の製造方法。
JP11065160A 1999-03-11 1999-03-11 半導体装置の製造方法 Expired - Lifetime JP3065309B1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP11065160A JP3065309B1 (ja) 1999-03-11 1999-03-11 半導体装置の製造方法
JP2000035373A JP3595232B2 (ja) 1999-03-11 2000-02-14 半導体装置の製造方法
US09/521,888 US6303470B1 (en) 1999-03-11 2000-03-09 Semiconductor wafer and method for manufacturing semiconductor devices
US09/916,320 US6590274B2 (en) 1999-03-11 2001-07-30 Semiconductor wafer and method for manufacturing semiconductor devices
US10/431,816 US6893943B2 (en) 1999-03-11 2003-05-08 Method of dividing a semiconductor wafer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11065160A JP3065309B1 (ja) 1999-03-11 1999-03-11 半導体装置の製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2000035373A Division JP3595232B2 (ja) 1999-03-11 2000-02-14 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP3065309B1 true JP3065309B1 (ja) 2000-07-17
JP2000260733A JP2000260733A (ja) 2000-09-22

Family

ID=13278863

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11065160A Expired - Lifetime JP3065309B1 (ja) 1999-03-11 1999-03-11 半導体装置の製造方法

Country Status (2)

Country Link
US (3) US6303470B1 (ja)
JP (1) JP3065309B1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017028100A (ja) * 2015-07-22 2017-02-02 株式会社ディスコ アライメント方法

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3065309B1 (ja) 1999-03-11 2000-07-17 沖電気工業株式会社 半導体装置の製造方法
JP2000294607A (ja) * 1999-04-08 2000-10-20 Hitachi Ltd 半導体装置の製造方法
US6638831B1 (en) * 2000-08-31 2003-10-28 Micron Technology, Inc. Use of a reference fiducial on a semiconductor package to monitor and control a singulation method
US20030066816A1 (en) * 2001-09-17 2003-04-10 Schultz Gary A. Uniform patterning for deep reactive ion etching
JP2003168700A (ja) * 2001-09-18 2003-06-13 Seiko Epson Corp 半導体ウエハ、半導体装置及びその製造方法、回路基板並びに電子機器
JP3989869B2 (ja) 2003-04-14 2007-10-10 沖電気工業株式会社 半導体装置及びその製造方法
FR2854730A1 (fr) * 2003-05-05 2004-11-12 St Microelectronics Sa Circuit integre comprenant au moins un niveau de metallisation
US7944064B2 (en) * 2003-05-26 2011-05-17 Casio Computer Co., Ltd. Semiconductor device having alignment post electrode and method of manufacturing the same
US20040238973A1 (en) * 2003-05-26 2004-12-02 Casio Computer Co., Ltd. Semiconductor device having alignment post electrode and method of manufacturing the same
KR100495920B1 (ko) * 2003-06-25 2005-06-17 주식회사 하이닉스반도체 반도체 장치의 웨이퍼 정렬용 정렬 마크
JP2005032903A (ja) * 2003-07-10 2005-02-03 Oki Electric Ind Co Ltd 半導体装置及びその製造方法
JP3739375B2 (ja) 2003-11-28 2006-01-25 沖電気工業株式会社 半導体装置及びその製造方法
JP4753170B2 (ja) * 2004-03-05 2011-08-24 三洋電機株式会社 半導体装置及びその製造方法
JP4377300B2 (ja) * 2004-06-22 2009-12-02 Necエレクトロニクス株式会社 半導体ウエハおよび半導体装置の製造方法
JP4179312B2 (ja) * 2004-09-15 2008-11-12 セイコーエプソン株式会社 半導体装置の実装方法、半導体装置
JP2006134968A (ja) * 2004-11-02 2006-05-25 Sharp Corp 分割位置認識マークの形成方法、半導体回路基板の製造方法、半導体回路基板、半導体回路基板母材、液晶表示パネル基板、液晶表示装置の製造方法および液晶表示装置
US7518217B2 (en) 2004-11-11 2009-04-14 Yamaha Corporation Semiconductor device, semiconductor wafer, chip size package, and methods of manufacturing and inspection therefor
KR100568729B1 (ko) * 2004-12-02 2006-04-07 삼성전자주식회사 오버레이 마크 형성 영역 보호용 구조물, 이 구조물을갖는 오버레이 마크 및 오버레이 마크의 형성 방법
JP4338650B2 (ja) * 2005-01-12 2009-10-07 パナソニック株式会社 半導体チップの製造方法
US20070052114A1 (en) * 2005-09-07 2007-03-08 Shih-Chieh Huang Alignment checking structure and process using thereof
CN101233554B (zh) * 2005-09-15 2010-08-18 夏普株式会社 显示板
JP2007123568A (ja) * 2005-10-28 2007-05-17 Renesas Technology Corp 半導体装置の製造方法
JP4894343B2 (ja) * 2006-04-24 2012-03-14 ソニー株式会社 半導体装置の製造方法
TWI311216B (en) * 2006-07-14 2009-06-21 Innolux Display Corp Panel used in liquid crystal display device
DE102007004953A1 (de) * 2007-01-26 2008-07-31 Tesa Ag Heizelement
US8053279B2 (en) * 2007-06-19 2011-11-08 Micron Technology, Inc. Methods and systems for imaging and cutting semiconductor wafers and other semiconductor workpieces
CN101388367B (zh) * 2007-09-13 2011-04-20 海华科技股份有限公司 晶圆级封装方法及其封装结构
US20090102070A1 (en) * 2007-10-22 2009-04-23 International Business Machines Corporation Alignment Marks on the Edge of Wafers and Methods for Same
US8648444B2 (en) * 2007-11-29 2014-02-11 Taiwan Semiconductor Manufacturing Company, Ltd. Wafer scribe line structure for improving IC reliability
EP2119679A1 (de) * 2008-05-16 2009-11-18 3S Swiss Solar Systems AG Verfahren zum Bearbeiten eines Laminats
JP5309728B2 (ja) * 2008-06-27 2013-10-09 富士通セミコンダクター株式会社 レチクルデータ作成方法及びレチクルデータ作成装置
KR101049083B1 (ko) 2009-04-10 2011-07-15 (주)실리콘화일 3차원 구조를 갖는 이미지 센서의 단위 화소 및 그 제조방법
JP2011253940A (ja) * 2010-06-02 2011-12-15 Sony Chemical & Information Device Corp ウエハのダイシング方法、接続方法及び接続構造体
US9343365B2 (en) * 2011-03-14 2016-05-17 Plasma-Therm Llc Method and apparatus for plasma dicing a semi-conductor wafer
JP5352623B2 (ja) * 2011-06-01 2013-11-27 ルネサスエレクトロニクス株式会社 半導体装置
JP6193665B2 (ja) * 2013-07-26 2017-09-06 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP6358240B2 (ja) * 2015-11-19 2018-07-18 トヨタ自動車株式会社 半導体装置及び半導体装置の製造方法
JP2017152608A (ja) * 2016-02-26 2017-08-31 富士通株式会社 半導体ウェハ及び半導体ウェハの製造方法
US9728509B1 (en) * 2016-05-05 2017-08-08 Globalfoundries Inc. Laser scribe structures for a wafer
CN105789190B (zh) * 2016-05-12 2018-11-23 黄祖辉 一种集成芯片、集成芯片***和集成芯片的生产方法
JP2019054172A (ja) * 2017-09-15 2019-04-04 東芝メモリ株式会社 半導体装置
JP7083654B2 (ja) * 2018-02-05 2022-06-13 株式会社ディスコ 分割予定ラインの検出方法

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0320122A3 (en) * 1987-11-30 1992-04-29 United Kingdom Atomic Energy Authority A method of position monitoring and apparatus therefor
JPH0265153A (ja) * 1988-08-30 1990-03-05 Mitsubishi Electric Corp 半導体装置
JPH02116145A (ja) 1988-10-26 1990-04-27 Hitachi Ltd 半導体装置の製造方法
JP3128878B2 (ja) 1991-08-23 2001-01-29 ソニー株式会社 半導体装置
US5430325A (en) * 1992-06-30 1995-07-04 Rohm Co. Ltd. Semiconductor chip having dummy pattern
JPH076982A (ja) * 1992-07-31 1995-01-10 Sharp Corp 薄層半導体基板の分割方法
FR2704690B1 (fr) * 1993-04-27 1995-06-23 Thomson Csf Procédé d'encapsulation de pastilles semi-conductrices, dispositif obtenu par ce procédé et application à l'interconnexion de pastilles en trois dimensions.
JPH06334035A (ja) 1993-05-24 1994-12-02 Kawasaki Steel Corp ウエハのダイシング方法
JPH07106638A (ja) * 1993-09-30 1995-04-21 Rohm Co Ltd チップ型発光ダイオードの製造方法
US5960286A (en) * 1994-02-22 1999-09-28 Kabushiki Kaisha Toshiba Method of manufacturing power semiconductor devices
JP2650182B2 (ja) 1995-01-17 1997-09-03 ソニー株式会社 位置合せマーク並びに該マークを有する電子装置及びその製造方法
JPH08264488A (ja) 1995-03-22 1996-10-11 Nec Corp ウェハスクライブ装置及び方法
US5777392A (en) * 1995-03-28 1998-07-07 Nec Corporation Semiconductor device having improved alignment marks
JPH09199588A (ja) * 1996-01-17 1997-07-31 Toshiba Corp 半導体装置の製造方法
JPH10275919A (ja) * 1997-03-28 1998-10-13 Sony Corp 可変容量ダイオード
JP3813692B2 (ja) 1997-05-28 2006-08-23 株式会社ディスコ ダイシング装置における半導体ウェーハ内部の特殊なパターンの検出方法
JPH1140522A (ja) 1997-07-17 1999-02-12 Rohm Co Ltd 半導体ウエハの製造方法、この方法により作製された半導体ウエハ、半導体チップの製造方法、およびこの方法により製造された半導体チップ、ならびにこの半導体チップを備えたicカード
JPH1165160A (ja) 1997-08-11 1999-03-05 Fujitsu Ltd 現像剤及びそれを有する現像装置
US5852497A (en) * 1997-08-28 1998-12-22 Vlsi Technology, Inc. Method and apparatus for detecting edges under an opaque layer
US5952135A (en) * 1997-11-19 1999-09-14 Vlsi Technology Method for alignment using multiple wavelengths of light
US6088491A (en) 1998-02-13 2000-07-11 Agilent Technologies, Inc. Optical circulator
US6228743B1 (en) * 1998-05-04 2001-05-08 Motorola, Inc. Alignment method for semiconductor device
JP2000124158A (ja) * 1998-10-13 2000-04-28 Mitsubishi Electric Corp 半導体ウェハ及び半導体装置
JP3595232B2 (ja) 1999-03-11 2004-12-02 沖電気工業株式会社 半導体装置の製造方法
JP3065309B1 (ja) * 1999-03-11 2000-07-17 沖電気工業株式会社 半導体装置の製造方法
JP2000340529A (ja) * 1999-05-31 2000-12-08 Mitsubishi Electric Corp 半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017028100A (ja) * 2015-07-22 2017-02-02 株式会社ディスコ アライメント方法

Also Published As

Publication number Publication date
US6303470B1 (en) 2001-10-16
JP2000260733A (ja) 2000-09-22
US6590274B2 (en) 2003-07-08
US20010041425A1 (en) 2001-11-15
US20030211709A1 (en) 2003-11-13
US6893943B2 (en) 2005-05-17

Similar Documents

Publication Publication Date Title
JP3065309B1 (ja) 半導体装置の製造方法
JP3516592B2 (ja) 半導体装置およびその製造方法
US7456083B2 (en) Semiconductor device and manufacturing method of the same
US5731222A (en) Externally connected thin electronic circuit having recessed bonding pads
KR100462980B1 (ko) 반도체장치용 칩 스케일 표면 장착 패키지 및 그 제조공정
US8309384B2 (en) Process for packaging components, and packaged components
JP2000243729A (ja) 半導体装置の製造方法
US20060141750A1 (en) Semiconductor integrated device and method for manufacturing same
US20060097408A1 (en) Semiconductor package device and method for fabricating the same
JP3595232B2 (ja) 半導体装置の製造方法
JP3904496B2 (ja) 半導体装置の製造方法
US7381636B2 (en) Planar bond pad design and method of making the same
JP4168988B2 (ja) 半導体装置の製造方法
JP2830351B2 (ja) 半導体装置の接続方法
JP4352579B2 (ja) 半導体チップ及びその製造方法
US20070290377A1 (en) Three Dimensional Six Surface Conformal Die Coating
JP3877700B2 (ja) 半導体装置及びその製造方法
US5892272A (en) Integrated circuit with on-chip ground base
JP2937132B2 (ja) 半導体装置
JPH0922912A (ja) 半導体装置及びその製造方法
JP2000021906A (ja) 半導体チップの製造方法
JPH07201865A (ja) バンプを備えた半導体装置
JP2664924B2 (ja) 半導体装置の製造方法
JP3528366B2 (ja) 集積回路装置
TW201001651A (en) A dielectric layer having bumps structure and its package body and manufacturing method

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000411

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080512

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090512

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090512

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100512

Year of fee payment: 10

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100512

Year of fee payment: 10

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110512

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110512

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120512

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130512

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140512

Year of fee payment: 14

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term