JP2852743B2 - テレビジョン信号処理回路 - Google Patents

テレビジョン信号処理回路

Info

Publication number
JP2852743B2
JP2852743B2 JP62253938A JP25393887A JP2852743B2 JP 2852743 B2 JP2852743 B2 JP 2852743B2 JP 62253938 A JP62253938 A JP 62253938A JP 25393887 A JP25393887 A JP 25393887A JP 2852743 B2 JP2852743 B2 JP 2852743B2
Authority
JP
Japan
Prior art keywords
signal
video signal
samples
line
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62253938A
Other languages
English (en)
Other versions
JPS63104582A (ja
Inventor
ヘンリー ウィリス ドナルド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Licensing Corp
Original Assignee
RCA Licensing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=25439495&utm_source=***_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2852743(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by RCA Licensing Corp filed Critical RCA Licensing Corp
Publication of JPS63104582A publication Critical patent/JPS63104582A/ja
Application granted granted Critical
Publication of JP2852743B2 publication Critical patent/JP2852743B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Television Systems (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、1フィールドのビデオ信号を処理して、圧
縮画像を表わし1フレームを構成する2フィールドの信
号を発生させるテレビジョン信号処理回路に関する。 発明の背景 “解像度の低下したビデオ画像を発生させる濾波シス
テム”という名称の米国特許第4,652,908号は、主の信
号源から得られる画像中に副の信号源から得られる画像
を縮小されたサイズの挿入画像として表示する回路を含
んでいるテレビジョン受像機に関する。この機能は、一
般にピクチャーウィズインピクチャーあるいはピクチャ
ーインピクチャーとして知られている。前記の特許に開
示されているシステムにおいては、副の信号がルミナン
ス信号成分と色差信号成分とに分離される。各信号成分
は、表示画像における歪みを減少させるために、その副
の信号がサブサンプリングされる時、水平および垂直の
折返し雑音防止フィルタにより処理される。水平の折返
し雑音防止フィルタから供給される信号は、別個のサブ
サンプリング回路を使って水平方向にサブサンプリング
される。しかしながら、垂直方向のサブサンプリング
は、垂直の折返し雑音防止フィルタの一部として実行さ
れる。瀘波されサブサンプリングされた信号は、それら
が発生される時に副のフィールドメモリ中に貯えられ
る。これらの信号は、副の画像が主の画像表示において
調和のとれた挿入画像として表示されるように主の画像
の表示と同期してメモリから読み出される。 例えば、テレビジョンのダイレクトリィ表示の一部と
して挿入画像を静止させることが望ましいことがある。
この種の表示においては、比較的多数の異なるチャンネ
ル(例えば、9または12)からの静止挿入画像が順次表
示され、これによって視聴者は各種のチャンネル間の受
像機を手動で切り換える必要性もなく、どの番組が各チ
ャンネルにより放送されているかを知ることができる。
種々の信号から得られる縮小されたサイズの静止画像は
多くのフィールド期間の間表示されることがあるので、
各々の挿入画像についてビデオ信号の2フィールドすな
わち1フレームのビデオ信号を貯えることが望ましい。
この形式の表示は、縮小されたサイズの画像の垂直解像
度を保持するために標準のテレビジョン受像機における
インターレース方式の走査を利用する。2つの異なるフ
ィールド画像から成る画像は、単一フィールドを2度表
示することにより形成される画像の垂直解像度の2倍の
解像度を有する。 単一の静止フレームとして表示される2つのフィール
ドを発生させる1つの方法では、1フレームのビデオ信
号が常に貯えられているように、前記の特許の中で使わ
れるメモリの大きさを増大させることになる。その上、
静止画像は連続する2つのフィールドから供給される圧
縮信号を交互に表示することにより発生される。この方
法は、2つの貯えられたフィールドの間におけるフィー
ルド間の動きに起因するフィールド表示周波数で振動す
るような“静止”画像を発生させる。 発明の目的 1つのフィールドのビデオ信号を処理して、圧縮画像
を表わし1フレームを構成する2つのフィールドの信号
を発生させることにある。 発明の構成 1フィールド期間の入力ビデオ信号を処理して、圧縮
画像を表わし1フレームを構成する第1および第2のフ
ィールド期間を有する出力ビデオ信号を発生する、テレ
ビジョン信号処理回路であって、 前記入力ビデオ信号の前記1フィールド期間内の連続
する水平ラインを表わすサンプルを供給するサンプル・
データ信号源と、 前記サンプル・データ信号源に結合され、サンプル・
スケーリング/合成手段を含む補間回路であって、前記
水平ラインの第1のライン・グループを形成する、入力
ビデオ信号の前記1フィールド期間内の連続する複数の
水平ライン期間の間に生じるサンプルを合成し、前記出
力ビデオ信号の第1のフィールド(フィールドA)期間
の1水平ラインを構成するサンプルを発生すると共に、
1フィールド期間よりも短い期間だけ前記水平ラインの
第1のライン・グループから時間的にずれている前記水
平ラインの第2のライン・グループを形成する、入力ビ
デオ信号の前記1フィールド期間内の連続する複数の水
平ライン期間の間に生じるサンプルを合成し、前記出力
ビデオ信号の第2のフィールド(フィールドB)期間の
1水平ラインを構成するサンプルを発生する、前記補間
回路とを具えている。 発明の効果 フィールド間の動きに起因して生じる、フィールド表
示周波数における画像の振動の問題を回避することがで
きる。 実施例 図面において、幅の広い矢印は多ビットの並列ディジ
タル信号のためのバスを表わし、線の矢印はアナログ信
号または単一ビットディジタル信号を伝達する接続線を
表わす。各装置の処理速度の違いにより信号路のある箇
所に補償用の遅延要素が必要となる。ディジタル信号処
理回路の設計分野の当業者は、このような遅延要素が特
定のシステムにおいてどこで必要であるかを知ってい
る。 第1図に示すビデオ信号処理システムにおいて、主の
複合ビデオ信号源10は、同期信号分離回路12に主のビデ
オ信号を供給する。分離回路12は、主の複合ビデオ信号
から垂直同期信号成分および水平同期信号成分を分離
し、これらの成分を各信号MV SYNCおよびMH SYNCとして
供給する。これらの信号は、以下に説明するように第1
図に示す回路で使われる。信号源10から供給される信号
はルミナンス/クロミナンス分離回路14にも供給され
る。分離回路14は、例えば、くし型フィルタを含んでお
り、主の複合ビデオ信号からルミナンス信号成分とクロ
ミナンス信号成分を分離する。分離回路14から供給され
るルミナンス信号成分は、例えば、高周波のルミナンス
成分をピーキング処理し且つ信号を調整し主の画像の輝
度とコントラストを変えるための回路を含んでいるルミ
ナンス処理回路16に供給される。ルミナンス処理回路16
から供給される処理済みのルミナンス信号Ymは、普通の
マトリックス19に供給される。 分離回路14により発生されるクロミナンス信号は、ク
ロミナンス処理回路18に供給される。処理回路18は、例
えば、クロミナンス信号を同相の色差信号成分(Im)お
び直角位相の色差信号成分(Qm)に分離し、色相および
彩度に関して分離した色素信号成分を補正する。処理済
みの色差信号ImおよびQmは、マトリックス回路19に供給
される。通常設計のものであるマトリックス回路19は、
主のルミナンス信号Ymと主の色差信号ImおよびQmを合成
し、主の画像の赤、緑、青の各原色信号成分を表わす信
号Rm,GmおよびBmを発生する。信号Rm,GmおよびBmは、マ
ルチプレクサ制御回路22の下に、主の画像中に挿入画像
として圧縮された副の画像を表示するのに適当なものと
して副の原色信号RA,GA、およびBAの代りに主の原色信
号Rm,Gm、およびBmを使うマルチプレクサ20に供給され
る。マルチプレクサ制御回路22は、主の画像の水平ライ
ン期間についての選択されたグループの各々の予め定め
られる部分の間、副の原色信号の代りに主の原色信号を
使用するために、同期信号分離回路12から供給される信
号MV SYNCおよびMH SYNCに応答する。 副の原色信号を発生させるために、副の複合ビデオ信
号源30は、副のビデオ信号を同期信号分離およびクロッ
ク信号発生回路32に供給する。回路32は、副のビデオ信
号から水平同期信号成分および垂直同期信号成分を分離
し、以下に述べるように、これらの信号を各信号AH SYN
CおよびAV SYNCとしてビデオ信号処理システムに供給す
る。また回路32は、例えば、色副搬送波信号の周波数fc
の3倍の周波数3fcを有し、副の複合ビデオ信号の色同
期バースト信号成分に位相固定されるクロック信号CKを
発生する回路を含んでいる。 信号源30から供給される副の複合ビデオ信号は、クロ
ック信号CKにより決まる時点において副のビデオ信号を
表わすディジタル・サンプルを発生するアナログ・ディ
ジタル変換器(以下、AD変換器という。)34に供給され
る。AD変換器34から供給されるサンプル・データのビデ
オ信号は、ルミナンス/クロミナンス分離瀘波システム
36に供給される。瀘波システム36は、例えば、副のビデ
オ信号からルミナンス信号成分を分離する低域通過フィ
ルタ、およびクロミナンス帯域信号成分を分離する帯域
通過フィルタを含んでいる。低域通過フィルタは、例え
ば、0から1MHzの通過帯域周波数応答特性を有す。この
例では、低域通過フィルタは、ルミナンス信号の周波数
スペクトルの帯域幅をサブサンプリングされルミナンス
信号のナイキスト(Nyquist)限界周波数よりも小さく
なるように減少させる水平折返し雑音防止フィルタとし
て作動する。副のビデオ信号からクロミナンスの帯域信
号成分を分離するために使われる帯域通過フィルタは、
例えば、色副搬送波信号の周波数を中心として1MHzの通
過帯域幅の周波数特性を有している。また、この帯域通
過フィルタは、帯域幅の減少したクロミナンス帯域信号
が復調される時、500kHzの帯域幅を有する色差信号が得
られるので折返し雑音防止フィルタとしても作動する。
これらの帯域幅の減少した色差信号は、再生される副の
画像中に折返し歪みを導入することなく約fcのサブサン
プリング周波数を有するようにサブサンプリング回路に
よりサブサンプリングされる。 ルミナンス/クロミナンス分離瀘波システム36から供
給されるルミナンス信号は、実質的にfcに等しいサンプ
リング周波数を有する信号を発生するためにルミナンス
信号の3つのサンプル毎に1つのサンプルを選択するサ
ブサンプリング回路37に供給される。 サブサンプリングされたルミナンス信号は、本発明の
実施例を含んでいる2フィールドの補間回路40に供給さ
れる。第2図は、補間回路40として使用するのに適して
いる2フィールドの補間回路のブロック図である。この
2フィールドの補間回路は、圧縮画像の連続する2つの
フィールドA,Bに関してルミナンス信号の水平ライン期
間を表わすサンプルを発生させるためにサブサンプリン
グされたルミナンス信号の1つのフィールドからの連続
する水平ライン期間を平均化する。この補間回路40は、
フィールドAおよびフィールドBについてのサンプルを
それぞれ発生する2つの回路200および260を含んでい
る。2つのフィールドについてのサンプルは出力信号
Y′を介して発生される。また、この補間回路40は、信
号Y′が有効データを伝送する時およびそのデータがど
のフィールドに属するかを示す時メモリ駆動信号MEY
よびフィールド判別信号FIDYを発生する。 第2図の回路200において、サブサンプリング回路37
から供給されるサブサンプリングされたルミナンス信号
Yは、マルチプレクサ210の入力端子D0およびサンプル
乗算器212に供給される。乗算器212は、その入力ポート
に供給されるサンプル値に4の因数を掛ける。乗算器21
2から供給されるサンプルは加算器214の一方の入力ポー
トに供給される。加算器214の他方の入力ポートは、1
−H遅延要素218からのサンプルを受け取るように結合
される。加算器214の出力サンプルは、その入力ポート
に供給されるサンプルを8で割る除算器216に供給され
る。除算器216から供給されるサンプルは、マルチプレ
クサ210の入力ポートD1に供給される。マルチプレクサ2
10の入力ポートD2は、例えば、零のディジタル値を供給
する一定値の源220に結合される。マルチプレクサ210
は、副の水平同期信号AH SYNCのパルスを計数するモジ
ュロ3のカウンタ250により制御される。このカウンタ2
50から発生される値が0,1,2の時、マルチプレクサ210
は、各入力ポートD0,D1,D2に供給される信号をその出力
ポートに供給するように条件づけられる。マルチプレク
サ210から供給される信号は、1−H遅延要素218に供給
される。遅延要素218は、例えば、十分な数の記憶セル
を有し、サブサンプリングされたルミナンス信号の1水
平ライン期間を保持するシフトレジスタである。遅延要
素218から供給される遅延信号は、先に述べたように加
算器214に供給され、また加算器222の第1の入力ポート
にも供給される。サブサンプリングされたルミナンス信
号Yは、乗算器224において3が掛けられ、次いで除算
器226において8で割られる。除算器226の出力信号は、
加算器222の第2の入力ポートに供給される。回路200の
出力信号である加算器222から発生される信号は、マル
チプレクサ254の入力ポートD2に供給される。マルチプ
レクサ254は、カウンタ250から発生される信号の値がそ
れぞえ0,1,2の時、零の値、回路260から供給される信号
もしくは回路200から供給される信号のどれかを供給す
るように条件づけられる。 回路260において、サブサンプリングされたルミナン
ス信号Yは、マルチプレクサ230の入力端子D2および乗
算器232に供給される。乗算器232は、その入力ポートに
供給されるサンプル値に4の因数を掛ける。乗算器232
の出力サンプルは、加算器234の一方の入力ポートに供
給され、加算器234の他方の入力ポートは、乗算器236に
より3の因数が掛けられた1−H遅延要素からのサンプ
ルを受け取るように結合される。加算器234から供給さ
れるサンプは、8でサンプルを割り、その結果得られる
サンプルをマルチプレクサ230の入力ポートD0に供給す
る除算器238に供給される。マルチプレクサ230の入力ポ
ートD1は、ディジタルの一定値、例えば、零を供給する
一定値の源242に結合される。マルチプレクサ230は、カ
ウンタ250から供給される信号の値が0,1,2の時、D0,D1,
D2の入力ポートに供給されるサンプルをその出力ポート
にそれぞれ結合するようにカウンタ250により条件づけ
られる。マルチプレクサ230の出力ポートは、1−H遅
延要素240の入力ポートに結合される。遅延要素218と同
じものでよい遅延要素240は、サブサンプリングされた
ルミナンス信号Yの1水平ライン期間を表わすサンプル
を保持するのに十分な数の記憶セルを含んでいる。1−
H遅延要素240の出力ポートは、先に述べたように乗算
器236に結合され、また加算器244の一方の入力ポートに
結合される。加算器244の他方の入力ポートは、除算器2
46で1/8の因数が掛けられるサブサンプリングされたル
ミナンス信号Yを受け取るように結合される。回路260
の出力信号である加算器244から供給される出力信号
は、マルチプレクサ254の入力ポートD1に供給される。 また、モジュロ3のカウンタ250から供給される信号
は、メモリ駆動信号MEYおよびフィールド判別信号FIDY
を発生する制御回路252に供給される。メモリ駆動信号M
EYは、カウンタ250から発生される信号が1または2の
値を有するとき論理“1"であり、またカウンタ250から
発生される信号が0の値を有するとき論理“0"である。
信号FIDYは、カウンタ250から発生される信号が1,2の値
を有する時それぞれ論理“1"と論理“0"である。 回路200は次のように作動する。カウンタ250から発生
される信号の値が0の時、サブサンプリングされたルミ
ナンス信号Yは、マルチプレクサ210により1−H遅延
要素218に結合される。1水平ライン期間の後、カウン
タの値は1に変化し、遅延要素218からのサンプルは、
すぐ後に続くラインからのルミナンス信号Yを4倍した
ものに加算器214により加算される。その結果として生
じるサンプルは除算器216において8で割られ、1−H
遅延要素218に貯えられる。次に続くライン期間の間、
カウンタ250により発生される値は2であり、2つの前
の水平ライン期間からのサンプルの重み付けされた平均
を表わす1−H遅延要素218からのサンプルは、現水平
ライン期間からのルミナンス・サンプルY(3/8が掛け
られた)に加算器222において加算される。先に説明し
たルミナンス信号についての連続する3つのライン期間
にL1,L2,L3の符号を割り当てると、カウンタ250の値が
2の時、加算器222から発生されるサンプル・ラインLA
は次式で表わされる。 LA=(4*L2+3*L3+L1)/8 (1) 回路260を同様に解析すると、カウンタ250の出力信号
が1の時、加算器244から発生されるサンプル・ラインL
Bが次式で表わされることが分かる。 LB=(4*L4+3*L3+L5)/8 (2) ここで、L4とL5はラインL3に続く2つの連続するライ
ンに割り当てられた符号である。 第3図は、サブサンプリングされたルミナンス信号Y
のラインに対して、補間されたサブサンプリングされた
ルミナンス信号Y′のラインの実際の空間的な位置を示
す図である。これらの実際上の位置は補間サンプルを発
生させるために使われる重み付け因数によって決まる。
第3図において、(1)式のラインLAに相当するライン
A1は、ラインL2より下に1/4ラインであり、ラインL3よ
り上に3/4ラインである。同様に、(2)式のラインLB
に相当するラインB1は、ラインL3より下に3/4ラインで
あり、L4より上に1/4ラインである。この相対間隔は、
1:3の割合で効果的に垂直サブサンプリングされるライ
ンが挿入画像に表示されるとき使われるのと同じ間隔で
ある。再生画像において空間的に正確なルミナンス・サ
ンプルのラインを発生させることに加えて、補間回路40
は、垂直サブサンプリングに起因して生じる折返し歪み
を減少させる折返し雑音防止フィルタ(すなわち、垂直
低減通過フィルタ)として作動する。サンプル・ライン
は、入力サンプルの3つの連続するラインが出力サンプ
ルの1ラインを発生するために重み付けされた平均値で
合成されるので垂直方向に低減通過瀘波される。 第1図を参照すると、2フィールドの補間回路40によ
り発生される、補間されたサブサンプリングされたルミ
ナンス信号Y′、メモリ駆動信号MEYおよびフィールド
判別信号FIDYはそれぞれルミナンス用フレームメモリ42
に供給される。メモリ42は、信号MEYおよびFIDYにより
制御され、また副の垂直および水平同期信号それぞれAV
SYNCおよびAH SYNCにより制御され、信号Y′のサンプ
ルが有効であり(MEY=1)、適当なフィールド(FIDY
=1または0)にある時だけ信号Y′のサンプルを貯え
る。メモリ42のアドレス・カウンタは、例えば、信号AV
SYNCによりリセットされ、信号AH SYNCにより増加さ
れ、3で割られ、アドレス値の最上位ビットは信号FID
により与えられる。このように動作して、メモリ42は、
サブサンプリングされ、補間されたルミナンス・サンプ
ルY′が発生されるとき、それらを正しい順序で別個の
フィールドに貯える。また、メモリ42は、主のビデオ信
号に同期して表示用のメモリからサンプルを読み出す回
路(図示せず。)により制御される。多画面テレビジョ
ンのディレクトリイ表示に使われる主のビデオ信号が内
部的に発生される同期信号を含んでいることは、ディジ
タルのテレビジョン回路を設計する技術分野の当業者に
は容易に理解できる。挿入画像が静止している時、フィ
ールドAを表わすサンプルは、主のビデオ信号の1フィ
ールド期間の間に読み出されて表示され、フィールドB
を表わすサンプルは、主のビデオ信号のすぐ後に続くフ
ィールド期間の間に読み出されて表示される。従って、
圧縮画像のフィールドAおよびBは、通常のインターレ
ース方式で表示される。このシーケンスは静止画像が表
示されている限り繰り返される。静止挿入画像が表示さ
れている間、メモリにデータが何も書き込まれないの
で、メモリ42にサンプルを書き込んだり、読み出したり
することを同時に実行しようとすることに因る競合の可
能性はない。 しかしながら、競合の可能性が存在し、挿入画像が動
画像の時は、メモリにデータを書き込む動作およびデー
タを読み出す動作は同期化されることが望ましい。ピク
チャーインピクチャーの表示システムに使われるメモリ
の読み出しおよび書き込みを同期化する回路は、前記の
米国特許第4,652,908号明細書中に開示されている。 メモリ42から発生されるサンプルは、副の信号のサブ
サンプリングされ補間されたルミナンス・サンプルを表
わすアナログ信号YAを発生させるディジタル/アナログ
変換器(以下、DA変換器という。)52に供給される。こ
の信号はマトリックス58に供給される。マトリックス58
に供給される他の2つの入力信号は、サブサンプリング
され補間された色差信号IAおよびQAのアナログ信号の変
形信号である。これらの信号は、以下に述べる回路によ
りルミナンス/クロミナンス分離瀘波システム36から供
給されるクロミナンス・サンプルCから発生される。 クロミナンス・サンプルCは、例えば、ベースバンド
の同相Iおよび直角位相Qの色差信号を発生させるため
に、サンプル・データのクロミナンス帯域信号を同期的
に復調するクロミナンス信号復調器38に供給される。信
号IおよびQは、1:3の割合で各色差信号をサブサンプ
リングするサブサンプリング回路39および41にそれぞれ
供給される。各々のサブサンプリング回路39および41か
ら発生されるサンプルは、2フィールドの補間回路44お
よび48にそれぞれ供給される。 補間回路44および48の各々は、第2図および第3図を
参照して先に述べた補間回路40と同じものでよい。補間
を実行するフィルタ44および48の動作は先に説明したも
のと同様である。しかしながら、色差信号を処理するた
めに、第2図に示すような補間フィルタを使用すると追
加される利点がある。先に述べたように、ルミナンス/
クロミナンス分離瀘波システム36から発生されるクロミ
ナンス信号Cは、クロミナンス帯域信号であり、従って
混り物のないクロミナンス信号ではない。信号Cは、瀘
波システム36のクロミナンス帯域通過フィルタ成分によ
り通過した周波数の帯域内における周波数を有するルミ
ナンス信号成分を含んでいる。クロミナンス信号に対す
るルミナンス信号の混入は、任意の連続する2つの水平
ライン期間において大体同じである。クロミナンス信号
が復調される時、復調する副搬送波の位相がラインから
ラインで反転するから、混入するルミナンス信号の極性
はラインからラインで反転する。従って、ルミナンス信
号成分は、連続するラインを平均化することによって実
質的に除去することができる。(1)式および(2)式
により記述される3つの連続するラインの重み付けされ
た平均は、連続する2つのラインの重み付けされない平
均とほぼ同じ効果を有する。従って、2フィールドの補
間回路44および48から発生される信号I′およびQ′の
ルミナンス信号の混入は、入力信号IおよびQのルミナ
ンス信号の混入よりも実質上より少ない。 補間回路44から発生されるサブサンプリングされ補間
された色差信号I′、メモリ駆動信号MEIおよびフィー
ルド判別信号FIDIは色差信号用フレームメモリ46に供給
される。同様に、サブサンプリングされ補間された色差
信号Q′、メモリ駆動信号MEQおよびフィールド判別信
号FIDQは、フィールドの補間回路48により色差信号用フ
レームメモリ50に供給される。先に述べたように、ルミ
ナンス信号用フレームメモリ42と同様なフレームメモリ
46および50は、圧縮された副の画像の色差信号成分の連
続する2つのフィールドを表わすサンプルを貯える。フ
レームメモリ46および50から供給されるディジタル信号
は、DA変換器54および56によりそれぞれアナログ信号IA
およびQAに変換される。信号IAおよびQAは先に述べたよ
うにマトリックス回路58に供給される。マトリックス回
路58は、これらの色差信号およびルミナンス信号YAを処
理し、圧縮された副の画像を表わす赤、緑、青の各原色
信号、すなわち信号RA,GA、およびBAを発生させる。こ
れらの信号は、ピクチャーインピクチャー表示を行なう
ために主の原色信号Rm,Gm、およびBmの代わりに使われ
る。 この明細書で説明したシステムは1:3のサブサンプリ
ング比を使用するものであるが、本発明は他のサブサン
プリング比を使用するビデオ信号処理回路で実施するこ
とも考えられる。例えば、1:4のサブサンプリングの比
が使用されると、2フィールドの補間回路で使用される
平均化回路は、サブサンプリングされた信号の連続する
ラインの最初の一対を平均してフィールドAについて補
間ラインを発生させ、サブサンプリングされた信号の連
続するラインの次の一対を平均してフィールドBについ
て対応する補間ラインを発生させる。
【図面の簡単な説明】 第1図は、副の信号から発生される静止画像を主の画像
中に挿入画像として生じさせる回路を含んでいるビデオ
信号処理システムのブロック図である。 第2図は、第1図に示すビデオ信号処理システムで使用
され、本発明の一実施例を具体化する2フィールドの垂
直補間回路のブロック図である。 第3図は、元の画像信号および圧縮画像信号のサンプル
・ラインのグラフ表示図であり、これは本発明の動作原
理を説明するのに有効である。 10……主の複合ビデオ信号源、30……副の複合ビデオ信
号源、36……ルミナンス/クロミナンス(Y/C)分離瀘
波システム、37……サブサンプリング回路、40……2フ
ィールドの補間回路、200……フィールドAについての
サンプルを発生する回路、260……フィールドBについ
てのサンプルを発生する回路。

Claims (1)

  1. (57)【特許請求の範囲】 1.1フィールド期間の入力ビデオ信号を処理して、圧
    縮画像を表わし1フレームを構成する第1および第2の
    フィールド期間を有する出力ビデオ信号を発生する、テ
    レビジョン信号処理回路であって、 前記入力ビデオ信号の前記1フィールド期間内の連続す
    る水平ラインを表わすサンプルを供給するサンプル・デ
    ータ信号源と、 前記サンプル・データ信号源に結合され、サンプル・ス
    ケーリング/合成手段を含む補間回路であって、前記水
    平ラインの第1のライン・グループを形成する、入力ビ
    デオ信号の前記1フィールド期間内の連続する複数の水
    平ライン期間の間に生じるサンプルを合成し、前記出力
    ビデオ信号の第1のフィールド期間の1水平ラインを構
    成するサンプルを発生すると共に、1フィールド期間よ
    りも短い期間だけ前記水平ラインの第1のライン・グル
    ープから時間的にずれている前記水平ラインの第2のラ
    イン・グループを形成する、入力ビデオ信号の前記1フ
    ィールド期間内の連続する複数の水平ライン期間の間に
    生じるサンプルを合成し、前記出力ビデオ信号の第2の
    フィールド期間の1水平ラインを構成するサンプルを発
    生する、前記補間回路とを具えた、前記テレビジョン信
    号処理回路。 2.前記第1のライン・グループを形成する水平ライン
    と、前記第2のライン・グループを形成する水平ライン
    とが、共通の水平ラインを有する、特許請求の範囲第1
    項記載のテレビジョン信号処理回路。
JP62253938A 1986-10-10 1987-10-09 テレビジョン信号処理回路 Expired - Fee Related JP2852743B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US917911 1986-10-10
US06/917,911 US4750039A (en) 1986-10-10 1986-10-10 Circuitry for processing a field of video information to develop two compressed fields

Publications (2)

Publication Number Publication Date
JPS63104582A JPS63104582A (ja) 1988-05-10
JP2852743B2 true JP2852743B2 (ja) 1999-02-03

Family

ID=25439495

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62253938A Expired - Fee Related JP2852743B2 (ja) 1986-10-10 1987-10-09 テレビジョン信号処理回路

Country Status (6)

Country Link
US (1) US4750039A (ja)
EP (1) EP0263670B2 (ja)
JP (1) JP2852743B2 (ja)
KR (1) KR960006532B1 (ja)
DE (1) DE3776059D1 (ja)
HK (1) HK11397A (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4821086A (en) * 1987-10-28 1989-04-11 Rca Licensing Corporation TV receiver having in-memory switching signal
JPH01246978A (ja) * 1988-03-28 1989-10-02 Toshiba Corp 画像情報受信表示装置
KR910004274B1 (ko) * 1988-04-16 1991-06-25 삼성전자 주식회사 픽처-인-픽처에 있어서 복수화면 회전 이동 간격 제어회로 및 제어방법
JPH0254688A (ja) * 1988-08-19 1990-02-23 Toshiba Corp 文字多重放送受信機内蔵のカラーテレビジョン受像機
DE68912095D1 (de) * 1988-10-31 1994-02-17 Nec Corp Bildgrössenreduzierungsschaltung zur Reduzierung eines Bildes normaler Grösse in eine kleinere Fläche.
US5018167A (en) * 1989-06-26 1991-05-21 Perelman Frank M Modem employing pulse width modulation for data transmission
US4987493A (en) * 1989-08-01 1991-01-22 Rca Licensing Corporation Memory efficient interlace apparatus and method as for a picture in a picture display
JPH03113984A (ja) * 1989-09-27 1991-05-15 Pioneer Electron Corp 2画面用映像信号処理回路
JP2765188B2 (ja) * 1990-05-28 1998-06-11 松下電器産業株式会社 信号処理回路
US6104863A (en) 1990-08-17 2000-08-15 Samsung Electronics Co., Ltd. Video signal encoded with additional detail information
US5557302A (en) * 1990-09-10 1996-09-17 Next, Inc. Method and apparatus for displaying video data on a computer display
JPH04180373A (ja) * 1990-11-14 1992-06-26 Matsushita Electric Ind Co Ltd 二画面テレビジョン受像機
US5293540A (en) * 1991-07-29 1994-03-08 Nview Corporation Method and apparatus for merging independently generated internal video with external video
EP0555756A3 (en) * 1992-02-10 1994-06-22 Hitachi Ltd Colour video signal processing method and device
TW335241U (en) * 1992-11-30 1998-06-21 Thomson Consumer Electronics A video display system
JP3801242B2 (ja) * 1995-10-31 2006-07-26 株式会社日立製作所 縮小画像表示装置
US5793426A (en) * 1996-06-24 1998-08-11 Tektronix, Inc. Video compression enhancement
US5838385A (en) * 1996-08-30 1998-11-17 Texas Instruments Incorporated Sampling analog video signal for secondary images
JP3349638B2 (ja) * 1996-11-15 2002-11-25 シャープ株式会社 表示装置を駆動する方法および回路
JP4300446B2 (ja) 1998-10-20 2009-07-22 ソニー株式会社 画像処理装置及び画像処理方法
EP1292133A1 (en) * 2001-09-06 2003-03-12 Koninklijke Philips Electronics N.V. Multi-picture display
KR101681059B1 (ko) * 2009-09-22 2016-12-01 삼성전자주식회사 밝기 신호와 색차 신호간의 크로스토크를 최소화하는 비디오 신호 생성 장치 및 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61163778A (ja) * 1985-01-14 1986-07-24 Matsushita Electric Ind Co Ltd 2画面テレビジヨン受像機

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS551743A (en) * 1978-06-19 1980-01-08 Matsushita Electric Ind Co Ltd Television receiver
JPS5568772A (en) * 1978-11-20 1980-05-23 Sony Corp Television picture receiver
US4322750A (en) * 1979-05-08 1982-03-30 British Broadcasting Corporation Television display system
US4298888A (en) * 1979-06-08 1981-11-03 Hughes Aircraft Company Non-interlaced to interlaced format video converter
GB2132443A (en) * 1982-12-22 1984-07-04 Philips Electronic Associated Television transmission system
US4583113A (en) * 1983-08-26 1986-04-15 Rca Corporation Progressive scan television display system employing interpolation in the luminance channel
GB8333245D0 (en) * 1983-12-13 1984-01-18 British Broadcasting Corp Video signal processing
US4623915A (en) * 1984-09-21 1986-11-18 Rca Corporation Apparatus for processing multiple time division multiplexed asynchronous composite video signals
US4627333A (en) * 1984-11-27 1986-12-09 The Andersons Storage structure
US4652908A (en) * 1985-03-25 1987-03-24 Rca Corporation Filtering system for processing a reduced-resolution video image

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61163778A (ja) * 1985-01-14 1986-07-24 Matsushita Electric Ind Co Ltd 2画面テレビジヨン受像機

Also Published As

Publication number Publication date
DE3776059D1 (de) 1992-02-27
US4750039A (en) 1988-06-07
EP0263670B1 (en) 1992-01-15
EP0263670A1 (en) 1988-04-13
JPS63104582A (ja) 1988-05-10
EP0263670B2 (en) 1996-08-28
HK11397A (en) 1997-02-05
KR880005806A (ko) 1988-06-30
KR960006532B1 (ko) 1996-05-17

Similar Documents

Publication Publication Date Title
JP2852743B2 (ja) テレビジョン信号処理回路
US4712130A (en) Chrominance signal frequency converter as for a pix-in-pix television receiver
US5117289A (en) Real-time video image converter
EP0868090B1 (en) Digital video camera apparatus and recording apparatus
JP2715172B2 (ja) 信号濾波装置
JP2696695B2 (ja) ビデオ信号処理システム
US5070395A (en) Television signal system conversion apparatus
SE447323B (sv) System for att astadkomma en bild av ett motiv som linjeavsoks med linjesprangsavsokning
CA1230669A (en) Progressive scan television display system
US6040869A (en) Method and apparatus for converting an interlace-scan video signal into a non-interlace-scan video signal
JP2661915B2 (ja) 垂直ビデオ信号フィルタ装置
JPS63148785A (ja) テレビジョン装置
JP2889276B2 (ja) 映像信号の方式変換装置
JP3405208B2 (ja) 分割マルチ画面表示装置
US4953009A (en) Signal separator having function of subsampling digital composite video signal
JP2000506350A (ja) 静止フレーム動作期間に補助画像における空間的継ぎ目を除去するために補助画像をサンプリングして主画像とともに表示する装置
CA1313705B (en) Progresive scan television display system
JPH0759027A (ja) ピクチャー・イン・ピクチャー回路
KR0186137B1 (ko) 영상신호처리기의 휘도/색신호 분리회로
KR100219581B1 (ko) 신호변환장치에있어서의색신호처리회로
JPS6051091A (ja) テレビジヨン信号変換装置
JPH06319090A (ja) 子画面発生装置
JPH07231417A (ja) 画像処理装置
JPH0324881A (ja) 映像信号処理装置
JPH04238482A (ja) テレビジョン信号変換装置

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees