JPH04180373A - 二画面テレビジョン受像機 - Google Patents
二画面テレビジョン受像機Info
- Publication number
- JPH04180373A JPH04180373A JP2309384A JP30938490A JPH04180373A JP H04180373 A JPH04180373 A JP H04180373A JP 2309384 A JP2309384 A JP 2309384A JP 30938490 A JP30938490 A JP 30938490A JP H04180373 A JPH04180373 A JP H04180373A
- Authority
- JP
- Japan
- Prior art keywords
- screen
- signal
- output
- memory
- aspect ratio
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 60
- 230000006835 compression Effects 0.000 abstract description 5
- 238000007906 compression Methods 0.000 abstract description 5
- 238000006243 chemical reaction Methods 0.000 description 16
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 7
- 230000001360 synchronised effect Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000008929 regeneration Effects 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Systems (AREA)
- Studio Circuits (AREA)
- Processing Of Color Television Signals (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、アスペクト比4:3の画面の中に横長の画面
が挿入されているような映像ソフトが子画面信号入力端
子に入力された場合に対応する、二画面テレビジョン受
像機に関するものである。
が挿入されているような映像ソフトが子画面信号入力端
子に入力された場合に対応する、二画面テレビジョン受
像機に関するものである。
従来の技術
近年、横長のアスペクト比の映像ソフトの増加に伴い、
二画面テレビジョン受像機の子画面にそのような映像を
映し出すことか考案されている。
二画面テレビジョン受像機の子画面にそのような映像を
映し出すことか考案されている。
たとえば、特開平1−303996号公報に記載された
ようなものである。
ようなものである。
以下、第7図、第8図を参照しながら、上述した従来の
二画面テレビジョン受像機の一例について説明する。第
7図は4:3のアスペクト比のテレビジョン受像機の画
面Eに、アスペクト比9月6=9の横長の子画面Fを出
画した場合の画面の状態を示したものであり、第8図は
この従来例の二画面テレビジョン受像機の回路構成を示
したものである。
二画面テレビジョン受像機の一例について説明する。第
7図は4:3のアスペクト比のテレビジョン受像機の画
面Eに、アスペクト比9月6=9の横長の子画面Fを出
画した場合の画面の状態を示したものであり、第8図は
この従来例の二画面テレビジョン受像機の回路構成を示
したものである。
第8図において、8■は1G=9のアスペクト比を持つ
高品位テレビジョン信号の入力端子、82は走査線数1
125本/フレームの高品位テレビジョン信号を525
本/フレームのNTSC信号に変換する走査線変換回路
、83は高品位テレビジョン信号を子画面に圧縮する水
平・垂直圧縮回路、84は走査変換回路82の出力の親
画面信号と水平・垂直圧縮回路83の出力の子画面信号
とを合成する画面合成回路、85は4:3のアスペクト
比の表示装置である。
高品位テレビジョン信号の入力端子、82は走査線数1
125本/フレームの高品位テレビジョン信号を525
本/フレームのNTSC信号に変換する走査線変換回路
、83は高品位テレビジョン信号を子画面に圧縮する水
平・垂直圧縮回路、84は走査変換回路82の出力の親
画面信号と水平・垂直圧縮回路83の出力の子画面信号
とを合成する画面合成回路、85は4:3のアスペクト
比の表示装置である。
このように構成された二画面テレビジョン受像機につい
て、以下その動作について説明する。
て、以下その動作について説明する。
まず、走査線変換回路82ては、走査線数を変換すると
ともに、表示装置85のアスペクト比に合わせて、高品
位テレビジョン信号入力端子81から入力されたアスペ
クト比16:9の映像信号の両端を削除して4・3とす
る。したかって、表示装置85の親画面では、画面の両
端は見る三とができない。
ともに、表示装置85のアスペクト比に合わせて、高品
位テレビジョン信号入力端子81から入力されたアスペ
クト比16:9の映像信号の両端を削除して4・3とす
る。したかって、表示装置85の親画面では、画面の両
端は見る三とができない。
水平・垂直圧縮回路83では、高品位テレビジョン信号
入力端子81から入力された映像信号を、画面両端を削
除することなく子画面サイズに圧縮する。
入力端子81から入力された映像信号を、画面両端を削
除することなく子画面サイズに圧縮する。
したがって、第7図の従来の二画面テレビジョン受像機
の出画例に示すように、子画面Fでは、横長の映像信号
の全情報を映し出すことができる。
の出画例に示すように、子画面Fでは、横長の映像信号
の全情報を映し出すことができる。
発明か解決しようとする課題
上記の従来例では、入力される映像ソフトが、高品位テ
レビジョン信号のように、元々、横長であることを前提
としていた。しかしなから、最近、映画用に作成した横
長の画面サイズの映像ソフトを、4:3のアスペクト比
の画面に挿入して供給することがしばしば行われている
。これは、現行の4:3のアスペクト比のテレビジョン
受像機の画面で、映画の全情報を失うことなく表示する
ことを意図したソフトである。上記の従来例では、この
ような映像ソフトへの対応を想定していないという問題
かあった。
レビジョン信号のように、元々、横長であることを前提
としていた。しかしなから、最近、映画用に作成した横
長の画面サイズの映像ソフトを、4:3のアスペクト比
の画面に挿入して供給することがしばしば行われている
。これは、現行の4:3のアスペクト比のテレビジョン
受像機の画面で、映画の全情報を失うことなく表示する
ことを意図したソフトである。上記の従来例では、この
ような映像ソフトへの対応を想定していないという問題
かあった。
本発明は上記問題を解決するもので、アスペクト比4:
3の画面の中に横長の画面が挿入されているような映像
ソフトが子画面信号入力端子に人力されている場合に対
応できる二画面テレビジョン受像機を提供することを目
的とするものである。
3の画面の中に横長の画面が挿入されているような映像
ソフトが子画面信号入力端子に人力されている場合に対
応できる二画面テレビジョン受像機を提供することを目
的とするものである。
課題を解決するための手段
上記課題を解決するために本発明の二画面テレビジョン
受像機は、子画面信号の入力端子から入力される映像信
号の一画面分の記憶容量を持つ画面メモリと、前記画面
メモリの出力に接続されたラインメモリと、前記画面メ
モリの出力と前記ラインメモリの出力とに接続された乗
算器と、前記乗算器の各出力の和をとる加算器と、親画
面信号の入力端子から入力された信号と前記加算器の出
力とを切り替える信号切換え器を備えたものである。
受像機は、子画面信号の入力端子から入力される映像信
号の一画面分の記憶容量を持つ画面メモリと、前記画面
メモリの出力に接続されたラインメモリと、前記画面メ
モリの出力と前記ラインメモリの出力とに接続された乗
算器と、前記乗算器の各出力の和をとる加算器と、親画
面信号の入力端子から入力された信号と前記加算器の出
力とを切り替える信号切換え器を備えたものである。
作 用
本発明は上記した構成によって、画面メモリの読み出し
を親画面信号の同期に合わせて制御する出力制御部と乗
算器の乗算係数を連動して切り替えることにより、次の
3つの子画面の出画モードを選択できる。
を親画面信号の同期に合わせて制御する出力制御部と乗
算器の乗算係数を連動して切り替えることにより、次の
3つの子画面の出画モードを選択できる。
(1) 4 : 3のアスペクト比の子画面をそのまま
表示し、その中に横長の画面を入れる。
表示し、その中に横長の画面を入れる。
(2)上記(+1の子画面の中の映像が載っていない上
下の部分を削除し、子画面を16=9のアスペクト比で
表示する。
下の部分を削除し、子画面を16=9のアスペクト比で
表示する。
(3)上記(2)の子画面の高さを上記(11の子画面
の高さと等しくなるよう拡大して、16:9のアスペク
ト比で表示する。
の高さと等しくなるよう拡大して、16:9のアスペク
ト比で表示する。
(1)の表示方法ならば、入力された映像信号の状態そ
のままに見ることができ、(2)の方法ならば、映像の
ない部分を削除するので、親画面の隠れる部分を少なく
でき、(3)の方法ならば、元々169の映像ソフトと
同し大きさの子画面で表示できる。
のままに見ることができ、(2)の方法ならば、映像の
ない部分を削除するので、親画面の隠れる部分を少なく
でき、(3)の方法ならば、元々169の映像ソフトと
同し大きさの子画面で表示できる。
実施例
以下本発明の一実施例の二画面テレビジョン受像機につ
いて、図面を参照しなから説明する。
いて、図面を参照しなから説明する。
第1図は本発明の一実施例の二画面テレビジョン受像機
の回路ブロック図、第2図、第3図、第4図は同二画面
テレビジョン受像機の出画例である。第2図はアスペク
ト比4:3の子画面への中に横長の映像を表示したもの
であり、斜線部が横長の映像部分Bを示し、それ以外の
部分は通常、灰色等の単色か映像ソフト作成時に付加さ
れている。第3図は第2図の斜線部の横長の映像部分の
みを子画面Cとして表示したものであり、親画面の隠れ
る部分を少なくしたものである。第4図は第3図の子画
面Cの高さを第2図の子画面Aと等しくなるように拡大
し、横長の映像を拡大子画面りとして表示したものであ
る。
の回路ブロック図、第2図、第3図、第4図は同二画面
テレビジョン受像機の出画例である。第2図はアスペク
ト比4:3の子画面への中に横長の映像を表示したもの
であり、斜線部が横長の映像部分Bを示し、それ以外の
部分は通常、灰色等の単色か映像ソフト作成時に付加さ
れている。第3図は第2図の斜線部の横長の映像部分の
みを子画面Cとして表示したものであり、親画面の隠れ
る部分を少なくしたものである。第4図は第3図の子画
面Cの高さを第2図の子画面Aと等しくなるように拡大
し、横長の映像を拡大子画面りとして表示したものであ
る。
第1図において、1はアスペクト比4:3の画面の中に
横長の画面か挿入されているような映像ソフトか入力さ
れる子画面信号入力端子、2は親画面信号入力端子、3
は親画面信号の入力端子2より入力された映像信号から
水平・垂直の同期信号を再生する同期再生回路部、4は
千載画面信号の入力端子1より入力された映像信号から
水平・垂直の同期信号を再生する同期再生回路部、5は
同期再生回路部3の出力信号を入力としてメモリの制御
を行う出力制御部、6は同期再生回路部4の出力信号を
大ノコとしてメモリの制御を行う入力制御部、7は千載
画面信号の入力端子lより入力された映像信号の水平・
垂直の帯域制限をする空間フィルタ、8は空間フィルタ
7から出力された映像信号を水平・垂直に間引いた一画
面分を記憶する容量を持った画面メモリ、9は画面メモ
リ8から出力された映像信号の一水平期間を記憶するラ
インメモリ、lOは画面メモリ8の出力をに倍(K≦1
)する第1の乗算器、11はラインメモリ9の出力を5
倍(J≦1.J+に=1)する第2の乗算器、12は乗
算器10と乗算器11の出力の和をとる加算器、13は
親画面の表示領域では親画面信号入力端子2を、子画面
の表示領域では加算器12の出力を選択する信号切換え
器、14は映像信号を表示する表示装置である。
横長の画面か挿入されているような映像ソフトか入力さ
れる子画面信号入力端子、2は親画面信号入力端子、3
は親画面信号の入力端子2より入力された映像信号から
水平・垂直の同期信号を再生する同期再生回路部、4は
千載画面信号の入力端子1より入力された映像信号から
水平・垂直の同期信号を再生する同期再生回路部、5は
同期再生回路部3の出力信号を入力としてメモリの制御
を行う出力制御部、6は同期再生回路部4の出力信号を
大ノコとしてメモリの制御を行う入力制御部、7は千載
画面信号の入力端子lより入力された映像信号の水平・
垂直の帯域制限をする空間フィルタ、8は空間フィルタ
7から出力された映像信号を水平・垂直に間引いた一画
面分を記憶する容量を持った画面メモリ、9は画面メモ
リ8から出力された映像信号の一水平期間を記憶するラ
インメモリ、lOは画面メモリ8の出力をに倍(K≦1
)する第1の乗算器、11はラインメモリ9の出力を5
倍(J≦1.J+に=1)する第2の乗算器、12は乗
算器10と乗算器11の出力の和をとる加算器、13は
親画面の表示領域では親画面信号入力端子2を、子画面
の表示領域では加算器12の出力を選択する信号切換え
器、14は映像信号を表示する表示装置である。
このように構成された二画面テレビジョン受像機につい
て、以下その動作を、3つの子画面の表示モード別に説
明する。
て、以下その動作を、3つの子画面の表示モード別に説
明する。
(1)第2図に示したようなアスペクト比4:3の子画
面表示の場合については、従来より広く行われてきた方
法と同しである。画面メモリ8に映像信号を書き込む場
合、子画面の圧縮比に応して画素数や走査線数を間引く
。空間フィルタ7は間引く際の折り返し歪みを低減する
ためのもので、水平ロウパスフィルタと垂直ロウパスフ
ィルタで構成される。画面メモリ8への書き込みは入力
制御部6により、子画面信号の同期に合わせて制御され
る。画面メモリ8からの読み出しは出力制御部5により
、親画面信号の同期に合わせて制御される。乗算器IO
の乗算係数K = 1 、乗算器110乗算係数J=0
と設定し、結局、画面メモリ8の出力を子画面信号とし
て信号切換え器13に供給する。
面表示の場合については、従来より広く行われてきた方
法と同しである。画面メモリ8に映像信号を書き込む場
合、子画面の圧縮比に応して画素数や走査線数を間引く
。空間フィルタ7は間引く際の折り返し歪みを低減する
ためのもので、水平ロウパスフィルタと垂直ロウパスフ
ィルタで構成される。画面メモリ8への書き込みは入力
制御部6により、子画面信号の同期に合わせて制御され
る。画面メモリ8からの読み出しは出力制御部5により
、親画面信号の同期に合わせて制御される。乗算器IO
の乗算係数K = 1 、乗算器110乗算係数J=0
と設定し、結局、画面メモリ8の出力を子画面信号とし
て信号切換え器13に供給する。
信号切換え器13の切換え制御は出力制御部5により行
い、画面メモリ8を読んでいる期間に対応するときに加
算器12の側に、それ以外の期間は親画面信号入力端子
2の側に接続する。
い、画面メモリ8を読んでいる期間に対応するときに加
算器12の側に、それ以外の期間は親画面信号入力端子
2の側に接続する。
(2+第3図に示したようなアスペクト比16.9の子
画面表示の場合については、基本的には上述した(1)
のアスペクト比4:3の子画面表示の場合と同しである
。異なるのは、画面メモリ8の読み出し制御を行う出力
制御部5において、子画面の上下の端で映像の載ってい
ない部分ては読み出しを禁止する点にある。
画面表示の場合については、基本的には上述した(1)
のアスペクト比4:3の子画面表示の場合と同しである
。異なるのは、画面メモリ8の読み出し制御を行う出力
制御部5において、子画面の上下の端で映像の載ってい
ない部分ては読み出しを禁止する点にある。
(3)第4図に示したようなアスペクト比16:9で拡
大した子画面表示の場合について説明する。垂直方向に
子画面を拡大するには、子画面の走査線数を上述の(2
)の場合よりも増さねばならない。走査線数の変換比率
を、以下、計算してみる。横長の映像部分のアスペクト
比を16=9とする。元々の子画面のアスペクト比は4
:3、つまり、16:12である。すなわち、子画面の
高さを等しくするには、9本の走査線から12本の走査
線を作る必要かある。4/3倍の変換比率である。
大した子画面表示の場合について説明する。垂直方向に
子画面を拡大するには、子画面の走査線数を上述の(2
)の場合よりも増さねばならない。走査線数の変換比率
を、以下、計算してみる。横長の映像部分のアスペクト
比を16=9とする。元々の子画面のアスペクト比は4
:3、つまり、16:12である。すなわち、子画面の
高さを等しくするには、9本の走査線から12本の走査
線を作る必要かある。4/3倍の変換比率である。
このような走査線変換の方法について、第5図の子画面
の走査線変換図を用いて説明する。第5図において、左
側の縦一列の○印は画面メモリ8の映像信号出力での走
査線であり、A()内の番号はその走査線が上から数え
て何番目かを示す。
の走査線変換図を用いて説明する。第5図において、左
側の縦一列の○印は画面メモリ8の映像信号出力での走
査線であり、A()内の番号はその走査線が上から数え
て何番目かを示す。
右側の縦一列の○印は走査線変換後に子画面に出画され
る走査線であり、B()内の番号はその走査線が上から
数えて何番目かを示す。走査線変換ではへの方の3本か
らBの方4本を作る。本実施例における走査線変換式は
次の通りである。
る走査線であり、B()内の番号はその走査線が上から
数えて何番目かを示す。走査線変換ではへの方の3本か
らBの方4本を作る。本実施例における走査線変換式は
次の通りである。
B (4n十〇)= Oy5 XA (3n十〇)
十〇、5 XA (3n+1) B (4n+1) = 0.75 XA(3n+1)
十〇、25 XA (3n+2) B (4n+2)= 1.OXA (3n+2
)B (4n+3)= 0.25 XA (3n+2
)十〇、75 XA (3m+0) ただし、m=n+1である。以後はこの繰り返しである
。たとえば、B(4n+1)の、A(3n+1)とA
(3n+2)とに対する係数の決め方は、空間的な位置
関係が B (4n+1) 〜A (3n+I) e:) I
B(4n+1)〜Δ(3n+2) < 3の割合に
なっていることから決めている。これにより垂直解像度
の劣化を押さえることができる。
十〇、5 XA (3n+1) B (4n+1) = 0.75 XA(3n+1)
十〇、25 XA (3n+2) B (4n+2)= 1.OXA (3n+2
)B (4n+3)= 0.25 XA (3n+2
)十〇、75 XA (3m+0) ただし、m=n+1である。以後はこの繰り返しである
。たとえば、B(4n+1)の、A(3n+1)とA
(3n+2)とに対する係数の決め方は、空間的な位置
関係が B (4n+1) 〜A (3n+I) e:) I
B(4n+1)〜Δ(3n+2) < 3の割合に
なっていることから決めている。これにより垂直解像度
の劣化を押さえることができる。
以上の説明は、走査線の空間的配置を中心に説明したが
、実際に回路を構成するときには、画面メモリ8の出力
での水平期間と、出画した子画面の水平期間とは等しい
のでメモリ制御に工夫が必要になる。
、実際に回路を構成するときには、画面メモリ8の出力
での水平期間と、出画した子画面の水平期間とは等しい
のでメモリ制御に工夫が必要になる。
メモリ制御の工夫について、第6図の子画面の走査線変
換の動作波形図を用いて説明する。
換の動作波形図を用いて説明する。
第6図において、波形aは同期再生回路部3の出力で、
親画面信号の水平同期パルスである。波形すは出力制御
部5の出力信号の−って、画面メモリ8の出力イネーブ
ルである。この出力レベルか1のとき画面メモリ8の読
み出しは禁止とする。
親画面信号の水平同期パルスである。波形すは出力制御
部5の出力信号の−って、画面メモリ8の出力イネーブ
ルである。この出力レベルか1のとき画面メモリ8の読
み出しは禁止とする。
波形Cは画面メモリ8の出力データである。図中のA(
’)の番号は第5図で使用した走査線の番号に対応させ
ている。波形dは出力制御部5の出力信号の−って、ラ
インメモリ9の入力イネーブルである。この出力レベル
かlのときラインメモリ9への書き込みを停止する。波
形eはラインメモリ9の出力データで、波形fは加算器
12の出力データである。
’)の番号は第5図で使用した走査線の番号に対応させ
ている。波形dは出力制御部5の出力信号の−って、ラ
インメモリ9の入力イネーブルである。この出力レベル
かlのときラインメモリ9への書き込みを停止する。波
形eはラインメモリ9の出力データで、波形fは加算器
12の出力データである。
以上の波形図を用いて、以下、走査線変換の回路動作を
説明する。画面メモリ8の出力イネーブル波形すは、四
水平期間の内−水平期間に渡って、lの出力レベルとな
っている。これに対応する期間、画面メモリ8の出力デ
ータ波形Cは、図中にXで示すように不定となる。ライ
ンメモリ9の入力イネーブル波形dは、波形すと同様に
四水平期間の内−水平期間に渡って、1の出力レベルと
なっている。これに対応する期間、ラインメモリ9は書
き込みが停止し、その次の水平周期では前の水平周期と
同じデータ出力がくり返されている。
説明する。画面メモリ8の出力イネーブル波形すは、四
水平期間の内−水平期間に渡って、lの出力レベルとな
っている。これに対応する期間、画面メモリ8の出力デ
ータ波形Cは、図中にXで示すように不定となる。ライ
ンメモリ9の入力イネーブル波形dは、波形すと同様に
四水平期間の内−水平期間に渡って、1の出力レベルと
なっている。これに対応する期間、ラインメモリ9は書
き込みが停止し、その次の水平周期では前の水平周期と
同じデータ出力がくり返されている。
図中ではA(3n+1)が2回くり返されている。
この部分以外は、画面メモリ8の出力データ波形Cを一
水平期間遅延させたのがラインメモリ9の出力データ波
形eである。
水平期間遅延させたのがラインメモリ9の出力データ波
形eである。
乗算器10の乗算係数にと乗算器11の乗算係数Jとは
、第5図で説明した走査線変換式にしたがって、計算す
る走査線ごとに次表のように設定する。
、第5図で説明した走査線変換式にしたがって、計算す
る走査線ごとに次表のように設定する。
たとえば、加算器12の出力データ波形fのB(4n十
〇)の水平周期において波形CはA (3n+1)、波
形eは八(3n+1)であるから、上表のように乗算器
10.11の乗算係数を設定すれば、走査線変換式とお
りの計算結果を加算器12の出力に得ることができる。
〇)の水平周期において波形CはA (3n+1)、波
形eは八(3n+1)であるから、上表のように乗算器
10.11の乗算係数を設定すれば、走査線変換式とお
りの計算結果を加算器12の出力に得ることができる。
このようにして、子画面の垂直方向の4/3倍拡大を実
現することができる。
現することができる。
なお、垂直方向の拡大にしたがって、水平方向も同じ比
率で拡大する必要がある。これについては、出力制御部
5の出力のうち、画面メモリ8に供給する読み出しクロ
ックとラインメモリ9に供給するクロックとを、第3図
の出画例よりも低い周波数とすることて実現できる。垂
直方向に4/3倍に拡大したときは、クロック周波数は
3/4倍とする。
率で拡大する必要がある。これについては、出力制御部
5の出力のうち、画面メモリ8に供給する読み出しクロ
ックとラインメモリ9に供給するクロックとを、第3図
の出画例よりも低い周波数とすることて実現できる。垂
直方向に4/3倍に拡大したときは、クロック周波数は
3/4倍とする。
以上のように本実施例によれば、3種類の出画モードの
子画面を、通常の二画面テレビジョン受像機の画面メモ
リの出力部に、ラインメモリと少しの回路を付加するだ
けで実現できる。
子画面を、通常の二画面テレビジョン受像機の画面メモ
リの出力部に、ラインメモリと少しの回路を付加するだ
けで実現できる。
なお、表示装置のアスペクト比は、4:3ても、横長で
も、本実施例は適用できる。また、親画面領域と子画面
領域との重なりの有無も関係しない。
も、本実施例は適用できる。また、親画面領域と子画面
領域との重なりの有無も関係しない。
本実施例では、ラインメモリと乗算器の数は1個とした
が、垂直方向の折り返しを防ぐ目的て2個以上としても
良い。この場合、2個以上のラインメモリは画面メモリ
に直列に接続され、これらうインメモリの出力はそれぞ
れ乗算器に接続されて取り出され、それぞれの乗算器の
出力と画面メモリ8の出力に接続された乗算器の出力は
加算器でその和をとられる。
が、垂直方向の折り返しを防ぐ目的て2個以上としても
良い。この場合、2個以上のラインメモリは画面メモリ
に直列に接続され、これらうインメモリの出力はそれぞ
れ乗算器に接続されて取り出され、それぞれの乗算器の
出力と画面メモリ8の出力に接続された乗算器の出力は
加算器でその和をとられる。
発明の効果
以上のように本発明によれば、横長の画面サイズの映像
を4:3のアスペクト比の画面に挿入している映像ソフ
トを二画面テレビジョン受像機の子画面に映し出すとき
、画面メモリの読み出しを親画面信号の同期に合わせて
制御する出力制御部と乗算器の乗算係数とを連動して切
り替えることにより、次の3つの子画面の出画モードを
選択できる。
を4:3のアスペクト比の画面に挿入している映像ソフ
トを二画面テレビジョン受像機の子画面に映し出すとき
、画面メモリの読み出しを親画面信号の同期に合わせて
制御する出力制御部と乗算器の乗算係数とを連動して切
り替えることにより、次の3つの子画面の出画モードを
選択できる。
(114: 3のアスペクト比の子画面をそのまま表示
し、その中に横長の画面を入れる。
し、その中に横長の画面を入れる。
(2)上記(1)の子画面の中の映像か載っていない上
下の部分を削除し、169のアスペクト比で表示する。
下の部分を削除し、169のアスペクト比で表示する。
(3)上記(2)の子画面の高さを上記(1)の子画面
の高さと等しくなるよう拡大して、16:9のアスペク
ト比て表示する。
の高さと等しくなるよう拡大して、16:9のアスペク
ト比て表示する。
これらの出画モードの内、(3)の方法では、元々アス
ペクト比16.9の映像ソフトが入力された場合と同し
大きさの子画面か出画できる点にメリットかある。(3
)のように走査線数の変換を伴う場合は、通常、子画面
用の画面メモリとは別に、走査線変換用の画面メモリか
必要になるか、本発明では、子画面用の画面メモリの出
力回路部に、ラインメモリなとの少しの回路を追加する
たけて、このような機能を実現している。
ペクト比16.9の映像ソフトが入力された場合と同し
大きさの子画面か出画できる点にメリットかある。(3
)のように走査線数の変換を伴う場合は、通常、子画面
用の画面メモリとは別に、走査線変換用の画面メモリか
必要になるか、本発明では、子画面用の画面メモリの出
力回路部に、ラインメモリなとの少しの回路を追加する
たけて、このような機能を実現している。
第1図は本発明の一実施例の二画面テレビジョン受像機
の回路ブロック図、第2図〜第4図は開−画面テレビジ
ョン受像機の出画例を示す図、第5図は開−画面テレビ
ジョン受像機における子画面の走査線変換図、第6図は
同二画像テレビジョン受像機における子画面の走査線変
換の動作波形図、第7図は従来例の二画面テレビジョン
受像機の出画例を示す図、第8図は従来例の二画面テレ
ビジョン受像機の回路ブロック図である。 l・・・子画面信号入力端子、2・・・親画面信号入力
端子、3.4・・・同期再生回路部、5・・・出力制御
部、6・・・入力制御部、7・・・空間フィルタ、8・
・・画面メモリ、9・・・ラインメモリ、10.1+・
・・第1および第2の乗算器、12・・・加算器、13
・・・信号切換え器、14・・・表示装置。 代 理 人 森 本 義 弘第2図 第5図 (且しx = yt t / ci ん O−8[F] →へ第7図 第β図
の回路ブロック図、第2図〜第4図は開−画面テレビジ
ョン受像機の出画例を示す図、第5図は開−画面テレビ
ジョン受像機における子画面の走査線変換図、第6図は
同二画像テレビジョン受像機における子画面の走査線変
換の動作波形図、第7図は従来例の二画面テレビジョン
受像機の出画例を示す図、第8図は従来例の二画面テレ
ビジョン受像機の回路ブロック図である。 l・・・子画面信号入力端子、2・・・親画面信号入力
端子、3.4・・・同期再生回路部、5・・・出力制御
部、6・・・入力制御部、7・・・空間フィルタ、8・
・・画面メモリ、9・・・ラインメモリ、10.1+・
・・第1および第2の乗算器、12・・・加算器、13
・・・信号切換え器、14・・・表示装置。 代 理 人 森 本 義 弘第2図 第5図 (且しx = yt t / ci ん O−8[F] →へ第7図 第β図
Claims (1)
- 【特許請求の範囲】 1、親画面信号の入力端子と、 子画面信号の入力端子と、 前記子画面信号の入力端子から入力される 映像信号の一画面分の記憶容量を持つ画面メモリと、 前記画面メモリの出力に直列に接続された N本のラインメモリと、 前記画面メモリの出力および前記N本のラ インメモリの各々の出力に1個ずつ接続された全部で(
N+1)個の乗算器と、 前記乗算器の各出力の和をとる加算器と、 前記親画面信号の入力端子から入力された 信号と前記加算器の出力とを切り替える信号切換え器を
備えた二画面テレビジョン受像機。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2309384A JPH04180373A (ja) | 1990-11-14 | 1990-11-14 | 二画面テレビジョン受像機 |
US07/781,617 US5404177A (en) | 1990-11-14 | 1991-10-23 | Double-picture type television receiver |
DE4137210A DE4137210C2 (de) | 1990-11-14 | 1991-11-12 | Doppelbild-Fernsehempfänger |
KR1019910020221A KR950002662B1 (ko) | 1990-11-14 | 1991-11-14 | 2화면 텔레비젼 수상기 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2309384A JPH04180373A (ja) | 1990-11-14 | 1990-11-14 | 二画面テレビジョン受像機 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04180373A true JPH04180373A (ja) | 1992-06-26 |
Family
ID=17992359
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2309384A Pending JPH04180373A (ja) | 1990-11-14 | 1990-11-14 | 二画面テレビジョン受像機 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5404177A (ja) |
JP (1) | JPH04180373A (ja) |
KR (1) | KR950002662B1 (ja) |
DE (1) | DE4137210C2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998040874A1 (fr) * | 1997-03-10 | 1998-09-17 | Komatsu Ltd. | Synthetiseur d'image, convertisseur d'image et procedes |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3435172B2 (ja) * | 1992-06-02 | 2003-08-11 | 株式会社東芝 | テレビジョン信号処理回路 |
MY118491A (en) * | 1995-06-02 | 2004-11-30 | Matsushita Electric Ind Co Ltd | A subpicture image signal vertical compression circuit |
US6008860A (en) * | 1995-12-29 | 1999-12-28 | Thomson Consumer Electronics, Inc. | Television system with provisions for displaying an auxiliary image of variable size |
US5715013A (en) * | 1996-02-09 | 1998-02-03 | Lg Electronics Inc. | Double picture producing apparatus for wide screen television |
WO2000072587A1 (de) | 1999-05-21 | 2000-11-30 | Infineon Technologies Ag | Verfahren und schaltungsanordnung zur videobildeinblendung |
JP4613403B2 (ja) * | 2000-08-25 | 2011-01-19 | ソニー株式会社 | 画像表示装置及び方法 |
US6844878B2 (en) * | 2001-12-04 | 2005-01-18 | Koninklijke Philips Electronics N.V. | Media processing reduction in hidden areas |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS551743A (en) * | 1978-06-19 | 1980-01-08 | Matsushita Electric Ind Co Ltd | Television receiver |
JPS61224786A (ja) * | 1985-03-29 | 1986-10-06 | Toshiba Corp | テレビジヨン信号表示装置 |
JPS6221381A (ja) * | 1985-07-19 | 1987-01-29 | Matsushita Electric Ind Co Ltd | 二画面テレビ受信機 |
US4750039A (en) * | 1986-10-10 | 1988-06-07 | Rca Licensing Corporation | Circuitry for processing a field of video information to develop two compressed fields |
JP2615601B2 (ja) * | 1987-03-20 | 1997-06-04 | 松下電器産業株式会社 | テレビジヨン受信装置 |
JP2552296B2 (ja) * | 1987-06-25 | 1996-11-06 | 松下電工株式会社 | 放電灯点灯装置 |
JPH01303996A (ja) * | 1988-06-01 | 1989-12-07 | Matsushita Electric Ind Co Ltd | テレビジョン信号方式変換装置 |
JPH0275290A (ja) * | 1988-09-09 | 1990-03-14 | Matsushita Electric Ind Co Ltd | 走査線数変換装置 |
US5130800A (en) * | 1989-12-28 | 1992-07-14 | North American Philips Corporation | Picture out of picture feature for wide-screen display |
JPH0451684A (ja) * | 1990-06-19 | 1992-02-20 | Toshiba Corp | テレビジョン受像機 |
-
1990
- 1990-11-14 JP JP2309384A patent/JPH04180373A/ja active Pending
-
1991
- 1991-10-23 US US07/781,617 patent/US5404177A/en not_active Expired - Fee Related
- 1991-11-12 DE DE4137210A patent/DE4137210C2/de not_active Expired - Fee Related
- 1991-11-14 KR KR1019910020221A patent/KR950002662B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998040874A1 (fr) * | 1997-03-10 | 1998-09-17 | Komatsu Ltd. | Synthetiseur d'image, convertisseur d'image et procedes |
US6356314B1 (en) | 1997-03-10 | 2002-03-12 | Komatsu Ltd. | Image synthesizing device and image conversion device for synthesizing and displaying an NTSC or other interlaced image in any region of a VCA or other non-interlaced image |
Also Published As
Publication number | Publication date |
---|---|
KR950002662B1 (ko) | 1995-03-24 |
KR920011259A (ko) | 1992-06-27 |
US5404177A (en) | 1995-04-04 |
DE4137210C2 (de) | 1995-06-22 |
DE4137210A1 (de) | 1992-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5739867A (en) | Method and apparatus for upscaling an image in both horizontal and vertical directions | |
JP3228420B2 (ja) | 非対称画面圧縮 | |
KR950014577B1 (ko) | 고화질 텔레비젼의 픽쳐인픽쳐신호처리방법 및 그 장치 | |
KR100255907B1 (ko) | 영상신호 변환장치와 텔레비젼신호처리장치 | |
JPH05183833A (ja) | 表示装置 | |
KR100209850B1 (ko) | 비비월 주사 비디오 신호와 비월 주사 비디오 신호를 동시에 디스플레이하는 장치 | |
EP0550229B1 (en) | Television screen aspect ratio converting device | |
JPH04180373A (ja) | 二画面テレビジョン受像機 | |
US6928118B1 (en) | Device and method for displaying video | |
JP3290677B2 (ja) | 多画面テレビジョン受像機 | |
JPH0314272B2 (ja) | ||
JPH11136592A (ja) | 画像処理装置 | |
JP3162815B2 (ja) | テレビジョン受像機 | |
JP2784602B2 (ja) | 映像信号変換装置 | |
JP2825964B2 (ja) | 映像信号拡大装置 | |
JP2702988B2 (ja) | 画像信号処理回路及びこれを用いた装置 | |
JPH11308551A (ja) | テレビジョン受像機 | |
JPH04180484A (ja) | テレビジョン受像機 | |
JP2532688B2 (ja) | 二画面テレビ | |
JP3524288B2 (ja) | アスペクト変換装置 | |
JPH0759052B2 (ja) | 二画面テレビ | |
JPH08317314A (ja) | 画像表示装置 | |
JP2000217083A (ja) | 映像信号再生装置 | |
JPH07184118A (ja) | 二画面テレビ | |
JPH05328246A (ja) | 2画面表示テレビ受信機 |