JP2023162378A - 半導体素子 - Google Patents

半導体素子 Download PDF

Info

Publication number
JP2023162378A
JP2023162378A JP2023141584A JP2023141584A JP2023162378A JP 2023162378 A JP2023162378 A JP 2023162378A JP 2023141584 A JP2023141584 A JP 2023141584A JP 2023141584 A JP2023141584 A JP 2023141584A JP 2023162378 A JP2023162378 A JP 2023162378A
Authority
JP
Japan
Prior art keywords
region
semiconductor device
plane orientation
semiconductor
plane
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023141584A
Other languages
English (en)
Inventor
賢太郎 村川
Kentaro Murakawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Publication of JP2023162378A publication Critical patent/JP2023162378A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28575Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02389Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • H01L21/02642Mask materials other than SiO2 or SiN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/7806Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices involving the separation of the active layers from a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/7806Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices involving the separation of the active layers from a substrate
    • H01L21/7813Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices involving the separation of the active layers from a substrate leaving a reusable substrate, e.g. epitaxial lift off
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/452Ohmic electrodes on AIII-BV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/452Ohmic electrodes on AIII-BV compounds
    • H01L29/454Ohmic electrodes on AIII-BV compounds on thin film AIII-BV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/0206Substrates, e.g. growth, shape, material, removal or bonding
    • H01S5/0215Bonding to the substrate
    • H01S5/0216Bonding to the substrate using an intermediate compound, e.g. a glue or solder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/0206Substrates, e.g. growth, shape, material, removal or bonding
    • H01S5/0217Removal of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/32Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures
    • H01S5/3202Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures grown on specifically orientated substrates, or using orientation dependent growth
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/32Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures
    • H01S5/3202Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures grown on specifically orientated substrates, or using orientation dependent growth
    • H01S5/32025Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures grown on specifically orientated substrates, or using orientation dependent growth non-polar orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/32Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures
    • H01S5/323Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68368Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving at least two transfer steps, i.e. including an intermediate handle substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • H01L2221/68386Separation by peeling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S2301/00Functional characteristics
    • H01S2301/17Semiconductor lasers comprising special layers
    • H01S2301/176Specific passivation layers on surfaces other than the emission facet
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S2304/00Special growth methods for semiconductor lasers
    • H01S2304/12Pendeo epitaxial lateral overgrowth [ELOG], e.g. for growing GaN based blue laser diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/20Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers
    • H01S5/22Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers having a ridge or stripe structure
    • H01S5/2201Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers having a ridge or stripe structure in a specific crystallographic orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/343Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • H01S5/34333Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser with a well layer based on Ga(In)N or Ga(In)P, e.g. blue laser

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Electromagnetism (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Semiconductor Lasers (AREA)
  • Led Devices (AREA)

Abstract

【課題】電極のGaN系半導体に対するオーミック接触性を改善する。【解決手段】窒化ガリウムを有する半導体素子Sであって、第1領域および前記第1領域より突出した帯状の凸部または前記第1領域より凹んだ帯状の凹部である第2領域を含む第1面31を有する半導体層を備え、前記第1面のうち、前記第1領域または前記第2領域の表面の少なくとも一方は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している。【選択図】図1

Description

本開示は、GaN系半導体からなる半導体素子および半導体素子の製造方法に関する。
従来の半導体素子および半導体素子の製造方法は、たとえば特許文献1に記載されている。
特開2011-66398号公報
本開示の半導体素子は、窒化ガリウムを有する半導体素子であって、第1領域および前記第1領域より突出した帯状の凸部または前記第1領域より凹んだ帯状の凹部である第2領域を含む第1面を有する半導体層を備え、前記第1面のうち、前記第1領域または前記第2領域の表面の少なくとも一方は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している。
また本開示の半導体素子の製造方法は、基板を準備する工程と、前記基板の第1面上に窒化ガリウムを有する半導体層を形成する工程と、前記半導体層を前記基板から剥離する工程と、を備え、前記半導体層を前記基板から剥離するときに、剥離面が(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面となるように剥離する。
また本開示の半導体素子は、窒化ガリウムを有する半導体素子であって、第1領域および前記第1領域に隣接した第2領域を含む第1面を有する、基板を起点にエピタキシャル成長させた半導体層を、備え、前記第2領域は、前記基板から分離したときに形成される剥離面であり、前記剥離面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している。
本開示の目的、特色、および利点は、下記の詳細な説明と図面とからより明確になるであろう。
本開示の一実施形態の半導体素子を模式的に示す断面図である。 本開示の半導体素子の製造方法を説明するための図である。 ベース基板1の開口部付近の断面形状を示す拡大写真である。 ベース基板1の開口部付近の断面形状を示す拡大写真である。 ベース基板1の第1ベース面上に堆積抑制マスクが積層された状態を模式的に示す断面図である。 堆積抑制マスク上に半導体層が形成された状態を模式的に示す断面図である。 半導体層にリッジが形成された状態を模式的に示す断面図である。 リッジを有する半導体層の平面部にn型絶縁層が形成された状態を模式的に示す断面図である。 リッジおよび絶縁層上にp型電極が積層された状態を模式的に示す断面図である。 p型電極上に電極パッドが積層された状態を模式的に示す断面図である。 堆積抑制マスクが除去された状態を模式的に示す断面図である。 ベース基板から分離された半導体レーザ素子を表裏反転した状態を模式的に示す断面図である。 半導体レーザ素子の第2ベース面上にn型電極が積層された状態を模式的に示す断面図である。 一対の共振器面が端面コートされた状態を模式的に示す断面図である。 n型電極を介して半導体レーザ素子が実装基板に接合された状態を模式的に示す断面図である。 図5Hの上方から見た半導体層の拡大写真である。 本開示の一実施形態の半導体素子を模式的に示す断面図である。
まず、本開示に係る半導体素子および半導体素子に製造方法が基礎とする構成について説明する。
従来、半導体素子および半導体素子の製造方法は、たとえば前述の特許文献1に記載されるように、C面サファイア基板および(111)面方位のシリコン基板等のGaN系半導体とは異なる物質からなるベース基板に、複数のストライプ状の開口を有するマスク層を形成し、開口から露出するベース基板の表面上にGaN系半導体層を(0001)面方位に選択成長させて、GaN系半導体素子を製造する。
このような半導体素子の製造方法により製造されたGaN系半導体層には電極が形成されるが、電極のGaN系半導体に対するオーミック接触性などには、改善の余地があった。
以下、本開示の実施形態について、図面を参照しつつ説明する。図面は図解を容易にするため、模式的に示されている。
(第1実施形態)
図1は本開示の一実施形態の半導体素子を示す断面図である。本実施形態の半導体素子Sは、GaN系半導体から成り、GaN系半導体の(0001)面方位((0001)面32に垂直な方向)に結晶成長した結晶構造を有する。また、後述の図2に示すように、ベース基板1の一方主面である平面状の第1ベース面1aに対向する、GaN系半導体の(000-1)面方位の第1面31を有する。第1面31は、平面状の第1領域W1と、第1領域W1よりも突出した第2領域W2とを有している。したがって、第1面31は、(000-1)面とは異なる面方位を含む3つの結晶面10a,10b,10c(第2領域W2)と、これらの結晶面10a,10b,10cの<11-20>方向(図1の左右方向)に位置する2つの窒素極性面(以下、「N面」ともいう)10d,10e(第1領域W1)と、を有する。
このような複数の結晶面は、後述するように、ベース基板1から半導体層3を剥離することによって形成された帯状の凸部9の破断面10a、一方の側面10b、他方の側面10cによって構成され、3以上の面方位が互いに異なる結晶面を有する。このような複数の結晶面10a,10b,10cは、凸部9によって形成されるので、(000-1)面から該(000-1)面方位((000-1)面に垂直な方向)に突出している。
凸部9は、ベース基板1からエピタキシャル成長(ELO;Epitaxial Lateral Overgrowth)したGaN半導体である半導体層3のN面に、GaN半導体が突出した構造として実現されるので、N面(000-1)以外の結晶面を露出させることができる。凸部9には、堆積抑制マスクを形成する際にすでに存在していたGaNが含まれ、ベース基板1側の不純物、例えばSiのドープ量を調整することによって、オーミック接触性を向上することができる。
凸部9では、前述のように、3つの方位の異なる結晶面10a,10b,10cが露出するので、よりオーミック接触をとりやすくなる。3つの結晶面10a,10b,10cは、窒素極性面10d,10e以外の結晶面、例えばM面(1-100)、A面(11-20)、R面(1-102)が露出することになる。そして、n型電極12を複数の結晶面10a,10b,10cおよび窒素極性面10d,10eに連続して形成される。これにより、n型電極12とのオーミック接触性を大幅に向上させて、n型電極12の密着性および安定性を向上させることができる。半導体層3の第1面31に対向する第2面32には、第2電極として、後述のp型電極14が配される。
オーミック接触性を判断するためのオーミック抵抗は、例えば、TLM(Transmission Line Model)法またはCTLM(Circular Transmission Line Model)法によって測定することができる。
本実施形態における半導体素子は、第1面31の中央部に凸部9を有していてもよい。言い換えれば、第1面31は、第2領域W2を挟んだ複数の第1領域W1を有している。
また、第1領域W1の表面は、第2領域W2の表面と同一の面方位を含む結晶面を有していてもよい。この場合、例えば、第2領域W2の一部の表面(例えば10a)を研磨することによって、第1領域W1および第2領域W2が(000-1)面方位の結晶面を有していてもよい。
また、本実施形態における半導体素子において第1電極12と第1領域W1との接触領域は、第1電極12と前記第2領域W2との接触領域よりも大きくてもよい。
第1電極12と第2領W2との接触領域において、(000-1)面方位または(1-100)面方位を含む結晶面の面積は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面の面積よりも小さくてもよい。
図2は本開示の半導体素子の製造方法の一実施形態を説明するための図である。同図において、半導体素子の製造工程である工程(a),(b),(c),(d)を示す。
実施形態の半導体素子の製造方法は、前述の工程(a)~(d)を繰り返す基板再使用工程を1回以上行なうことによって構成される。
図2において、工程(a)はマスク形成工程を示し、工程(b)は素子形成工程を示す。工程(c)はマスク除去工程を示す。工程(d)は素子分離工程を示す。
各工程(a)~(d)で共通して使用するベース基板1は、半導体の結晶成長の起点となる平坦な一方主面である第1ベース面1aと、その裏面の平坦な他方主面である第2ベース面1bとを有する。第1ベース面1aは、少なくとも表面が、窒化物半導体で覆われている。実施形態で使用するベース基板1は、例えば、窒化ガリウム(GaN)の単結晶インゴットから切り出したGaN基板である。
GaN基板は、半導体中にSiなどの不純物がドープされたn型基板またはp型基板のどちらでもよい。例えば、基板の不純物密度は1×1019cm-3程度以下のものを使用することができる。また、ベース基板1としては、GaN基板のほか、サファイア基板、シリコン基板、SiC基板等のGaN以外の基板の表面にGaN半導体層を形成した基板を使用してもよい。
ベース基板1の表面は、GaN層に限定されることはなく、GaN系半導体で構成されている基板であれば使用可能である。ここでいう「GaN系半導体」とは、例えば、AlGaInN(0≦x≦1-1≦y≦1-1≦z≦1;x+y+z=1)によって構成されるものいう。
また、半導体の結晶成長の起点となる第1ベース面1aを除く、第1ベース面1aに対して反対側(下側)に位置するベース基板1の第2ベース面1bおよび基板端面1cには、保護層4が形成されていてもよい。保護層4は、後述の工程によるベース基板1の変質と、窒化物半導体の分解とを抑制するなどのために形成する。保護層4は、例えば、酸化アルミニウムまたはアルミナ等を含む層で形成されてもよい。ただし、基板端面1cには保護層4が無くてもよい。
保護層4が無い場合には、ベース基板1の裏面が徐々に熱分解し変質しやすい。そのため、ベース基板1の裏面である第2ベース面1bの変質による熱輻射率の変化および熱輻射率の面内分布が生じる。これにより、半導体結晶の成長条件が最適条件からずれやすく、量産性を低下させる要因となる。本実施形態のように、ベース基板1の第2ベース面1bに保護層4を被覆することによって、ベース基板1の第2ベース面1bの変質を抑制し、半導体結晶の成長条件を安定させ、量産性を向上することができる。
前述のベース基板1を用いた、第1回目の半導体素子の製造方法は、図2に示す工程(a)~(d)を含む。工程(a)では、ベース基板1の第1ベース面1a上に堆積抑制マスク2を形成する。工程(b)では、マスクされたベース基板1の第1ベース面1a上に半導体層3を形成する。工程(c)では、エッチングにより堆積抑制マスク2を除去する。工程(d)では、半導体層3をベース基板1の第1ベース面1aから分離する。
(1)工程(a)(一回目)
マスク形成工程である工程(a)では、ベース基板1(GaN基板)の第1ベース面1a上に、半導体結晶(半導体層3)の成長を抑制する堆積抑制マスク2を、予め定められたパターン状に形成する。
具体的な例としては、堆積抑制マスク2として、厚さ100~1000nm程度のSiO層を形成する。SiO層の形成は、まず、第1ベース面1a上に、堆積抑制マスク2の材料となる酸化ケイ素(SiO)を、PCVD(Plasma Chemical Vapor Deposition)法等によって、100~1000nm程度積層する。
続いて、フォトリソグラフィー法とHF(フッ酸)系ウェットエッチング、または、CF等のフッ素系のガスを用いたドライエッチングにより、不要のSiO層部位を取り除く。これにより、予め定められたパターン状のSiO層を、堆積抑制マスク2として第1ベース面1a上に形成することができる。
マスク2とマスク2の間の、帯状の溝(上向き開口)から覗く露出面Eは、前述の第1ベース面1aが露出する、第1の結晶成長領域であり、続いて行われる工程(b)において、半導体結晶の成長の起点となる領域である。
露出面Eの(11-20)面方位、すなわち並行方向(図示左右方向)の幅である開口幅または溝幅は、例えば2~20μmである。また、実施形態における、堆積抑制マスク2の並行方向の幅は、例えば50~200μmに設定される。
堆積抑制マスク2の並行方向の幅と、露出面Eの並行方向の幅との関係は、以下に示す結晶成長速度の比率と成長させる半導体層3の厚みとを考慮して設定すればよい。つまり、結晶成長速度の比率とは、工程(b)において形成される半導体層3の、ベース基板1の第1ベース面1aに垂直な方向の結晶成長速度と、ベース基板1の第1ベース面1aに平行な方向の結晶成長速度との比率である。
また、堆積抑制マスク2のマスクパターンとしては、帯状またはストライプ状のほか、帯状体が縦横に直交するように複数配置した格子状であってもよい。一定の間隔(リピートピッチ)で分断された開口が複数回繰り返される、いわゆるリピート柄(パターン)であれば、どのようなパターンであってもよい。
堆積抑制マスク2においては、表面にエッチングなどで凹凸をつけてもよい。これによって、工程(d)により分離した半導体素子Sの裏面に凹凸をつけることができ、半導体素子Sの第1面31(半導体素子Sを分離した後の剥離面)とn型電極12との、オーミック接触性および密着性を向上させる効果を奏する。
さらに、ベース基板1の第1ベース面1aにおける、ベース基板1の基板端面1c近傍の縁部領域も、後述の半導体層3の剥離・分離の容易さを考慮して、前述の堆積抑制マスク2で覆われている。これにより、ベース基板1の端に位置する、縁部近傍の半導体層3も、きれいに確実に剥離することができる。
また、堆積抑制マスク2を構成するマスク材料としては、例えばSiO等の酸化シリコンを含むものを用いる。堆積抑制マスク2は、気相成長によって、マスク材料の表面を起点として、半導体層3が成長しない材料であればよい。酸化シリコンを含むもの以外では、例えば、酸化ジルコニウム(ZrO)、酸化チタン(TiO)、酸化アルミニウム(AlO)等の酸化物を用いることができる。あるいは、クロム(Cr)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)およびニオブ(Nb)等から選択される遷移金属を使用してもよい。また、マスク材料の堆積方法は、蒸着、スパッタリング、および塗布硬化等、マスク材料に適合した方法を適宜用いることができる。
(2)工程(b)(一回目)
素子形成工程である工程(b)では、第1の結晶成長領域である露出面Eから、隣接する堆積抑制マスク2の上に広がるように半導体結晶を成長させ、素子となる半導体層3を形成する。本実施形態における半導体層3は窒化物半導体であり、エピタキシャル成長によって、窒化物半導体を、第1ベース面1aから、堆積抑制マスク2の溝の上縁開口を越えて、該堆積抑制マスク2の上にまで、成長させる。
具体的な例として、素子形成工程には、III族(第13族元素)原料に塩化物を用いるハイドライド気相成長(HVPE;Hydride Vapor Phase Epitaxy)法、III族原料に有機金属を用いる有機金属気相成長(MOCVD;Metal Organic Chemical Vapor Deposition)法、または分子線気相成長(MBE;Molecular Beam Epitaxy)法等の気相成長法を用いることができる。
例えば、半導体層3であるGaN層を、MOCVD法で成長させる場合、まず、堆積抑制マスク2がパターン形成されたベース基板1を、エピタキシャル装置の反応室に挿入し、水素ガス、窒素ガス、または、水素と窒素の混合ガスと、アンモニア等のV族原料(第15族元素含有)ガスを供給しながら、ベース基板1を加熱して、所定の成長温度、例えば1050~1100℃まで、昇温させる。
ついで、ベース基板1の温度が安定してから、上記ガスの他に、トリメチルガリウム(TMG)等のIII族(第13族元素含有)原料を供給して、結晶成長領域である露出面Eから半導体層3を気相成長させる。
このとき、Si等のn型不純物、または、Mg等のp型不純物等の原料ガスを供給することによってドープ量を調製し、所望の導電型のGaN層を得ることができる。また、成長結晶が堆積抑制マスク2間の溝の上縁開口を越える、または溝を埋め尽くす前に、原料の供給を一旦止めて、半導体結晶の成長をストップさせ、原料の供給を再開させる前に、後述の半導体層3の剥離を容易にする「脆弱部」を、部分的な層または膜として形成してもよい。
脆弱部の例としては、例えば、GaN層を結晶成長させる場合、前述の溝内の開口側の上部半導体層3と露出面E側の下部半導体層3との間に、GaNと、BN、AlN、InN等との混晶結晶からなる層を、脆弱部として形成してもよい。
他にも、脆弱部として、結晶成長層とは格子定数の異なる、AlGaInN(0≦x≦1-1≦y<1-1≦z≦1;x+y+z=1)からなる半導体層3を形成してもよい。また、AlGaN層とGaN層を交互に積層した、超格子構造の脆弱部を形成してもよい。結晶の成長条件を周期的に変化させて、GaNの結晶粒の大きい層と結晶粒の小さな層とを交互に積み重ねるか、あるいは、GaNのn型不純物として使用される、シリコン(Si)の濃度を変化させる等、不純物濃度を変えた層を形成して、脆弱部を形成してもよい。
これらの脆弱部によって、半導体素子Sをベース基板1から分離・剥離するとき、脆弱部に応力が集中して亀裂を発生させ易くなり、半導体素子Sを、ベース基板1から容易に分離することができる。さらに、これらの脆弱部によって、半導体素子Sの第1面31の一部である凸部9の3つ結晶面10a,10b,10cを覆うようにn型電極12を形成することでオーミック接触性を向上させることができる。
前述の脆弱部を作製した場合、その脆弱部の上面(表面)を起点として、GaNを横方向成長(ELO;Epitaxial Lateral Over-Growth)させる。脆弱部を作製しない場合は先に述べたマスクとマスクの間の露出面E(ベース基板1の第1ベース面1a)を起点として、GaNを横方向成長させる。例えば、MOCVD法によって、n型不純物として例えばSiがドープされたn+ 型GaN層を(0001)面方位に島状に成長させる。n+ 型GaN層の厚さは例えば10μm、不純物濃度は例えば1×1018cm-3とする。n+ 型GaN層とn+ 型GaN層との<11-20>方向の間隔は、例えば約10μmである。
n+ 型GaN層の成長は、例えば、温度1100℃、圧力30kPaで行なう。n+ 型GaN層の成長時には、例えば、原料ガスとしてTMGおよびNHを用い、キャリアガスとしてHおよびNを用い、n型ドーパントとして窒素で希釈したSiHを用いる。1つの島状のn+ 型GaN層は、1つのストライプウインドウから成長したものである。
次に、縦方向への成長が促進されるように、結晶成長条件を調節して、MOCVD法によって、n+ 型GaN層上にn型GaN層を成長させる。このn型GaN層の厚さは、例えば5μm、不純物濃度は例えば1×1016cm-3とする。このようにして、n型GaN層を成長させた後のn+ 型GaN層およびn型GaN層の全体の〈11-20〉方向の間隔は、例えば約5μmである。
半導体層3は、結晶成長面が堆積抑制マスク2の上縁を越えた後は、堆積抑制マスク2の上面に沿って横方向(図示左右方向)に成長する。そのため、半導体層3は、貫通転位が少ない、発光ダイオード(略称LED)およびレーザダイオード(略称LD)素子等への使用に適した半導体層とすることができる。
そして、工程(b)(一回目)は、それぞれのマスク間の露出面Eから成長を始めた各半導体層3が、隣接する半導体層3に接触した後、または互いに重なる前に、終了してもよいし、接触させてから終了させてもよい。
(3)工程(c)(一回目)
前述の工程(b)(一回目)完了後、マスク除去工程である工程(c)を行なう。工程(c)では、ベース基板1を気相成長装置(エピタキシャル装置)から取り出し、成長した半導体層3を実質的に侵さないエッチャントを用いて、堆積抑制マスク2を除去する。
例えば、SiO膜からなるマスクの場合、HF系ウェットエッチングを行なう。エッチングによって、各堆積抑制マスク2が除去され、半導体層3は、図2の(c)に示すような、互いに隣接する堆積抑制マスク2と堆積抑制マスク2との間の露出面E上に、細い半導体の壁または柱からなる接続部だけを残す、略T字状の態様となる。この形状により、半導体層3の分離を円滑に行なうことができるようになる。
(4)工程(d)(一回目)
素子分離工程である工程(d)では、半導体層3の1つの面(本実施形態では、第2面32)に、AuSn等の材料を用いた半田からなる接着層5を有する支持基板6などの部材または治具などを用いて、半導体層3をベース基板1から分離し、それぞれ、個々の半導体素子Sとする。
工程(d)では、まず、例えば、下面に接着層5を有する支持基板6を、ベース基板1の半導体層3が形成された面(すなわち、第1ベース面1aに対向させて、接着層5を半導体層3に加圧および加熱し、接着させる。
その後、接着層5に接着し一体となった半導体層3を、上方に引き剥がすように外力を加え、これら半導体層3を、ベース基板1の第1ベース面1aから引き上げる。これにより、半導体素子Sの本体を分離することができる。
工程(d)では、前述のAuSn等の材料を用いた半田からなる接着層5を用いて分離する工程の代わりに、ダイシングテープなどの粘着テープ、または両面テープなどを用いて分離してもよい。
この半導体素子を分離した後のベース基板1に対して、研磨によって、エピタキシャル成長の工程での半導体素子Sの剥離の際のダメージを除去し、一回目の製造と同様の、マスク形成工程である工程(a)、素子形成工程である工程(b)、マスク除去工程である工程(c)および素子分離工程である工程(d)を行なう。これにより、一回目の製造で得られたものと同等な、優れたオーミック接触性を有する高品質な半導体素子Sを、同じベース基板1を用いて、繰り返し製造することができる。ダメージの種類としては、SiOマスクとGaとの反応によるピット、SiOのマスクの形成、昇温、除去工程によるGaNの表面荒れ、剥離により生じる転位などが挙げられる。
このダメージ除去の工程には研磨のほか、ウェットエッチング、またはドライエッチングを用いてもよい。また、ダメージを除去せずにマスク開口部をずらすことにより、工程(a)~(d)の各工程を繰り返してもよい。
図3および図4はベース基板1の開口部付近の断面形状を示す拡大写真である。半導体素子Sを剥離後のベース基板1の開口部の断面形状は、凹状になっており、そのダメージ深さΔdは1μm以下であった。
したがって、使用後のベース基板1の第1ベース面1aを1μm以下研磨またはウェットエッチングを行なうことによって、前述のピット、表面荒れ、転位などの結晶の格子欠陥を除去することができる。
(第2実施形態)
図5A~図5Kは、本開示に係る第2実施形態の半導体レーザ素子の製造手順を模式的に示す断面図である。図5Aはベース基板1の第1ベース面1a上に堆積抑制マスク2が積層された状態を示し、図5Bは堆積抑制マスク2上に半導体層3が形成された状態を示す。図5Cは半導体層3にリッジ3cが形成された状態を示し、図5Dはリッジ3cを有する半導体層3の平面部3bに絶縁膜15が形成された状態を示す。図5Eはリッジ3cおよび絶縁膜15上にp型電極14が積層された状態を示し、図5Fはp型電極14上に電極パッド16が積層された状態を示す。図5Gは堆積抑制マスク2が除去された状態を示し、図5Hはベース基板1から分離された半導体レーザ素子を表裏反転した状態を示す。図5Iは半導体層3の第1面31上にn型電極12が形成された状態を示し、図5Jは一対の共振器面が端面コートされた状態を示し、図5Kはn型電極12を介して半導体レーザ素子が実装基板17に接合された状態を示す。図6は、図5Hの上方から見た半導体層3の拡大写真である。なお、前述の実施形態と対応する部分には、同一の参照符を付し、重複する説明は省略する。
本実施形態の半導体素子である半導体レーザ素子は、縦50~1300μm、横30~250μm、高さ5~150μmの略直方体状であり、図5Kの紙面に垂直な長手方向に2つの共振器面が向かい合うように形成され、一方の共振器面からレーザ光を出射するように構成されている。
ベース基板1は、n型の窒化ガリウム(GaN)によって構成され、例えば、第1ベース面1aおよび第2ベース面1bの法線がc軸方向またはc軸に対してオフ角を有する透明な基板であって、厚さが40~600μm程度である。ベース基板1は、直径が2インチ程度のGaNウェハから形成することが可能である。ベース基板11は、Siなどのn型のドーパントがドープされており、導電性を有していてもよい。
ベース基板1の第1ベース面1a上には、図5Aに示されるように、ストライプ状に複数の溝2aを有する堆積抑制マスク2が積層され、堆積抑制マスク2上に窒化物半導体をエピタキシャル成長させ、図5Bに示されるように半導体層3が積層される。堆積抑制マスク2としては、例えば、厚さ100~1000nm程度のSiO層を形成する。SiO層の形成は、まず、第1ベース面1a上に、堆積抑制マスク2の材料となる酸化ケイ素(SiO)を、PCVD(Plasma Chemical Vapor Deposition)法等によって、100~1000nm程度積層する。続いて、フォトリソグラフィー法とHF(フッ酸)系ウェットエッチング、または、CF等のフッ素系のガスを用いたドライエッチングにより、不要のSiO層部位を取り除く。これによって、予め定められたパターン状のSiO層を、堆積抑制マスク2として形成することができる。堆積抑制マスク2の帯状の溝2aからは、第1ベース面1aが部分的に露出し、半導体結晶の成長の起点となる領域Eである。
半導体層3は、図5Cに示されるように、ベース基板1とは反対側に、リッジ3cを有している。半導体層3のリッジ3cの上面を除く平面部3bには、図5Dに示されるように、絶縁膜15が設けられている。また、半導体層3上には、第2電極であるp型電極14が設けられている。本例では、リッジ3c以外の半導体層3上に絶縁膜15が設けられ、当該箇所では、絶縁膜15を介して半導体層3上にp型電極14が設けられている。このように、半導体層3とp型電極14とは、全面で電気的に接続している必要はなく、本実施形態のように、p型電極14の下のリッジ3c以外の部分が絶縁膜15で覆われていてもよい。
また、半導体層3は、図5Cに示されるように、ベース基板1に対向する領域に帯状の凸部9を有している。半導体層3の第1面31には、図5Jに示されるように、第1電極であるn型電極12が設けられている。本例では、凸部9を含む半導体層3の第1面31にn型電極12が設けられている。
半導体層3は、厚さが2~5μm程度であり、窒化物半導体の薄膜が積層された構成とされる。たとえば、半導体層3は、ベース基板1の第1ベース面1a上に第1n型窒化物半導体層、第2n型窒化物半導体層、活性層、第1p型窒化物半導体層、第2p型窒化物半導体層、第3p型窒化物半導体層、および第4p型窒化物半導体層が、この順に積層されて構成されている。これらの半導体層3は、組成式でInAlyGa1-x-yN(0≦x≦1-1≦y≦1-1≦x+y≦1)と表すことができる、窒化インジウム(InN),窒化アルミニウム(AlN)、窒化ガリウム(GaN)の混晶が主成分である。また、半導体層3に含まれるn型不純物として、シリコン(Si)、ゲルマニウム(Ge)、錫(Sn)、硫黄(S)、酸素(O)、チタン(Ti)、亜鉛(Zr)、カドニウム(Cd)などを用いることが可能である。またp型不純物として、マグネシウム(Mg)、亜鉛(Zn)、ベリリウム(Be)、マンガン(Mn)、カルシウム(Ca)、ストロンチウム(Sr)などを用いることが可能である。活性層は、たとえば、InGaNのInとGaの成分の割合を変化させて障壁層、井戸層を繰り返し積層した多重量子井戸構造とすることができる。活性層は、不純物を添加しても添加しなくてもよい。
第3p型窒化物半導体層および第4p型窒化物半導体層は、エッチングによって帯状に突出するように形成されたリッジ3cとなる。リッジ3cの幅は、2~20μm程度であり、高さは-1.3~0.6μm程度である。リッジ3cは、長さ方向において、半導体層3の一方の共振器面から他方の共振器面までの全体に存在している。リッジ3cの長手方向の両端面のそれぞれは、半導体レーザ素子の共振器面に含まれている。各共振器面上に、アルミニウム酸窒化物(AlO(0≦x≦1-1≦y≦1.5))、二酸化シリコン(SiO)、五酸化タンタル(Ta)などの薄膜でミラー層が形成されていてもよい。
このように、半導体レーザ素子の半導体層3は、複数の半導体層が積層された積層体であって、第1領域W1とよりも突出する凸部9(第2領域W2)と、を有する積層体である半導体層3と、第1領域W1および第2領域W2上に位置するn型電極12と、を備える。第1領域W1は、n型電極12との接触領域に、他の領域bよりも表面粗さの大きい粗面領域aとを有している。なお、表面粗さは、例えば、原子間力顕微鏡(Atomic Force Microscope;AFM)によって測定することができる。本例では、粗面領域aと凸部9との間に、他の領域bが位置している。
他の領域bは、凸部9の近傍で該凸部9に沿って帯状に延び、粗面領域aは、他の領域bに沿って、帯状に延びて位置している。このような粗面領域aは、ベース基板1に配された堆積抑制マスク2の少なくとも一部の表面を粗面にすることによって、その堆積抑制マスク2の表面に位置した半導体層3の第1領域W1の一部(粗面領域a)の表面粗さを調整することができる。第1領域W1の一部の表面粗さが大きいことによって、電極12との接続を良好にすることができる。
また、第1領域W1の一部の表面粗さが大きいことによって、(000-1)面方位および(1-100)面方位とは異なる面方位の結晶面を第1領域W1上に位置させることができる。すなわち、第1領域W1の表面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有することができる。この場合、粗面領域aは、例えば、A面(11-20)、R面(1-102)などの結晶面を有していてもよい。
また、第1電極12と第1領域W1との接触領域において、(000-1)面方位または(1-100)面方位を含む結晶面の面積は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面の面積よりも小さくてもよい。
凸部9の長手方向に垂直な方向(並行方向)において、第1領域W1の全幅をB0とし、他の領域bの幅をB1とし、粗面領域aの幅をB2としたとき、他の領域bの幅B1は、全幅B0の10%以上80%以下であり、粗面領域aの幅B2は、全幅B0の20%以上90%以下である。
本例では、積層体である半導体層3は、GaN系半導体から成り、第1領域W1の他の領域aおよび粗面領域bは、第1面31の前述の3つの結晶面10a,10b,10cの<11-20>方向(図5Cの左右方向)に位置する2つの窒素極性面(以下、「N面」ともいう)である。
他の領域bの表面粗さは0.05nm以上1nm未満であり、粗面領域aの表面粗さは、1nm以上1000nm未満である。
凸部9は、図7に示されるように、半導体層3側に位置する第1凸領域9aと、第1凸領域9aよりもベース基板1側(凸部9の先端側)に位置した第2凸領域9bとを有している。第2凸領域9bの不純物濃度は、第1凸領域9aの不純物濃度よりも小さい。第1凸領域9aは、第2凸領域9bよりも凸部9の先端側に位置していてもよい。これらの第1凸領域9aおよび第2凸領域9bは接続された状態で、接続部を構成する。このような凸部9は、ベース基板1から、ベース基板1の一部を伴って半導体層3を分離することによって、形成することができる。
第2凸領域9bの転位密度は、第1凸領域9aの転位密度よりも小さくてもよい。凸部9は、ベース基板1の第1ベース面1aの露出面Eに窒化物半導体が結晶成長することによって形成され、第1凸領域9aと、第2凸領域9bとが接続した状態をいう。この場合、第1凸領域9aの転位密度としては、例えば、1×10以上1×10以下であり、第2凸領域9bの転位密度としては、例えば、1×10以上5×10以下である。また、接続部の転位欠陥は、第2凸領域9bの転位欠陥よりも多くてもよい。また、接続部の転位欠陥は、第1凸領域9aの転位欠陥よりも多くてもよい。半導体層3の成長時に成長条件を変動させることによって転位密度を調整することができる。すなわち、転位密度は、前記接続部の上方および下方に位置する領域よりも大きくてもよい。
このような半導体結晶の結晶欠陥である転位の密度は、半導体層3の成長条件を適宜制御することによって、調整することができる。
第1凸領域9aの凸部9の突出方向における長さは、第2凸領域9bの凸部9の突出方向における長さよりも大きくてもよい。また、第1凸領域9aの表面積は、第2凸領域9bの表面積よりも大きくてもよい。
第1領域W1は、全面が粗面であってもよく、一部の領域だけが粗面であってもよい。また、一部の領域だけが粗面である場合に、その粗面領域aは凸部9の近傍に位置していてもよい。すなわち、並行方向において、粗面領域aの外縁と凸部9との間の領域の面積は、粗面領域aの他方の外縁と半導体層3の外縁との間の領域の面積よりも小さくてもよい。
凸部9の両側には、複数の粗面領域aが位置してもよい。本例では、2つの粗面領域aの間に凸部9が位置している。またこの場合、n型電極12は、凸部9の両側の粗面領域aのうちいずれか一方の領域だけを覆う構成であってもよい。
前述の実施形態では、半導体層3は帯状の凸部9を有する構成について述べたが、他の実施形態では、凸部9の代わりに、第1面31が平坦状の第1領域W1よりも凹んだ帯状の凹部9’(第2領域W2)が設けられた構成であってもよい。このような構成においても、第1領域W1または第2領域W2の少なくとも一方は、(000-1)面方位および(1-100)面方位とは異なる面方位の結晶面を有することによって、電極等の導体層に対して高いオーミック接触性を有する結晶面を発現させ、層間の接合信頼性を向上することができる。なお、半導体層3を剥離する際の応力の発生する方向を調整することによって、図7の仮想線で示されるように凹部9´を形成し結晶面10aを発現させることができる。
本実施形態の半導体素子Sは、ベース基板1の一方主面である平面状の第1ベース面1aに対向する、GaN系半導体の(000-1)面方位の第1面31を有する。第1面31は、平面状の第1領域W1と、第1領域W1よりも凹んだ第2領域W2とを有している。したがって、第1面31は、(000-1)面とは異なる面方位を含む複数の結晶面(第2領域W2)と、これらの結晶面の<11-20>方向(図1の左右方向)に位置する2つの窒素極性面(以下、「N面」ともいう)10d,10e(第1領域W1)と、を有する。など、複数の結晶面は、窒素極性面10d,10e以外の結晶面、例えばM面(1-100)、A面(11-20)、R面(1-102)が露出することになる。
本開示は、次の態様(1)~(32)が実施可能である。
(1)窒化ガリウムを有する半導体素子であって、
第1領域および前記第1領域より突出した帯状の凸部または凹んだ凹部である第2領域を含む第1面を有する半導体層を備え、
前記第1面のうち、前記第1領域または前記第2領域の表面の少なくとも一方は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している、半導体素子。
(2)前記半導体層は、前記第1面と対向する第2面をさらに有しており、
前記第1面のうち、前記第1領域または前記第2領域の表面の少なくとも一方は、前記第2面が有する面方位に対向した面方位と異なる面方位を含む結晶面を有している、半導体素子。
(3)前記凸部は、互いに異なる面方位からなる3以上の結晶面を有している、半導体素子。
(4)前記凸部の前記3以上の結晶面のうち1つは、(000-1)面方位および(1-100)面方位を含む結晶面である、半導体素子。
(5)前記第1領域の表面は、前記第2領域の表面と異なる面方位を含む結晶面を有している、半導体素子。
(6)前記第1領域の表面は、前記第2領域の表面と同一の面方位を含む結晶面を有している、半導体素子。
(7)前記第1面の前記第1領域および前記第2領域に配された第1電極を、さらに備える、半導体素子。
(8)前記第1電極は、n型電極である、半導体素子。
(9)前記半導体層は、第1面に対向する第2面をさらに有しており、
前記第2面に配された第2電極をさらに有している、半導体素子。
(10)前記第1領域の表面は、(000-1)面方位である、半導体素子。
(11)前記第2領域の表面は、(000-1)面方位である、半導体素子。
(12)前記第1面は、前記第2領域と、前記2領域を挟んだ複数の第2領域を有している、半導体素子。
(13)前記複数の第2領域の表面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している、半導体素子。
(14)前記第1領域の表面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している、半導体素子。
(15)前記第1電極と前記第1領域との接触領域は、前記第1電極と前記第2領域との接触領域よりも大きい、半導体素子。
(16)前記第1電極と第1領域との接触領域において、(000-1)面方位または(1-100)面方位を含む結晶面の面積は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面の面積よりも小さい。
(17)前記第1電極と第2領域との接触領域において、(000-1)面方位または(1-100)面方位を含む結晶面の面積は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面の面積よりも小さい。
(18)前記凹部は、互いに異なる面方位から成る複数の結晶面を有している、半導体素子。
(19)前記凹部の前記複数の結晶面のうち1つは、(000-1)面方位および(1-100)面方位を含む結晶面である、半導体素子。
(20)前記半導体層を前記基板から剥離するときに、前記半導体層に接続している前記基板の一部とともに、前記半導体層を剥離する、半導体素子の製造方法。
(21)前記半導体層を前記基板から剥離するときに、前記半導体層の一部が前記基板上に残存するように、前記半導体層を剥離する、半導体素子の製造方法。
(22)前記半導体層を形成する前に、前記基板の前記第1面上に、前記半導体層の成長の起点になる領域を露出させつつマスクを形成する工程を、さらに備え、
前記半導体層は、前記領域から前記マスクの表面に沿って成長する、半導体素子の製造方法。
(23)前記マスクの表面のうち前記半導体層が成長する表面は、凹凸を有している、半導体素子の製造方法。
(24)窒化ガリウムを有する半導体素子であって、
第1領域および前記第1領域に隣接した第2領域を含む第1面を有する、基板を起点にエピタキシャル成長させた半導体層を、備え、
前記第2領域は、前記基板から分離したときに形成される剥離面であり、
前記剥離面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している、半導体素子。
(25)前記凸部は、第1凸領域と、前記第1凸領域よりも不純物濃度の少ない第2凸領域を有している、半導体素子。
(26)前記第1凸領域は、前記第2凸領域よりも先端に位置している、半導体素子。
(27)前記凸部は、第1凸領域と、前記第1凸領域よりも転位密度の少ない第2凸領域を有している、半導体素子。
(28)前記凸部は、前記第1凸領域と前記第2凸領域とが接続した接続部を有しており、
前記接続部の転位密度は、前記第1凸領域よりも大きい、半導体素子。
(29)前記凸部は、前記第1凸領域と前記第2凸領域とが接続した接続部を有しており、
前記凸部は、第1凸領域と、前記第1凸領域よりも転位密度の少ない第2凸領域を有している、半導体素子。
(30)前記第凸部は、前記第1凸領域と前記第2凸領域とが接続した接続部を有しており、
前記接続部の転位密度は、前記第1凸領域よりも大きい、半導体素子。
(31)前記凸部7、前記第1凸領域と前記第2凸領域とが接続した接続部を有しており、
前記接続部の転位密度は、前記第2凸領域よりも大きい、半導体素子。
(32)前記第1凸領域は、前記第2凸領域よりも広い、半導体素子。
本開示の半導体素子によれば、半導体素子はオーミック接触性の高い平面部10a~10eを有するので、半導体層3と絶縁膜15および半導体層3とn型電極12の間のオーミック接触性を改善するための処理を行なう工程を要せずに高い接合信頼性が得られ、半導体素子を、例えば半導体レーザ素子として実現することができる。これによって、半導体素子の生産性を向上させて、量産性に優れた半導体素子を提供することができる。
本開示の半導体素子の製造方法によれば、工程数を増加させずにオーミック接触性の高い表面を有する半導体素子を実現することができる。これによって、高い接合信頼性を有する半導体素子の量産性を容易化することができる。
以上、本開示について詳細に説明したが、本開示は、その精神または主要な特徴から逸脱することなく、他のいろいろな形態で実施できる。したがって、前述の実施形態はあらゆる点で単なる例示に過ぎず、本開示の範囲は請求の範囲に示すものであって、明細書本文には何ら拘束されない。さらに、請求の範囲に属する変形や変更は全て本開示の範囲内のものである。
1 ベース基板
1a 第1ベース面
1b 第2ベース面
1d 縁部
2 堆積抑制マスク
3 半導体層
3a 半導体層の残部
3b 平面部
3c リッジ
4 保護層
5 接着層
6 支持基板
9 接続部
9a 第1凸領域
9b 第2凸領域
10a,10b,10c 複数の結晶面
12 n型電極
14 p型電極
15 絶縁層
16 実装基板
31 第1面
32 第2面
E 露出面
S 半導体素子

Claims (31)

  1. 窒化ガリウムを有する半導体素子であって、
    第1領域および前記第1領域より突出した帯状の凸部または前記第1領域より凹んだ帯状の凹部である第2領域を含む第1面を有する半導体層を備え、
    前記第1面のうち、前記第1領域または前記第2領域の表面の少なくとも一方は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有しており、
    前記半導体層は、前記第1面と対向する第2面をさらに有しており、
    前記第2面はリッジを有し、
    前記凸部は、互いに異なる面方位からなる3以上の結晶面を有している、半導体素子。
  2. 請求項1に記載の半導体素子であって、
    前記第1面のうち、前記第1領域または前記第2領域の表面の少なくとも一方は、前記第2面が有する面方位に対向した面方位と異なる面方位を含む結晶面を有している、半導体素子。
  3. 請求項1または2に記載の半導体素子であって、
    前記凸部の前記3以上の結晶面のうち1つは、(000-1)面方位および(1-100)面方位を含む結晶面である、半導体素子。
  4. 請求項1~3のいずれかに記載の半導体素子であって、
    前記第1領域の表面は、前記第2領域の表面と異なる面方位を含む結晶面を有している、半導体素子。
  5. 請求項1~3のいずれかに記載の半導体素子であって、
    前記第1領域の表面は、前記第2領域の表面と同一の面方位を含む結晶面を有している、半導体素子。
  6. 請求項1~5のいずれかに記載の半導体素子であって、
    前記第1面の前記第1領域および前記第2領域に配された第1電極を、さらに備える、
    半導体素子。
  7. 請求項6に記載の半導体素子であって、
    前記第1電極は、n型電極である、半導体素子。
  8. 請求項1~7のいずれかに記載の半導体素子であって、
    前記第2面に配された第2電極をさらに有している、半導体素子。
  9. 請求項1~8のいずれかに記載の半導体素子であって、
    前記第1領域の表面は、(000-1)面方位である、半導体素子。
  10. 請求項1~9のいずれかに記載の半導体素子であって、
    前記第2領域の表面は、(000-1)面方位である、半導体素子。
  11. 請求項1~10のいずれかに記載の半導体素子であって、
    前記第1面は、前記第2領域と、前記第2領域を挟んだ複数の第1領域を有している、半導体素子。
  12. 請求項11に記載の半導体素子であって、
    前記複数の第1領域の表面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している、半導体素子。
  13. 請求項1~11のいずれかに記載の半導体素子であって、
    前記第1領域の表面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している、半導体素子。
  14. 請求項6または7に記載の半導体素子であって、
    前記第1電極と前記第1領域との接触領域は、前記第1電極と前記第2領域との接触領域よりも大きい、半導体素子。
  15. 請求項6または7に記載の半導体素子であって、
    前記第1電極と前記第1領域との接触領域において、(000-1)面方位または(1-100)面方位を含む結晶面の面積は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面の面積よりも小さい、半導体素子。
  16. 請求項6または7に記載の半導体素子であって、
    前記第1電極と前記第2領域との接触領域において、(000-1)面方位または(1-100)面方位を含む結晶面の面積は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面の面積よりも小さい、半導体素子。
  17. 請求項16に記載の半導体素子であって、
    前記凹部は、互いに異なる面方位から成る複数の結晶面を有している、半導体素子。
  18. 請求項17に記載の半導体素子であって、
    前記凹部の前記複数の結晶面のうち1つは、(000-1)面方位および(1-100)面方位を含む結晶面である、半導体素子。
  19. 請求項1~18のいずれかに記載の半導体素子であって、
    前記第1領域は、粗面領域をさらに有している、半導体素子。
  20. 基板を準備する工程と、
    前記基板の第1面上に窒化ガリウムを有する半導体層を形成する工程と、
    前記半導体層を前記基板から剥離する工程と、を備え、
    前記半導体層を前記基板から剥離するときに、剥離面が(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面となるように剥離する、半導体素子の製造方法。
  21. 請求項20に記載の半導体素子の製造方法であって、
    前記半導体層を前記基板から剥離するときに、前記半導体層に接続している前記基板の一部とともに、前記半導体層を剥離する、半導体素子の製造方法。
  22. 請求項21に記載の半導体素子の製造方法であって、
    前記半導体層を前記基板から剥離するときに、前記半導体層の一部が前記基板上に残存するように、前記半導体層を剥離する、半導体素子の製造方法。
  23. 請求項20~22のいずれかに記載の半導体素子の製造方法であって、
    前記半導体層を形成する前に、前記基板の前記第1面上に、前記半導体層の成長の起点になる領域を露出させつつマスクを形成する工程を、さらに備え、
    前記半導体層は、前記領域から前記マスクの表面に沿って成長する、半導体素子の製造方法。
  24. 請求項23に記載の半導体素子の製造方法であって、
    前記マスクの表面のうち前記半導体層が成長する表面は、凹凸を有している、半導体素子の製造方法。
  25. 窒化ガリウムを有する半導体素子であって、
    第1領域および前記第1領域に隣接した第2領域を含む第1面を有する、基板を起点にエピタキシャル成長させた半導体層を、備え、
    前記第2領域は、前記基板から分離したときに形成される剥離面であり、
    前記剥離面は、(000-1)面方位および(1-100)面方位とは異なる面方位を含む結晶面を有している、半導体素子。
  26. 請求項25に記載の半導体素子であって、
    前記第2領域は、前記第1領域よりも突出する凸部を有し、
    前記凸部は、第1凸領域と、前記第1凸領域よりも不純物濃度の少ない第2凸領域を有している、半導体素子。
  27. 請求項26に記載の半導体素子であって、
    前記第1凸領域は、前記第2凸領域よりも先端に位置している、半導体素子。
  28. 請求項26に記載の半導体素子であって、
    前記凸部は、第1凸領域と、前記第1凸領域よりも転位密度の少ない第2凸領域を有している、半導体素子。
  29. 請求項26に記載の半導体素子であって、
    前記凸部は、前記第1凸領域と前記第2凸領域とが接続した接続部を有しており、
    前記接続部の転位密度は、前記第1凸領域よりも大きい、半導体素子。
  30. 請求項27に記載の半導体素子であって、
    前記凸部は、前記第1凸領域と前記第2凸領域とが接続した接続部を有しており、
    前記接続部の転位密度は、前記第2凸領域よりも大きい、半導体素子。
  31. 請求項26に記載の半導体素子であって、
    前記第1凸領域は、前記第2凸領域よりも広い、半導体素子。
JP2023141584A 2019-10-29 2023-08-31 半導体素子 Pending JP2023162378A (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2019196342 2019-10-29
JP2019196342 2019-10-29
PCT/JP2020/040692 WO2021085556A1 (ja) 2019-10-29 2020-10-29 半導体素子および半導体素子の製造方法
JP2021553694A JP7343607B2 (ja) 2019-10-29 2020-10-29 半導体素子および半導体素子の製造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2021553694A Division JP7343607B2 (ja) 2019-10-29 2020-10-29 半導体素子および半導体素子の製造方法

Publications (1)

Publication Number Publication Date
JP2023162378A true JP2023162378A (ja) 2023-11-08

Family

ID=75715190

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2021553694A Active JP7343607B2 (ja) 2019-10-29 2020-10-29 半導体素子および半導体素子の製造方法
JP2023141584A Pending JP2023162378A (ja) 2019-10-29 2023-08-31 半導体素子

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2021553694A Active JP7343607B2 (ja) 2019-10-29 2020-10-29 半導体素子および半導体素子の製造方法

Country Status (5)

Country Link
US (1) US20220416015A1 (ja)
EP (1) EP4053881A4 (ja)
JP (2) JP7343607B2 (ja)
CN (1) CN114600248A (ja)
WO (1) WO2021085556A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202341251A (zh) * 2022-01-27 2023-10-16 日商京瓷股份有限公司 半導體基板之製造方法及製造裝置、以及控制裝置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3800146B2 (ja) * 1997-06-30 2006-07-26 日亜化学工業株式会社 窒化物半導体素子の製造方法
JP3899936B2 (ja) * 2002-01-18 2007-03-28 ソニー株式会社 半導体発光素子及びその製造方法
JP5217077B2 (ja) * 2004-02-20 2013-06-19 日亜化学工業株式会社 窒化物半導体素子及び窒化物半導体基板の製造方法、並びに窒化物半導体素子の製造方法
JP4610244B2 (ja) * 2004-06-28 2011-01-12 京セラ株式会社 弾性表面波装置の製造方法
FI20045482A0 (fi) * 2004-12-14 2004-12-14 Optogan Oy Matalamman dislokaatiotiheyden omaava puolijohdesubstraatti, ja menetelmä sen valmistamiseksi
JP4978009B2 (ja) 2006-01-16 2012-07-18 ソニー株式会社 GaN系半導体発光素子及びその製造方法
JP2008153286A (ja) 2006-12-14 2008-07-03 Rohm Co Ltd 窒化物半導体積層構造および窒化物半導体装置、ならびに窒化物半導体積層構造の製造方法
JPWO2009118979A1 (ja) * 2008-03-28 2011-07-21 パナソニック株式会社 窒化物半導体発光装置
JP2009286652A (ja) * 2008-05-28 2009-12-10 Sumitomo Electric Ind Ltd Iii族窒化物結晶、iii族窒化物結晶基板および半導体デバイスの製造方法
JP2011066398A (ja) 2009-08-20 2011-03-31 Pawdec:Kk 半導体素子およびその製造方法
JP2012060023A (ja) * 2010-09-10 2012-03-22 Sony Corp 半導体発光素子およびその製造方法
JP5681937B2 (ja) * 2010-11-25 2015-03-11 株式会社パウデック 半導体素子およびその製造方法
JP6135559B2 (ja) * 2014-03-10 2017-05-31 ソニー株式会社 半導体発光素子および半導体発光素子の製造方法ならびに半導体素子
CN108461555A (zh) * 2018-02-05 2018-08-28 宇泰(江西)新能源有限公司 一种具有表面织构结构的单晶硅光伏电池
WO2020073306A1 (en) * 2018-10-12 2020-04-16 Boe Technology Group Co., Ltd. Micro light emitting diode apparatus and fabricating method thereof

Also Published As

Publication number Publication date
CN114600248A (zh) 2022-06-07
EP4053881A1 (en) 2022-09-07
JPWO2021085556A1 (ja) 2021-05-06
EP4053881A4 (en) 2023-02-01
JP7343607B2 (ja) 2023-09-12
US20220416015A1 (en) 2022-12-29
WO2021085556A1 (ja) 2021-05-06

Similar Documents

Publication Publication Date Title
US6051849A (en) Gallium nitride semiconductor structures including a lateral gallium nitride layer that extends from an underlying gallium nitride layer
JP5140962B2 (ja) 窒化物半導体基板の製造方法
JP2000277437A (ja) 窒化物半導体の成長方法及び窒化物半導体素子
WO2022145454A1 (ja) 半導体基板、半導体デバイス、電子機器
JP2002261032A (ja) 窒化物半導体基板及びその製造方法、並びにその窒化物半導体基板を用いた窒化物半導体素子
US6888867B2 (en) Semiconductor laser device and fabrication method thereof
JP2023162378A (ja) 半導体素子
CN101926012B (zh) 制造发光器件的方法
JP2024079871A (ja) エピタキシャル横方向過成長を用いた非極性及び半極性デバイス作成方法
JP2007246289A (ja) 窒化ガリウム系半導体基板の作製方法
JP3698061B2 (ja) 窒化物半導体基板及びその成長方法
JP3849855B2 (ja) 窒化物半導体基板の製造方法
JP5834952B2 (ja) 窒化物半導体基板の製造方法
JP4232326B2 (ja) 低欠陥窒化物半導体の成長方法
JP3555657B2 (ja) 低欠陥窒化物半導体基板及びその製造方法
EP4362115A1 (en) Semiconductor device manufacturing method and manufacturing device, semiconductor device and electronic device
TWI838676B (zh) 半導體基板、半導體裝置、電子機器
WO2022145453A1 (ja) 半導体基板、半導体基板の製造方法、半導体基板の製造装置、電子部品および電子機器
JP3823781B2 (ja) 窒化物半導体基板およびその製造方法
JP2004056051A (ja) 窒化物半導体基板の製造方法
JP5454647B2 (ja) 窒化物半導体基板の製造方法、窒化物半導体基板及び発光素子
WO2023002865A1 (ja) テンプレート基板並びにその製造方法および製造装置、半導体基板並びにその製造方法および製造装置、半導体デバイス、電子機器
JP2004304203A (ja) 窒化物半導体基板
JP2001135580A (ja) 窒化ガリウム系化合物半導体の成長方法
JP2003037066A (ja) 窒化物半導体基板、及びその成長方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230922

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20230922