JP2009058942A - 液晶表示器の放電回路、液晶表示器及び映像表示制御器 - Google Patents

液晶表示器の放電回路、液晶表示器及び映像表示制御器 Download PDF

Info

Publication number
JP2009058942A
JP2009058942A JP2008179698A JP2008179698A JP2009058942A JP 2009058942 A JP2009058942 A JP 2009058942A JP 2008179698 A JP2008179698 A JP 2008179698A JP 2008179698 A JP2008179698 A JP 2008179698A JP 2009058942 A JP2009058942 A JP 2009058942A
Authority
JP
Japan
Prior art keywords
circuit
liquid crystal
crystal display
discharge
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008179698A
Other languages
English (en)
Inventor
Chih-Hsun Weng
志勳 翁
聖峰 ▲ふあん▼
Sheng-Feng Huang
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TPO Displays Corp
Original Assignee
Toppoly Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toppoly Optoelectronics Corp filed Critical Toppoly Optoelectronics Corp
Publication of JP2009058942A publication Critical patent/JP2009058942A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】 電力を受け取り液晶表示器のピクセル行列の複数ピクセルユニットに蓄えられる電荷を制御する放電回路を提供することを目的とする。
【解決手段】 液晶表示器の放電回路は、前記電力を受け取り、前記電力を失うとき制御信号を発生させる制御回路と、スイッチを有する複数放電パスを形成する水平駆動回路及びプレ充電データ回路と、前記制御信号を受け取り選択信号を発生させ、前記放電パスのスイッチを起動させる選択回路とを備えて成ることを特徴とする。
【選択図】 図1

Description

本発明は液晶表示器の放電回路、液晶表示器及び映像表示制御器に関し、特に異常な電源オフ状態でも放電できる液晶表示器の放電回路、液晶表示器及び映像表示制御器に関する。
一般的な操作モードでは、映像表示制御器の液晶表示器は内蔵の制御回路(Application for Specific IC, ASIC)で電源オフ状態の順序を制御し、映像を表示したピクセル行列を正常に放電させることにより、その液晶表示器の画面をなくし電源オフ状態にする。
液晶表示器が一般的な順序で電源オフ状態にされなかったら、制御回路はオフ信号を受け取らないまま電力の供給を瞬間に失う。すると、その制御回路も該液晶表示器のロジックゲートも制御することができない。該制御回路が該液晶表示器の電源オフ状態の順序を有効に制御できないので、電源オフ状態にされた液晶表示器には残象の問題を起こした。
従来の液晶表示器(特に小型の液晶表示器)では、制御器端に放電回路を設けることがある。それにより、液晶表示器が異常な電源オフ状態になる場合でも該液晶表示器のピクセル行列を放電させることができる。
図6は従来の液晶表示器及びそれと電気的に接続した電子制御器を示すブロック図であり、液晶表示器10と、液晶表示器10を制御する外部電子制御器20とを含む。外部電子制御器20は、処理器21と応用回路22と制御回路23と放電回路24とを含む。外部電子制御器20の処理器21は応用回路22と制御回路23により異なる制御信号を発生させ、それらを液晶表示器10に送信し液晶表示器10の映像表示を制御する。外部電子制御器20はさらに放電回路24により、液晶表示器10が異常な電源オフ状態になるとき該液晶表示器を放電させ、液晶表示器10に残象の問題が起こるのを避ける。
図7は従来の電子制御器の放電回路24を示すブロック回路図である。図7に示すように、電圧信号VDDは電圧源を放電回路24と液晶表示器10の正電圧に同時に提供し、電圧信号VEEは電圧源を液晶表示器10の内部回路のゲートの負電圧に提供する。正常な操作状態では、トランジスタ(PMOSFET)Q1はOFFの状態で、キャパシタC2は電圧信号VDDからの電圧VC2(=VDD-VD1)を蓄積する。液晶表示器10が電力の供給を失うとき、電圧信号VDDは低レベルになる。電圧VDDが電圧VC2より小さく、トランジスタQ1はONの状態になるため、キャパシタC2はキャパシタC1に電荷分配(Charge Sharing)を行う。キャパシタC1がキャパシタC2から電荷を受け取り電圧レベルを増加し、電圧信号VEEの電圧レベルを高レベルにし、液晶表示器10の内部のゲートをONの状態にする。それにより液晶表示器10の内部に蓄積された電荷を排除し、残象の問題を起こさないようにする。
それにしても、追加の放電回路を設けるため、上記の従来の電子制御器ではコストが高くなり回路が複雑になるという問題がある。
上記の問題を解決するために、本発明は液晶表示器、及び液晶表示器の放電回路を提供する。その液晶表示器の放電回路により、液晶表示器10が異常な電源オフ状態になるとき放電パスを提供し、ピクセルユニットの液晶キャパシタに蓄えられる電荷を放電することを目的とする。
上記目的を達成するための本発明は、電力を受け取り液晶表示器のピクセル行列の複数ピクセルユニットに蓄えられる電荷を制御する放電回路を提供することで上記課題を良好に解決する。該放電回路は、前記電力を受け取り、前記電力を失うとき制御信号を発生させる制御回路と、スイッチを有する複数放電パスを形成する水平駆動回路及びプレ充電回路と、前記制御信号を受け取り選択信号を発生させ、前記放電パスのスイッチを起動させる選択回路とを備えて成ることを特徴とする。
上記目的を達成するための本発明は、電力を受け取る液晶表示器を提供することで上記課題を良好に解決する。該液晶表示器は、複数ピクセルユニットを有するピクセル行列と、前記ピクセルユニットに蓄えられる電荷を制御し、前記電力を受け取り、前記電力を失うとき制御信号を発生させる制御回路と、スイッチを有する複数放電パスを形成する水平駆動回路及びプレ充電回路と、前記制御信号を受け取り選択信号を発生させ、前記放電パスのスイッチを起動させる選択回路とを備えて成ることを特徴とする。
上記目的を達成するための本発明は、映像表示制御器を提供することで上記課題を良好に解決する。該映像表示制御器は、液晶表示器と、前記液晶表示器と電気的に接続し電力を前記液晶表示器に提供する電源とを備えて成ることを特徴とする。該液晶表示器は、複数ピクセルユニットを有するピクセル行列と、前記ピクセルユニットに蓄えられる電荷を制御し、前記電力を受け取り、前記電力を失うとき制御信号を発生させる制御回路と、スイッチを有する複数放電パスを形成する水平駆動回路及びプレ充電回路と、前記制御信号を受け取り選択信号を発生させ、前記放電パスのスイッチを起動させる選択回路とを備えて成る。
本発明は、放電回路が液晶表示器の内部に設けられるため、外部の電子制御器に放電回路を設ける必要が無く、液晶表示器が異常な電源オフ状態になるとき蓄えられる電荷を放電する放電パスを提供するという目的に達する。
本願発明のその他の利点及び特徴については、以下に行う発明の実施の形態の説明から、より明らかとなるであろう。下記実施の形態は本発明の技術的手段をより具体的に詳述するためのもので、当然本発明はそれに限定されず、添付クレームの範囲を逸脱しない限り、当業者による単純な設計変更、付加、修飾、及び置換はいずれも本発明の技術的範囲に属する。
本発明は液晶表示器に関し、特に異常な電源オフ状態でも放電できる放電回路を備えてなる液晶表示器に関する。
図1は本発明による実施形態1の液晶表示器の構成を示す図である。液晶表示器10は、ピクセル行列11と制御回路(Application for Specific IC, ASIC)12と垂直駆動回路(Vertical Driver)13と水平駆動回路(Horizontal Driver)14とプレ充電回路(Pre-charge Circuit)15と選択回路(Gate All Selection Circuit, GAS Circuit)16とを含む。
制御回路12は垂直駆動回路13と水平駆動回路14と電気的に接続し、制御信号STV、CKV、XCKV及びENBを垂直駆動回路13に伝送し、制御信号STH、CKH及びXCKHを水平駆動回路14に伝送し、それによりピクセル行列11の映像表示を制御する。制御回路12はさらに選択回路16と電気的に接続し、プレ充電回路15を制御することによりピクセル行列11を放電させる。
図2Aは本発明による実施形態1のピクセル行列を示す図である。ピクセル行列11は複数ピクセルユニット111と複数ピクセルスイッチ112とを含む。ピクセルユニット111は電荷を蓄えることにより異なる映像を表示する効果に達する。ピクセルスイッチ112は電子スイッチである。本発明の実施形態1において、ピクセルスイッチ112は薄膜トランジスタ(Thin Film Transistor, TFT)であっても好ましい。
水平駆動回路14は複数のデータラインを通し、ピクセルユニット111に蓄えられた電荷を制御する。垂直駆動回路13は複数のゲートラインを通し、ピクセルスイッチ112がON、OFFの状態になるのを制御する。垂直駆動回路13がゲートラインに高レベルの電圧信号を出力すると、該ゲートラインにある全てのピクセルスイッチ112は遂にONの状態になり、それぞれピクセルスイッチ112に対応するピクセルユニット111は直接にデータラインと電気的に接続する。一方、垂直駆動回路13がゲートラインに低レベルの電圧信号を出力すると、該ゲートラインにある全てのピクセルスイッチ112は遂にOFFの状態になり、それぞれピクセルスイッチ112に対応するピクセルユニット111は直接にデータラインとは電気的に接続しない。
図2Bは本発明による実施形態1のピクセル行列を局部的に示す図である。図2Bに示すように、各ピクセルユニット111は液晶キャパシタCLと、それと並列接続し液晶キャパシタCLの特性を維持する維持キャパシタCSTとを含む。対応のピクセルスイッチ112がONの状態になると、水平駆動回路14は対応のデータラインを通し液晶キャパシタCLに充放電し、液晶キャパシタCLに蓄えられた電荷を変え、それに基づいてピクセルユニット111の映像表現を変化させる。
図1と図2Aを同時に参照する。液晶表示器10が異常な電源オフ状態になると、制御回路12は電力の供給を失い、制御信号STV、CKV及びXCKVを垂直駆動回路13に伝送することも、制御信号STH、CKH及びXCKHを水平駆動回路14に伝送することもできない。そのため、制御回路12はピクセル行列11をちょうどよくOFFの状態にさせることができない。即ち、部分のピクセルユニット111の液晶キャパシタCLに蓄えられた電荷は排出することができない。選択回路16でプレ充電回路15を制御することにより、プレ充電回路15を通し液晶キャパシタCLに蓄えられた電荷を排出する。遂にピクセル行列11には残象の問題を起こさないようにすることができる。
本発明の実施形態1において、制御回路12が異常な電源オフ状態(即ち、オフ信号を受け取る前に電力を失う)を検出すると、制御回路12は内部に残された電力により低エネルギーの制御信号(GAS_Signal)を発生させることもできる。選択回路16はこの制御信号(GAS_Signal)に基づいて選択信号(GAS_VDD)を発生させ、この選択信号(GAS_VDD)を垂直駆動回路13及びプレ充電回路15に伝送する。
図1と図3を同時に参照する。図3は本発明による実施形態1の垂直駆動回路13を示すロジック回路図である。選択回路16は選択信号(GAS_VDD)を垂直駆動回路13に提供し、ゲートラインの電圧レベルを制御する。垂直駆動回路13は複数のNANDゲート131を含み、それらにより、それぞれのゲートラインが高レベル又は低レベルの電圧信号を出力することを制御する。制御回路12が一定の電力の供給を受け取るとき、選択回路16は高レベルの選択信号(GAS_VDD)を発生させ、制御信号CKV1、CKV2、STV及びENBが複数のNANDゲート131に対する操作に影響を与えない。
制御回路12が異常な電源オフ状態を検出すると、選択信号(GAS_VDD)の電圧レベルは遂に低レベルになり、NANDゲートの作動によりそれらのNANDゲート131に高レベルの電圧信号を出力させる。それに基づいて全てのピクセルスイッチ112をONの状態にならせる。全てのデータラインは対応の液晶キャパシタCLと電気的に接続する。プレ充電回路15は液晶キャパシタCLの充放電プロセスを制御する。
図4は本発明による実施形態1のプレ充電回路15を示すロジック回路図である。図4に示すように、水平駆動回路14はそれらのゲートラインによりピクセル行列11を制御し、プレ充電回路15とともに放電パスを形成する。そうすると、ピクセル行列11のピクセルユニット111はプレ充電回路15により電荷を放出することができる。
プレ充電回路15はさらに、プレ充電データ回路(Pre-charge Data Circuit, PCD Circuit)151と複数の選択スイッチ152とを含む。プレ充電データ回路151はプレ充電データ(Pre-charge Data, PCD)を出力し、それをピクセル行列11の背景表示信号とする。プレ充電データ回路151は、プレ充電データをデータラインに出力することにより、該データラインの接続したピクセルユニット111をリセットすることができる。したがって、プレ充電データ回路151を通し、データラインの全てのピクセルユニット111の液晶キャパシタCLに蓄えられた電荷を放出することができる。それらの選択スイッチ152はデータラインを通し、水平駆動回路14とプレ充電データ回路151と電気的に接続し放電パスを形成する。すると、ピクセルユニット111の液晶キャパシタCLはプレ充電データ回路151により電荷を放出する。
プレ充電回路15の輸入端はNANDゲート153と電気的に接続し、信号源がプレ充電制御信号(Pre-charge control signal, PCG)及び選択信号(GAS_VDD)である。プレ充電制御信号(PCG)はプレ充電回路15の選択スイッチ152がON、OFFの状態になるのを制御するものである。しかしながら、液晶表示器10が異常な電源オフ状態になると、制御回路12はそれらの選択スイッチを制御するような、十分なエネルギーを有するプレ充電制御信号(PCG)を発生することができない。プレ充電制御信号(PCG)は遂に制御されない制御信号になってしまう。
液晶表示器10が異常な電源オフ状態になるとき選択信号(GAS_VDD)が低レベルになるので、NANDゲート153により低レベルの選択信号(GAS_VDD)を高レベルの電圧信号に変換し、それらの選択スイッチを駆動しONの状態にならせることができる。すると、ピクセルユニット111の液晶キャパシタCLはプレ充電データ回路151により電荷を放出する。
図5は本発明による実施形態2の液晶表示器の構成を示す図である。本発明の実施形態2において、水平駆動回路14に複数の選択スイッチ141を設けてもよい。それらの選択スイッチ141はデータラインを通しプレ充電データ回路151と接続し放電パスを形成する。すると、ピクセルユニット111の液晶キャパシタCLはプレ充電データ回路151により蓄えられた電荷を放出する。選択信号(GAS_VDD)を直接に水平駆動回路14の選択スイッチ141に提供する。液晶表示器10が異常な電源オフ状態になるとき、選択信号(GAS_VDD)の電圧レベルは低レベルになる。したがって、NOTゲート142により低レベルの選択信号(GAS_VDD)を高レベルの電圧信号に変換することができる。さらに、それらの選択スイッチをONの状態にならせ、プレ充電データ回路151を通しピクセルユニット111の液晶キャパシタCLに蓄えられた電荷を放出することもできる。
上記に述べたように、垂直駆動回路13が選択信号(GAS_VDD)を受け取るとき、垂直駆動回路13は全てのゲートラインの電圧レベルを高レベルに上げる。全てのピクセルスイッチ112がONの状態になるので、全てのピクセルユニット111の液晶キャパシタCLは対応のデータラインと電気的に接続する。一方、プレ充電回路15が選択信号(GAS_VDD)を受け取るとき、プレ充電データ回路151はデータラインにより全てのピクセルユニット111の液晶キャパシタCLをリセットする。そうすると、異常な電源オフ状態があるとき、ピクセル行列11に残象の問題が生じないようにする。
図8は本発明による映像表示制御器を示すブロック図である。図8の実施形態において、映像表示制御器600は液晶表示器10及び電源500を含む。表示パネル400は電子装置の一部でもよく、界面駆動回路200をさらに含む。電源500は液晶表示器10と電気的に接続し電力を液晶表示器10に提供する。映像表示制御器600は携帯電話、デジタルカメラ、ピーディーエー、ラップトップコンピュータ、デスクトップコンピュータ、テレビ、全地球測位システム、自動車用の表示器、飛行機用の表示器、デジタルフォトフレーム、又はポータブルDVDプレーヤーであってもよい。
本発明は液晶表示器とその放電回路により、外部の電子制御器に放電回路を設ける必要が無く、液晶表示器が異常な電源オフ状態になるときの放電機能を発揮し、残象の問題を避けることができる。
上記実施の形態は本発明の技術的手段をより具体的に詳述するためのもので、当然本発明はそれに限定されず、添付クレームの範囲を逸脱しない限り、当業者による単純な設計変更、付加、修飾、及び置換はいずれも本発明の技術的範囲に属する。
本発明による実施形態1の液晶表示器の構成を示す図である。 本発明による実施形態1のピクセル行列を示す図である。 本発明による実施形態1のピクセル行列を局部的に示す図である。 本発明による実施形態1の垂直駆動回路13を示すロジック回路図である。 本発明による実施形態1のプレ充電回路15を示すロジック回路図である。 本発明による実施形態2の液晶表示器の構成を示す図である。 従来の液晶表示器及びそれと電気的に接続した電子制御器を示すブロック図である。 従来の電子制御器の放電回路24を示すブロック回路図である。 本発明による映像表示制御器を示すブロック図である。
符号の説明
10 液晶表示器
11 ピクセル行列
111 ピクセルユニット
112 ピクセルスイッチ
12 制御回路
13 垂直駆動回路
131 NANDゲート
14 水平駆動回路
141 選択スイッチ
142 NOTゲート
15 プレ充電回路
151 プレ充電データ回路
152 選択スイッチ
153 NANDゲート
16 選択回路
20 電子制御器
21 処理器
22 応用回路
23 制御回路
24 放電回路
500 電源
600 映像表示制御器

Claims (10)

  1. 電力を受け取り液晶表示器のピクセル行列の複数ピクセルユニットに蓄えられる電荷を制御する放電回路であり、
    前記電力を受け取り、前記電力を失うとき制御信号を発生させる制御回路と、
    スイッチを有する複数放電パスを形成する水平駆動回路及びプレ充電回路と、
    前記制御信号を受け取り選択信号を発生させ、前記放電パスのスイッチを起動させる選択回路とを備えて成ることを特徴とする液晶表示器の放電回路。
  2. 前記放電パスのスイッチは前記水平駆動回路に設けられ、
    前記選択信号は前記水平駆動回路まで伝送され、前記スイッチをONの状態に切り替えることを特徴とする請求項1記載の液晶表示器の放電回路。
  3. 前記プレ充電回路はさらにプレ充電データ回路(PCD Circuit)を含み、
    前記放電パスのスイッチは前記プレ充電データ回路に設けられ、
    前記選択信号は前記プレ充電回路まで伝送され、前記スイッチをONの状態に切り替えることを特徴とする請求項1記載の液晶表示器の放電回路。
  4. 前記放電回路はさらに垂直駆動回路を含み、
    前記ピクセル行列はさらに、前記ピクセルユニットと前記放電パスとを接続させる複数スイッチを含み、
    前記垂直駆動回路は前記ピクセル行列のスイッチを制御することを特徴とする請求項1記載の液晶表示器の放電回路。
  5. 電力を受け取る液晶表示器であり、
    複数ピクセルユニットを有するピクセル行列と、
    前記ピクセルユニットに蓄えられる電荷を制御し、前記電力を受け取り、前記電力を失うとき制御信号を発生させる制御回路と、
    スイッチを有する複数放電パスを形成する水平駆動回路及びプレ充電回路と、
    前記制御信号を受け取り選択信号を発生させ、前記放電パスのスイッチを起動させる選択回路とを備えて成ることを特徴とする液晶表示器。
  6. 前記放電パスのスイッチは前記水平駆動回路に設けられ、
    前記選択信号は前記水平駆動回路まで伝送され、前記スイッチをONの状態に切り替えることを特徴とする請求項5記載の液晶表示器。
  7. 前記プレ充電回路はさらにプレ充電データ回路(PCD Circuit)を含み、
    前記放電パスのスイッチは前記プレ充電データ回路に設けられ、
    前記選択信号は前記プレ充電回路まで伝送され、前記スイッチをONの状態に切り替えることを特徴とする請求項5記載の液晶表示器。
  8. 前記放電回路はさらに垂直駆動回路を含み、
    前記ピクセル行列はさらに、前記ピクセルユニットと前記放電パスとを接続させる複数スイッチを含み、
    前記垂直駆動回路は前記ピクセル行列のスイッチを制御することを特徴とする請求項5記載の液晶表示器。
  9. 請求項5の液晶表示器と、
    前記液晶表示器と電気的に接続し電力を前記液晶表示器に提供する電力とを備えて成ることを特徴とする映像表示制御器。
  10. 前記映像表示制御器は携帯電話、デジタルカメラ、ピーディーエー、ラップトップコンピュータ、デスクトップコンピュータ、テレビ、全地球測位システム、自動車用の表示器、飛行機用の表示器、デジタルフォトフレーム、又はポータブルDVDプレーヤーに使用されるものあることを特徴とする請求項9記載の映像表示制御器。
JP2008179698A 2007-08-31 2008-07-10 液晶表示器の放電回路、液晶表示器及び映像表示制御器 Pending JP2009058942A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW096132468A TW200910308A (en) 2007-08-31 2007-08-31 Image display system, liquid crystal display and discharge circuit of the same

Publications (1)

Publication Number Publication Date
JP2009058942A true JP2009058942A (ja) 2009-03-19

Family

ID=40406667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008179698A Pending JP2009058942A (ja) 2007-08-31 2008-07-10 液晶表示器の放電回路、液晶表示器及び映像表示制御器

Country Status (3)

Country Link
US (1) US20090058787A1 (ja)
JP (1) JP2009058942A (ja)
TW (1) TW200910308A (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100279455A1 (en) * 2009-04-29 2010-11-04 Ferdinand Seemann Methods, facilities and simulations for a solar power plant
US9679506B2 (en) * 2012-06-25 2017-06-13 Sharp Kabushiki Kaisha Multiple function display system
US10708575B2 (en) 2012-06-25 2020-07-07 Sharp Kabushiki Kaisha Display system with diffuse and specular reflective modes
TWI473069B (zh) * 2012-12-27 2015-02-11 Innocom Tech Shenzhen Co Ltd 閘極驅動裝置
JP6161368B2 (ja) * 2013-04-01 2017-07-12 シナプティクス・ジャパン合同会社 携帯端末及び表示パネルドライバ
JP6420056B2 (ja) * 2014-04-24 2018-11-07 シナプティクス・ジャパン合同会社 携帯端末及び表示パネルドライバ
US10699612B2 (en) 2014-10-27 2020-06-30 Sharp Kabushiki Kaisha Display system with specular reflective mode
TWI549107B (zh) * 2014-11-05 2016-09-11 群創光電股份有限公司 顯示裝置
CN105139796B (zh) * 2015-09-23 2018-03-09 深圳市华星光电技术有限公司 一种goa电路、显示装置和goa电路的驱动方法
CN107633832A (zh) * 2017-10-25 2018-01-26 南京中电熊猫平板显示科技有限公司 液晶显示装置及其驱动方法
CN108510932B (zh) * 2018-03-30 2021-08-10 京东方科技集团股份有限公司 一种电平转换芯片及其控制方法、关机驱动电路
CN113554971A (zh) * 2020-04-07 2021-10-26 郑锦池 用于显示器及背光的发光元件封装模组及显示器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0950263A (ja) * 1995-08-08 1997-02-18 Sony Corp アクティブマトリクス表示装置及びその駆動方法
JP2001209355A (ja) * 2000-01-25 2001-08-03 Nec Corp 液晶表示装置及びその駆動方法
JP2003295840A (ja) * 2002-04-04 2003-10-15 Casio Comput Co Ltd 液晶表示装置及びその駆動制御方法
JP2004226597A (ja) * 2003-01-22 2004-08-12 Sony Corp 液晶表示装置
JP2004233386A (ja) * 2003-01-28 2004-08-19 Sony Corp 液晶駆動回路及びアクティブマトリクス型液晶表示装置
JP2006308982A (ja) * 2005-04-28 2006-11-09 Toshiba Matsushita Display Technology Co Ltd 表示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100206567B1 (ko) * 1995-09-07 1999-07-01 윤종용 박막 트랜지스터 액정표시장치의 화면 지움 회로와 그 구동방법
JP3231641B2 (ja) * 1996-03-21 2001-11-26 シャープ株式会社 液晶表示装置
US5945970A (en) * 1996-09-06 1999-08-31 Samsung Electronics Co., Ltd. Liquid crystal display devices having improved screen clearing capability and methods of operating same
JP3870862B2 (ja) * 2002-07-12 2007-01-24 ソニー株式会社 液晶表示装置およびその制御方法、ならびに携帯端末
TWI349251B (en) * 2006-10-05 2011-09-21 Au Optronics Corp Liquid crystal display for reducing residual image phenomenon and its related method
US8125424B2 (en) * 2006-11-30 2012-02-28 Lg Display Co., Ltd. Liquid crystal display device and driving method thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0950263A (ja) * 1995-08-08 1997-02-18 Sony Corp アクティブマトリクス表示装置及びその駆動方法
JP2001209355A (ja) * 2000-01-25 2001-08-03 Nec Corp 液晶表示装置及びその駆動方法
JP2003295840A (ja) * 2002-04-04 2003-10-15 Casio Comput Co Ltd 液晶表示装置及びその駆動制御方法
JP2004226597A (ja) * 2003-01-22 2004-08-12 Sony Corp 液晶表示装置
JP2004233386A (ja) * 2003-01-28 2004-08-19 Sony Corp 液晶駆動回路及びアクティブマトリクス型液晶表示装置
JP2006308982A (ja) * 2005-04-28 2006-11-09 Toshiba Matsushita Display Technology Co Ltd 表示装置

Also Published As

Publication number Publication date
US20090058787A1 (en) 2009-03-05
TW200910308A (en) 2009-03-01
TWI377550B (ja) 2012-11-21

Similar Documents

Publication Publication Date Title
JP2009058942A (ja) 液晶表示器の放電回路、液晶表示器及び映像表示制御器
EP3779952A2 (en) Pixel circuit
US9793006B2 (en) Gate driving circuit and display apparatus
US8872859B2 (en) Liquid crystal panel driving method, and source driver and liquid crystal display apparatus using the method
US9905194B2 (en) Integrated circuit for driving adaptable power to display and display device including the same
WO2017004979A1 (zh) 数据线驱动方法及单元、源极驱动器、面板驱动装置和显示装置
US20110292005A1 (en) Display apparatus and method for eliminating ghost thereof
US10930236B2 (en) Gate driver and display device having the same
KR20190090899A (ko) 저전력 모드를 지원하는 표시 장치 및 표시 장치의 구동 방법
US9941018B2 (en) Gate driving circuit and display device using the same
US9530377B2 (en) Discharging control method, related driving method and driving device
US10504478B2 (en) Semiconductor device having shifted operation voltages in different modes and electronic apparatus thereof
US8368683B2 (en) Power-off control circuit and liquid crystal display panel comprising the same
WO2017190424A1 (zh) 一种可兼容多种显示模式的驱动***
US10249253B2 (en) Display panel controller to control frame synchronization of a display panel based on a minimum refresh rate and display device including the same
KR102108784B1 (ko) 게이트 구동부를 포함하는 액정표시장치
US7777706B2 (en) Impulse driving apparatus and method for liquid crystal device
US11942045B2 (en) Display device and method of driving display device
US8354985B2 (en) Driving apparatus, liquid crystal display having the same and driving method thereof
JP2007094016A (ja) 表示駆動装置
JP2008225494A (ja) 表示ドライバ及び電気光学装置
KR102283377B1 (ko) 표시장치와 그 게이트 구동 회로
CN101388186B (zh) 影像显示***、液晶显示器及液晶显示器的放电电路
KR102560302B1 (ko) 게이트 구동 장치 및 이를 포함하는 표시 장치
US20240212632A1 (en) Display device and method of driving display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110518

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120726

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120807

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121101

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20130618