JP2003295840A - 液晶表示装置及びその駆動制御方法 - Google Patents

液晶表示装置及びその駆動制御方法

Info

Publication number
JP2003295840A
JP2003295840A JP2002102495A JP2002102495A JP2003295840A JP 2003295840 A JP2003295840 A JP 2003295840A JP 2002102495 A JP2002102495 A JP 2002102495A JP 2002102495 A JP2002102495 A JP 2002102495A JP 2003295840 A JP2003295840 A JP 2003295840A
Authority
JP
Japan
Prior art keywords
signal
liquid crystal
crystal display
display device
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002102495A
Other languages
English (en)
Inventor
Satoshi Kashiwabara
聡 柏原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2002102495A priority Critical patent/JP2003295840A/ja
Publication of JP2003295840A publication Critical patent/JP2003295840A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【課題】 画像情報の表示駆動状態で装置電源の遮断操
作を行った場合であっても、各表示画素における残留電
圧に起因する残像の発生を回避しつつ、かつ、残像処理
期間終了直後における表示ムラの発生や液晶の劣化を良
好に抑制することができる液晶表示装置及びその駆動制
御方法を提供する。 【解決手段】 液晶表示装置は、複数の液晶画素がマト
リクス状に配列された液晶表示パネル10と、各液晶画
素に映像信号に対応した液晶印加電圧を印加して、所望
の画像情報を表示する信号ドライバ20及び走査ドライ
バ30と、を備えた液晶表示装置において、電源スイッ
チSWのオフ操作が検出された場合に、信号ラインLd
に供給される信号電圧と共通電極に供給されるコモン信
号電圧Vcomを特定のローレベルに固定して、表示画素
の各々に微小な信号電圧(例えば、白表示電圧)を書き
込む。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、薄膜トランジスタ
(TFT)等を適用した表示画素からなる液晶表示パネ
ルを備えた液晶表示装置に関し、特に、液晶表示パネル
の近傍にバックライト等の光源を備えていない反射型の
液晶表示装置及びその駆動制御方法に関する。
【0002】
【従来の技術】近年、コンピュータやテレビジョン等の
情報機器や映像機器のモニタやディスプレイとして、従
来のブラウン管(Cathode Ray Tube;CRT)を備えた
従来の表示装置に替えて、薄型、軽量、省スペース、省
電力等の種々の特徴を有する液晶表示装置(Liquid Cry
stal Display;LCD)が多用されるようになってきて
いる。また、近年普及が著しい携帯電話や携帯情報端末
(Personal Digital Assistant;PDA)、デジタルス
チルカメラ等の撮像機器等においても、画像や文字情報
を表示するための表示手段として、上述したような液晶
表示装置が適用されている。
【0003】特に、携帯型の情報機器や電子機器の分野
においては、バッテリーによる駆動時間をより長期化さ
せるために、電力消費量が比較的大きいバックライト等
の光源を用いることなく良好な画像表示を行うことがで
きる反射型の液晶表示装置を適用したものが知られてい
る。
【0004】以下、従来の液晶表示装置について、簡単
に説明する。図5は、従来のTFT型液晶表示装置の構
成を示すブロック図であり、図6は、液晶表示パネルの
回路構成を示す要部回路図である。ここでは、アクティ
ブマトリクス型の液晶表示パネルを備えた液晶表示装置
を示す。図5に示すように、液晶表示装置は、大別し
て、液晶表示パネル10と、信号ドライバ(ソースドラ
イバ)20と、走査ドライバ(ゲートドライバ)30
と、RGBデコーダ40と、反転アンプ50と、LCD
コントローラ60と、コモン信号駆動アンプ(図示の都
合上、図中「駆動アンプ」と記す)70と、を有して構
成されている。
【0005】液晶表示パネル10は、概略、対向する透
明基板間に、図6に示すように、列方向に配設された信
号ライン(データライン)Ld及び行方向に配設された
走査ライン(ゲートライン)Lgと、該マトリクス状に
配設された信号ラインLd及び走査ラインLgの交点近
傍に配置された複数の画素電極、及び、各画素電極に対
向して配置された単一の共通電極(図示を省略;後述す
るコモン信号駆動アンプ70によりコモン信号電圧Vco
mが供給される)、画素電極と共通電極の間に充填、保
持された液晶からなる液晶容量(画素容量)Clcと、該
液晶容量Clcに並列に構成され、他端側が容量配線Lc
を介して所定電圧Vcs(例えば、コモン信号電圧Vco
m)に接続され、液晶容量Clcに印加された信号電圧を
保持するための蓄積容量(補助容量)Ccsと、走査ライ
ンLgにゲートが接続され、上記画素電極にソースが接
続され、信号ラインLdにドレインが接続された薄膜ト
ランジスタ(Thin Film Transistor;以下、「画素トラ
ンジスタ」と記す)TFTと、容量配線Lc(所定電圧
Vcs)と各信号ラインLdとの間に接続された静電保護
抵抗Rcsと、を備えている。ここで、マトリクス状に配
設された信号ラインLd及び走査ラインLgの各交点近
傍に配置された液晶容量Clc及び蓄積容量Ccsにより表
示画素が構成される。
【0006】なお、このような構成において、反射型の
液晶表示パネルにあっては、周知の通り、透過型の液晶
表示パネルの場合のように、液晶表示パネル10の背面
側にバックライト(光源)が設けられていないので、後
述するように、各表示画素における液晶分子の配向状態
を制御することにより表示される画像情報を良好に視認
させるために、液晶表示パネル10の背面側に視野側か
ら入射した光を反射するように、金属膜等による反射板
や反射膜(図示を省略)が設けられた構成を有してい
る。
【0007】信号ドライバ20は、上記各信号ラインL
dが接続され、後述するLCDコントローラ60から出
力される水平制御信号に基づいて、RGBデコーダ40
から供給されるR(赤)、G(緑)、B(青)各色の輝
度信号を1行単位で記憶し、該輝度信号に対応する表示
信号電圧を各信号ラインLdに順次供給する。また、走
査ドライバ30は、上記各走査ラインLgが接続され、
LCDコントローラ60から出力される垂直制御信号に
基づいて、各走査ラインLgに走査信号(ゲートパル
ス)を順次印加して選択状態とし、上記信号ラインLd
と交差する位置の表示画素(画素電極)に、信号ドライ
バ20から信号ラインLdを介して供給された輝度信号
に対応する表示信号電圧を印加する。
【0008】RGBデコーダ40は、例えば、液晶表示
装置の外部から供給される映像信号(コンポジットビデ
オ信号)から水平同期信号H、垂直同期信号V及びコン
ポジット同期信号CSYを抽出して、LCDコントロー
ラ60に供給するとともに、ペデスタルクランプ、クロ
マ処理等を実行して、映像信号に含まれるR、G、Bの
各色信号(RGB信号)を抽出し、反転アンプ50に出
力する。反転アンプ50は、LCDコントローラ60か
ら供給される極性反転信号(フィールド/ライン反転信
号)FRP等に基づいて、RGBデコーダ40により抽
出されたRGB信号の極性を反転処理して、RGB反転
信号を生成して上記輝度信号として信号ドライバ20に
出力する。
【0009】LCDコントローラ60は、RGBデコー
ダ40から供給される水平同期信号H、垂直同期信号V
及びコンポジット同期信号CSYに基づいて、上記極性
反転信号FRP等を生成して、反転アンプ60及びコモ
ン信号駆動アンプ70に出力するとともに、水平制御信
号(信号ラインアウトプットイネーブル信号、クリア信
号等)及び垂直制御信号(ゲートスタート信号、ゲート
クロック、ゲートラインアウトプットイネーブル信号
等)を生成して、各々、信号ドライバ20及び走査ドラ
イバ30に供給することにより、所定のタイミングで各
表示画素(画素電極)に輝度信号に対応する表示信号電
圧を印加して、液晶表示パネル10に映像信号に基づく
所定の画像情報を表示させる制御を行う。
【0010】コモン信号駆動アンプ70は、上述したL
CDコントローラ60から出力される極性反転信号FR
Pに基づいて、各表示画素の画素電極に印加される表示
信号電圧に対して、各表示画素に共通に設けられた共通
電極に印加されるコモン信号電圧Vcomの極性が反転す
るように駆動制御する。
【0011】このような構成を有する液晶表示装置にお
いて、各行(走査ラインLg)に走査信号を順次印加し
て選択状態として、信号ラインLdに供給された表示信
号電圧を、画素トランジスタTFTを介して各画素電極
に印加することにより、輝度信号に対応した表示信号電
圧と共通電極に印加されたコモン信号電圧Vcomとの電
位差(画素電位)が各表示画素の液晶容量Clcに充電さ
れて、該電位差に応じて各表示画素における液晶分子の
配向状態が制御される。これにより、所望の画像情報が
液晶表示パネル10に表示される。
【0012】ところで、上述したような液晶表示装置に
おいて、画像情報の表示駆動状態で装置電源を遮断(オ
フ)操作すると、信号ドライバ20から信号ラインLd
への表示信号電圧の供給が遮断されてハイインピーダン
ス状態となり、また、走査ドライバ30から走査ライン
Lgに印加される走査信号が非アクティブ状態(ローレ
ベル)となるため、各表示画素の液晶容量Clcは、装置
電源が遮断操作される直前の電位を保持した状態とな
る。この表示画素に保持された電位(残留電圧)は、周
辺配線(走査ラインLg、信号ラインLd、容量配線L
c等)や、画素トランジスタTFT等を介してリーク電
流が発生することにより、時間の経過とともに徐々に放
電されて、最終的に共通電極(コモン信号電圧Vcom)
と同電位になる。
【0013】ここで、上記残留電圧がリーク電流により
コモン信号電圧Vcomと略同等の電位となるまでには、
場合によっては、数秒程度の比較的長い時間を要するた
め、装置電源の遮断時(又は、その直前)の表示画像が
徐々に消えていくという表示状態の変化(残像の発生)
が、人間の目に認識されることになる。このような液晶
表示パネルの表示状態の変化は、透過型の液晶表示パネ
ル及びバックライトを備えた液晶表示装置にあっては、
装置電源の遮断操作とほぼ同時にバックライトを消灯制
御することによりほとんど視認されることはないが、反
射型の液晶表示装置にあっては、上記表示状態の変化が
時間の経過とともに視認されることになるため、見苦し
さを感じたり違和感が生じるという問題を有していた。
また、装置電源を遮断操作するたびに、各表示画素の液
晶分子に上記残留電圧に基づく直流電圧成分が印加され
ることになるため、液晶の劣化を招きやすくなるという
問題も有していた。
【0014】そこで、このような装置電源の遮断操作時
に生じる残存電圧の問題を解決する手法として、従来に
おいては、例えば、特開2000−163025号公報
等に記載されているような技術が知られている。具体的
には、例えば、特開2000−163025号公報等に
は、装置電源の遮断操作時に、走査ドライバ30をアク
ティブ状態に維持しつつ、信号ドライバ20の出力をハ
イインピーダンス状態に制御し、信号ラインLdの電位
を静電保護抵抗Rcsと液晶容量Clcとの時定数に応じた
十分短い時間(例えば、1ms程度)で容量配線Lcの
電位Vcs(コモン信号電圧Vcom)と同電位にすること
により、各表示画素における印加電圧をゼロの状態にリ
セットして、残存電圧の影響(すなわち、表示画面の残
像の発生や液晶の劣化等)を抑制する構成が記載されて
いる。
【0015】また、同公報等には、上述した静電気保護
抵抗Rcsを備えていない液晶表示パネルにおいて、装置
電源の遮断操作時に、映像信号として白表示電圧を供給
して液晶表示パネルに表示される画像情報を速やかに白
表示画面に切り替えてから、信号ドライバ及び走査ドラ
イバを非アクティブ状態に制御することにより、上記残
存電圧の影響を抑制する構成も記載されている。
【0016】このように、従来技術においては、装置電
源の遮断時の残存電圧による影響を抑制する手法とし
て、装置電源遮断後の所定期間(残像処理期間)に、 (1)信号ドライバの出力をハイインピーダンス状態で
保持し、数フィールド分、走査ドライバを駆動して表示
画素を選択状態にすることにより画素電位(残存電圧)
をコモン電圧Vcomに近似させる手法 (2)信号ラインの電位を所定の時定数でコモン信号電
圧Vcomに近似させる手法 (3)信号ドライバから表示信号電圧として白表示電圧
を供給して、各表示画素に白表示データを書き込むこと
により、各表示画素における画素電位を小さく抑制する
手法 等が知られていた。
【0017】
【発明が解決しようとする課題】しかしながら、上述し
たような残像処理方法においては、以下に示すような問
題を有していた。すなわち、(ア)装置電源が遮断され
た後の残像処理期間において、ライン反転駆動を継続す
る動作制御を行った場合、極性反転信号FRPによりコ
モン信号電圧Vcomは、1ラインごとに電圧極性が反転
するように共通電極に印加されているため、上記残像処
理期間が終了した直後に、コモン信号電圧Vcomの中心
電圧からのずれ(センターずれ)等に起因して走査ライ
ンごとに画素電位(蓄積電荷量)の差が生じ、これによ
り、放電時間の差が生じる場合があった。そのため、こ
のような放電時間の差によって、表示画面に縞模様等が
生じて、これが表示ムラとして視認される可能性がある
という問題を有していた。
【0018】(イ)また、上述したように、コモン電圧
Vcomは、ライン反転駆動するように供給制御されるた
め、上記残像処理期間が終了した直後において、コモン
信号電圧Vcomの電圧レベルがハイとなるかローレベル
となるかが不確定(不定)であり、仮に、コモン信号電
圧Vcomがハイレベルとなるタイミングで残像処理期間
が終了した場合には、該ハイレベルのコモン信号電圧V
comから所定の低電圧レベルVss(例えば、接地電位;
0V)まで電荷を放電して安定するまでに、コモン信号
駆動アンプのバイアス抵抗と交流/直流(AC/DC)
カップリング容量により規定される時定数分の時間を要
し、また、このとき各表示画素に印加される残留電圧
(直流電圧成分)によって液晶の劣化を生じる可能性が
あるという問題を有していた。
【0019】そこで、本発明は、上述したような問題点
に鑑み、画像情報の表示駆動状態で装置電源の遮断操作
を行った場合であっても、各表示画素における残留電圧
に起因する残像の発生を回避しつつ、かつ、残像処理期
間終了直後における表示ムラの発生や液晶の劣化を良好
に抑制することができる液晶表示装置及びその駆動制御
方法を提供することを目的とする。
【0020】
【課題を解決するための手段】請求項1記載の液晶表示
装置は、相互に直交して配設された複数の走査ライン及
び複数の信号ラインの各交点近傍に、該走査ライン及び
信号ラインに接続されたスイッチ素子を介して、マトリ
クス状に配列された画素電極、及び、該画素電極に対向
して設けられた共通電極からなる複数の表示画素を有す
る液晶表示パネルと、前記複数の走査ラインに走査駆動
信号を順次印加して前記表示画素を走査する走査側駆動
手段と、前記複数の信号ラインの各々に所定の映像信号
に基づく表示信号電圧を印加する信号側駆動手段と、前
記共通電極に所定のコモン信号電圧を供給するコモン信
号駆動手段と、を備えた液晶表示装置において、前記液
晶表示装置の装置電源が遮断操作されたことを検出する
電源遮断検出手段と、前記電源遮断検出手段により前記
装置電源の遮断操作が検出された場合に、前記信号ライ
ン及び前記共通電極間に、所定の期間、所定の電圧を固
定的に印加するように制御する表示画素制御手段と、前
記所定の期間の経過後、前記液晶表示装置への駆動電力
の供給を遮断する電源制御手段と、を具備することを特
徴としている。
【0021】請求項2記載の液晶表示装置は、請求項1
記載の液晶表示装置において、前記表示画素制御手段
は、少なくとも、前記信号側駆動手段から前記信号ライ
ンを介して前記表示画素の画素電極に一定の信号レベル
を有する信号電圧を印加するように設定制御することを
特徴としている。
【0022】請求項3記載の液晶表示装置は、請求項2
記載の液晶表示装置において、前記表示画素制御手段
は、前記コモン信号駆動手段から前記共通電極に一定の
信号レベルを有する信号電圧を印加するように設定制御
することを特徴としている。請求項4記載の液晶表示装
置は、請求項2又は3記載の液晶表示装置において、前
記表示画素制御手段は、前記表示画素の画素電極に印加
される信号電圧と、前記共通電極に印加される信号電圧
を、相互に近似するように設定制御することを特徴とし
ている。
【0023】請求項5記載の液晶表示装置は、請求項4
記載の液晶表示装置において、前記表示画素制御手段
は、前記表示画素の画素電極に印加される信号電圧と、
前記共通電極に印加される信号電圧を、各々特定の低信
号レベルに設定制御することを特徴としている。さら
に、請求項6記載の液晶表示装置は、請求項5記載の液
晶表示装置において、前記表示画素制御手段は、少なく
とも、前記表示画素の画素電極に印加される信号電圧
を、前記液晶表示パネルに白表示駆動する際の信号レベ
ルに設定制御することを特徴としている。
【0024】そして、請求項7記載の液晶表示装置の駆
動制御方法は、相互に直交して配設された複数の走査ラ
イン及び複数の信号ラインの各交点近傍に、該走査ライ
ン及び信号ラインに接続されたスイッチ素子を介して、
マトリクス状に配列された画素電極、及び、該画素電極
に対向して設けられた共通電極からなる複数の表示画素
を有する液晶表示パネルに所望の画像情報を表示する液
晶表示装置の表示駆動方法において、前記液晶表示装置
における装置電源の遮断操作を検出して、所定の期間、
前記複数の信号ラインの各々に特定の低信号レベルを有
する第1の信号電圧を固定的に印加するとともに、前記
共通電極に特定の低信号レベルを有し、かつ、前記第1
の信号電圧に近似する第2の信号電圧を固定的に印加す
ることを特徴としている。請求項8記載の液晶表示装置
の駆動制御方法は、請求項7記載の液晶表示装置におい
て、駆動制御方法前記第1の信号電圧は、前記液晶表示
パネルを白表示駆動する際の信号レベルに設定され、該
信号電圧の信号極性を反転駆動することなく、前記画素
電極に印加されることを特徴としている。
【0025】すなわち、本発明に係る液晶表示装置及び
その駆動制御方法は、反射型の液晶表示パネルを備えた
液晶表示装置において、液晶表示装置の装置電源を遮断
(オフ)する操作を検出した場合、該電源を遮断操作し
た後、実際に電源から駆動電力の供給を遮断するまでの
所定の期間(残像処理期間)に、信号側駆動手段から信
号ラインを介して各表示画素を構成する画素電極に対し
て、信号極性の反転駆動を行うことなく、特定の低信号
レベル(例えば、白表示駆動を行うための所定のローレ
ベル又は0V)を有する第1の信号電圧を固定的に印加
するとともに、コモン信号駆動手段から共通電極に対し
て、特定の低信号レベル(ローレベルのコモン信号電
圧)を有し、かつ、上記第1の信号電圧に近似する第2
の信号電圧を固定的に印加するように構成されている。
【0026】これにより、装置電源の遮断操作後に設定
される残像処理期間において、液晶表示パネルを構成す
る全ラインの表示画素(画素電極及び共通電極間)に対
して、所定の電圧(例えば、白表示駆動を行うための1
V又は0V)が均一に書き込まれるので、各走査ライン
ごとの画素電位(蓄積電荷量)が均一化され、上記残像
処理期間の終了直後(駆動電力が供給遮断された直後)
において表示画面に縞模様等の表示ムラが発生すること
を抑制することができる。
【0027】また、上記残像処理期間において、共通電
極に印加される信号電圧が必ずローレベルに固定される
ので、残像処理期間の終了時に、コモン信号電圧Vcom
の放電動作が発生することがなく、表示状態の変化(残
像の発生)を抑制することができるとともに、各表示画
素に高い残留電圧(直流電圧成分)が印加されることが
ないので、液晶の劣化を抑制することができる。
【0028】
【発明の実施の形態】以下、本発明に係る液晶表示装置
及びその駆動制御方法について、実施の形態を示して具
体的に説明する。まず、本発明に係る液晶表示装置の一
実施形態について、図面を参照しながら説明する。ここ
では、液晶表示装置としてアクティブマトリックス型の
液晶表示パネルを備えた構成について説明し、上述した
従来技術(図5、図6)と同等の構成については、同一
の符号を付して、その説明を簡略化する。
【0029】図1は、本発明に係る液晶表示装置の一実
施形態を示すブロック図である。ここで、上述した従来
技術と同等の構成については、同一の符号を付してその
説明を簡略化又は省略する。図1に示すように、本実施
形態に係る液晶駆動装置は、大別して、従来技術(図5
参照)と同等の構成を有する液晶表示パネル10と、走
査ドライバ(走査側駆動手段)30と、RGBデコーダ
40と、反転アンプ50と、LCDコントローラ60
と、コモン信号駆動アンプ(コモン信号駆動手段)70
に加え、本実施形態特有の構成を有する信号ドライバ
(信号側駆動手段)20Aと、電源制御回路(電源遮断
検出手段、電源制御手段)80と、シーケンス制御回路
(表示画素制御手段)90と、電源100と、を備えて
いる。
【0030】ここで、本実施形態に係る液晶表示装置に
おいては、LCDコントローラ60と、信号ドライバ2
0及び走査ドライバ30並びに反転アンプ50、コモン
信号駆動アンプ70の各構成との間に、シーケンス制御
回路90が介在するように設けられ、該シーケンス制御
回路90により垂直同期信号Vに基づく所定のタイミン
グで、LCDコントローラ60から出力される水平制御
信号を信号ドライバ20に供給し、垂直制御信号を走査
ドライバ30に供給し、また、極性反転信号FRPを反
転アンプ50及びコモン信号駆動アンプ70に供給する
とともに、電源制御回路80からの電源遮断検出信号P
wACTに基づいて、電源遮断信号OFFreadyを出力
して、液晶表示装置の各構成への駆動電力の供給状態を
制御するように構成されている。
【0031】以下、上述した各構成について、詳しく説
明する。図2は、本実施形態に係る液晶表示装置に適用
される信号ドライバの概略構成を示すブロック図であ
り、図3は、本実施形態に係る液晶表示装置に適用され
るシーケンス制御回路の一構成例を示す回路構成図であ
る。液晶表示パネル10は、上述した従来技術(図6)
と同様に、概略、図示を省略した対向する透明基板間に
マトリクス状(列方向及び行方向)に配設された信号ラ
インLd及び走査ラインLgの各交点近傍に配置された
複数の画素電極、及び、各画素電極に対向する単一の共
通電極、画素電極及び共通電極の間に充填された液晶か
らなる表示画素(液晶容量)と、該表示画素に印加され
た表示信号電圧を保持するための蓄積容量(補助容量)
と、信号ラインLd及び走査ラインLg並びに各表示画
素に接続された画素トランジスタ(スイッチ素子)と、
を備えて構成されている。
【0032】本実施形態に適用される信号ドライバ20
は、図2に示すように、シフトクロックCKに基づい
て、サンプリングスタート信号SRTを所定方向に順次
シフトするシフトレジスタ21と、該シフトレジスタ2
1から出力されるシフト出力(サンプリングパルス)に
基づいて、RGBデコーダ40及び反転アンプ50を介
して供給されるRGB各色の輝度信号(RGB反転信
号)を1行単位で取り込んで保持し(サンプリング/ホ
ールド)、所定のタイミングで該輝度信号に対応する表
示信号電圧Vsigを、各信号ラインLdに出力するサン
プル・ホールド回路22及びバッファ回路23と、信号
ラインアウトプットイネーブル信号(以下、単に「アウ
トプットイネーブル信号」と記す)OEに基づいて、各
信号ラインLdへの上記表示信号電圧Vsigの出力状態
を制御するスイッチ回路24と、クリア信号CLRに基
づいて、各信号ラインLdへの電源100から供給され
る電源電圧VDDC又はシーケンス制御回路90から供
給される特定のローレベル(低信号レベル;例えば、V
L=1V、又は、Vss=0V)を有する信号電圧(第1
の信号電圧)のいずれかの印加を制御するスイッチ回路
25と、を有して構成されている。
【0033】ここで、サンプリングスタート信号SR
T、シフトクロックCK、信号ラインアウトプットイネ
ーブル信号OE、クリア信号CLRは、RGBデコーダ
40から供給される水平同期信号Hに基づいてLCDコ
ントローラ60により生成され、シーケンス制御回路9
0を介して、水平制御信号として信号ドライバ20に供
給される。また、スイッチ回路25を介して各信号ライ
ンLdに供給される信号電圧は、詳しくは後述するが、
電源スイッチSWがオン操作されて駆動電力が液晶表示
装置の各構成に供給されている表示駆動状態において
は、LCDコントローラ60から出力されるクリア信号
CLRの信号レベルに基づいて、所定のタイミングで電
源電圧VDDCが各信号ラインLdに印加されるように
設定され、一方、電源スイッチSWがオフ操作された
後、駆動電力の供給が遮断されるまでの所定の期間(残
像処理期間)においては、上記クリア信号CLRは常に
ハイレベルとなるとともに、特定のローレベルを有する
信号電圧(VL=1V、又は、Vss=0V)が各信号ラ
インLdに印加されるように設定される。
【0034】また、走査ドライバ30は、LCDコント
ローラ60により生成され、シーケンス制御回路90を
介して供給される垂直制御信号(ゲートラインアウトプ
ットイネーブル信号GOE、ゲートクロックGPCK、
ゲートスタート信号GSRT等)に基づいて、各走査ラ
インLgに走査信号(ゲートパルス;走査駆動信号)を
順次印加して各走査ラインLgを選択状態に設定する。
【0035】RGBデコーダ40及び反転アンプ50
は、上述した従来技術と同様に、映像信号から水平同期
信号H、垂直同期信号V及びコンポジット同期信号CS
Yを抽出して、LCDコントローラ60に供給するとと
もに、映像信号に含まれるR、G、Bの各色信号(RG
B信号)を抽出し、LCDコントローラ60から供給さ
れる極性反転信号FRPに基づいて、反転アンプ50に
より反転処理して輝度信号(RGB反転信号)として信
号ドライバ20に出力する。
【0036】LCDコントローラ60は、RGBデコー
ダ40から供給される水平同期信号H、垂直同期信号V
及びコンポジット同期信号CSYに基づいて、極性反転
信号FRP等を生成して、シーケンス制御回路90を介
して反転アンプ60及びコモン信号駆動アンプ70に出
力するとともに、上述した各種水平制御信号及び垂直制
御信号を生成して、シーケンス制御回路90を介して所
定のタイミングで信号ドライバ20及び走査ドライバ3
0に供給する。
【0037】電源制御回路80は、少なくとも、液晶表
示装置の電源スイッチSWがオン/オフ操作(装置電源
が投入、遮断操作)されたことを検出する機能を備え、
電源スイッチSWがオン操作されると、シーケンス制御
回路90に供給するフラグ信号(電源遮断検出信号)P
wACTをハイレベルとし(フラグを立て)、電源スイ
ッチSWがオフ操作されると、上記フラグ信号PwAC
Tをローレベル(フラグを下げる)に切り換える制御を
行う。
【0038】また、電源制御回路80は、シーケンス制
御回路90において、上記フラグ信号PwACT及び垂
直同期信号Vに基づいて、後述する一連の駆動制御動作
が実行された後、フラグ信号(電源遮断信号)OFFre
adyが供給されると、電源100に供給していた電源制
御信号PCSをハイレベルからローレベルに切り換え制
御して、液晶表示装置の各構成(信号ドライバ20及び
走査ドライバ30、RGBデコーダ40、LCDコント
ローラ60等)への駆動電力の供給を遮断する制御を行
う。
【0039】ここで、上記電源スイッチSWは、液晶表
示装置の各構成への駆動電力の供給(装置電源の投
入)、遮断を行うためのスイッチであり、液晶表示装置
の使用者等により任意にオン、オフ操作される。また、
電源100は、電源制御回路80から供給される電源制
御信号PCSに基づいて、液晶表示装置の各構成への駆
動電力の供給状態を切り換える。
【0040】シーケンス制御回路90は、主に、電源制
御回路80から出力される電源遮断検出信号PwACT
の信号レベルに基づいて、LCDコントローラ60から
出力され、信号ドライバ20に供給される水平制御信
号、及び、走査ドライバ30に供給される垂直制御信
号、並びに、反転アンプ50及びコモン信号駆動アンプ
70に供給される極性反転信号FRPの供給状態を制御
する機能を備えている。
【0041】具体的には、シーケンス制御回路90は、
例えば、図3に示すように、垂直同期信号Vをクロック
入力とし、直列に接続された複数段のフリップフロップ
回路91a〜91eから構成され、後述する駆動制御動
作における動作タイミング(処理期間)を規定するフリ
ップフロップ群91と、AND論理ゲート92a〜92
c、インバータ92d、OR論理ゲート92eから構成
され、一部の水平制御信号(アウトプットイネーブル信
号OE、クリア信号CLR)及び極性反転信号FRPの
供給状態を制御する論理ゲート群92と、OR論理ゲー
ト93a及びインバータ93bから構成され、電源10
0における駆動電力の供給状態を制御する論理ゲート群
93と、上記水平制御信号や極性反転信号FRP以外
の、垂直制御信号(ゲートラインアウトプットイネーブ
ル信号GOE、ゲートクロックGPCK、ゲートスター
ト信号GSRT)等の供給状態を制御するAND論理ゲ
ート94(実施の態様によっては、複数の論理ゲート群
が並列に設けられているものであってもよい)と、を有
して構成されている。
【0042】ここで、フリップフロップ群91は、電源
制御回路80から出力される電源遮断検出信号PwAC
Tを初段のフリップフロップ回路91aの入力として、
LCDコントローラ60から各々のフリップフロップ回
路91a〜91eに供給される垂直同期信号Vの立ち上
がりタイミングに同期して、該電源遮断検出信号PwA
CTの信号レベルを順次シフトする。
【0043】論理ゲート群92において、AND論理ゲ
ート92aは、初段のフリップフロップ回路91aから
出力されるシフト出力を一方の入力とし、LCDコント
ローラ60から供給されるアウトプットイネーブル信号
OEを他方の入力として、両入力の論理積(AND論
理)に基づくアウトプットイネーブル信号OEoutを信
号ドライバ20に出力する。AND論理ゲート92b
は、フリップフロップ回路91aから出力されるシフト
出力を一方の入力とし、LCDコントローラ60から供
給されるクリア信号CLRを他方の入力として、両入力
の論理積出力を次段のOR論理ゲート92eに出力す
る。
【0044】OR論理ゲート92eは、前記AND論理
ゲート92bの論理積出力を一方の入力とし、フリップ
フロップ回路91aから出力されるシフト出力の反転信
号(インバータ92dの反転出力)を他方の入力とし
て、両入力の論理和(OR論理)に基づくクリア信号C
LRoutを信号ドライバ20に出力をする。さらに、A
ND論理ゲート92cは、初段のフリップフロップ回路
91aから出力されるシフト出力を一方の入力とし、L
CDコントローラ60から供給される極性反転信号FR
Pを他方の入力として、両入力の論理積に基づく極性反
転信号FRPoutを反転アンプ50及びコモン信号駆動
アンプ70に出力する。
【0045】論理ゲート群93において、OR論理ゲー
ト93aは、初段のフリップフロップ回路91aから出
力されるシフト出力を一方の入力とし、最終段のフリッ
プフロップ回路91eから出力されるシフト出力を他方
の入力として、両入力の論理和に基づく出力をインバー
タ93bに出力し、また、インバータ93bは、OR論
理ゲート93aの出力を反転処理して、電源遮断信号O
FFreadyとして電源制御回路80に出力する。
【0046】また、AND論理ゲート94(又は、AN
D論理ゲート群)は、上記OR論理ゲート93aの出力
を一方の入力とし、上記水平制御信号(アウトプットイ
ネーブル信号OE、クリア信号CLR)及び極性反転信
号FRP以外であって、LCDコントローラ60から供
給される水平制御信号及び垂直制御信号(ゲートイネー
ブル信号GOE、ゲートクロックGPCK、ゲートスタ
ート信号GSRT等)を他方の入力として、両入力の論
理積に基づく各信号を信号ドライバ20及び走査ドライ
バ30に出力する。
【0047】すなわち、本実施形態に係るシーケンス制
御回路90においては、電源スイッチSWがオフ操作さ
れて、電源制御回路80から出力される電源遮断検出信
号PwACTがローレベルになると、垂直同期信号Vの
タイミングに基づいて、各フリップフロップ回路91a
〜91e間でローレベルのシフト信号が順次転送され、
該各フリップフロップ回路の段数に応じて、後述する駆
動制御動作における動作タイミング(処理期間)が規定
される。
【0048】これにより、電源スイッチSWがオフ操作
された直後の垂直同期信号のタイミングに同期して、初
段のフリップフロップ回路91aから出力されるシフト
出力の信号レベルがローレベルとなり、各AND論理ゲ
ート92a〜92cの一方の入力端に入力されるととも
に、インバータ92dの入力端に入力されるので、LC
Dコントローラ60から出力され、各AND論理ゲート
92a〜92cの他方の入力端に入力されるアウトプッ
トイネーブル信号OE及びクリア信号CLR、極性反転
信号FRPの信号レベルに関わらず、シーケンス制御回
路90を介して信号ドライバ20に供給されるアウトプ
ットイネーブル信号OEout、並びに、反転アンプ50
及びコモン信号駆動アンプ70に供給される極性反転信
号FRPoutは、ローレベルに固定され、また、クリア
信号CLRoutは、ハイレベルに固定される。
【0049】また、垂直同期信号Vのタイミングに基づ
いて、初段のフリップフロップ回路91a及び最終段の
フリップフロップ回路91eから出力されるシフト出力
の信号レベルが、いずれもローレベルとなるタイミング
では、OR論理ゲート93aの各入力端への入力が共に
ローレベルとなるので、電源制御回路80に供給される
電源遮断信号OFFreadyは、インバータ93bにより
反転処理されてハイレベルとなり、電源100からの駆
動電力の供給が遮断制御される。
【0050】このとき、AND論理ゲート94(又は、
AND論理ゲート群)の一方の入力端に入力される信号
レベルがローレベルとなるので、上記水平制御信号(ア
ウトプットイネーブル信号OE、クリア信号CLR)及
び極性反転信号FRP以外であって、LCDコントロー
ラ60から供給され、AND論理ゲート94の他方の入
力端に入力される水平制御信号及び垂直制御信号(ゲー
トイネーブル信号GOE、ゲートクロックGPCK、ゲ
ートスタート信号GSRT等)の信号レベルに関わら
ず、シーケンス制御回路90を介して信号ドライバ20
及び走査ドライバ30に供給される各信号(ゲートライ
ンアウトプットイネーブル信号GOE、ゲートクロック
GPCK、ゲートスタート信号GSRT等)は、ローレ
ベルとなる。
【0051】一方、このシーケンス制御回路90は、電
源スイッチSWがオン操作されて、電源制御回路80か
ら出力される電源遮断検出信号PwACTがハイレベル
になると、垂直同期信号Vのタイミングに基づいて、各
フリップフロップ回路91a〜91e間でハイレベルの
シフト信号が順次転送される。これにより、電源スイッ
チSWがオン操作された直後の垂直同期信号のタイミン
グに同期して、初段のフリップフロップ回路91aから
出力されるシフト出力の信号レベルがハイレベルとな
り、各AND論理ゲート92a〜92cの一方の入力端
に入力されるとともに、インバータ92dの入力端に入
力されるので、LCDコントローラ60から出力され、
各AND論理ゲート92a〜92cの他方の入力端に入
力されるアウトプットイネーブル信号OE及びクリア信
号CLR、極性反転信号FRPの信号レベルに基づい
て、シーケンス制御回路90を介して信号ドライバ20
に供給されるアウトプットイネーブル信号OEout及び
クリア信号CLRout、並びに、反転アンプ50及びコ
モン信号駆動アンプ70に供給される極性反転信号FR
Poutの信号レベルが確定される。
【0052】すなわち、LCDコントローラ60から出
力されるアウトプットイネーブル信号OE又はクリア信
号CLR、極性反転信号FRPの信号レベルが、ローレ
ベルのときには、信号ドライバ20や反転アンプ50、
コモン信号駆動アンプ70に対して、ローレベルのアウ
トプットイネーブル信号OEout又はクリア信号CLRo
ut、極性反転信号FRPoutが各々出力され、LCDコ
ントローラ60から出力されるアウトプットイネーブル
信号OE又はクリア信号CLR、極性反転信号FRPの
信号レベルが、ハイレベルのときには、信号ドライバ2
0や反転アンプ50、コモン信号駆動アンプ70に対し
て、ハイレベルのアウトプットイネーブル信号OEout
又はクリア信号CLRout、極性反転信号FRPoutが各
々出力される。
【0053】また、垂直同期信号Vのタイミングに基づ
いて、少なくとも、初段のフリップフロップ回路91a
及び最終段のフリップフロップ回路91eから出力され
るシフト出力のうち、いずれか一方のシフト出力の信号
レベルが、ハイレベルとなるタイミングでは、OR論理
ゲート93aのいずれかの入力端への入力がハイレベル
となるので、電源制御回路80に供給される電源遮断信
号OFFreadyは、インバータ93bにより反転処理さ
れてローレベルとなり、電源100からの駆動電力の供
給が継続するように制御される。
【0054】そして、このとき、AND論理ゲート94
(又は、AND論理ゲート群)の一方の入力端に入力さ
れる信号レベルがハイレベルとなるので、LCDコント
ローラ60から出力され、AND論理ゲート94の他方
の入力端に入力されるアウトプットイネーブル信号O
E、クリア信号CLR以外の水平制御信号及び垂直制御
信号(ゲートラインアウトプットイネーブル信号GO
E、ゲートクロックGPCK、ゲートスタート信号GS
RT等)の信号レベルに基づいて、信号ドライバ20及
び走査ドライバ30に供給される各信号の信号レベルが
確定される。
【0055】次に、上述した構成を有する液晶表示装置
における駆動制御動作(特に、電源スイッチオフ操作時
における制御動作)について、図面を参照して説明す
る。図4は、本実施形態に係る液晶表示装置における駆
動制御動作を示すタイミングチャートである。ここで
は、上述した液晶表示装置の各構成を適宜参照しつつ説
明する。
【0056】図4に示すように、まず、映像信号に基づ
く所望の画像情報を液晶表示パネル10に表示している
表示駆動状態において、使用者等により電源スイッチS
Wがオフ操作されると、電源制御回路80は、シーケン
ス制御回路90に供給しているフラグ信号(電源遮断検
出信号)PwACTをローレベルに切り換え制御する。
【0057】シーケンス制御回路90においては、ロー
レベルの電源遮断検出信号PwACTが入力されると、
その直後の垂直同期信号Vの立ち上がりタイミングで、
フリップフロップ回路91aから出力され、AND論理
ゲート92a〜92cの一方の入力端に入力されるシフ
ト出力の信号レベルがローレベルとなるので、LCDコ
ントローラ60から供給されるクリア信号CLR及び出
力イネーブル信号OE並びに極性反転信号FRPの信号
レベルに関わらず、ローレベルの出力イネーブル信号O
Eout及びハイレベルのクリア信号CLRoutが信号ドラ
イバ20に出力されるとともに、ローレベルの極性反転
信号FRPoutが反転アンプ50及びコモン信号駆動ア
ンプ70に出力される。
【0058】そして、信号ドライバ20においては、シ
ーケンス制御回路90を介して供給される出力イネーブ
ル信号OEout(図2におけるOE)がローレベルとな
るとともに、クリア信号CLRout(図2におけるCL
R)がハイレベルとなることにより、スイッチ回路24
がオフ制御されるとともに、スイッチ回路25がオン制
御される。このとき、スイッチ回路25に供給される信
号電圧は、上記電源スイッチSWのオフ操作により電源
電圧VDDCから特定のローレベルの信号電圧に切り換
え制御される。これにより、サンプル・ホールド回路2
2から各信号ラインLdへの表示信号電圧Vsig又は電
源電圧VDDCの供給が遮断されるとともに、特定のロ
ーレベルの信号電圧(VL又はVss)がライン反転駆動
することなく、固定的に供給される。ここで、本実施形
態においては、上記特定のローレベルの信号電圧とし
て、例えば、VL=1V、あるいは、Vss=0Vに設定
する。
【0059】一方、このタイミングにおいては、最終段
のフリップフロップ回路91eからのシフト出力がハイ
レベルの状態にあって、OR論理ゲート93aの一方側
の入力端に入力されているので、OR論理ゲート93a
は、他方側の入力端に入力される信号電圧の信号レベル
(初段のフリップフロップ回路91aからのシフト出
力)に関わらず、ハイレベルの信号がインバータ93b
及びAND論理ゲート94に出力される。
【0060】これにより、シーケンス制御回路90から
電源制御回路80にローレベルの電源遮断信号OFFre
adyが出力されるとともに、LCDコントローラ60か
ら供給されるアウトプットイネーブル信号OE及びクリ
ア信号CLR以外の水平制御信号、及び、垂直制御信号
(ゲートラインアウトプットイネーブル信号GOE、ゲ
ートクロックGPCK、ゲートスタート信号GSRT
等)は、そのままの信号レベルで信号ドライバ20及び
走査ドライバ30に出力され、少なくとも、走査ドライ
バ30がアクティブ状態を維持する。
【0061】このような信号ドライバ20により特定の
ローレベルの信号電圧を各信号ラインLdに固定的に印
加するとともに、走査ドライバ30によるライン走査を
継続、保持する状態は、垂直同期信号Vに基づく適当な
フィールド期間(残像処理期間に相当する)だけ継続さ
れる。すなわち、図3に示したシーケンス制御回路90
においては、初段のフリップフロップ回路91aに入力
されたローレベルの電源遮断検出信号PwACTが順次
シフトされて、最終段のフリップフロップ回路91eか
ら出力されるまでの4フィールド期間、走査ドライバ3
0により走査ラインLgが順次走査されて各表示画素
に、信号ドライバ20から供給される特定のローレベル
の信号電圧が各信号ラインLdを介して書き込まれる。
【0062】ここで、本実施形態に係る液晶表示装置に
おいては、電源スイッチSWがオフ操作された直後の垂
直同期信号Vの立ち上がりタイミングで、上述したシー
ケンス制御回路90により極性反転信号FRPoutがロ
ーレベルに制御されるので、液晶表示パネル10の共通
電極に供給されるコモン信号電圧Vcomが、特定のロー
レベル(Vss=0V)に固定される。
【0063】したがって、電源スイッチSWがオフ操作
された直後の垂直同期信号Vの立ち上がりタイミング以
降、例えば、シーケンス制御回路90を構成するフリッ
プフロップ回路の段数分に相当する所定の期間、各信号
ラインLdには特定のローレベル(VL=1V、又は、
Vss=0V)の信号電圧が印加されるとともに、共通電
極にも特定のローレベル(Vss=0V)のコモン信号電
圧Vcomが印加されることになるので、各表示画素の液
晶に印加される電位差は、概ね1V以下の微小電圧に設
定されることになる。なお、上述した特定のローレベル
の信号電圧として、VL=1Vに設定制御した場合、各
表示画素の液晶に印加される電位差(概ね1V)は、液
晶表示パネルにおいて白表示駆動を行う場合の印加電圧
(白表示電圧)に相当する。
【0064】そして、上記所定の期間が経過すると、走
査ドライバ30への垂直制御信号(ゲートラインアウト
プットイネーブル信号GOEout、ゲートクロックGP
CKout、ゲートスタート信号GSRTout)の出力が遮
断されて非アクティブ状態に制御されるとともに、ハイ
レベルの電源遮断信号OFFreadyがシーケンス制御回
路90から電源制御回路80に出力されて、電源100
から液晶表示装置の各構成への駆動電力の供給が遮断さ
れる。
【0065】このような一連の駆動制御動作によれば、
電源スイッチSWをオフ操作した後の残像処理期間にお
いて、該期間の開始直後に、コモン信号電圧Vcomをロ
ーレベルに固定するとともに、ライン反転駆動すること
なく、信号ラインを介して白表示駆動に対応するローレ
ベル(VL=1V)、もしくは、0Vの信号電圧を固定
的に印加することにより、全走査ラインの表示画素に均
一な微小電圧(白表示電圧)が書き込まれることになる
ので、各ライン間の書き込み電圧の差を抑制して、表示
画面における残像を速やかに消去することができる。
【0066】ここで、本実施形態においては、残像処理
期間中、例えば、信号電圧VL=1Vを全ラインに書き
込むことになるが、該信号電圧は極めて低い電圧であ
り、かつ、該印加時間も極めて短い(例えば、4フィー
ルド期間程度)ので、この信号電圧(直流電圧成分)の
印加に起因する液晶の劣化を良好に抑制することができ
る。また、上記駆動制御動作においては、必ずコモン信
号電圧Vcomがローレベルに固定されるように制御され
るので、残像処理期間終了の前後(すなわち、装置電源
の遮断動作の前後)で画面表示が変化することも回避さ
れ、表示ムラの発生を良好に抑制することができる。
【0067】なお、上述した各実施形態に示したシーケ
ンス制御回路は、本発明に適用可能な回路構成の一例を
示したものにすぎず、本発明はこれに限定されるもので
はない。すなわち、電源制御回路から出力される電源遮
断検出信号PwACTに基づいて、信号ラインに供給さ
れる信号電圧と共通電極に供給されるコモン信号電圧を
特定のローレベルに固定して、双方の信号の電位差(画
素電位)が最小となるように、水平制御信号や垂直制御
信号、極性反転信号等の印加タイミングや信号レベルを
制御することができるものであれば、他の回路構成を有
するものであってもよい。
【0068】
【発明の効果】本発明に係る液晶表示装置及びその駆動
制御方法によれば、反射型の液晶表示パネルを備えた液
晶表示装置において、液晶表示装置の装置電源を遮断
(オフ)する操作を検出した場合、該電源を遮断操作し
た後、実際に電源から駆動電力の供給を遮断するまでの
所定の期間(残像処理期間)に、信号側駆動手段から信
号ラインを介して各表示画素を構成する画素電極に対し
て、信号極性の反転駆動を行うことなく、特定の低信号
レベル(例えば、白表示駆動を行うための所定のローレ
ベル又は0V)を有する第1の信号電圧を固定的に印加
するとともに、コモン信号駆動手段から共通電極に対し
て、特定の低信号レベル(ローレベルのコモン信号電
圧)を有し、かつ、上記第1の信号電圧に近似する第2
の信号電圧を固定的に印加するように構成されているの
で、装置電源の遮断操作後に設定される残像処理期間に
おいて、液晶表示パネルを構成する全ラインの表示画素
(画素電極及び共通電極間)に対して、所定の電圧(例
えば、白表示駆動を行うための1V又は0V)を均一に
書き込むことができる。
【0069】したがって、各走査ラインごとの画素電位
(蓄積電荷量)を均一化して、上記残像処理期間の終了
直後(駆動電力が供給遮断された直後)において表示画
面に縞模様等の表示ムラが発生することを抑制すること
ができる。また、上記残像処理期間において、共通電極
に印加される信号電圧が必ずローレベルに固定されるの
で、残像処理期間の終了時に、コモン信号電圧Vcomの
放電動作が発生することがなく、表示状態の変化(残像
の発生)を抑制することができるとともに、各表示画素
に高い残留電圧(直流電圧成分)が印加されることがな
いので、液晶の劣化を抑制することができる。
【図面の簡単な説明】
【図1】本発明に係る液晶表示装置の一実施形態を示す
ブロック図である。
【図2】本実施形態に係る液晶表示装置に適用される信
号ドライバの概略構成を示すブロック図である。
【図3】本実施形態に係る液晶表示装置に適用されるシ
ーケンス制御回路の一構成例を示す回路構成図である。
【図4】本実施形態に係る液晶表示装置における駆動制
御動作を示すタイミングチャートである。
【図5】従来技術におけるTFT型液晶表示装置の概略
構成を示すブロック図である。
【図6】従来技術における液晶表示パネルの回路構成を
示す要部回路図である。
【符号の説明】
10 液晶表示パネル 20A 信号ドライバ 30 走査ドライバ 40 RGBデコーダ 50 反転アンプ 60 LCDコントローラ 70 コモン信号駆動アンプ 80 電源制御回路 90 シーケンス制御回路
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/20 670 G09G 3/20 670K Fターム(参考) 2H093 NA16 NC01 NC13 NC16 NC18 NC23 NC25 NC26 NC34 NC49 NC58 NC59 NC90 ND10 ND12 ND39 ND42 ND47 5C006 AC21 AC25 AF64 AF67 AF68 BB16 BC16 BF38 FA22 FA34 5C080 AA10 BB05 DD05 DD14 DD18 FF11 JJ02 JJ03 JJ04

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 相互に直交して配設された複数の走査ラ
    イン及び複数の信号ラインの各交点近傍に、該走査ライ
    ン及び信号ラインに接続されたスイッチ素子を介して、
    マトリクス状に配列された画素電極、及び、該画素電極
    に対向して設けられた共通電極からなる複数の表示画素
    を有する液晶表示パネルと、前記複数の走査ラインに走
    査駆動信号を順次印加して前記表示画素を走査する走査
    側駆動手段と、前記複数の信号ラインの各々に所定の映
    像信号に基づく表示信号電圧を印加する信号側駆動手段
    と、前記共通電極に所定のコモン信号電圧を供給するコ
    モン信号駆動手段と、を備えた液晶表示装置において、 前記液晶表示装置の装置電源が遮断操作されたことを検
    出する電源遮断検出手段と、 前記電源遮断検出手段により前記装置電源の遮断操作が
    検出された場合に、前記信号ライン及び前記共通電極間
    に、所定の期間、所定の電圧を固定的に印加するように
    制御する表示画素制御手段と、 前記所定の期間の経過後、前記液晶表示装置への駆動電
    力の供給を遮断する電源制御手段と、を具備することを
    特徴とする液晶表示装置。
  2. 【請求項2】 前記表示画素制御手段は、少なくとも、
    前記信号側駆動手段から前記信号ラインを介して前記表
    示画素の画素電極に一定の信号レベルを有する信号電圧
    を印加するように設定制御することを特徴とする請求項
    1記載の液晶表示装置。
  3. 【請求項3】 前記表示画素制御手段は、前記コモン信
    号駆動手段から前記共通電極に一定の信号レベルを有す
    る信号電圧を印加するように設定制御することを特徴と
    する請求項2記載の液晶表示装置。
  4. 【請求項4】 前記表示画素制御手段は、前記表示画素
    の画素電極に印加される信号電圧と、前記共通電極に印
    加される信号電圧を、相互に近似するように設定制御す
    ることを特徴とする請求項2又は3記載の液晶表示装
    置。
  5. 【請求項5】 前記表示画素制御手段は、前記表示画素
    の画素電極に印加される信号電圧と、前記共通電極に印
    加される信号電圧を、各々特定の低信号レベルに設定制
    御することを特徴とする請求項4記載の液晶表示装置。
  6. 【請求項6】 前記表示画素制御手段は、少なくとも、
    前記表示画素の画素電極に印加される信号電圧を、前記
    液晶表示パネルに白表示駆動する際の信号レベルに設定
    制御することを特徴とする請求項5記載の液晶表示装
    置。
  7. 【請求項7】 相互に直交して配設された複数の走査ラ
    イン及び複数の信号ラインの各交点近傍に、該走査ライ
    ン及び信号ラインに接続されたスイッチ素子を介して、
    マトリクス状に配列された画素電極、及び、該画素電極
    に対向して設けられた共通電極からなる複数の表示画素
    を有する液晶表示パネルに所望の画像情報を表示する液
    晶表示装置の表示駆動方法において、 前記液晶表示装置における装置電源の遮断操作を検出し
    て、所定の期間、前記複数の信号ラインの各々に特定の
    低信号レベルを有する第1の信号電圧を固定的に印加す
    るとともに、前記共通電極に特定の低信号レベルを有
    し、かつ、前記第1の信号電圧に近似する第2の信号電
    圧を固定的に印加することを特徴とする画像読取装置の
    駆動制御方法。
  8. 【請求項8】 前記第1の信号電圧は、前記液晶表示パ
    ネルを白表示駆動する際の信号レベルに設定され、該信
    号電圧の信号極性を反転駆動することなく、前記画素電
    極に印加されることを特徴とする請求項7記載の液晶表
    示装置の駆動制御方法。
JP2002102495A 2002-04-04 2002-04-04 液晶表示装置及びその駆動制御方法 Pending JP2003295840A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002102495A JP2003295840A (ja) 2002-04-04 2002-04-04 液晶表示装置及びその駆動制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002102495A JP2003295840A (ja) 2002-04-04 2002-04-04 液晶表示装置及びその駆動制御方法

Publications (1)

Publication Number Publication Date
JP2003295840A true JP2003295840A (ja) 2003-10-15

Family

ID=29242277

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002102495A Pending JP2003295840A (ja) 2002-04-04 2002-04-04 液晶表示装置及びその駆動制御方法

Country Status (1)

Country Link
JP (1) JP2003295840A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005274868A (ja) * 2004-03-24 2005-10-06 Casio Comput Co Ltd 液晶表示装置及び液晶表示装置の駆動方法
JP2006011115A (ja) * 2004-06-28 2006-01-12 Canon Inc 画像表示装置、画像表示システム、電子装置
JP2006106019A (ja) * 2004-09-30 2006-04-20 Casio Comput Co Ltd 液晶表示装置及び液晶表示装置の駆動制御方法
JP2007094016A (ja) * 2005-09-29 2007-04-12 Casio Comput Co Ltd 表示駆動装置
KR100739555B1 (ko) 2005-08-30 2007-07-16 엘지전자 주식회사 잔상 제거 기능을 구비한 투사형 디스플레이 장치 및 그제어방법
JP2008268671A (ja) * 2007-04-23 2008-11-06 Canon Inc 液晶表示装置、その制御方法及び液晶プロジェクタシステム
JP2009058942A (ja) * 2007-08-31 2009-03-19 Toppoly Optoelectronics Corp 液晶表示器の放電回路、液晶表示器及び映像表示制御器
CN114078454A (zh) * 2020-08-21 2022-02-22 夏普株式会社 显示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005274868A (ja) * 2004-03-24 2005-10-06 Casio Comput Co Ltd 液晶表示装置及び液晶表示装置の駆動方法
JP2006011115A (ja) * 2004-06-28 2006-01-12 Canon Inc 画像表示装置、画像表示システム、電子装置
JP2006106019A (ja) * 2004-09-30 2006-04-20 Casio Comput Co Ltd 液晶表示装置及び液晶表示装置の駆動制御方法
KR100739555B1 (ko) 2005-08-30 2007-07-16 엘지전자 주식회사 잔상 제거 기능을 구비한 투사형 디스플레이 장치 및 그제어방법
JP2007094016A (ja) * 2005-09-29 2007-04-12 Casio Comput Co Ltd 表示駆動装置
JP2008268671A (ja) * 2007-04-23 2008-11-06 Canon Inc 液晶表示装置、その制御方法及び液晶プロジェクタシステム
JP2009058942A (ja) * 2007-08-31 2009-03-19 Toppoly Optoelectronics Corp 液晶表示器の放電回路、液晶表示器及び映像表示制御器
CN114078454A (zh) * 2020-08-21 2022-02-22 夏普株式会社 显示装置

Similar Documents

Publication Publication Date Title
US8872748B2 (en) Liquid crystal display device and driving method thereof
KR100666599B1 (ko) 타이밍 컨트롤러와 이를 구비하는 표시 장치 및 초기 동작제어 방법
US20170206852A1 (en) Data line driving methods, data line driving units, source drivers, panel driving devices and display devices
US7932885B2 (en) Electro-optical device and electronic apparatus with dummy data lines operated substantially simultaneously
US20110285759A1 (en) Liquid crystal display device and method for driving same
US7495650B2 (en) Electro-optical device and electronic apparatus
US20120113084A1 (en) Liquid crystal display device and driving method of the same
JPH10214067A (ja) 液晶表示画像の消去装置及びそれを備えた液晶表示装置
JP2007226271A (ja) 液晶表示装置の駆動方法及び装置
JPH10222136A (ja) 表示装置及びその駆動方法
JP2002149127A (ja) 液晶表示装置及びその駆動制御方法
US8711068B2 (en) Liquid crystal display device and driving method thereof
JP2003295840A (ja) 液晶表示装置及びその駆動制御方法
JP2000163025A (ja) 液晶表示装置
JP2004205588A (ja) 表示装置及びその駆動制御方法
JP2003330425A (ja) 液晶表示装置及びその駆動制御方法
US8648783B2 (en) Apparatus and method for driving liquid crystal display
JP2003029721A (ja) 液晶表示装置及びその表示駆動方法
US7477272B2 (en) Normal mode driving method in wide mode liquid crystal display device
JP2002169514A (ja) 液晶表示装置及びその表示方法
JP2003202847A (ja) 液晶装置及びその駆動方法、並びにそれを用いた投写型表示装置及び電子機器
KR100914780B1 (ko) 액정표시장치의 구동장치 및 구동방법
JP2000029437A (ja) 表示駆動回路
JP2006106019A (ja) 液晶表示装置及び液晶表示装置の駆動制御方法
JP2006284825A (ja) 液晶表示パネルの表示制御回路