JP2001251029A - 部品実装基板、基板固定方法、および部品実装基板の製造方法 - Google Patents

部品実装基板、基板固定方法、および部品実装基板の製造方法

Info

Publication number
JP2001251029A
JP2001251029A JP2000062096A JP2000062096A JP2001251029A JP 2001251029 A JP2001251029 A JP 2001251029A JP 2000062096 A JP2000062096 A JP 2000062096A JP 2000062096 A JP2000062096 A JP 2000062096A JP 2001251029 A JP2001251029 A JP 2001251029A
Authority
JP
Japan
Prior art keywords
component mounting
mounting board
solder
copper foil
regions
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000062096A
Other languages
English (en)
Inventor
Katsuto Mimura
村 勝 人 三
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2000062096A priority Critical patent/JP2001251029A/ja
Publication of JP2001251029A publication Critical patent/JP2001251029A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

(57)【要約】 【課題】 ネジ頭と銅箔ランドとを確実に導通させるこ
とができる部品実装基板の提供。 【解決手段】 本発明の部品実装基板10は、少なくと
も四隅に設けられるネジ固定孔1の周囲に、従来と同様
の銅箔ランド2を設け、このランド2内に山型状の半田
領域3を複数形成する。半田領域3は、表面実装部品の
パッドにクリームはんだ印刷を行う工程で形成され、半
田領域3にはクリームはんだが付着される。クリームは
んだ印刷工程が終了した後、リフロー工程を行って基板
表面に熱を加えることにより、半田領域3のクリームは
んだが表面張力により盛り上がって山型形状になる。ネ
ジを締めると、半田領域3がネジ頭により押しつぶさ
れ、ネジ頭と半田領域3との接触面積が増加し、ネジ頭
と半田領域3は電気的に確実に接触する。これにより、
部品実装基板10のGND層の電圧レベルの変動を抑制
でき、部品実装基板10上の回路の動作を安定化させる
ことができる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ネジ固定孔が形成
された部品実装基板に関し、特に、ネジ固定孔の周囲に
形成されるGNDパターンの形状に関する。
【0002】
【従来の技術】部品実装基板の四隅には、ネジ止め用の
ネジ固定孔1が形成されている。これらネジ固定孔1の
周囲は、図6に示すように銅箔2をむき出しにするのが
一般的である。この銅箔部分(以下、銅箔ランド2と呼
ぶ)は、部品実装基板上のGND層に導通している。
【0003】図6のネジ固定孔1にネジを挿通して、部
品実装基板を筐体に固定すると、ネジ頭が銅箔ランド2
に接触し、ネジを介して部品実装基板のGND層は筐体
と同電位になる。
【0004】
【発明が解決しようとする課題】図6のネジ固定孔1の
周囲の銅箔ランド2には、酸化防止のためにプリフラッ
クス処理と呼ばれる表面処理が施されている。この表面
処理により、銅箔ランド2に絶縁物が形成される。この
絶縁物の一部は、ネジ締めにより削り取られ、結果とし
て、ネジ頭と銅箔ランド2とが導通する。しかしなが
ら、この絶縁物は完全に削れるわけではないので、ネジ
頭と銅箔ランド2との接触が不十分になるおそれがあ
り、EMI特性が劣化したり、ノイズが発生したりする
可能性がある。
【0005】本発明は、このような点に鑑みてなされた
ものであり、その目的は、ネジ頭と銅箔ランドとを確実
に導通させることができる部品実装基板、基板固定方
法、および部品実装基板の製造方法を提供することにあ
る。
【0006】
【課題を解決するための手段】上述した課題を解決する
ために、請求項1の発明は、ネジ固定孔の周囲に、グラ
ンド層に電気的に接続された銅箔ランドを形成した部品
実装基板において、前記銅箔ランド内に、山型状の半田
領域を複数形成する。
【0007】請求項1の発明では、銅箔ランド内に山型
状の半田領域を複数形成するため、ネジを締めたとき
に、ネジ頭で半田領域を押しつぶすことにより、部品実
装基板とネジとを確実に接触させることができる。
【0008】請求項2の発明では、隣接する半田領域が
互いに接触しないようにするため、半田領域内の半田が
隣接する半田領域に流れ出さなくなり、形の揃った山型
形状にすることができる。
【0009】請求項3の発明では、銅箔ランドからはみ
出さないように半田領域を形成するため、ネジ頭を確実
に半田領域に接触させることができる。
【0010】請求項4の発明では、銅箔ランド内の半田
領域の形成箇所以外を絶縁物で覆うため、半田領域内の
半田が半田領域以外の領域に広がるおそれがなくなる。
【0011】請求項5の発明では、銅箔ランド内に4個
以上の半田領域を形成するため、半田領域とネジ頭との
接触面積を広げることができる。
【0012】請求項6の発明では、ネジ頭で半田領域を
押しつぶして部品実装基板を固定するため、ネジ頭と半
田領域との接触面積が広がる。
【0013】請求項7の発明では、部品実装基板にシー
ルド板をネジ止めする際、シールド板で半田領域を押し
つぶしてシールド板を部品実装基板に固定するため、シ
ールド板と部品実装基板のGND層とを確実に接触させ
ることができ、電磁放射ノイズを低減できる。
【0014】請求項8の発明は、ネジ固定孔の周囲に、
グランド層に電気的に接続された銅箔ランドを形成した
部品実装基板の製造方法において、面実装部品のパッド
にクリームはんだを付着させるクリームはんだ印刷工程
にて、前記銅箔ランド内に複数のクリームはんだ領域を
形成する工程と、リフロー工程にて、前記銅箔ランド内
の複数のクリームはんだ領域を山型状に形成する工程
と、を備える。
【0015】請求項8の発明では、クリームはんだ印刷
工程にて半田領域に半田を付着させるため、製造工程を
簡略化することができる。
【0016】請求項9の発明は、面実装部品のパッドに
対応する開口部と、前記複数のクリームはんだ領域に対
応する複数の開口部とが形成されたマスク部材を用い
て、前記クリームはんだ印刷工程を行う。
【0017】請求項9の発明では、クリーム半田印刷工
程で用いるマスク部材に、予め半田領域に対応した開口
部を形成しておくため、面実装部品のパッドにクリーム
はんだを付着させると同時に、半田領域にクリームはん
だを付着させることができる。
【0018】
【発明の実施の形態】以下、本発明に係る部品実装基板
について、図面を参照しながら具体的に説明する。
【0019】(第1の実施形態)図1は本発明に係る部
品実装基板の第1の実施形態の上面図、図2は図1のA
−A線断面図である。図1の部品実装基板10は、少な
くとも四隅に設けられるネジ固定孔1の周囲に、従来と
同様の銅箔ランド2を設け、このランド2内に山型状の
半田領域3を複数形成することを特徴とする。
【0020】図1の例では、銅箔ランド2内に8つの半
田領域3を形成する例を示しているが、半田領域3の数
に特に制限はない。例えば、図3(a)は6つの半田領
域3を形成する例、図3(b)は4つの半田領域3を形
成する例を示している。
【0021】また、四隅の銅箔ランド2すべてについ
て、図1〜図3のような山型状の半田領域3を設ける必
要はなく、一部の銅箔ランド2のみに、半田領域3を形
成してもよい。さらに、半田領域3の形状は必ずしも、
円形に限らない。
【0022】図1〜図3の半田領域3は、表面実装部品
のパッドにクリームはんだ印刷を行う工程で形成され、
半田領域3にはクリームはんだが付着される。以下、図
1〜図3の半田領域3の形成方法を説明する。
【0023】まず、クリームはんだ印刷工程で用いられ
るメタルマスクに、予め半田領域3に対応する開口部を
形成しておく。また、半田領域3が形成される銅箔ラン
ド2には、予めプリフラックス処理を行って、銅箔ラン
ド2の表面を絶縁物で覆っておく。プリフラックス処理
を行わないと、半田領域3に印刷したクリームはんだが
半田領域3以外の領域に広がり、山型状にならないおそ
れがあるためである。
【0024】次に、基板上面にメタルマスクを載置し、
メタルマスクの上面からクリームはんだを印刷する。こ
れにより、面実装部品のパッドにクリームはんだが付着
するとともに、銅箔ランド2内の半田領域3にもクリー
ムはんだが付着される。なお、半田領域3は、銅箔ラン
ド2の内径と外径との間に収まるようなサイズに設定
し、かつ、隣接する半田領域3同士が接触しないように
するのが望ましい。隣接する半田領域3同士が互いに接
触すると、半田が山型に盛り上がらないおそれがあるた
めである。
【0025】クリームはんだ印刷工程が終了した後、リ
フロー工程を行って基板表面に熱を加えることにより、
半田領域3のクリームはんだが表面張力により盛り上が
って図2のような山型形状になる。
【0026】図4はネジ固定孔1にネジ11を挿通して
部品実装基板10を筐体12にネジ止めした状態を示す
図である。山型状の半田領域3は、ネジ頭により押しつ
ぶされて、図示のような形状になる。
【0027】半田領域3がネジ頭により押しつぶされる
と、ネジ頭と半田領域3との接触面積が増加し、ネジ頭
と半田領域3は電気的に確実に導通する。また、半田領
域3は銅箔ランド2に接触しているため、部品実装基板
10のGND層はネジを介して筐体12と同電位にな
る。したがって、部品実装基板10のGND層の電圧レ
ベルの変動を抑制でき、部品実装基板10上の回路の動
作を安定化させることができる。
【0028】また、本実施形態の半田領域3は、クリー
ムはんだ印刷工程で用いるメタルマスクの形状を一部変
更することで容易に形成できるため、新たな製造費用を
ほとんどかけることなく、製造可能である。
【0029】なお、クリームはんだ印刷工程以外の工程
で、図1〜図3の半田領域3を形成してもよい。例え
ば、手動または自動にて、銅箔ランド2内に半田を付着
させて、半田領域3を形成してもよい。
【0030】(第2の実施形態)第2の実施形態は、部
品実装基板上にネジ止めされたシールド板と部品実装基
板のGND層とを確実に接触させるものである。
【0031】図5は本発明に係る部品実装基板の第2の
実施形態の斜視図である。図5の部品実装基板上には、
コネクタ等の周囲を遮蔽するシールド板21をネジ止め
するためのネジ固定孔が形成されており、この孔の周囲
には、図1と同様の銅箔ランド2が形成されている。す
なわち、銅箔ランド2内には、複数個の山型状の半田領
域3が形成されている。
【0032】シールド板21のネジ固定孔を部品実装基
板のネジ固定孔に位置合わせしてネジ止めすることによ
り、銅箔ランド2内の半田領域3がシールド板21で押
しつぶされて、シールド板21と半田領域3との接触面
積が増加し、シールド板21と半田領域3は電気的に確
実に導通する。
【0033】これにより、シールド板21の外部に電磁
波等が放射されなくなり、ノイズの影響を受けにくくな
り、回路の動作を安定化させることができる。
【0034】
【発明の効果】以上詳細に説明したように、本発明によ
れば、ネジ頭が接触する銅箔ランド内に山型状の半田領
域を複数形成するため、ネジを締めたときに、半田領域
がネジ頭で押しつぶされて、部品実装基板とネジとを確
実に接触させることができる。したがって、部品実装基
板のGNDレベルが変動しなくなり、部品実装基板上の
回路の動作が安定化する。
【図面の簡単な説明】
【図1】本発明に係る部品実装基板の上面図。
【図2】図1のA−A線断面図。
【図3】(a)は6つの半田領域を形成する例、図3
(b)は4つの半田領域を形成する例を示す図。
【図4】ネジ固定孔にネジを挿通して部品実装基板を筐
体にネジ止めした状態を示す図。
【図5】本発明に係る部品実装基板の第2の実施形態の
斜視図
【図6】従来の部品実装基板の上面図。
【符号の説明】
1 ネジ固定孔 2 銅箔ランド 3 山型状半田領域 10 部品実装基板 11 ネジ 12 筐体

Claims (9)

    【特許請求の範囲】
  1. 【請求項1】ネジ固定孔の周囲に、グランド層に電気的
    に接続された銅箔ランドを形成した部品実装基板におい
    て、 前記銅箔ランド内に、山型状の半田領域を複数形成する
    ことを特徴とする部品実装基板。
  2. 【請求項2】隣接する前記半田領域が互いに接触しない
    ように、前記半田領域を複数形成することを特徴とする
    請求項1に記載の部品実装基板。
  3. 【請求項3】前記銅箔ランドの内周部より内側、および
    外周部より外側にはみ出ないように、前記半田領域を複
    数形成することを特徴とする請求項1または2に記載の
    部品実装基板。
  4. 【請求項4】前記銅箔ランド内の前記半田領域の形成箇
    所以外の表面を絶縁物で覆うことを特徴とする請求項1
    〜3のいずれかに記載の部品実装基板。
  5. 【請求項5】前記半田領域は、前記銅箔ランド内に4個
    以上形成されることを特徴とする請求項1〜4のいずれ
    かに記載の部品実装基板。
  6. 【請求項6】請求項1〜5のいずれかに記載の部品実装
    基板のネジ固定孔にネジを挿通させ、ネジ頭により前記
    半田領域を押しつぶして前記部品実装基板を固定するこ
    とを特徴とする基板固定方法。
  7. 【請求項7】請求項1〜5のいずれかに記載の部品実装
    基板上にネジ止めされるシールド板のネジ固定孔と、対
    応する前記部品実装基板のネジ固定孔とにネジを挿通さ
    せ、前記シールド板により前記半田領域を押しつぶして
    前記シールド板を前記部品実装基板に固定することを特
    徴とする基板固定方法。
  8. 【請求項8】ネジ固定孔の周囲に、グランド層に電気的
    に接続された銅箔ランドを形成した部品実装基板の製造
    方法において、 面実装部品のパッドにクリームはんだを付着させるクリ
    ームはんだ印刷工程にて、前記銅箔ランド内に複数のク
    リームはんだ領域を形成する工程と、 リフロー工程にて、前記銅箔ランド内の複数のクリーム
    はんだ領域を山型状に形成する工程と、を備えることを
    特徴とする部品実装基板の製造方法。
  9. 【請求項9】面実装部品のパッドに対応する開口部と、
    前記複数のクリームはんだ領域に対応する複数の開口部
    とが形成されたマスク部材を用いて、前記クリームはん
    だ印刷工程を行うことを特徴とする請求項8に記載の部
    品実装基板の製造方法。
JP2000062096A 2000-03-07 2000-03-07 部品実装基板、基板固定方法、および部品実装基板の製造方法 Pending JP2001251029A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000062096A JP2001251029A (ja) 2000-03-07 2000-03-07 部品実装基板、基板固定方法、および部品実装基板の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000062096A JP2001251029A (ja) 2000-03-07 2000-03-07 部品実装基板、基板固定方法、および部品実装基板の製造方法

Publications (1)

Publication Number Publication Date
JP2001251029A true JP2001251029A (ja) 2001-09-14

Family

ID=18582150

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000062096A Pending JP2001251029A (ja) 2000-03-07 2000-03-07 部品実装基板、基板固定方法、および部品実装基板の製造方法

Country Status (1)

Country Link
JP (1) JP2001251029A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8159833B2 (en) 2008-02-29 2012-04-17 Kabushiki Kaisha Toshiba Printed circuit board, method for forming frame ground for printed circuit board, and electronic device
JP2013062413A (ja) * 2011-09-14 2013-04-04 Mitsubishi Electric Corp 半導体装置
WO2014041925A1 (ja) * 2012-09-14 2014-03-20 株式会社 東芝 合成器
WO2014076746A1 (ja) * 2012-11-13 2014-05-22 三菱電機株式会社 プリント配線板および電源ユニット
JP2014110275A (ja) * 2012-11-30 2014-06-12 Sharp Corp プリント配線板とそのグランド接続方法

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8159833B2 (en) 2008-02-29 2012-04-17 Kabushiki Kaisha Toshiba Printed circuit board, method for forming frame ground for printed circuit board, and electronic device
JP2013062413A (ja) * 2011-09-14 2013-04-04 Mitsubishi Electric Corp 半導体装置
US8976537B2 (en) 2011-09-14 2015-03-10 Mitsubishi Electric Corporation Semiconductor device
WO2014041925A1 (ja) * 2012-09-14 2014-03-20 株式会社 東芝 合成器
US9559402B2 (en) 2012-09-14 2017-01-31 Kabushiki Kaisha Toshiba Combiner including land pattern formed on printed board
WO2014076746A1 (ja) * 2012-11-13 2014-05-22 三菱電機株式会社 プリント配線板および電源ユニット
CN104782236A (zh) * 2012-11-13 2015-07-15 三菱电机株式会社 印刷线路板以及电源装置
JP5921710B2 (ja) * 2012-11-13 2016-05-24 三菱電機株式会社 プリント配線板および電源ユニット
EP2922372A4 (en) * 2012-11-13 2016-08-17 Mitsubishi Electric Corp PRINTED WIRING BOARD AND POWER SUPPLY UNIT
US9451698B2 (en) 2012-11-13 2016-09-20 Mitsubishi Electric Corporation Printed circuit board and power supply unit
JP2014110275A (ja) * 2012-11-30 2014-06-12 Sharp Corp プリント配線板とそのグランド接続方法

Similar Documents

Publication Publication Date Title
US5414223A (en) Solder pad for printed circuit boards
US7625222B2 (en) Printed circuit board, method of manufacturing a printed circuit board and electronic apparatus
KR100216642B1 (ko) 반도체장치 및 그 제조방법
JPH1126919A (ja) プリント配線板
JP2005183740A (ja) プリント配線板および半導体装置
JP2631548B2 (ja) シールド層を備えるプリント配線板
JPH08125379A (ja) シールド装置
JP2001251029A (ja) 部品実装基板、基板固定方法、および部品実装基板の製造方法
JP4113969B2 (ja) プリント配線板
JPH10209612A (ja) 回路基板およびその製造方法
JPH10270837A (ja) クリーム半田印刷方法
JPH10284846A (ja) ボールグリッドアレイパッケージ形半導体部品の実装構造
KR100279112B1 (ko) 기판에 전기 전도성 접점을 형성하는 방법
JP2005262830A (ja) クリーム状はんだ印刷用のマスクおよび印刷用パレット、並びに、電子部品実装方法
CN112638054A (zh) 线路板的制作方法
JP2002374060A (ja) 電子回路板
JP2909223B2 (ja) プリント配線板の導体パターンメッキ方法
JP2869590B2 (ja) 回路部品搭載用中間基板及びその製造法
JP2000277892A (ja) 印刷回路基板及び電子部品実装基板
KR100807478B1 (ko) 솔더 형성 방법 및 솔더 형성용 캡
JP2000216565A (ja) 回路基板のシャ―シグランドとの接続構造
JPH06216508A (ja) プリント配線板
JP2022028391A (ja) プリント基板、プリント基板の製造方法および電子部品の実装方法
JP2000309151A (ja) ペースト状物質の印刷方法
JP2004023082A (ja) プリント基板