FR2588966A1 - Circuit et procede de diagnostic utilisant des comparaisons de donnees d'essai bidirectionnelles - Google Patents
Circuit et procede de diagnostic utilisant des comparaisons de donnees d'essai bidirectionnelles Download PDFInfo
- Publication number
- FR2588966A1 FR2588966A1 FR8608658A FR8608658A FR2588966A1 FR 2588966 A1 FR2588966 A1 FR 2588966A1 FR 8608658 A FR8608658 A FR 8608658A FR 8608658 A FR8608658 A FR 8608658A FR 2588966 A1 FR2588966 A1 FR 2588966A1
- Authority
- FR
- France
- Prior art keywords
- memory
- read
- bit
- memory means
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000002457 bidirectional effect Effects 0.000 title claims description 8
- 238000000034 method Methods 0.000 title claims 3
- 238000012360 testing method Methods 0.000 title abstract description 5
- 238000003745 diagnosis Methods 0.000 claims abstract description 6
- 244000309466 calf Species 0.000 claims 1
- 238000010304 firing Methods 0.000 claims 1
- 238000012545 processing Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000002405 diagnostic procedure Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000001373 regressive effect Effects 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 238000012549 training Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/2215—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test error correction or detection circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318566—Comparators; Diagnosing the device under test
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
CE SYSTEME SERVANT A ETABLIR UN DIAGNOSTIC AU NIVEAU DE POINTS DE CONTROLE 14, 16, 18, 20 COMPREND DES MOYENS PARALLELES SERVANT A TRANSMETTRE DES SIGNAUX NUMERIQUES OBTENUS AU NIVEAU DES POINTS DE CONTROLE A DES MOYENS DE MEMOIRE 22, 24, DES MOYENS 44 POUR LIRE EN SERIE LES SIGNAUX NUMERIQUES A PARTIR DES MOYENS DE MEMOIRE ET DES MOYENS 54 SERVANT A COMPARER LES NIVEAUX DES SIGNAUX A DES NIVEAUX PREDETERMINES INDICATIFS DU FONCTIONNEMENT SANS ERREUR DU CIRCUIT A TESTER 10, 12, UNE DIFFERENCE ENTRE UN BIT DU SIGNAL LU EN SERIE ET SON NIVEAU PREDETERMINE INDIQUANT UNE ERREUR AU NIVEAU DU POINT DE CONTROLE CORRESPONDANT A LA POSITION DU BIT DANS LE FLUX DE DONNEES EN SERIE DELIVRE PAR LES MOYENS DE MEMOIRE. APPLICATION NOTAMMENT AU CONTROLE DE DIAGNOSTIC DE CARTES A CIRCUITS IMPRIMES.
Description
Circuit et procédé de diagnostic utilisant des comparaisons de données
d'essai bidirectionnelles La présente invention concerne le contrôle de
diagnostic d'un équipement numérique et plus particuliè-
rement un tel contrôle qui permette de détecter des erreurs
dans l'appareil de contrôle lui-même.
Le contrôle de diagnostic d'un équipement numé-
rique complexe est tout à fait classique. De façon typi-
que, cet essai implique l'utilisation d'un bus général qui assure la répartition des données pour le système ainsi que la transmission des données de diagnostic depuis des points du système jusqu'à une unité centrale de traitement CPU. Les signaux numériques obtenus au niveau des points testés sont analysés par l'unité centrale de traitement et, lorsque des écarts sont détectés, on peut trouver le
point testé produisant une erreur.
Bien que les systèmes classiques de diagnostic soient aptes à repérer des points de contrôle au niveau desquels il se pose un problème, ils exigent que le bus
général d'un système numérique et l'unité centrale de trai-
tement soient reliés pendant un intervalle de temps néces-
saire pour exécuter des sous-programmes de diagnostic. Na-
turellement ceci réduit la vitesse de traitement des don-
nées du système.
En outre si le bus ou l'unité centrale de trai-
tement devient temporairement non actif, le contrôle de
diagnostic de points d'essai ne peut pas être exécuté.
La présente invention résoud les problèmes de l'art antérieur en évitant la nécessité d'utiliser un bus
général du système numérique pour le traitement de l'in-
formation de diagnostic par l'unité centrale de traitement
du système.
Le système conforme à la présente invention uti-
lise des registres à décalage interconnectés permettant d'accepter des données en parallèle en provenance de points de contrôle. Les contenus des registres à décalage sont
ensuite lus de façon séquentielle selon deux séquences sé-
parées. Ces séquences correspondent à une lecture bidirec-
tionnelle des registres à décalage. Les données luesàpartir du registre à décalage pendant les séquences bidirection- nelles sont comparées et une telle comparaison produit une information concernant le fait que des erreurs existent en un point quelconque de contrôle ou bien qu'un problème se
pose pour avec un bit quelconque des registres à décalage.
Par conséquent la présente invention fournit un système
de diagnostic à auto-contrôle, qui ne requiert pas l'uti-
lisation du bus général du système numérique, qu'il est en train de contrôler. C'est pourquoi le système contrôlé
peut fonctionner plus rapidement. En outre si le bus géné-
ral ou l'unité centrale de traitement du système, qui est contrôlé, devient temporairement inopérant, on peut encore
effectuer un diagnostic des points de contrôle.
D'autres caractéristiques et avantages de la pré-
sente invention ressortiront de la description donnée ci-
après prise en référence aux dessins annexés, sur lesquels: - la figure 1 est un schéma-bloc de la présente invention; - la figure 2 est un chronogramme d'un signal exempt d'erreur au niveau des points de contrôle, auxquels la présente invention est raccordée;
- la figure 2B est un chronogramme pour le sys-
tème conforme à l'invention, lorsqu'une erreur est détec-
tée pendant un premier état bidirectionnel du système de diagnostic conforme à l'invention; et
- la figure 2C est un chronogramme pour le sys-
tème selon l'invention, dans le cas o une erreur est dé-
tectée pendant un second état bidirectionnel du système
de diagnostic conforme à l'invention.
Ci-après on va donner une description détaillée
de l'invention.
En se référant à la figure 1, les cartes 10 et 12 peuvent représenter des cartes à circuits imprimés dans un système numérique complexe.. Des points de contrôle 14 et 16 sont présents sur la carte 10, tandis que des points de contrôle 18 et 20 sont présents sur la carte 12. Le con-
tr1ôle de diagnostic des cartes 10 et 12 est réalisé au mo-
yen du contrôle des points de contrôle 14, 16, 18 et 20.
Pour exécuter cette opération, on raccorde les sorties des points de contrôle à des positions binaires individuelles de registres à décalage 22 et 24 branchés
en série. En particulier on raccorde les points de contrô-
le 14 et 16 au registre à décalage 22 et on raccorde les
points de contrôle 18 et 20 au registre à décalage 24.
Du point de vue conceptuel, les données mémori-
sées dans les registres à décalage 22 et 24 peuvent être constituées uniquement par des zéros binaires, si les points de contrôle sont exempts d'erreur, comme cela est repéré sur la figure 2A. Le but principal des registres
à décalage 22 et 24 est de convertir les données en paral-
lèle arrivant des points de contrôle 14, 16, 18 et 20 en données série dans la ligne 44. Dans le cas o les données série comprennent un bit formé d'un un binaire, c'est une indication que l'un des points de contrôle n'est pas dans un état exempt d'erreur. Etant donné que chaque point de
contrôle est associé aux positions des bits dans les don-
nées série lues dans les registres à décalage 22 et 24, le point de contrôle, sur lequel apparait un problème, peut
être aisément détecté à partir d'un examen des données sé-
rie apparaissant dans la ligne 44. Un signal d'horloge est envoyé dans la ligne 26 en direction des entrées 28 et 30 des registres de manière à transférer les données à partir des registres 22 et 24. Un signal de charge présent dans la ligne 32 est envoyé aux bornes de charge 34 et 36 des
registres à décalage respectifs 24 et 22 de manière à pro-
voquer l'envoi périodique des données parallèles tirées des points de contrôle 14, 16, 18 et 20 aux registres à
décalage 22 et 24. -
Un aspect important de la présente invention est l'aptitude du système à contrôler le caractère d'aptitude au fonctionnement des registres à décalage 22 et 24. Ceci
est obtenu grâce au raccordement d'une ligne supplémentai-
re 38 aux bornes d'entrée 40 et 42 des registres à décala-
ge respectifs 24 et 22. Les deux lignes 32 et 38 sont né-
cessaires pour établir trois états binaires séparés. Le premier état provoque le transfert des données fournies par les points de contrôle à partir des cartes 10 et 12 aux registres à décalage 22 et 24. Pendant le second état binaire, les données subissent un décalage progressif de sorte qu'elles apparaissent sous la forme série dans la ligne 44. Un registre à décalage 46 mémorise les données série 44 fournies par les points de contrôle 14, 16, 18
et 20.
Pendant un intervalle de temps ultérieur, les lignes 32 et 38 maintiennent un troisième état binaire de sorte que les contenus des registres à décalage 22 et 24 sont décalés dans le sens régressif dans la ligne 48. Un registre à décalage supplémentaire 50 mémorise le contenu
des données série apparaissant dans la ligne 48. Les regis-
tres à décalage respectifs 48 et 50 comportent des sorties
49 et 52 raccordées à un comparateur 54. Pendant le fonc-
tionnement normal de l'invention, les signaux de sortie
fournis par les registres 46 et 50 sont identiques de sor-
te que l'on obtient une comparaison précise. Cependant,
dans le cas o un bit situé dans l'un ou l'autre des re-
gistres à décalage 22 ou 24 est inopérant, il n'existe pas
d'identité entre les signaux de sortie des registres à dé-
calage 46 et 50.
En supposant pour l'instant que la position bi-
naire la plus élevée du registre à décalage 22 soit inopé-
rante, elle fournit une série de uns binaires même si les
points de contrôle sont exempts d'erreur. Ceci est repré-
senté sur la figure 2B.
Cependant, lors du décalage régressif dans les
registres en série, chacune des positions binaires corres-
pondant à des points de contrôle se trouvera dans l'état du zéro binaire jusqu'à ce que le dernier bit soit extrait
par lecture, lequel bit correspond au bit supérieur inopé-
rant mémorisé dans le registre à décalage 22. Les signaux correspondant aux figures 2B et 2C sont comparés dans le
comparateur 54 et une coincidence du un binaire sur la fi-
gure 2C et du quatrième bit formé d'un un binaire sur la figure 2B indique exactement le problème se posant avec la position binaire la plus élevée du registre à décalage
22. C'est de cette manière que le présent système de dia-
gnostic est du type à auto-contrôle.
Bien que la présente invention ait été expliquée en référence à deux cartes 10 et 12 et à deux registres
à décalage 22 et 24, on comprendra que ceci était simple-
ment destiné à simplifier l'explication de l'invention,
et que le système de diagnostic conforme à la présente in-
vention peut être étendu de manière à traiter un nombre
important de points de contrôle sur un grand nombre de car-
tes. Le nombre des registres à décalage tels que 22, 24 n'est pas critique, et tout ce qui est requis c'est que
les données des points de contrôle soient lues en paral-
lèle à partir des cartes à tester en direction des regis-
tres à décalage et soient converties en données série pour
faire l'objet d'une comparaison.
On comprendra que la présente invention n'est pas limitée aux détails précis de construction représentés
et décrits ici et que des modifications évidentes apparal-
tront aux spécialistes de la technique.
B8966
Claims (6)
1. Systèmepourréaliser le diagnostic de points de circuit, caractérisé en ce qu'il comprend: - des moyens parallèles servant à transmettre des signaux de contrôle numériques depuis les points de contrôle (14, 16, 18, 20) à des premiers moyens de mémoire
(22, 24);
- des moyens (44) pour lire en série les signaux numériques délivrés par les premiers moyens de mémoire (22, 24); et - des premiers moyens (54) servant à comparer
les niveaux des signaux à des niveaux prédéterminés indi-
catifs de fonctionnements, exempts d'erreui, du circuit;
- la différence entre un bit du signal lu en sé-
rie et son niveau prédéterminé étant indicatived'une er-
reur au niveau d'un emplacement d'un point de contrôle (14, 16, 18, 20), correspondant à la position du bit dans un flux de données en série lues hors des premiers moyens de
mémoire (22, 24).
2. Système selon la revendication 1, caractérisé
en ce qu'il comporte des moyens de commande (32, 38) ser-
vant à réaliser le décalage bidirectionnel des contenus des premiers moyens de mémoire (22, 24) en direction de
seconds moyens comparateurs de manière à détecter, à par-
tir du signal de sortie des seconds moyens comparateurs,
un fonctionnement défectueux d'un étage, pouvant être dé-
terminé, des premiers moyens de mémoire (22, 24).
3. Système selon la revendication 2, caractérisé
en ce que les premiers moyens de mémoire (22, 24) compren-
nent au moins un registre à décalage.
4. Système selon la revendication 2, caractérisé en ce qu'il comprend des seconds et troisièmes moyens de mémoire (46, 50) servant à mémoriser respectivement les contenus, décalés selon un décalage bidirectionnel, des
premiers moyens de mémoire.
5. Procédé pour réaliser le diagnostic de points de contrôl61e d'un circuit, caractérisé en ce qu'il comprend les phases opératoires consistant à:
- lire des signaux de contrôle numériques au ni-
veau de points de contrôle (14, 16, 18, 20); - mémoriser les signaux lus; - lire en série les signaux numériques à partir des moyens de mémoire (22, 24); et - comparer les niveaux des signaux à des niveaux prédéterminés indicatifs d'un fonctionnement du circuit exempt d'erreurs;
- la différence entre un bit de signal lu en sé-
rie et son niveau prédéterminé étant indicative d'une er-
reur au niveau d'un emplacement d'un point de contrôle cor-
respondant à la position du bit dans un flux de données
en série lues à partir de la mémoire.
6. Procédé selon la revendication 5, caractérisé
en ce qu'il inclut en outre les phases opératoires consis-
tant à: - décaler selon un décalage bidirectionnel le contenu fourni par la mémoire (22, 24); - comparer les signaux numériques fournis par le décalage bidirectionnel; et
- détecter, comme résultat d'une telle comparai-
son, le fonctionnement erroné d'un bit, pouvant être dé-
terminé, d'un signal mémorisé lu.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/789,528 US4683569A (en) | 1985-10-21 | 1985-10-21 | Diagnostic circuit utilizing bidirectional test data comparisons |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2588966A1 true FR2588966A1 (fr) | 1987-04-24 |
Family
ID=25147902
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8608658A Pending FR2588966A1 (fr) | 1985-10-21 | 1986-06-16 | Circuit et procede de diagnostic utilisant des comparaisons de donnees d'essai bidirectionnelles |
Country Status (11)
Country | Link |
---|---|
US (1) | US4683569A (fr) |
JP (1) | JPS6299835A (fr) |
AU (1) | AU584212B2 (fr) |
CA (1) | CA1251569A (fr) |
DE (1) | DE3635736A1 (fr) |
FR (1) | FR2588966A1 (fr) |
GB (1) | GB2181850B (fr) |
IL (1) | IL78898A0 (fr) |
IT (1) | IT1197111B (fr) |
NO (1) | NO862510L (fr) |
SE (1) | SE8604333L (fr) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3538484A1 (de) * | 1985-10-25 | 1987-05-07 | Siemens Ag | Verfahren zur ueberpruefung von schutzbefehl-uebertragungssystemen im on-line-betrieb |
JPH0690260B2 (ja) * | 1986-05-30 | 1994-11-14 | 三菱電機株式会社 | 論理回路試験装置 |
US4750181A (en) * | 1986-11-05 | 1988-06-07 | Rockwell International Corporation | Dynamic circuit checking apparatus using data input and output comparisons for testing the data integrity of a circuit |
JPS63165930A (ja) * | 1986-12-27 | 1988-07-09 | Toshiba Corp | エラ−検査装置 |
US6304987B1 (en) * | 1995-06-07 | 2001-10-16 | Texas Instruments Incorporated | Integrated test circuit |
JP3005250B2 (ja) | 1989-06-30 | 2000-01-31 | テキサス インスツルメンツ インコーポレイテツド | バスモニター集積回路 |
JP2000504830A (ja) * | 1996-02-06 | 2000-04-18 | テレフオンアクチーボラゲツト エル エム エリクソン(パブル) | 集積回路デバイスを試験する組立体および方法 |
DE19730716A1 (de) * | 1996-10-21 | 1998-04-23 | Fraunhofer Ges Forschung | Triggerung eines Meßverfahrens zur Qualitätsbeurteilung von Audio- und/oder Sprachsignalen |
US6408413B1 (en) | 1998-02-18 | 2002-06-18 | Texas Instruments Incorporated | Hierarchical access of test access ports in embedded core integrated circuits |
US6405335B1 (en) | 1998-02-25 | 2002-06-11 | Texas Instruments Incorporated | Position independent testing of circuits |
GB2344184A (en) | 1998-11-26 | 2000-05-31 | Ericsson Telefon Ab L M | Testing integrated circuits |
US7058862B2 (en) | 2000-05-26 | 2006-06-06 | Texas Instruments Incorporated | Selecting different 1149.1 TAP domains from update-IR state |
JP2001166009A (ja) | 1999-12-14 | 2001-06-22 | Matsushita Electric Ind Co Ltd | 診断機能を有する半導体集積回路 |
US6728915B2 (en) | 2000-01-10 | 2004-04-27 | Texas Instruments Incorporated | IC with shared scan cells selectively connected in scan path |
US6769080B2 (en) | 2000-03-09 | 2004-07-27 | Texas Instruments Incorporated | Scan circuit low power adapter with counter |
CN100442069C (zh) * | 2005-12-08 | 2008-12-10 | 上海华虹Nec电子有限公司 | 同步通讯芯片进行多芯片并行测试的方法 |
US10118307B2 (en) | 2014-04-29 | 2018-11-06 | Chervon (Hk) Limited | Chain saw |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0023419A2 (fr) * | 1979-07-26 | 1981-02-04 | Fujitsu Limited | Procédé et dispositif de test pour un circuit logique |
WO1984001225A1 (fr) * | 1982-09-21 | 1984-03-29 | Advanced Micro Devices Inc | Circuit de diagnostic pour systemes numeriques |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3582633A (en) * | 1968-02-20 | 1971-06-01 | Lockheed Aircraft Corp | Method and apparatus for fault detection in a logic circuit |
US3863215A (en) * | 1973-07-03 | 1975-01-28 | Rca Corp | Detector for repetitive digital codes |
US4216374A (en) * | 1978-08-11 | 1980-08-05 | John Fluke Mfg. Co., Inc. | Hybrid signature test method and apparatus |
US4257031A (en) * | 1979-07-18 | 1981-03-17 | The Bendix Corporation | Digital remote control system |
US4357703A (en) * | 1980-10-09 | 1982-11-02 | Control Data Corporation | Test system for LSI circuits resident on LSI chips |
US4404677A (en) * | 1981-04-08 | 1983-09-13 | Rockwell International Corporation | Detecting redundant digital codewords using a variable criterion |
-
1985
- 1985-10-21 US US06/789,528 patent/US4683569A/en not_active Expired - Fee Related
-
1986
- 1986-05-23 IL IL78898A patent/IL78898A0/xx unknown
- 1986-05-28 CA CA000510205A patent/CA1251569A/fr not_active Expired
- 1986-06-04 GB GB8613569A patent/GB2181850B/en not_active Expired
- 1986-06-13 AU AU58875/86A patent/AU584212B2/en not_active Ceased
- 1986-06-16 FR FR8608658A patent/FR2588966A1/fr active Pending
- 1986-06-23 NO NO862510A patent/NO862510L/no unknown
- 1986-07-03 JP JP61157160A patent/JPS6299835A/ja active Pending
- 1986-08-22 IT IT21514/86A patent/IT1197111B/it active
- 1986-10-13 SE SE8604333A patent/SE8604333L/xx not_active Application Discontinuation
- 1986-10-21 DE DE19863635736 patent/DE3635736A1/de not_active Withdrawn
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0023419A2 (fr) * | 1979-07-26 | 1981-02-04 | Fujitsu Limited | Procédé et dispositif de test pour un circuit logique |
WO1984001225A1 (fr) * | 1982-09-21 | 1984-03-29 | Advanced Micro Devices Inc | Circuit de diagnostic pour systemes numeriques |
Non-Patent Citations (1)
Title |
---|
PATENT ABSTRACTS OF JAPAN * |
Also Published As
Publication number | Publication date |
---|---|
GB2181850A (en) | 1987-04-29 |
GB8613569D0 (en) | 1986-07-09 |
IL78898A0 (en) | 1986-09-30 |
SE8604333D0 (sv) | 1986-10-13 |
GB2181850B (en) | 1989-12-20 |
CA1251569A (fr) | 1989-03-21 |
NO862510L (no) | 1987-04-22 |
DE3635736A1 (de) | 1987-04-23 |
IT8621514A1 (it) | 1988-02-22 |
IT1197111B (it) | 1988-11-25 |
SE8604333L (sv) | 1987-04-22 |
US4683569A (en) | 1987-07-28 |
AU5887586A (en) | 1987-04-30 |
JPS6299835A (ja) | 1987-05-09 |
NO862510D0 (no) | 1986-06-23 |
AU584212B2 (en) | 1989-05-18 |
IT8621514A0 (it) | 1986-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2588966A1 (fr) | Circuit et procede de diagnostic utilisant des comparaisons de donnees d'essai bidirectionnelles | |
JP2794482B2 (ja) | Lsiチップを識別する方法 | |
EP0013347A1 (fr) | Dispositif à mémoire intermédiaire pour le transfert des données entre un processeur et un dispositif d'entrée/sortie | |
FR2487093A1 (fr) | Terminal a ecran a contact pour systeme de traitement d'information | |
FR2568698A1 (fr) | Simulateur logique ayant une capacite de memoire aussi reduite que possible | |
WO2007036117A1 (fr) | Circuit state scan-chain, data collection system and emulation method | |
US20060221842A1 (en) | Systems and methods for testing system links | |
EP0683454B1 (fr) | Procédé pour tester le déroulement d'un programme d'instructions | |
EP0166838B1 (fr) | Procédé et dispositif pour détecter une configuration de bits particulière dans un train de bits en série | |
FR2507357A1 (fr) | Analyseur logique pour circuit numerique commun multiplexe | |
FR2518332A1 (fr) | Circuit pour detecter la sequence de generation de signaux | |
EP2592558A1 (fr) | Système et procédé de conception de circuit numérique à capteur d'activité | |
FR2473753A1 (fr) | Dispositif pour fournir des groupes de donnees corriges a un circuit de destination | |
FR2474199A1 (fr) | Dispositif pour superposer les phases successives du transfert des informations entre plusieurs unites d'un systeme de traitement de l'information | |
EP0543698A1 (fr) | Dispositif d'éxploitation des informations relatives aux pannes détectées par une ou plusieurs unités centrales d'un aéronef | |
FR2531824A1 (fr) | Circuit et procede de controle de circuits logiques sequentiels | |
FR2675921A1 (fr) | Procede et dispositif de test d'une carte d'un systeme informatique. | |
FR2889328A1 (fr) | Dispositif d'interfacage unidirectionnel de type fifo entre un bloc maitre et un bloc esclave, bloc maitre et bloc esclave correspondants | |
EP0032864B1 (fr) | Dispositif pour décentraliser la gestion du bus de transfert de données commun à plusieurs unités d'un système de traitement de l'information | |
FR2737782A1 (fr) | Systeme electronique testable | |
FR2723222A1 (fr) | Procede et dispositif de securisation du deroulement de sequences lineaires d'ordres executes par unprocesseur | |
EP0469507A1 (fr) | Circuit intégré comprenant une cellule standard, une cellule d'application et une cellule de test | |
US7437638B2 (en) | Boundary-Scan methods and apparatus | |
FR2634918A1 (fr) | Dispositif de detection d'erreur et de memorisation d'informations d'erreur et procede de mise en evidence | |
CN114360632A (zh) | 包含固态硬盘主控芯片的固态硬盘芯片检测方法及装置 |