CN113539870B - 测试晶圆上一开关元器件的电气特性的方法 - Google Patents
测试晶圆上一开关元器件的电气特性的方法 Download PDFInfo
- Publication number
- CN113539870B CN113539870B CN202110704028.3A CN202110704028A CN113539870B CN 113539870 B CN113539870 B CN 113539870B CN 202110704028 A CN202110704028 A CN 202110704028A CN 113539870 B CN113539870 B CN 113539870B
- Authority
- CN
- China
- Prior art keywords
- switch
- wafer
- electrode
- tested
- probe
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 82
- 238000000034 method Methods 0.000 title claims abstract description 11
- 239000000523 sample Substances 0.000 claims description 97
- 238000010998 test method Methods 0.000 claims 3
- 238000005516 engineering process Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 7
- 230000003071 parasitic effect Effects 0.000 description 5
- 238000005259 measurement Methods 0.000 description 4
- 230000005669 field effect Effects 0.000 description 3
- 238000011161 development Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/14—Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/32—Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Automation & Control Theory (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
本发明涉及测试晶圆上一开关元器件的电气特性的方法,涉及晶圆级测试技术,通过控制使得与待测开关元器件并联的一开关元器件导通,则该导通的开关元器件的第一电极与第二电极电连通,则待测开关元器件的第一电极与该导通的开关元器件的第二电极电连通,第二探针接触该导通的开关元器件的第二电极相当于接触待测开关元器件的第一电极,同时第一探针接触待测开关元器件的第二电极,如此可通过第一探针和第二探针测试待测开关元器件的电气特性,因第一探针和第二探针为分别与待测开关元器件和该导通的开关元器件的第二电极对应的探针,因此缩短了待测开关元器件的电气特性测试路径,大大减小了寄生电感,且无需改变测试装置的结构。
Description
技术领域
本发明涉及晶圆级测试技术,尤其涉及一种测试晶圆上一开关元器件的电气特性的方法。
背景技术
在半导体集成电路技术中,半导体集成电路中的各种元器件通过半导体集成电路制造工艺形成在晶圆上。在晶圆制造完成之后,晶圆测试是非常重要的,测试设备通过与元器件的外接触电极接触,测试其电气特性,以判断晶圆上的元器件是否符合出厂标准。电气特性测试完成后,利用切割机分割各元器件,之后完成封装并出售,因此电气特性测试至关重要。
发明内容
本发明在于提供一种测试晶圆上一开关元器件的电气特性的方法,其中晶圆上包括多个开关元器件,每一开关元器件均包括第一电极和第二电极,多个开关元器件的第一电极互相连接,其特征在于,包括:当测试多个开关元器件中的第一开关元器件的电气特性时,控制使得多个开关元器件中的至少一个第二开关元器件导通,而使导通的第二开关元器件的第一电极与第二电极电连通;获得第一开关元器件的第二电极与第二开关元器件的第二电极之间的电参数而获得第一开关元器件的电气特性;
提供一测试装置,所述测试装置包括探针卡,探针卡上设置多个探针,移动探针卡使第一探针接触第一开关元器件的第二电极,第二探针接触第二开关元器件的第二电极,测试第一探针与第二探针接之间的电参数,而获得第一开关元器件的第二电极与第二开关元器件的第二电极之间的电参数,而获得第一开关元器件的电气特性,所述测试装置还包括晶圆卡盘,晶圆卡盘通过晶圆的第一面支撑晶圆,并多个开关元器件的第一电极均位于晶圆的第一面,多个开关元器件的第二电极均位于晶圆的第二面,晶圆的第二面与晶圆的第一面为晶圆的两相对面,所述测试装置还包括开关元器件驱动电路,用于输出开关控制信号至晶圆上的多个开关元器件,而控制使得多个开关元器件中的至少一个第二开关元器件导通。
更进一步的,探针设置在探针卡的与晶圆的第二面面对的一侧上。
更进一步的,所述第一探针和所述第二探针均位于所述探针卡的与所述晶圆的第二面直接面对的区域范围内。
更进一步的,所述第二开关元器件为晶圆上与所述第一开关元器件相邻排布的开关元器件。
更进一步的,所述第二开关元器件为晶圆上与所述第一开关元器件在X轴或Y轴方向上相邻排布的开关元器件。
更进一步的,所述第二开关元器件为晶圆上与所述第一开关元器件成斜角相邻排布的开关元器件。
更进一步的,所述第二开关元器件与所述第一开关元器件之间间隔至少一个开关元器件。
更进一步的,导通的第二开关元器件的个数为多个,所述第二探针包括多个探针,其中多个第二探针与导通的多个开关元器件的第二电极一一对应接触。
附图说明
图1为典型的晶圆测试***结构示意图。
图2为晶圆上MOSFET的电路原理示意图。
图3为本发明一实施例的晶圆上一开关元器件的电气特性测试装置示意图。
图4为晶圆上开关元器件的分布示意图。
图5为晶圆上开关元器件的电路示意图。
具体实施方式
下面将结合附图,对本发明中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在不做出创造性劳动的前提下所获得的所有其它实施例,都属于本发明保护的范围。
应当理解,本发明能够以不同形式实施,而不应当解释为局限于这里提出的实施例。相反地,提供这些实施例将使公开彻底和完全,并且将本发明的范围完全地传递给本领域技术人员。在附图中,为了清楚,层和区的尺寸以及相对尺寸可能被夸大,自始至终相同附图标记表示相同的元件。应当明白,当元件或层被称为“在…上”、“与…相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在…上”、“与…直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层和/或部分,这些元件、部件、区、层和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层或部分与另一个元件、部件、区、层或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层或部分可表示为第二元件、部件、区、层或部分。
空间关系术语例如“在…下”、“在…下面”、“下面的”、“在…之下”、“在…之上”、“上面的”等,在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语意图还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,然后,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在…下面”和“在…下”可包括上和下两个取向。器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间描述语相应地被解释。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“所述/该”也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
请参阅图1,图1为典型的晶圆测试***结构示意图。晶圆测试***包括晶圆测试设备,如图1所示,晶圆测试设备通常包括探针卡110,探针卡110的一侧设置有多个探针,如第一探针121、第二探针122和第三探针123。晶圆测试***还包括探测器,探测器将晶圆210固定于晶圆卡盘220上,将探针与晶圆210上的元器件的电极接触而进行电气特性测试,在进行电气特性测试时对各元器件的电极施加电流或电压以测定其特性。
MOSFET(场效应晶体管)、IGBT(Insulated Gate Bipolar Transistor:绝缘栅双极晶体管)等元器件为半导体集成电路中常用的器件,其通常在晶圆的第二面包括电极(常称为芯片表面电极),并且在晶片的第一面也包括电极(常称为芯片背面电极)。如图1所示,对于MOSFET,晶圆的第二面包括源极(S)和栅极(G),而漏极(D)常设置在晶圆的第一面,晶圆的第二面与晶圆的第一面为晶圆的两相对面。测试MOSFET的动态电气特性需测试位于晶圆的第二面的源极与位于晶圆的第一面的漏极之间的电特性,为了对在晶圆的两面均形成有电极的元器件进行电气特性的测试,在晶圆卡盘220上设置有导电性的支承面221,支承面221与晶圆的第一面接触而将晶圆的第一面的电极(如MOSFET的漏极)引出至晶圆210与晶圆卡盘220接触区域之外,如图1所示,将漏极D引出至支承面221的位置2211上,位置2211位于晶圆210与晶圆卡盘220接触区域之外,如此与漏极对应的第三探针123可通过接触位置2211而实现与位于晶圆的第一面的漏极D电接触,并将第一探针121与位于晶圆的第二面的源极S接触而实现对MOSFET的动态性能的测试,另外第二探针122可接触MOSFET的栅极G,如此其位于晶圆和探针卡上的测试路径如图1中的虚线所示,其电路测试路径可参阅图2的晶圆上MOSFET的电路原理示意图中的虚线所示,由于需将MOSFET的漏极引出至晶圆210与晶圆卡盘220接触区域之外,并需将与漏极对应的第三探针123设置于探针卡110的边缘位置以使第三探针123能与MOSFET的漏极实现电气连接,如此增大了测试路径的长度,而引起寄生电感比较大,因此存在产生高频测定、动态测定的测定误差,从而无法以要求的精度适当地进行晶圆检查的问题。
为了对在晶圆的两面均形成有电极的元器件进行电气特性的测试,本发明一实施例在于提供一种晶圆上一开关元器件的电气特性测试装置,具体的,可参阅图3,图3为本发明一实施例的晶圆上一开关元器件的电气特性测试装置示意图,并请参阅图4和图5,图4为晶圆上开关元器件的分布示意图,图5为晶圆上开关元器件的电路示意图。具体的,本发明一实施例的晶圆上一开关元器件的电气特性测试装置,包括:晶圆310,置于晶圆卡盘320上,其中晶圆310上包括多个开关元器件,多个开关元器件均包括第一电极和第二电极,多个开关元器件的第一电极互相连接,并多个开关元器件的第一电极位于晶圆的第一面,晶圆卡盘320通过晶圆的第一面支撑晶圆310,多个开关元器件的第二电极均位于晶圆的第二面,晶圆的第二面与晶圆的第一面为晶圆的两相对面,并多个开关元器件均可通过一开关控制信号的控制使得第一电极与第二电极电连通;探针卡330,探针卡330的与晶圆的第二面面对的一侧上设置多个探针,其中一第一探针331接触多个开关元器件中的一第一开关元器件的第二电极,一第二探针接332接触多个开关元器件中的一第二开关元器件的第二电极;开关元器件驱动电路400,连接晶圆上的多个开关元器件,用于输出所述开关控制信号。
在一实施例中,当测试第一开关元器件的电气特性时,所述开关控制信号控制使得第二开关元器件处于导通状态,读取从第一探针331和第二探针332输出的信号,并根据从第一探针331和第二探针332输出的信号获得第一开关元器件的电气特性。
如此,通过控制使得第二开关元器件处于导通状态,则第二开关元器件的第一电极与第二电极电连通,并因多个开关元器件的第一电极互相连接,则第一开关元器件的第一电极与第二开关元器件的第二电极电连通,则第二探针接触第二开关元器件的第二电极相当于接触第一开关元器件的第一电极,同时第一探针接触第一开关元器件的第二电极,如此可通过第一探针和第二探针测试第一开关元器件的电气特性,因第一探针和第二探针分别与位于晶圆的第二面上的第一开关元器件和第二开关元器件的第二电极对应,且探针设置在探针卡的与晶圆的第二面面对的一侧上,因此无需将探针设置于晶圆310与晶圆卡盘320接触区域之外,并无需将第一电极通过晶圆卡盘320上的导电性的支承面321引出,因此缩短了第一开关元器件的电气特性测试路径,具体的其测试路径为从第一探针331到第一开关元器件的第二电极、再到第二开关元器件的第二电极,然后到第二探针332,可参阅图3中的虚线所示,或可参阅图5中的虚线600所示,相对于现有技术大大缩短了测试路径长度,而大大减小了寄生电感,因此减小高频测定、动态测定的测定误差,从而以较高的精度进行晶圆检查。且上述测试方法无需改变测试装置的结构,仅需将晶圆上一开关元器件导通,并该开关元器件的第一电极与待测开关元器件的第一电极连接是电连接的,那么通过测试该开关元器件的第二电极与待测开关元器件的第二电极之间的参数即可测试待测开关元器件的电气特性。
更进一步的,如图3所示,第一探针331和第二探针332均位于探针卡330的与晶圆310直接面对的区域范围内,如此可进一步测试路径。
其中,晶圆310上的多个开关元器件的第一电极互相连接,并多个开关元器件均可通过一开关控制信号的控制使得第一电极与第二电极电连通,也即晶圆310上的多个开关元器件并联连接。具体的,在一实施例中,如图3所示,所述多个开关元器件为MOSFET(场效应晶体管),所述第一电极为漏极(D,如图第一开关元器件的漏极D11,第二开关元器件的漏极D12),第二电极为源极(S,如图第一开关元器件的源极S11,第二开关元器件的源极S12),多个MOSFET还具有第三电极,为栅极(G,如图第一开关元器件的栅极G11,第二开关元器件的栅极G12),第三电极位于晶圆的第二面,MOSFET的栅极(G)可接受开关控制信号,使得该MOSFET导通,而使得MOSFET的漏极(D)和源极(S)电连通。如上所述,使一MOSFET的栅极接受开关控制信号而导通,通过测试该MOSFET的源极与待测MOSFET的源极之间的电参数来测试待测MOSFET的电气特性。具体的,在一实施例中,所述多个开关元器件为IGBT(InsulatedGate Bipolar Transistor:绝缘栅双极晶体管),则所述第一电极为集电极(C),第二电极为发射极(E),多个IGBT还具有第三电极,为门极(G),第三电极位于晶圆的第二面,IGBT的门极(G)可接受开关控制信号,使得该IGBT导通,而使得IGBT的集电极(C)和发射极(E)电连通。如上所述,使一IGBT的门极(G)接受开关控制信号而导通,通过测试该IGBT的发射极与待测IGBT的发射极之间的电参数来测试待测IGBT的电气特性。具体的,在一实施例中,所述多个开关元器件为二极管,所述第一电极为阳极,第二电极为阴极,或所述第一电极为阴极,第二电极为阳极,二极管可接收正压导通,也即上述的开关控制信号为施加在二极管的阳极与阴极之间的正压,而使得二极管的阳极与阴极电连通。如上所述,通过测试导通的二极管的阳极或阴极与待测二极管的阳极或阴极之间的电参数来测试待测二极管的电气特性。
具体的,在一实施例中,可参阅图4,晶圆310上的多个开关元器件彼此相邻的排布在晶圆上,如图4所述,三行三列的开关元器件彼此相邻的排布,在测试时,可控制使得晶圆上与待测开关元器件相邻排布的开关元器件导通,通过测试导通的开关元器件的第二电极与待测开关元器件的第二电极之间的电参数而测试待测开关元器件的电气特征。因与待测开关元器件相邻的开关元器件的第二电极与待测开关元器件的第二电极距离较近,因此可最大限度的缩短测试路径,如图4所示,预测试待测开关元器件M11的电气特性,可控制使得晶圆上与开关元器件M11相邻的开关元器件M12导通,通过测试开关元器件M11的第二电极与开关元器件M12的第二电极之间的电参数而测试开关元器件M11的电气特性。较佳的,可选择在晶圆与测试待测开关元器件在X轴或Y轴方向上相邻排布的开关元器件导通而最大限度的缩短测试路径,如还可以选择导通开关元器件M21来测试开关元器件M11的电气特性。或,可选择在晶圆与测试待测开关元器件成斜角相邻排布的开关元器件导通而最大限度的缩短测试路径,如还可以选择导通开关元器件M22来测试开关元器件M11的电气特性。
另,因随着半导体技术的发展,半导体器件的特征尺寸不断缩小,晶圆上集成的半导体器件尺寸不断减小,两相邻的开关元器件的第二电极之间的间距一般非常小,因此若测试两相邻的开关元器件的第二电极来测试待测开关元器件的电气特性对探针的识别率有很高要求,且有些开关元器件的耐压比较高(如几千伏),两个相邻的探针很近,又要承受高压,也面临一定的技术问题,因此,较佳的可选择与测试待测开关元器件间隔至少一个开关元器件的开关元器件导通而测试测试待测开关元器件的电气特性,如还可以选择导通开关元器件M13、M31或M23等来测试开关元器件M11的电气特性。
在本发明一实施例中,可选择晶圆上多个开关元器件中的一个开关元器件导通而通过测试该开关元器件的第二电极与待测开关元器件的第二电极之间的电参数来测试待测开关元器件的电气特性,如上所述,可控制使得晶圆的开关元器件M12、开关元器件M21、开关元器件M22、开关元器件M13、开关元器件M31或开关元器件M23导通而测试开关元器件M11的电气特性。但晶圆上的开关元器件有一定的不良率,为提高测试的效率和速度,可选择将晶圆上的多个开关元器件同时导通,通过测试待测开关元器件的第二电极与多个开关元器件的第二电极之间的电参数来测试待测开关元器件的电气特性,如控制使得晶圆的开关元器件M12、开关元器件M21、开关元器件M22、开关元器件M13、开关元器件M31和开关元器件M23同时导通而通过测试第二电极S12、S21、S22、S13、S31和S23与待测开关元器件M11的第二电极S11之间的电参数来测试开关元器件M11的电气特性,具体的,所述第二探针包括多个,其中多个第二探针与导通的多个开关元器件的第二电极一一对应接触,因此其中任一个导通的开关元器件故障不影响测试的进行,且多个开关元器件同时导通使测试路径并联,可进一步减小寄生电感。如可扩展到相邻的4个或8个开关元器件导通。
在本发明一实施例中,上述的导通的开关元器件的位置与导通的开关元器件的个数的实施例可结合使用。
在本发明一实施例中,开关元器件驱动电路400为隔离驱动电路。
在本发明一实施例中,还在于提供一种测试晶圆上一开关元器件的电气特性的方法,其中晶圆上包括多个开关元器件,每一开关元器件均包括第一电极和第二电极,多个开关元器件的第一电极互相连接,其中:
当测试多个开关元器件中的第一开关元器件的电气特性时,控制使得多个开关元器件中的至少一个第二开关元器件导通,而使导通的第二开关元器件的第一电极与第二电极电连通;获得第一开关元器件的第二电极与第二开关元器件的第二电极之间的电参数而获得第一开关元器件的电气特性。
如此,通过控制使得第二开关元器件处于导通状态,则第二开关元器件的第一电极与第二电极电连通,并因多个开关元器件的第一电极互相连接,则第一开关元器件的第一电极与第二开关元器件的第二电极电连通,则通过测试第一开关元器件的第二电极与第二开关元器件的第二电极之间的电参数可获得第一开关元器件的电气特性。
在本发明一实施例中,更进一步的提供一测试装置,可参阅图3,该测试装置包括探针卡330,探针卡330上设置多个探针,移动探针卡330使第一探针331接触第一开关元器件的第二电极,第二探针332接触第二开关元器件的第二电极,测试第一探针331与第二探针332之间的电参数,而获得第一开关元器件的第二电极与第二开关元器件的第二电极之间的电参数,而获得第一开关元器件的电气特性。
更进一步的,在一实施例中,测试装置还包括晶圆卡盘320,晶圆卡盘320通过晶圆的第一面支撑晶圆310,并多个开关元器件的第一电极均位于晶圆的第一面,多个开关元器件的第二电极均位于晶圆的第二面,晶圆的第二面与晶圆的第一面为晶圆的两相对面。更进一步的,在一实施例中,探针设置在探针卡330的与晶圆的第二面面对的一侧上。
更进一步的,在一实施例中,测试装置还包括开关元器件驱动电路400,用于输出开关控制信号至晶圆上的多个开关元器件,而控制使得多个开关元器件中的至少一个第二开关元器件导通。更进一步的,在一实施例中,开关元器件驱动电路400连接多个开关元器件的控制端,而将所述开关控制信号输出至多个开关元器件的控制端。更进一步的,在一实施例中,开关元器件的控制端位于晶圆的的第二面上。
如此,第二探针接触第二开关元器件的第二电极相当于接触第一开关元器件的第一电极,同时第一探针接触第一开关元器件的第二电极,如此可通过第一探针和第二探针测试第一开关元器件的电气特性,因第一探针和第二探针分别与位于晶圆的第二面上的第一开关元器件和第二开关元器件的第二电极对应,且探针设置在探针卡的与晶圆的第二面面对的一侧上,因此无需将探针设置于晶圆310与晶圆卡盘320接触区域之外,并无需将第一电极通过晶圆卡盘320上的导电性的支承面321引出,因此缩短了第一开关元器件的电气特性测试路径,具体的其测试路径为从第一探针331到第一开关元器件的第二电极、再到第二开关元器件的第二电极,然后到第二探针332,可参阅图3中的虚线所示,或可参阅图5中的虚线600所示,相对于现有技术大大缩短了测试路径长度,而大大减小了寄生电感,因此减小高频测定、动态测定的测定误差,从而以较高的精度进行晶圆检查。且上述测试方法无需改变测试装置的结构,仅需将晶圆上一开关元器件导通,并该开关元器件的第一电极与待测开关元器件的第一电极连接是电连接的,那么通过测试该开关元器件的第二电极与待测开关元器件的第二电极之间的参数即可测试待测开关元器件的电气特性。更进一步的,如图3所示,第一探针331和第二探针332均位于探针卡330的与晶圆310直接面对的区域范围内,如此可进一步测试路径。
在一实施例中,第一开关元器件与第二开关元器件在晶圆上可选的排布方式为相邻排布,如可为在X轴或Y轴方向上相邻排布或斜角相邻排布,其具体原理与上述相同,在此不再赘述。另,在一实施例中,第二开关元器件与第一开关元器件(也即待测开关元器件)之间间隔至少一个开关元器件,其具体原理与上述相同,在此不再赘述。
在一实施例中,较佳的,导通的第二开关元器件的个数为多个,其具体原理与上述相同,在此不再赘述。则所述第二探针包括多个,其中多个第二探针与导通的多个开关元器件的第二电极一一对应接触,其具体原理与上述相同,在此不再赘述。
在本发明一实施例中,上述的导通的开关元器件的位置与导通的开关元器件的个数的实施例可结合使用。
在本发明一实施例中,开关元器件驱动电路400为隔离驱动电路。
在本发明一实施例中,所述多个开关元器件为MOSFET(场效应晶体管),源极(S)和栅极(G)位于晶圆的第二面,漏极位于晶圆的第一面上,漏极连接在一起,测试待测MOSFET的源极与导通的至少一个MOSFET的源极之间的电参数而获得待测MOSFET的电气特性。因多个MOSFET中的至少一个MOSFET导通,则该导通的MOSFET的源极相当于待测MOSFET的漏极,因此测试待测MOSFET的源极与导通的至少一个MOSFET的源极之间的电参数相当于测试待测MOSFET的源极与漏极之间的电参数而可获得待测MOSFET的电气特性。
在本发明一实施例中,所述多个开关元器件为IGBT(Insulated GateBipolarTransistor:绝缘栅双极晶体管),发射极(E)和门极(G)位于晶圆的第二面,集电极位于晶圆的第一面上,集电极连接在一起,测试待测IGBT的发射极与导通的至少一个IGBT的发射极之间的电参数而获得待测IGBT的电气特性。因多个IGBT中的至少一个IGBT导通,则该导通的IGBT的发射极相当于待测IGBT的集电极,因此测试待测IGBT的发射极与导通的至少一个IGBT的发射极之间的电参数相当于测试待测IGBT的发射极与集电极之间的电参数而可获得待测IGBT的电气特性。
具体的,在一实施例中,所述多个开关元器件为二极管,所述第一电极为阳极,第二电极为阴极,或所述第一电极为阴极,第二电极为阳极,二极管可接收正压导通,而使得二极管的阳极与阴极电连通。如上所述,通过测试导通的二极管的阳极或阴极与待测二极管的阳极或阴极之间的电参数来测试待测二极管的电气特性。
在本发明一实施例中,导通的至少一个开关元器件与待测开关元器件在晶圆上相邻排布。在本发明一实施例中,导通的至少一个开关元器件与待测开关元器件在晶圆上间隔至少一个开关元器件排布。或上述实施方式的结合,即导通的开关元器件有多个,部分与待测开关元器件在晶圆上相邻排布,部分与待测开关元器件在晶圆上间隔至少一个开关元器件排布。
在本发明一实施例中,上述的待测开关元器件的电气特性为待测开关元器件的动态特性。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (7)
1.一种测试晶圆上一开关元器件的电气特性的方法,其中晶圆上包括多个开关元器件,每一开关元器件均包括第一电极和第二电极,多个开关元器件的第一电极互相连接,其特征在于,包括:
当测试多个开关元器件中的第一开关元器件的电气特性时,控制使得多个开关元器件中的至少一个第二开关元器件导通,而使导通的第二开关元器件的第一电极与第二电极电连通;获得第一开关元器件的第二电极与第二开关元器件的第二电极之间的电参数而获得第一开关元器件的电气特性;
提供一测试装置,所述测试装置包括探针卡,探针卡上设置多个探针,移动探针卡使第一探针接触第一开关元器件的第二电极,第二探针接触第二开关元器件的第二电极,测试第一探针与第二探针接之间的电参数,而获得第一开关元器件的第二电极与第二开关元器件的第二电极之间的电参数,而获得第一开关元器件的电气特性,所述测试装置还包括晶圆卡盘,晶圆卡盘通过晶圆的第一面支撑晶圆,并多个开关元器件的第一电极均位于晶圆的第一面,多个开关元器件的第二电极均位于晶圆的第二面,晶圆的第二面与晶圆的第一面为晶圆的两相对面,所述测试装置还包括开关元器件驱动电路,用于输出开关控制信号至晶圆上的多个开关元器件,而控制使得多个开关元器件中的至少一个第二开关元器件导通。
2.根据权利要求1所述的测试晶圆上一开关元器件的电气特性的方法,其特征在于,探针设置在探针卡的与晶圆的第二面面对的一侧上。
3.根据权利要求2所述的测试晶圆上一开关元器件的电气特性的方法,其特征在于,所述第一探针和所述第二探针均位于所述探针卡的与所述晶圆的第二面直接面对的区域范围内。
4.根据权利要求3所述的测试晶圆上一开关元器件的电气特性的方法,其特征在于,所述第二开关元器件为晶圆上与所述第一开关元器件相邻排布的开关元器件。
5.根据权利要求4所述的测试晶圆上一开关元器件的电气特性的方法,其特征在于,所述第二开关元器件为晶圆上与所述第一开关元器件成斜角相邻排布的开关元器件。
6.根据权利要求5所述的测试晶圆上一开关元器件的电气特性的方法,其特征在于,所述第二开关元器件与所述第一开关元器件之间间隔至少一个开关元器件。
7.根据权利要求6所述的测试晶圆上一开关元器件的电气特性的方法,其特征在于,导通的第二开关元器件的个数为多个,所述第二探针包括多个探针,其中多个第二探针与导通的多个开关元器件的第二电极一一对应接触。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110704028.3A CN113539870B (zh) | 2021-06-24 | 2021-06-24 | 测试晶圆上一开关元器件的电气特性的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110704028.3A CN113539870B (zh) | 2021-06-24 | 2021-06-24 | 测试晶圆上一开关元器件的电气特性的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113539870A CN113539870A (zh) | 2021-10-22 |
CN113539870B true CN113539870B (zh) | 2024-06-18 |
Family
ID=78125785
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110704028.3A Active CN113539870B (zh) | 2021-06-24 | 2021-06-24 | 测试晶圆上一开关元器件的电气特性的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113539870B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114019338A (zh) * | 2021-10-26 | 2022-02-08 | 上海华虹宏力半导体制造有限公司 | 分立器件的晶圆测试方法 |
CN117092478B (zh) * | 2023-10-18 | 2023-12-19 | 成都高投芯未半导体有限公司 | 一种igbt饱和压降的测量***及方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112014604A (zh) * | 2019-05-28 | 2020-12-01 | 云谷(固安)科技有限公司 | 一种晶圆测试装置、测试***及测试方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4784158B2 (ja) * | 2005-06-07 | 2011-10-05 | 三菱電機株式会社 | プローブカード、およびこれを用いた直流特性測定方法 |
JP4706462B2 (ja) * | 2005-12-07 | 2011-06-22 | トヨタ自動車株式会社 | 電流検出機能を有する半導体装置 |
JP2010027658A (ja) * | 2008-07-15 | 2010-02-04 | Hitachi Ulsi Systems Co Ltd | プローブ試験方法と半導体ウェハ及びプローブカード |
JP5296117B2 (ja) * | 2010-03-12 | 2013-09-25 | 東京エレクトロン株式会社 | プローブ装置 |
JP2012127719A (ja) * | 2010-12-14 | 2012-07-05 | Micronics Japan Co Ltd | 電気的試験方法、その電気的試験に用いる電気的接続装置及び試験装置並びにその電気的接続装置に用いる測定治具 |
US9372226B2 (en) * | 2014-07-22 | 2016-06-21 | Globalfoundries Inc. | Wafer test structures and methods of providing wafer test structures |
US10634483B2 (en) * | 2017-10-13 | 2020-04-28 | Invensense, Inc. | Sensor misalignment measuring device |
-
2021
- 2021-06-24 CN CN202110704028.3A patent/CN113539870B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112014604A (zh) * | 2019-05-28 | 2020-12-01 | 云谷(固安)科技有限公司 | 一种晶圆测试装置、测试***及测试方法 |
Non-Patent Citations (1)
Title |
---|
SiC MOSFET开关行为及故障诊断研究;张经纬;《中国优秀硕士学位论文全文数据库信息科技辑》(第02期);第I135-238页、正文第58-76页 * |
Also Published As
Publication number | Publication date |
---|---|
CN113539870A (zh) | 2021-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9658285B2 (en) | Probe apparatus | |
CN113539870B (zh) | 测试晶圆上一开关元器件的电气特性的方法 | |
US10578663B2 (en) | Inspection device and inspection method for performing dynamic and static characteristics tests | |
CN107367678B (zh) | 测试结构、测试探针卡、测试***及测试方法 | |
EP2088441B1 (en) | Inspection device and inspection method | |
JP5265746B2 (ja) | プローブ装置 | |
JP2011138865A (ja) | 半導体デバイスの検査装置 | |
CN111722072B (zh) | 高耐压的功率半导体器件导通压降在线测量电路及*** | |
EP2017634B1 (en) | Inspection apparatus and inspection method | |
CN215415735U (zh) | 晶圆上一开关元器件的电气特性测试装置 | |
US9759762B2 (en) | Probe device | |
US11307247B2 (en) | Prober with busbar mechanism for testing a device under test | |
CN112582290B (zh) | 半导体测试装置、半导体装置的测试方法及半导体装置的制造方法 | |
CN117517914A (zh) | 背漏极mosfet晶圆动态参数测试结构及方法 | |
CN113341294A (zh) | 晶圆上一开关元器件的电气特性测试装置 | |
US10018667B2 (en) | Method for testing semiconductor dies | |
CN113156216B (zh) | 用于半桥模块寄生电感校准测试的测试装置及方法 | |
WO2024106052A1 (ja) | 半導体試験装置、半導体試験方法および半導体装置の製造方法 | |
CN116520114A (zh) | Mos型半导体器件测试设备 | |
WO2008047832A1 (en) | Semiconductor device, semiconductor device manufacturing method, and inspection method | |
CN110927558A (zh) | 双管芯器件测试电路、方法及*** | |
JP2002110692A (ja) | 絶縁ゲート型パワーicの製造方法、絶縁ゲート型パワーicの検査方法及び絶縁ゲート型パワーicの検査用のプローブ | |
KR20040046885A (ko) | 반도체 웨이퍼 검사장치용 칩 전극 및 프로브침얼라인먼트 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |