CN102057417B - 使用嵌入时钟信号的单一水平信号的传递的显示装置驱动*** - Google Patents
使用嵌入时钟信号的单一水平信号的传递的显示装置驱动*** Download PDFInfo
- Publication number
- CN102057417B CN102057417B CN200980121476.8A CN200980121476A CN102057417B CN 102057417 B CN102057417 B CN 102057417B CN 200980121476 A CN200980121476 A CN 200980121476A CN 102057417 B CN102057417 B CN 102057417B
- Authority
- CN
- China
- Prior art keywords
- signal
- clock
- data
- clock signal
- embedding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/02—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
- G09G5/04—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Security & Cryptography (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
一种显示装置驱动***,包括时序控制部分,具有低电压差分信号(LVDS)接收单元,用于接收数据信号,数据处理单元,用于暂时储存所述数据信号,处理所述数据信号并输出所处理的数据信号,时序产生单元,用于产生时钟信号和时序控制信号,以及传输单元,用于输送所述数据信号;以及面板驱动部分,具有行驱动单元,用于向显示面板连续发送栅极信号,和列驱动单元,用于从该传输单元接收通过信号线所输送的所述信号,并将所述接收的信号供应至该显示面板。在该时序控制部分中,该传输单元具有驱动部分,在该相同水平的所述数据信号之间嵌入所述时钟信号,并产生和输出单一水平传输数据。
Description
技术领域
本发明涉及一种显示装置驱动***,尤其涉及使用具嵌入时钟信号的单一水平信号技术的显示装置驱动***,包括时序控制部分,配置以在数据信号之间嵌入相同水平的时钟信号,并将信号输送至面板驱动部分,以及面板驱动部分,配置以从输送的数据信号中复原嵌入时钟信号,使用时钟串行间隔期间稳定的时钟信号采样数据并输出影像数据,从而最大化数据传输速度,最小化输送的信号的水平和嵌入时钟信号的频率,而且将阻抗失配和电磁干扰(EMI)抑制至最小。
背景技术
最近,随着数字家电市场的增长以及个人电脑和便携式通讯终端机的广泛应用增加,作为家电和通讯终端机的最终输出装置的显示装置需要重量轻且耗能少。满足这些需求的技术不断地在本领域中提出。因此,已发展替代传统CRT(阴极射线管)的平板显示装置,如LCD(液晶显示器)、PDP(等离子显示面板)以及OLED(有机电致发光显示器)并逐步广泛应用。
每一个平板显示装置都包括时序控制器,处理影像数据并产生时序控制信号,以便驱动用于显示接收的影像数据的面板,以及列驱动部分和行驱动部分,使用影像数据和从时序控制器所传送的时序控制信号来驱动面板。
特别是,近来需求具有大屏幕尺寸和高分辨率的显示装置,需要从时序控制器于高速下输送数据至列驱动部分的技术。在这个方面,当高速输送数据时由于电磁波会导致电磁干扰(EMI),从而输送的信号的水平已明显降低。
在这些情况下,已大量使用能够减少电磁干扰(EMI)和高速输送数据的差分信号传输方案,如微LVDS(微低压差分信号)和RSDS(小幅度摆动差分信号)。
图1为说明传统LVDS中数据差分信号和时钟差分信号传输的示意图,以及图2为说明在传统RSDS中数据差分信号和时钟差分信号传输的示意图。
参考图1和图2,近来使用的微LVDS或RSDS具有至少一个数据差分信号线,连接至时序控制器10,以便支持所需频宽,以及独立的时钟差分信号线,配置以输出与数据差分信号同步的时钟差分信号,并采用多点方案,其中各个列驱动部分20共享数据差分信号线和时钟差分信号线。
多点方案的优点在于时序控制器10的使用与视分辨率而定的输出数目无关,即是,列驱动部分20的数目,遭遇的问题是反射波导致信号失真,而且由于施加至各个列驱动部分20的数据差分信号和时钟差分信号所在点上的阻抗失配增加电磁干扰(EMI),并且由于施加至时钟差分信号上的大负载限制了运转速度。
为了克服多点方案中所导致的问题,PPDS(点对点差分信号),其中数据差分信号单独地供应至各个列驱动部分并且时钟差分信号藉由列驱动部分而共享,此内容已在现有技术中公开。
图3为说明传统PPDS中通过独立的数据信号线数据差分信号传输的示意图,以及图4为说明在另一种传统PPDS中时钟差分信号链状传输的示意图。
参考图3,在PPDS中,独立数据线在时序控制器10和每个列驱动部分20之间形成,从而数据差分信号单独地供应至各个列驱动部分20。因此,阻抗失配,电磁干扰(EMI)和时钟差分信号的超负载在多点方案中出现的问题在此可得到克服。
在PPDS中,时钟差分信号应在高速下输送。在这个方面,因为图3中所示的PPDS配置以共享时钟差分信号,当施加至时钟差分信号的负载大量的时候限制了运转速度。因此,如图4中所示,使用信号输送方案,其中时钟差分信号以链状供应至各个列驱动部分20。在此情况下,导致的问题是由于列驱动部分20之间所发生的时钟延迟而无法适当地执行数据的采样。
此外,随着显示装置趋向大屏幕尺寸和高分辨率,列驱动部分的数目因此增加,PPDS方案遭遇的问题是数据和时钟信号线的数目以相同比率增加,所有信号线的连接很复杂,而导致高制造成本。
图5为说明传统先进内部面板接口(AiPi)。
参考图5,近来已提出的AiPi中,数据和时钟信号利用多水平来区分,并且在其间嵌入时钟信号的数据差分信号从时序控制器通过独立的各个信号线发送至列驱动部分。因此,信号线的数目可显著减少,并减少了电磁干扰(EMI)。又,尽管信号线数目减少,由于面板的运转速度和分辨率都提高,从而可解决在高速下输送信号时数据和时钟信号之间出现的歪斜或颤动所导致的问题。
因此,如上所述,在如传统微LVDS和RSDS用于在高速下从时序控制器传送数据至列驱动部分的多点方案中,所导致的问题是用于传送时钟差分信号的信号线发生阻抗失配和超负载。在传统PPDS中,数据差分信号和时钟差分信号独立地供应至各个列驱动部分,从而克服了多点方案中所导致的问题,随着显示装置趋向大屏幕尺寸和高分辨率,信号线的数目与多点方案相较之下增加,藉以用于连接时序控制器和列驱动部分的信号线的复杂程度增加,并导致大量的成本。
此外,在近期所提出的AiPi传输方案中,通过在数据之间嵌入时钟信号而输送信号,以减少信号线的数目并防止数据和时钟信号之间歪斜的发生,由于输送嵌入时钟信号以通过具有高于或低于数据信号水平而构成多水平信号,导致的问题是无法最小化输送的信号水平,而且难以减少电磁干扰(EMI)。
结果,本领域中极度需求在时序控制器和列驱动部分之间用于在高速下输送数据的接口,可减少用于输送数据差分信号和时钟差分信号的信号线数目,最小化电磁干扰(EMI),并防止信号线之间的歪斜和颤动的发生。
发明内容
因此,本发明为了解决现有技术中所出现的问题,本发明的一个目的是提供一种使用具有嵌入时钟信号的单一水平信号技术的显示装置驱动***,其中,相同水平的时钟信号在时序控制部分中嵌入数据信号之间,并通过独立的数据信号线以单一水平信号的形式输送至每个面板驱动部分,然后时钟信号在面板驱动部分中得以复原,数据信号得以采样,且影像数据得以输出至面板,从而数据传输速度可最大化,并且输送的信号水平和嵌入时钟信号的频率可最小化。
本发明的另一个目的是提供一种使用具有嵌入时钟信号的单一水平信号技术的显示装置驱动***,可最小化由于传统技术中数据信号和时钟信号的多点式信号传输所导致的阻抗失配和EMI(电磁干扰),减少信号线数目、并防止信号之间歪斜和颤动的发生。
为了获得这些目的和其它优点,依据本发明的一个特点,提供有一种显示装置驱动***,包括时序控制部分,具有LVDS接收单元,用于接收数据信号、数据处理单元,用于暂时储存所述数据信号,处理所述数据信号并输出所处理的数据信号,时序产生单元,用于产生时钟信号和时序控制信号、以及传输单元,用于输送所述数据信号;以及面板驱动部分,具有行驱动单元,用于向一显示面板连续发送栅极信号、和列驱动单元,用于从该传输单元接收通过信号线所输送的所述信号,并将所述所接收的信号供应至该显示面板,其中,在该时序控制部分中,该传输单元具有驱动部分,在该相同水平的所述数据信号之间嵌入所述时钟信号,并产生和输出单一水平传输数据。
依据本发明的另一特点,列驱动单元包括时钟复原电路,其复原在所述数据信号之间嵌入并具有传输速度低于所述数据信号的该时钟信号,并产生用于采样数据信号的该接收的时钟信号,以及接收部分,用于采样和输出包括在该接收的时钟信号的转变时间(上升沿或下降沿)处的该传输数据中的控制数据和影像数据信号。
附图说明
图1为说明传统LVDS中数据差分信号和时钟差分信号传输的图式;
图2为说明传统RSDS中数据差分信号和时钟差分信号传输的图式;
图3为说明在另一种传统PPDS中通过独立数据信号线数据差分信号传输的图式;
图4为说明在传统PPDS中时钟差分信号链状传输的图式;
图5为说明传统AiPi的图式;
图6为说明依据本发明中使用具嵌入时钟信号的单一水平信号的显示装置驱动***的配置图式;
图7为说明依据本发明通过单一信号线所传输由单一水平时钟信号和数据信号所构成的数据状态的示意图;
图8为显示依据本发明在时钟串行间隔期间数据信号之间嵌入时钟信号的单一水平信号的示例图式;
图9为显示依据本发明在数据传输间隔期间数据信号之间嵌入时钟信号的单一水平信号的示例图式;
图10为显示依据本发明在数据传输间隔期间数据信号之间嵌入时钟信号的单一水平信号的另一示例图式;
图11为显示依据本发明在数据信号之间嵌入时钟信号的单一水平信号协议的示例图式;
图12为显示依据本发明在数据信号之间嵌入时钟信号的单一水平信号协议的另一示例图式;
图13为说明依据本发明时序控制部分配置的图式;
图14为说明依据本发明另一时序控制部分配置的图式;
图15为说明依据本发明面板驱动部分配置的图式;
图16为说明依据本发明又一面板驱动部分配置的图式;
图17为说明依据本发明再一面板驱动部分配置的图式;
图18为说明依据本发明另一面板驱动部分配置的图式;以及
图19至图22为显示依据本发明使用单一水平信号协议数据复原的时序图。
具体实施方式
现在参考图式更加详细地描述本发明的实施例。在任何可能的情况下,贯穿附图使用相同的附图标记代表相同或相似的部分。
图6为说明依据本发明中使用具嵌入时钟信号的单一水平信号技术的显示装置驱动***的配置图式,以及图7为说明依据本发明通过单一信号线所传输由单一水平时钟信号和数据信号所构成的时钟嵌入数据(CED)信号的状态的示意图。
参考图6和图7,依据本发明实施例,使用具嵌入时钟信号的单一水平信号技术的显示装置驱动***,包括时序控制部分100,配置以接收形式为LVDS的LVDS数据、在数据信号之间嵌入每一时钟信号,以这样方式而具有相同水平并输送单一水平的时钟嵌入数据(CED)信号、以及面板驱动部分200,配置以接收时钟嵌入数据(CED)信号、使用时钟串行间隔期间所复原经接收的时钟信号来区别时钟信号和数据信号、采样数据并输送信号至显示面板300。
面板驱动部分200由依次发送栅极信号G1至GM至显示面板300的行驱动单元210和供应要被显示的源极信号S1至SN的列驱动单元220所构成。
时序控制部分100经由一个信号线仅输送时钟嵌入数据(CED)信号作为差分对至面板驱动部分200的每一列驱动单元220,其中数据信号之间在相同水平下嵌入时钟信号。
在输送包括数据信号和时钟信号的时钟嵌入数据(CED)信号之前,时序控制部分100输送时钟嵌入数据(CED)信号,其仅包括启动时钟串行的时钟信号,此后,输送通知时钟信号稳定的信号LOCK0至面板驱动部分200。当自时序控制部分100输入的LOCK信号或其它列驱动单元220处于“H”状态(逻辑高状态)之后,面板驱动部分200的列驱动单元220复原时钟信号以用于采样数据信号,从而响应在时钟串行间隔期间所输送的时钟嵌入数据(CED)信号。若接收的时钟信号稳定,LOCK信号LOCK1至LOCKN以“H”状态输出。也就是说,当通知时钟信号稳定的LOCK信号LOCK0从时序控制部分100以“H”状态输入之后,如果接收的时钟信号稳定,列驱动单元220依次将LOCK信号LOCK1至LOCKN-1以“H”状态输出至下一个列驱动单元220。
时序控制部分200,其最终从面板驱动部分200以具有“H”状态的信号LOCKN输入,结束时钟串行并开始传送包括数据信号和时钟信号的时钟嵌入数据(CED)信号。如果传输包括数据信号和时钟信号的时钟嵌入数据(CED)信号时信号LOCKN变为“L”状态(逻辑低状态),则时序控制部分100立即开始时钟串行并持续时钟串行直到信号LOCKN变为“H”状态。
图8为显示依据本发明在时钟串行间隔期间时钟嵌入数据(CED)信号的示例图式;图9和图10为显示依据本发明在数据传输间隔期间数据信号之间嵌入时钟信号的时钟嵌入数据(CED)信号的示例图式;并且图11和图12为显示依据本发明在数据信号之间嵌入时钟信号的时钟嵌入数据(CED)信号协议的示例图式。
参考图8和图9,时钟嵌入数据(CED)信号藉由在数据信号之间***相同水平的时钟信号和在数据信号与时钟信号之间***一虚拟信号所构成,以便代表该***的时钟信号的转变时间的上升沿,如同信号传输方案可用于时序控制部分100和列驱动单元220之间的接口中。在此时,为了电路的简单设计,可增加虚拟信号和时钟信号的宽度,如图10中所示。
由于数据信号之间所嵌入的时钟信号的频率明显低于数据信号的频率,因此通过应用时钟复原电路233,其使用延迟闭锁回路(DLL)或锁相回路(PLL),面板驱动部分200产生用于采样数据信号的接收的时钟信号。
列驱动单元220无法在信号传输方案中从数据信号中区别时钟信号和虚拟信号,在信号传输方案中***虚拟信号以代表时钟信号的上升沿。因此,提供在时序控制部分100中的传输单元140在初始传输阶段的时钟串行间隔期间输送仅包括时钟信号的时钟嵌入数据(CED)信号,如图11和图12所示。
因此,面板驱动部分200中提供的每一个列驱动单元220使用仅包括时钟信号的时钟嵌入数据(CED)信号通过时钟复原电路233产生接收的时钟信号。接收的时钟信号可构成为具有传输率低于数据信号传输率的多相时钟信号或具有与数据信号相同频率的多相时钟信号。
列驱动单元220的接收部分230在时钟串行间隔之后采样输送的包括数据信号和时钟信号的时钟嵌入数据(CED)信号,在时钟串行间隔期间使用稳定所接收的时钟信号。换言之,如果在时钟串行间隔之后第一输送的时钟嵌入数据(CED)信号中嵌入的时钟信号之后所输送的数据信号的第一位的值为“0”,则识别在时钟串行间隔之后第一输送的时钟嵌入数据(CED)信号嵌入的数据信号为控制数据,而识别来自在时钟串行间隔之后第二输送的时钟嵌入数据(CED)信号的数据信号为影像数据。因为对应位置的值在时钟串行间隔期间总是“1”,接收部分230可识别时钟串行间隔没有结束。
面板驱动部分200供应有时序控制部分100所产生的源极输出使能信号SOE、栅极启动脉冲信号GSP、栅极输出使能信号GOE和栅极启动时钟信号GSC,而列驱动单元220复原数据信号DATA和代表影像数据的时钟信号CLK,并将数据信号输送至显示面板300的线,该显示面板300的线通过栅极启动脉冲信号GSP来选择,以响应源极输出使能信号SOE。
列驱动单元220从在时钟串行间隔期间从时序控制部分100所输送的第一时钟嵌入数据(CED)信号中复原时钟信号,并输出数据信号。由于这个事实,不但可减少时序控制部分100与列驱动单元220之间的信号线数目,而且还可减少电磁干扰(EMI)。
图13为说明依据本发明时序控制部分配置的图式,以及图14为说明依据本发明另一时序控制部分配置的图式。
参考图13和图14,时序控制部分100包括LVDS接收单元110,其接收形式为LVDS的包括影像数据的LVDS数据,数据处理单元120,其暂时储存,处理和输出所接收的LVDS数据,时序产生单元130,其产生时钟信号以及各种时序控制信号,以及传输单元140,其输入从数据处理单元120所输出的数据信号和从时序产生单元130所输出的时钟信号,将信号转换为仅包括时钟信号或者包括在相同信号水平的数据信号之间嵌入的时钟信号的时钟嵌入数据(CED)信号,并将时钟嵌入数据(CED)信号输送至面板驱动单元。
传输单元140包括解多任务器(DEMUX)141,其接收数据处理单元120所处理的数据信号并划分和输出数据信号以便输送至各个列驱动单元220,并-串转换部分142,其转换解多任务器141所输出的数据信号,以及驱动部分143,其接收时序产生单元130中所产生的时钟信号,并将时钟嵌入数据(CED)信号输送至各个列驱动单元220。时序控制部分100将包括在并-串转换部分142中变为串行的数据信号的时钟嵌入数据(CED)信号输送至多个面板驱动部分200中的任意一个。
时钟嵌入数据(CED)信号为数据信号之间嵌入时钟信号的信号。数据信号的水平视1位数据的值而定来选择,而所嵌入的时钟信号的水平以数据信号水平相同的方式视1位数据的值而定来选择。
因此,时序控制部分100所输送的每一个时钟嵌入数据(CED)信号都包括数据信号之间所嵌入的时钟信号,并且所嵌入的时钟信号水平与数据信号水平相同。
如图13中所示,在时序控制部分100的第一实施例中,时序产生单元130中所产生的源极输出使能信号SOE、栅极启动脉冲信号GSP、栅极输出使能信号GOE和栅极启动时钟信号GSC输送至面板驱动部分200的行驱动单元210,以将栅极信号施加至显示面板300,而时序产生单元130中所产生的时钟信号CLK随着LVDS接收单元110所接收的数据信号输送至传输单元140,以变为与数据信号相同水平所嵌入的时钟信号的传输数据CED(=CLK+DATA),时钟嵌入数据(CED)信号进而输送至面板驱动部分200的列驱动单元220。
此外,如图14中所示,在时序控制部分100的第二实施例中,仅在时序产生单元130中所产生的栅极启动脉冲信号GSP、栅极输出使能信号GOE和栅极启动时钟信号GSC输送至面板驱动部分200的行驱动单元210,并且用于时序产生单元130中所产生的作为源极输出使能信号SOE的控制信号的时序信息,包括在数据信号DATA的控制数据中,从而构成其中源极输出使能信号SOE、时钟信号CLK和数据信号DATA在相同水平下嵌入的信号(SOE+CED:SOE+CLK+DATA)并输送至列驱动单元220。在此情况下,连接应当形成,从而将时序产生单元130中所使用的源极输出使能信号SOE的时序信息输送至数据处理单元120。
因此,从时序控制部分100输送至列驱动单元220的时钟嵌入数据(CED)信号可仅包括时钟信号CLK和在显示面板300上所显示的数据信号DATA,或可包括时钟信号CLK、数据信号DATA和作为用于控制列驱动单元220的独立控制信号的源极输出使能信号SOE。
图15至图18为说明依据本发明面板驱动部分配置的图式。图15和图17为说明源极输出使能信号SOE和时钟嵌入数据(CED)信号独立地从时序控制部分100输送的状态,而图16和图18为说明源极输出使能信号SOE和时钟嵌入数据(CED)信号一起从时序控制部分100输送的状态。
参考图15和图16,面板驱动部分200具体而言是指定列驱动单元220用于将影像数据输送至显示面板300。列驱动单元220包括接收部分230,其接收时钟嵌入数据(CED)信号,依据通过在时钟串行间隔期间输送的时钟嵌入数据(CED)信号复原的所接收的时钟信号采样时钟嵌入数据(CED)信号并输出数据信号,移位缓存器240,其依次移位并输出移位启动脉冲,数据锁存器250,其依次储存然后并列输出自接收部分230所输出的数据信号以响应自移位缓存器240所输出的信号,以及DAC(数模转换器)260,其转换然后输出自数据锁存器250所输出的数字信号。
接收部分230包括采样器231,其从时序控制部分100输送的时钟嵌入数据(CED)信号采样数据信号DATA,并输出因而产生的信号,数据遮蔽电路232,其遮蔽时钟嵌入数据(CED)信号的数据信号部分,并输送CED信号至时钟复原电路233,该时钟复原电路233从遮蔽的数据信号中提取所嵌入的时钟信号,并产生用于采样数据信号的所接收的时钟信号,以及串-并转换部分234,其将利用采样器231所采样的数据信号转换为并列数据信号。
移位缓存器240,依次移位并输出输入其中的启动脉冲。数据锁存器250,依次储存然后并列输出由串-并转换部分234所转换的数据信号,以响应移位缓存器240的输出信号。DAC260将数据锁存器250所输出的信号转换为模拟信号Y1、Y2至YN,并将转换后的信号供应至显示面板300。
参考图17和图18,接收部分230可包括采样器231,其接收从时序控制部分100所输送的时钟嵌入数据(CED)信号,并采样数据信号DATA,时钟复原电路233,其产生从所接收的时钟嵌入数据(CED)信号的时钟信号中用于采样数据信号所接收的时钟信号,频率检测电路235,其检测所接收的时钟嵌入数据(CED)信号的频率,以在时钟复原电路233中使用复原时钟信号中的该频率,以及串-并转换部分234,其将采样器231所采样的数据信号转换为并列数据信号。
图19至图22为显示本发明中使用协议的数据复原的时序图。
参考图19和图20,接收部分230在时钟串行间隔期间复原具有与时钟嵌入数据(CED)信号相同频率的多相时钟信号,并使用以此方式复原的各个多相时钟信号来采样数据信号。
因此,在时钟串行间隔期间,具有与所输入的CED信号相同相位和频率的所输入的时钟信号CK0与时钟嵌入数据(CED)信号的上升沿同步复原,产生与所接收到的时钟信号CK0频率相同而仅相位不同的多个所接收的时钟信号Ck1至CKN。
如果时钟串行间隔之后第一输送的时钟嵌入数据信号的时钟信号之后的数据信号的第一位值为“0”,则识别数据信号为用于控制列驱动单元220的控制数据,并且识别来自在时钟串行间隔之后第二输送的时钟嵌入数据信号的数据信号为影像数据。因此,各个控制数据或影像数据的值在时钟串行间隔期间复原的所接收的时钟信号CK0至CKN的上升沿处采样,并输出至显示面板300。
因此,各个数据的序列可根据由具有哪些相位的所接收的时钟信号采样的数据的事实来区分。
参考图21和图22,在接收部分230中,具有高于时钟串行间隔期间所输入的时钟嵌入数据(CED)信号频率的时钟信号得以复原,具有与时钟信号相同频率但不同相位的多个多相时钟信号得以复原,然后在其中使用至少一个时钟信号来采样数据信号。
因此,与在时钟串行间隔期间所输入的时钟嵌入数据(CED)信号的上升沿同步并具有与数据信号相较频率较高和相位相同的所接收的时钟信号CK0得以复原,而产生与接收的时钟信号CK0相同频率而不同相位的多个接收的时钟信号CK90、CK180和CK270。
当在时钟串行间隔期间所复原的所接收的时钟信号CK0至CK270转变时,包括在数据信号中的控制数据或影像数据的值在上升沿或下降沿处采样,并输出至显示面板300。在此情况下,为了了解各个数据的序列,需要一计算用于采样数据信号所接收的时钟信号的独立计数回路。
如上所述,在本发明中,不同于传统的多水平信号传输方案中,数据信号水平和其间所嵌入的时钟信号彼此不同的情况,产生数据信号和其间所嵌入的时钟信号以具有相同水平,从而使用单一水平信号。结果,可最小化所输送的信号水平,可事先藉由使用在时钟串行间隔期间所输入的时钟嵌入数据(CED)信号来产生所接收的时钟信号,并且所接收的时钟信号的频率可明显小于实际输送的数据信号频率。
结果,与传统多水平信号传输方案相比,可显著减少信号的水平,并因此,可减少整个显示装置驱动***的电磁干扰(EMI)。又,与数据信号和时钟信号彼此分离的情况相比,信号线数目可明显减少,并可防止歪斜或颤动的发生,藉以可确保显示装置驱动***在高速下的稳定运转。
从上述说明中明显可知,本发明的优点在于,由于产生的数据信号和其间所嵌入的时钟信号具有相同水平,从而使用单一水平信号,可最小化要输送和复原的信号水平,并且使用在时钟串行间隔期间所输送的信号可稳定所复原的接收的时钟信号,藉以时钟嵌入数据(CED)信号水平和所嵌入的时钟信号的频率可明显下降,从而可显著减少整个显示装置驱动***的电磁干扰(EMI)。
又,本发明的优点在于当数据信号和时钟信号分离时,可防止歪斜和颤动出现,藉以可确保即使在高速下运转的稳定。
尽管本发明的最佳实施例已经作为示例目的描述,熟悉本领域的技术人员可以明白在不脱离本发明范围和精神的前提下,如权利要求所要保护的内容,可以对本发明作出各种修改,添加和替换。
Claims (17)
1.一种显示装置驱动***,包括时序控制部分和面板驱动部分,其中,
所述时序控制部分包括:
LVDS接收单元,用于接收和输出多个数据信号;
数据处理单元,用于暂时储存从所述LVDS接收单元输出的数据信号、处理所述数据信号并输出所述数据信号;
时序产生单元,用于产生时钟信号和时序控制信号;以及
传输单元,用于接收从所述数据处理单元输出的数据信号以及从所述时序产生单元输出的时钟信号,产生仅包括时钟信号或者包括在相同水平的数据信号之间嵌入的时钟信号的时钟嵌入数据信号,并将所述时钟嵌入数据信号输送至所述面板驱动部分,
所述面板驱动部分包括:
行驱动单元,用于向显示面板连续发送栅极信号;和
列驱动单元,用于从所述传输单元接收通过信号线所输送的所述时钟嵌入数据信号,并响应于所述时钟嵌入数据信号将所述数据信号供应至所述显示面板,所述列驱动单元包括接收部分,用于采样和输出包括在接收的时钟信号的转变时间处的所述传输数据中的控制数据和影像数据信号,所述时钟嵌入数据信号包括在所述数据信号之间嵌入的时钟信号,所述转变时间为上升沿或下降沿,其中所述接收部分包括时钟复原电路,其产生用于采样数据信号的所述接收的时钟信号,
其中,在所述时钟嵌入数据信号中,在所述数据信号之间所嵌入的所述时钟信号的水平与所述数据信号的水平相同。
2.如权利要求1所述的显示装置驱动***,其特征在于,所述时序控制部分在数据信号和时钟信号之间***虚拟信号,以便代表所述数据信号之间所嵌入的所述时钟信号的转变时间的上升沿。
3.如权利要求2所述的显示装置驱动***,其特征在于,所述虚拟信号和所述时钟信号的宽度可改变。
4.如权利要求2所述的显示装置驱动***,其特征在于,当所述时钟信号和包括在所述时序产生单元中所产生的源极输出使能信号的控制信号嵌入在所述相同水平的所述数据信号中的情况下,所述时钟嵌入数据信号输送至所述列驱动单元。
5.如权利要求1所述的显示装置驱动***,其特征在于,在输送所述数据信号之间的时钟信号嵌入的时钟嵌入数据信号之前,所述时序控制部分配置以通过输送仅包括所述时钟信号的所述时钟嵌入数据信号来启动时钟串行,并且根据时钟信号是否稳定将逻辑高状态或逻辑低状态的LOCK信号LOCK0输送至所述面板驱动部分。
6.如权利要求5所述的显示装置驱动***,其中在所述面板驱动部分中,第一至第N-1列驱动单元串联,在通知所述时钟信号稳定的逻辑高状态的所述LOCK信号LOCK0从所述时序控制部分输入之后,当接收的时钟信号稳定时,所述第一至第N-1列驱动单元分别输出对应的逻辑高状态的LOCK信号LOCK1至LOCKN-1至下一个列驱动单元,最后的第N列驱动单元输出逻辑高状态的LOCKN信号至所述时序控制部分,其上,
所述时序控制部分配置以结束时钟串行并启动具有所述时钟信号嵌入其间的所述时钟嵌入数据信号的输送。
7.如权利要求6所述的显示装置驱动***,其特征在于,当所述LOCKN信号在输送所述包括在所述数据信号之间嵌入的时钟信号的所述时钟嵌入数据信号而变为逻辑低状态时,所述时序控制部分配置以执行所述时钟串行直到所述LOCKN信号变为所述逻辑高状态。
8.如权利要求1所述的显示装置驱动***,其特征在于,所述列驱动单元进一步包括频率检测电路,其检测所述时钟嵌入数据信号的频率并当在所述时钟复原电路中复原所述时钟信号时,使用所述检测的频率。
9.如权利要求1所述的显示装置驱动***,其特征在于,配置所述时钟复原电路使用锁相回路。
10.如权利要求1所述的显示装置驱动***,其特征在于,配置所述时钟复原电路使用延迟闭锁回路。
11.如权利要求1所述的显示装置驱动***,其特征在于,所述时钟复原电路使用由所述传输单元所输送的用于时钟串行的时钟嵌入数据信号来产生所述接收的时钟信号。
12.如权利要求11所述的显示装置驱动***,其特征在于,所述接收的时钟信号包括多相时钟信号,具有与所述数据信号相同的频率。
13.如权利要求12所述的显示装置驱动***,其特征在于,通过使用在所述时钟串行间隔期间稳定的所述接收的时钟信号,如果在所述时钟信号之后所输送的数据信号的第一位值为“0”,则所述接收部分识别在所述时钟串行间隔之后第一所输送的时钟嵌入数据信号包括的数据信号为用于控制所述列驱动单元的控制数据,并且识别来自在所述时钟串行间隔之后第二输送的时钟嵌入数据信号的数据信号为在显示面板中显示的影像数据,从而可采样包括在所述数据信号中的控制数据和影像数据。
14.如权利要求12所述的显示装置驱动***,其特征在于,所述接收部分与所述时钟嵌入数据信号的时钟信号的上升沿同步,复原与在所述时钟串行间隔期间所输入的时钟嵌入数据信号的时钟信号具有相同的相位和频率的所接收的时钟信号CK0,并产生与所述接收的时钟信号CK0频率相同而相位不同的多个接收的时钟信号CK1至CKN。
15.如权利要求11所述的显示装置驱动***,其特征在于,所述接收的时钟信号包括多相时钟信号,其具有传输率低于所述数据信号的传输率。
16.如权利要求15所述的显示装置驱动***,其特征在于,所述接收部分与所述时钟嵌入数据信号的时钟信号的上升沿同步,复原与在时钟串行间隔期间所输入的时钟嵌入数据信号具有较高频率和相同相位的所接收的时钟信号CK0,并产生与所述接收的时钟信号CK0频率相同而仅相位不同的多个接收的时钟信号CK90、CK180和CK270。
17.如权利要求15所述的显示装置驱动***,其特征在于,为了了解使用所述接收的时钟信号而采样的所述数据信号的序列,所述接收部分进一步包括计数回路,用于计算采样所述数据信号所用的所述接收的时钟信号。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2008-0102492 | 2008-10-20 | ||
KR1020080102492A KR100986041B1 (ko) | 2008-10-20 | 2008-10-20 | 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템 |
PCT/KR2009/005732 WO2010047484A2 (ko) | 2008-10-20 | 2009-10-07 | 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102057417A CN102057417A (zh) | 2011-05-11 |
CN102057417B true CN102057417B (zh) | 2014-09-10 |
Family
ID=42119803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200980121476.8A Active CN102057417B (zh) | 2008-10-20 | 2009-10-07 | 使用嵌入时钟信号的单一水平信号的传递的显示装置驱动*** |
Country Status (6)
Country | Link |
---|---|
US (1) | US8947412B2 (zh) |
JP (1) | JP5564440B2 (zh) |
KR (1) | KR100986041B1 (zh) |
CN (1) | CN102057417B (zh) |
TW (1) | TWI452558B (zh) |
WO (1) | WO2010047484A2 (zh) |
Families Citing this family (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20100078605A (ko) * | 2008-12-30 | 2010-07-08 | 주식회사 동부하이텍 | 데이터 송신 및 수신 장치들 |
KR101169210B1 (ko) | 2009-02-13 | 2012-07-27 | 주식회사 실리콘웍스 | 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치 |
KR101125504B1 (ko) * | 2010-04-05 | 2012-03-21 | 주식회사 실리콘웍스 | 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템 |
KR101121958B1 (ko) * | 2010-09-08 | 2012-03-09 | 주식회사 실리콘웍스 | 액정 디스플레이 시스템의 엘씨디 모듈 테스트 장치 및 방법 |
TWI457000B (zh) * | 2010-10-05 | 2014-10-11 | Aten Int Co Ltd | 訊號延伸器系統及其訊號延伸器以及其傳送與接收模組 |
CN101997543B (zh) * | 2010-11-30 | 2012-07-25 | 四川和芯微电子股份有限公司 | 鉴频器及实现鉴频的方法 |
KR101187571B1 (ko) * | 2010-12-28 | 2012-10-05 | 주식회사 실리콘웍스 | Bert 기능이 추가된 타이밍 컨트롤러와 소스 드라이버 사이의 데이터 전송 방법 및 장치 |
US9053673B2 (en) * | 2011-03-23 | 2015-06-09 | Parade Technologies, Ltd. | Scalable intra-panel interface |
KR101859219B1 (ko) | 2011-07-25 | 2018-05-18 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR101865065B1 (ko) * | 2011-08-24 | 2018-06-07 | 엘지디스플레이 주식회사 | 타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 액정표시장치 |
KR101872430B1 (ko) * | 2011-08-25 | 2018-07-31 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동 방법 |
KR101885186B1 (ko) * | 2011-09-23 | 2018-08-07 | 삼성전자주식회사 | 공유 백 채널을 통한 데이터 전송 방법 및 데이터 전송을 위한 멀티 펑션 드라이버 회로 그리고 이를 채용한 디스플레이 구동 장치 |
KR101978937B1 (ko) * | 2012-03-16 | 2019-05-15 | 주식회사 실리콘웍스 | 전원 잡음에 둔감한 표시장치용 소스 드라이버 |
KR101327221B1 (ko) | 2012-07-06 | 2013-11-11 | 주식회사 실리콘웍스 | 클럭생성기, 데이터 수신부 및 마스터 클럭신호 복원방법 |
US8994425B2 (en) * | 2012-08-03 | 2015-03-31 | Altera Corporation | Techniques for aligning and reducing skew in serial data signals |
US8988416B2 (en) | 2012-12-14 | 2015-03-24 | Parade Technologies, Ltd. | Power reduction technique for digital display panel with point to point intra panel interface |
TWI567706B (zh) | 2012-12-27 | 2017-01-21 | 天鈺科技股份有限公司 | 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法 |
TWI567705B (zh) * | 2012-12-27 | 2017-01-21 | 天鈺科技股份有限公司 | 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法 |
TW201430809A (zh) * | 2013-01-11 | 2014-08-01 | Sony Corp | 顯示面板、像素晶片及電子機器 |
US9461837B2 (en) * | 2013-06-28 | 2016-10-04 | Altera Corporation | Central alignment circutry for high-speed serial receiver circuits |
JP6115407B2 (ja) * | 2013-08-29 | 2017-04-19 | ソニー株式会社 | 表示パネル、その駆動方法、および電子機器 |
KR102098010B1 (ko) * | 2013-08-30 | 2020-04-07 | 주식회사 실리콘웍스 | 디스플레이 패널을 구동하는 소스 드라이버 집적회로 |
KR102112089B1 (ko) * | 2013-10-16 | 2020-06-04 | 엘지디스플레이 주식회사 | 표시장치와 그 구동 방법 |
JP6462207B2 (ja) * | 2013-11-21 | 2019-01-30 | ラピスセミコンダクタ株式会社 | 表示デバイスの駆動装置 |
KR102113618B1 (ko) * | 2013-12-02 | 2020-05-21 | 엘지디스플레이 주식회사 | 평판 표시 장치의 데이터 인터페이스 장치 및 방법 |
US9898997B2 (en) * | 2014-01-27 | 2018-02-20 | Samsung Electronics Co., Ltd. | Display driving circuit |
TWI545550B (zh) * | 2014-07-18 | 2016-08-11 | 瑞鼎科技股份有限公司 | 應用於資料傳輸介面之雙向全雙工鎖定系統及其運作方法 |
JP6553340B2 (ja) | 2014-09-09 | 2019-07-31 | ラピスセミコンダクタ株式会社 | 表示装置、表示パネルのドライバ及び画像データ信号の伝送方法 |
KR102260328B1 (ko) * | 2014-11-03 | 2021-06-04 | 삼성디스플레이 주식회사 | 구동 회로 및 그것을 포함하는 표시 장치 |
KR102237026B1 (ko) * | 2014-11-05 | 2021-04-06 | 주식회사 실리콘웍스 | 디스플레이 장치 |
KR102329928B1 (ko) * | 2014-12-30 | 2021-11-23 | 엘지디스플레이 주식회사 | 저전압 차등 시그널 시스템 |
KR102265723B1 (ko) * | 2014-12-30 | 2021-06-16 | 엘지디스플레이 주식회사 | 저전압 차등 시그널 시스템 및 이를 채용한 표시장치 |
KR102244296B1 (ko) | 2015-01-28 | 2021-04-27 | 삼성디스플레이 주식회사 | 커맨드 입력 방법 및 표시 시스템 |
KR102303914B1 (ko) * | 2015-03-06 | 2021-09-17 | 주식회사 실리콘웍스 | 디스플레이 신호 전송 장치 및 방법 |
JP5974218B1 (ja) * | 2015-03-19 | 2016-08-23 | 株式会社セレブレクス | 画像通信装置 |
CN104821154B (zh) * | 2015-05-29 | 2018-11-06 | 利亚德光电股份有限公司 | 数据传输的控制***、方法、芯片阵列及显示器 |
KR102366952B1 (ko) * | 2015-07-14 | 2022-02-23 | 주식회사 엘엑스세미콘 | 지연고정루프 기반의 클럭 복원 장치 및 이를 구비한 수신 장치 |
CN105096868B (zh) * | 2015-08-10 | 2018-12-21 | 深圳市华星光电技术有限公司 | 一种驱动电路 |
US10140912B2 (en) * | 2015-12-18 | 2018-11-27 | Samsung Display Co., Ltd. | Shared multipoint reverse link for bidirectional communication in displays |
KR102522805B1 (ko) * | 2016-10-31 | 2023-04-20 | 엘지디스플레이 주식회사 | 표시 장치 |
KR102513173B1 (ko) | 2017-11-15 | 2023-03-24 | 삼성전자주식회사 | 픽셀 그룹별 독립적 제어가 가능한 디스플레이 장치 및 방법 |
KR102383290B1 (ko) * | 2017-11-21 | 2022-04-05 | 주식회사 엘엑스세미콘 | 디스플레이 장치 |
KR102506919B1 (ko) * | 2018-03-14 | 2023-03-07 | 주식회사 엘엑스세미콘 | 테스트 기능을 갖는 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치 |
KR20210027595A (ko) * | 2019-08-29 | 2021-03-11 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 구동 방법 |
US11978389B2 (en) | 2020-07-30 | 2024-05-07 | Lg Electronics Inc. | Display apparatus |
CN112201194B (zh) * | 2020-10-21 | 2022-08-23 | Tcl华星光电技术有限公司 | 显示面板及显示装置 |
CN114019268B (zh) * | 2021-09-30 | 2023-06-27 | 惠科股份有限公司 | 老化测试方法、装置、设备及存储介质 |
TWI823377B (zh) * | 2022-05-05 | 2023-11-21 | 友達光電股份有限公司 | 顯示驅動系統與相關顯示裝置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6903716B2 (en) * | 2002-03-07 | 2005-06-07 | Hitachi, Ltd. | Display device having improved drive circuit and method of driving same |
CN101222457A (zh) * | 2007-01-12 | 2008-07-16 | 三星电子株式会社 | 使用嵌入时钟的信号的串行通信方法和装置 |
CN101273395A (zh) * | 2005-09-23 | 2008-09-24 | 安纳帕斯股份有限公司 | 显示器、列驱动集成电路、和多电平检测器,以及多电平检测方法 |
CN101273394A (zh) * | 2005-09-23 | 2008-09-24 | 安纳帕斯股份有限公司 | 利用时钟嵌入多电平信号的显示器、定时控制器以及列驱动器集成电路 |
CN101286287A (zh) * | 2007-04-09 | 2008-10-15 | 北京巨数数字技术开发有限公司 | 发光元件驱动装置及其组件和状态传递方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3409768B2 (ja) * | 2000-02-14 | 2003-05-26 | Necエレクトロニクス株式会社 | 表示装置の回路 |
KR100361466B1 (ko) * | 2000-09-02 | 2002-11-20 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그의 구동방법 |
US7116306B2 (en) * | 2003-05-16 | 2006-10-03 | Winbond Electronics Corp. | Liquid crystal display and method for operating the same |
US7105903B2 (en) * | 2004-11-18 | 2006-09-12 | Freescale Semiconductor, Inc. | Methods and structures for electrical communication with an overlying electrode for a semiconductor element |
TWI292569B (en) * | 2005-03-11 | 2008-01-11 | Himax Tech Ltd | Chip-on-glass liquid crystal display and transmission method thereof |
TWI321300B (en) | 2005-08-31 | 2010-03-01 | Chunghwa Picture Tubes Ltd | Flat panel display, image correction circuit and method of the same |
US7705841B2 (en) | 2006-01-20 | 2010-04-27 | Novatek Microelectronics Corp. | Display system and method for embeddedly transmitting data signals, control signals, clock signals and setting signals |
TW200734743A (en) | 2006-03-15 | 2007-09-16 | Novatek Microelectronics Corp | Method of transmitting data signals and control signals using a signal data bus and related apparatus |
KR100661828B1 (ko) * | 2006-03-23 | 2006-12-27 | 주식회사 아나패스 | 직렬화된 멀티레벨 데이터 신호를 전달하기 위한디스플레이, 타이밍 제어부 및 데이터 구동부 |
WO2007108574A1 (en) | 2006-03-23 | 2007-09-27 | Anapass Inc. | Display, timing controller and data driver for transmitting serialized multi-level data signal |
US8121200B2 (en) | 2006-07-13 | 2012-02-21 | Intersil Americas Inc. | Multi-level LVDS data transmission with embedded word clock |
US20080238895A1 (en) | 2007-03-29 | 2008-10-02 | Jin-Ho Lin | Driving Device of Display Device and Related Method |
TWI364219B (en) * | 2007-08-20 | 2012-05-11 | Novatek Microelectronics Corp | High transmission rate interface for storing both clock and data signals |
KR101174768B1 (ko) * | 2007-12-31 | 2012-08-17 | 엘지디스플레이 주식회사 | 평판 표시 장치의 데이터 인터페이스 장치 및 방법 |
KR100883778B1 (ko) | 2008-03-20 | 2009-02-20 | 주식회사 아나패스 | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 |
JP4990315B2 (ja) | 2008-03-20 | 2012-08-01 | アナパス・インコーポレーテッド | ブランク期間にクロック信号を伝送するディスプレイ装置及び方法 |
KR101125504B1 (ko) * | 2010-04-05 | 2012-03-21 | 주식회사 실리콘웍스 | 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템 |
-
2008
- 2008-10-20 KR KR1020080102492A patent/KR100986041B1/ko active IP Right Grant
-
2009
- 2009-10-07 CN CN200980121476.8A patent/CN102057417B/zh active Active
- 2009-10-07 JP JP2010549591A patent/JP5564440B2/ja active Active
- 2009-10-07 WO PCT/KR2009/005732 patent/WO2010047484A2/ko active Application Filing
- 2009-10-07 US US12/921,246 patent/US8947412B2/en active Active
- 2009-10-14 TW TW098134836A patent/TWI452558B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6903716B2 (en) * | 2002-03-07 | 2005-06-07 | Hitachi, Ltd. | Display device having improved drive circuit and method of driving same |
CN101273395A (zh) * | 2005-09-23 | 2008-09-24 | 安纳帕斯股份有限公司 | 显示器、列驱动集成电路、和多电平检测器,以及多电平检测方法 |
CN101273394A (zh) * | 2005-09-23 | 2008-09-24 | 安纳帕斯股份有限公司 | 利用时钟嵌入多电平信号的显示器、定时控制器以及列驱动器集成电路 |
CN101222457A (zh) * | 2007-01-12 | 2008-07-16 | 三星电子株式会社 | 使用嵌入时钟的信号的串行通信方法和装置 |
CN101286287A (zh) * | 2007-04-09 | 2008-10-15 | 北京巨数数字技术开发有限公司 | 发光元件驱动装置及其组件和状态传递方法 |
Also Published As
Publication number | Publication date |
---|---|
JP5564440B2 (ja) | 2014-07-30 |
WO2010047484A3 (ko) | 2010-08-05 |
JP2011513790A (ja) | 2011-04-28 |
US20110181558A1 (en) | 2011-07-28 |
KR20100043452A (ko) | 2010-04-29 |
TWI452558B (zh) | 2014-09-11 |
TW201017618A (en) | 2010-05-01 |
CN102057417A (zh) | 2011-05-11 |
US8947412B2 (en) | 2015-02-03 |
WO2010047484A2 (ko) | 2010-04-29 |
KR100986041B1 (ko) | 2010-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102057417B (zh) | 使用嵌入时钟信号的单一水平信号的传递的显示装置驱动*** | |
CN102214429B (zh) | 使用具有嵌入式时钟信号的单一位准数据传输的显示器驱动*** | |
KR100661828B1 (ko) | 직렬화된 멀티레벨 데이터 신호를 전달하기 위한디스플레이, 타이밍 제어부 및 데이터 구동부 | |
CN101295493B (zh) | 基于压缩包的多媒体接口以及用于耦合便携式多媒体源和多媒体显示器的方法 | |
CN101222457B (zh) | 使用嵌入时钟的信号的串行通信方法和装置 | |
KR101891710B1 (ko) | 클럭 임베디드 인터페이스 장치 및 이를 이용한 영상 표시장치 | |
CN105721818A (zh) | 一种信号转换方法及装置 | |
KR102621926B1 (ko) | 인터페이스신호에서 임베디드클럭을 복원하는 클럭복원장치 및 소스드라이버 | |
US20100231787A1 (en) | Signal processing method and device | |
KR102025026B1 (ko) | Lvds 영상신호를 dp 영상신호로 변환하기 위한 방법 및 시스템 | |
CN110677230B (zh) | 时钟恢复装置和源极驱动器 | |
WO2007035014A1 (en) | Display, timing controller and column driver integrated circuit using clock embedded multi-level signaling | |
KR20140077406A (ko) | 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치 | |
CN101916543B (zh) | 一种led显示***的数据通信方法 | |
CN105304053B (zh) | 时序控制芯片内起始信号控制方法、芯片及显示面板 | |
US10943560B2 (en) | Clock recovery device and source driver for recovering embedded clock from interface signal | |
CN101540159A (zh) | 在空时段期间发送时钟信号的显示设备和方法 | |
KR20150080085A (ko) | 영상 표시장치 및 그 구동방법 | |
KR20150063796A (ko) | 평판 표시 장치의 데이터 인터페이스 장치 및 방법 | |
US11694652B2 (en) | Data interface device and method of display apparatus | |
KR20160083575A (ko) | 표시장치 | |
CN101110190A (zh) | 等离子显示器的驱动装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |