TWI567705B - 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法 - Google Patents

顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法 Download PDF

Info

Publication number
TWI567705B
TWI567705B TW101150633A TW101150633A TWI567705B TW I567705 B TWI567705 B TW I567705B TW 101150633 A TW101150633 A TW 101150633A TW 101150633 A TW101150633 A TW 101150633A TW I567705 B TWI567705 B TW I567705B
Authority
TW
Taiwan
Prior art keywords
data
clock
signal
clock signal
training
Prior art date
Application number
TW101150633A
Other languages
English (en)
Other versions
TW201426694A (zh
Inventor
謝文獻
鄭東栓
Original Assignee
天鈺科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 天鈺科技股份有限公司 filed Critical 天鈺科技股份有限公司
Priority to TW101150633A priority Critical patent/TWI567705B/zh
Priority to CN201310007141.1A priority patent/CN103903576B/zh
Priority to JP2013268863A priority patent/JP2014130354A/ja
Priority to US14/140,563 priority patent/US9570039B2/en
Publication of TW201426694A publication Critical patent/TW201426694A/zh
Application granted granted Critical
Publication of TWI567705B publication Critical patent/TWI567705B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Multimedia (AREA)

Description

顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法
本發明涉及一種顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法。
現有顯示裝置通常包括複數用於驅動顯示面板的功能電路,如時序控制電路、資料驅動電路及掃描驅動電路,這些電路一般以積體電路晶片的方式存在。因驅動需要,功能電路之間需要進行資料傳輸,然而,由於各功能電路的工作頻率固定並且較高,導致資料傳輸過程中存在較大的電磁干擾。特別對於嵌入式時鐘資料點對點傳輸的電路架構,由於工作頻率較高,電磁干擾的現象更加嚴重。
有鑑於此,提供一種可改善電磁干擾的顯示裝置實為必要。
有鑑於此,提供一種可改善電磁干擾的顯示裝置之驅動方法實為必要。
有鑑於此,提供一種可改善電磁干擾的時序控制電路的資料處理及輸出方法實為必要。
一種顯示裝置,其包括時序控制電路、資料驅動電路及顯示面板,該時序控制電路包括資料處理電路、編碼器及嵌入式時鐘控制器,該資料處理電路電連接該編碼器及該嵌入式時鐘控制器,該嵌入式時鐘控制器電連接該編碼器,該編碼器還電連接該資料驅動電路,該資料驅動電路電連接該顯示面板,其中,該資料處理電路對外部電路提供的圖像資料進行處理並輸出第一資料訊號及第二資料訊號至該編碼器,該嵌入式時鐘控制器接收並依據一基準時鐘訊號產生第一時鐘訊號及第二時鐘訊號,該第一時鐘訊號與該第二時鐘訊號的頻率不同,該編碼器先將該第一時鐘訊號嵌入該第一資料訊號中並輸出第一嵌入式時鐘資料至該資料驅動電路,該第一嵌入式時鐘資料包括第一初始訓練資料及第一主體傳輸資料,該資料驅動電路依據該第一初始訓練資料完成第一時鐘訓練後以該第一時鐘訊號之頻率接收該第一主體傳輸資料,該編碼器再將該第二時鐘訊號嵌入該第二資料訊號中並輸出第二嵌入式時鐘資料至該資料驅動電路,該第二嵌入式時鐘資料包括第二初始訓練資料及第二主體傳輸資料,進而該資料驅動電路依據該第二初始訓練資料完成第二時鐘訓練後以該第二時鐘訊號之頻率接收該第二主體傳輸資料。
一種顯示裝置,其包括時序控制電路、資料驅動電路及顯示面板,該時序控制電路包括資料處理電路、編碼器及嵌入式時鐘控制器,該資料處理電路電連接該編碼器及該嵌入式時鐘控制器,該嵌入式時鐘控制器電連接該編碼器,該編碼器還電連接該資料驅動電路,該資料驅動電路電連接該顯示面板,其中,該資料處理電路對外部電路提供的圖像資料進行處理輸出資料訊號,該嵌入式時鐘控制器依據一基準時鐘訊號產生頻率不同的第一時鐘訊號 及第二時鐘訊號,該編碼器接收第一時鐘訊號及第一時鐘訓練資料並將該第一時鐘訊號嵌入該第一時鐘訓練資料以及輸出第一初始訓練資料至該資料驅動電路,該資料驅動電路依據該第一初始訓練資料將工作頻率調整為該第一時鐘訊號對應的頻率,進而該資料驅動電路以該第一時鐘訊號對應的頻率自該時序控制電路接收資料訊號;該編碼器還接收第二時鐘訊號及第二時鐘訓練資料並將該第二時鐘訊號嵌入該第二時鐘訓練資料以及輸出第二初始訓練資料至該資料驅動電路,該資料驅動電路依據該第二初始訓練資料將工作頻率調整為該第二時鐘訊號對應的頻率,進而該資料驅動電路以該第二時鐘訊號對應的頻率自該時序控制電路接收資料訊號。
一種顯示裝置的驅動方法,其包括:接收圖像數據並依據該圖像數據產生第一資料訊號及第二資料訊號;接收基準時鐘訊號並依據基準時鐘訊號產生頻率不同的第一時鐘訊號及第二時鐘訊號;將該第一時鐘訊號嵌入該第一資料訊號中生成第一嵌入式時鐘資料,其中該第一嵌入式時鐘資料包括第一初始訓練資料及第一主體傳輸資料;接收該第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率接收該第一主體傳輸資料;依據第一主體傳輸資料顯示畫面;將該第二時鐘訊號嵌入該第二資料訊號中生成第二嵌入式時鐘資 料,其中,該第二嵌入式時鐘資料包括第二初始訓練資料及第二主體傳輸資料;接收該第二初始訓練資料完成第二時鐘訓練,從而以第二時鐘訊號的頻率接收該第二主體傳輸資料;及依據第二主體傳輸資料顯示畫面。
一種顯示裝置的驅動方法,其包括:提供第一初始訓練資料及第一主體傳輸資料,其中,該第一初始訓練資料中包括內嵌於資料中的第一時鐘訊號;解碼該第一初始訓練資料並獲得該第一時鐘訊號,再以該第一時鐘訊號的頻率接收該第一主體傳輸資料;依據第一主體傳輸資料顯示畫面;提供第二初始訓練資料及第二主體傳輸資料,其中,該第二初始訓練資料中包括內嵌於資料中的第二時鐘訊號,該第二時鐘訊號的頻率與該第一時鐘訊號的頻率不同;解碼該第二初始訓練資料並獲得該第二時鐘訊號,再以該第二時鐘訊號的頻率接收該第二主體傳輸資料;及依據第一主體傳輸資料顯示畫面。
一種顯示裝置的驅動方法,其包括:提供第一初始訓練資料及第一主體傳輸資料;接收該第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率接收該第一主體傳輸資料; 依據第一主體傳輸資料顯示畫面;提供第二初始訓練資料及第二主體傳輸資料;接收該第二初始訓練資料完成第二時鐘訓練,從而以頻率不同於第一時鐘訊號的第二時鐘訊號接收該第二主體傳輸資料;及依據第二主體傳輸資料顯示畫面。
一種時序控制電路的資料處理及輸出方法,用於顯示裝置中,該驅動方法包括如下步驟:輸出第一初始訓練資料,其中該第一初始訓練資料包括內嵌的第一時鐘訊號;以第一時鐘訊號的頻率輸出第一主體傳輸資料;輸出第二初始訓練資料,其中該第二初始訓練資料包括內嵌的第二時鐘訊號;及以第二時鐘訊號的頻率輸出第二主體傳輸資料。
與先前技術相比較,本發明的裝置及方法中,通過提供第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率工作並接收該第一主體傳輸資料,以及通過提供第二初始訓練資料完成第二時鐘訓練,從而以第二時鐘訊號的頻率工作並接收該第二主體傳輸資料,使得該第一主體傳輸資料及該第二主體傳輸資料可以以不同的頻率傳輸,改善固定頻率的傳輸方式導致的電磁干擾現象有必要提供一種具有簡化電路結構的畫素驅動電路。
10‧‧‧顯示裝置
11‧‧‧時序控制電路
12‧‧‧資料驅動電路
13‧‧‧顯示面板
110‧‧‧資料處理電路
114‧‧‧編碼器
112‧‧‧嵌入式時鐘控制其
S1至S16‧‧‧步驟
圖1是本發明顯示裝置一較佳實施方式的電路方框示意圖。
圖2及圖3是本發明顯示裝置之驅動方法之流程圖。
請參閱圖1,圖1是本發明顯示裝置10一較佳實施方式的電路方框示意圖。該顯示裝置10可以為液晶顯示裝置、有機電致發光顯示裝置等,其包括時序控制電路11、資料驅動電路12及顯示面板13。該時序控制電路11包括資料處理電路110、編碼器114及嵌入式時鐘控制器112,該資料處理電路110電連接該編碼器114及該嵌入式時鐘控制器112,該嵌入式時鐘控制器112電連接該編碼器114,該編碼器114還電連接該資料驅動電路12,該資料驅動電路12電連接該顯示面板13,此外,該資料驅動電路12還電連接該嵌入式時鐘控制器112。該時序控制電路11與該資料驅動電路12之間的訊號傳輸介面可以為內嵌式時鐘點到點的傳輸介面(Clock Embedded Point to Point Interface)。該時序控制電路11可以為一積體電路晶片,該資料驅動電路12也可以為一積體電路晶片。該顯示面板13可以為液晶顯示面板。
其中,該資料處理電路110接收外部電路(如:縮放控制器,Scale Controller)提供的圖像資料並對該圖像資料進行處理。具體地,該資料處理電路110可以對該圖像資料進行解碼得到基準時鐘訊號、第一資料訊號及第二資料訊號,並且,該資料處理電路110輸出該基準時鐘訊號至該嵌入式時鐘控制器112,以及輸出該第一資料訊號及該第二資料訊號至該編碼器114。其中,該第一資料訊號及該第二資料訊號在時間上可以是先後提供到該編碼器114的,即該資料處理電路110依序輸出該第一資料訊號及該第二資料訊號到該編碼器114。
該嵌入式時鐘控制器112接收該基準時鐘訊號,並依據該基準時鐘訊號產生第一時鐘訊號及第二時鐘訊號。其中,該第一時鐘訊號與該第二時鐘訊號的頻率不同。定義該基準時鐘訊號之頻率為f,優選地,該第一時鐘訊號及該第二時鐘訊號之頻率均在大於或等於f*90%但小於或等於f*110%的範圍之內。該嵌入式時鐘控制器112還產生第一時鐘訓練(Clock Training)控制訊號及第二時鐘訓練控制訊號。並且,該第一時鐘訊號、該第二時鐘訊號、第一時鐘訓練控制訊號及第二時鐘訓練控制訊號被提供到該編碼器114。具體地,該第一時鐘訊號及第一時鐘訓練控制訊號在時間上可以先於該第二時鐘訊號及第二時鐘訓練控制訊號被提供到該編碼器114。
該編碼器114先將該第一時鐘訊號嵌入該第一資料訊號得到第一嵌入式時鐘資料,並將該第一嵌入式時鐘資料提供到資料驅動電路12。其中,該第一嵌入式時鐘資料包括第一初始訓練資料及第一主體傳輸資料。該第一資料訊號包括第一時鐘訓練資料及第一主體顯示資料。
具體地,該編碼器114在該第一時鐘訓練控制訊號的控制下,將該第一時鐘訊號嵌入該第一時鐘訓練資料得到該第一初始訓練資料並輸出至該資料驅動電路12。該資料驅動電路12接收該第一初始訓練資料後進行解碼以恢復該第一時鐘訊號與該第一時鐘訓練資料,其中,該資料驅動電路12可以包括用於時鐘訊號恢復(Clock Data Recovery,CDR)電路來完成上述解碼與恢復。
進一步地講,該資料驅動電路12可以通過時鐘訓練的方式得到並調整其工作頻率為該第一時鐘訊號的頻率,並將該第一時鐘訓練 資料暫存。當該資料驅動電路12得到並調整其工作頻率為該第一時鐘訊號的頻率後(即完成第一時鐘訓練後),該資料驅動電路12輸出第一反饋訊號至該嵌入式時鐘控制器,該嵌入式時鐘控制器112依據該第一反饋訊號停止輸出該第一時鐘訓練控制訊號至該編碼器114,但繼續輸出該第一時鐘訊號至該編碼器114,該編碼器114將該第一時鐘訊號嵌入該第一主體顯示資料中生成該第一主體傳輸資料,並輸出該第一主體傳輸資料至該資料驅動電路。進而,該資料驅動電路12以該第一時鐘訊號之頻率接收該第一主體傳輸資料。
該資料驅動電路12接收該第一主體傳輸資料後,對該第一主體傳輸資料進行解碼以恢復該第一時鐘訊號及該第一主體顯示資料。此時恢復的第一時鐘訊號被利用來檢測該第一主體顯示資料的傳輸時序是否正確,如利用該第一時鐘訊號檢測該第一主體顯示資料的頻率及相位是否有偏移,當有偏移時,執行頻率及相位的校正。該第一主體顯示資料也被該資料驅動電路12暫存。
具體地,該資料驅動電路12可以將獲得的第一時鐘訓練資料與該第一主體顯示資料轉換為灰階電壓,並按照一定時序將該灰階電壓施加到該顯示面板13上,使得該顯示面板能夠進行畫面顯示。其中,該顯示面板13包括顯示每幀畫面的正常顯示時段及相鄰兩幀畫面之間(或者說每幀畫面前後)的空置時段,該第一時鐘訓練資料對應該空置時段的資料,該第一主體傳輸資料中的第一主體顯示資料為對應該正常顯示時段的資料。優選地,該第一主體傳輸資料包括至少一幀畫面對應的資料,即,該資料驅動電路可以將該第一主體傳輸資料中的第一主體顯示資料轉換為灰階電壓 施加到該顯示面板13,使得該顯示面板13顯示該至少一幀畫面。
當該編碼器114將該第一主體傳輸資料傳輸到該資料驅動電路12後,該編碼器114再將該第二時鐘訊號嵌入該第二資料訊號得到第二嵌入式時鐘資料,並將該第二嵌入式時鐘資料提供到該資料驅動電路12。其中,該第二嵌入式時鐘資料包括第二初始訓練資料及第二主體傳輸資料。該第二資料訊號包括第二時鐘訓練資料及第二主體顯示資料。
具體地,該編碼器114在該第二時鐘訓練控制訊號的控制下,將該第二時鐘訊號嵌入該第二時鐘訓練資料得到該第二初始訓練資料並輸出至該資料驅動電路12。該資料驅動電路12接收該第二初始訓練資料後進行解碼以恢復該第二時鐘訊號與該第二時鐘訓練資料,其中,該資料驅動電路12同樣可以包括用於時鐘訊號恢復電路來完成上述解碼與恢復。
進一步地講,該資料驅動電路12可以通過時鐘訓練的方式得到並調整其工作頻率為該第二時鐘訊號的頻率,並將該第二時鐘訓練資料暫存。當該資料驅動電路12得到並調整其工作頻率為該第二時鐘訊號的頻率後(即完成第二時鐘訓練後),該資料驅動電路12輸出第二反饋訊號至該嵌入式時鐘控制器112,該嵌入式時鐘控制器112依據該第二反饋訊號停止輸出該第二時鐘訓練控制訊號至該編碼器114,但繼續輸出該第二時鐘訊號至該編碼器114,該編碼器114將該第二時鐘訊號嵌入該第二主體顯示資料中生成該第二主體傳輸資料,並輸出該第二主體傳輸資料至該資料驅動電路12。進而,該資料驅動電路12以該第二時鐘訊號之頻率接收該第二主體傳輸資料。
該資料驅動電路12接收該第二主體傳輸資料後,對該第二主體傳輸資料進行解碼以恢復該第二時鐘訊號及該第二主體顯示資料。此時恢復的第二時鐘訊號被利用來檢測該第二主體顯示資料的傳輸時序是否正確,如利用該第二時鐘訊號檢測該第二主體顯示資料的頻率及相位是否有偏移,當有偏移時,執行頻率及相位的校正。該第二主體顯示資料也被該資料驅動電路12暫存。
具體地,該資料驅動電路12可以將獲得的第二時鐘訓練資料與該第二主體顯示資料轉換為灰階電壓,並按照一定時序將該灰階電壓施加到該顯示面板13上,使得該顯示面板13能夠進行畫面顯示。其中,該第二主體傳輸資料中的第二主體顯示資料也為對應該正常顯示時段的資料。優選地,該第二主體傳輸資料包括至少一幀畫面對應的資料,即,該資料驅動電路12可以將該第二主體傳輸資料中的第二主體顯示資料轉換為灰階電壓施加到該顯示面板13,使得該顯示面板13顯示該至少一幀畫面。
本實施方式中,該第一主體顯示資料及該第二主體顯示資料均為一幀畫面資料,且該第一主體顯示資料及該第二主體顯示資料為相鄰的兩幀畫面資料。即,該資料驅動電路12依序接收該第一初始訓練資料、該第一主體傳輸資料、第二初始訓練資料及該第二主體傳輸資料,並依序輸出該第一時鐘訓練資料、第一主體顯示資料、第二時鐘訓練資料及該第二主體顯示資料對應的灰階電壓至該顯示面板13,該顯示面板13則依序顯示空置時段、第N幀畫面、空置時段、第N+1幀畫面,其中N為自然數。
可以理解地,在具體實施時,該嵌入式時鐘控制器112可以交替輸出該第一時鐘訊號與該第二時鐘訊號,並相應的配合並間隔輸 出該第一時鐘訓練控制訊號與該第二時鐘訓練控制訊號。該編碼器114也交替輸出該第一嵌入式時鐘資料及該第二嵌入式時鐘資料,使得該資料驅動電路12交替完成該第一時鐘訓練與該第二時鐘訓練,從而該資料驅動電路12與該時序控制電路11交替地以該第一時鐘訊號的頻率或以該第二時鐘訊號的頻率傳輸嵌入式時鐘的主體顯示數據。但是,在本實施例的變更例中,該資料驅動電路12與該時序控制電路11也可以隨機的以上述二不同時鐘訊號的頻率(或者其他兩個或多個不同的時鐘訊號的頻率)傳輸嵌入式時鐘的主體顯示數據。
與先前技術相比較,本發明顯示裝置10中,通過提供第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率工作並接收該第一主體傳輸資料,以及通過提供第二初始訓練資料完成第二時鐘訓練,從而以第二時鐘訊號的頻率工作並接收該第二主體傳輸資料,使得該第一主體傳輸資料及該第二主體傳輸資料可以以不同的頻率傳輸,改善固定頻率的傳輸方式導致的電磁干擾現象。
進一步地,在一種實施例中,該資料處理電路110還可以進一步對外部電路提供的圖像資料進行處理並依序輸出第三資料訊號及第四資料訊號至該編碼器114,該嵌入式時鐘控制器112依據該基準時鐘訊號還產生第三時鐘訊號及第四時鐘訊號,該第一、第二、第三及第四時鐘訊號的頻率各不相同,該編碼器114還將該第三時鐘訊號嵌入該第三資料訊號中並輸出第三嵌入式時鐘資料至該資料驅動電路12,該第三嵌入式時鐘資料包括第三初始訓練資料及第三主體傳輸資料,該資料驅動電路12依據該第三初始訓練 資料完成第三時鐘訓練後以該第三時鐘訊號之頻率接收該第三主體傳輸資料,該編碼器114再將該第四時鐘訊號嵌入該第四資料訊號中並輸出第四嵌入式時鐘資料至該資料驅動電路12,該第四嵌入式時鐘資料包括第四初始訓練資料及第四主體傳輸資料,進而該資料驅動電路12依據該第四初始訓練資料完成第四時鐘訓練後以該第四時鐘訊號之頻率接收該第四主體傳輸資料。並且該第三時鐘訊號及該第四時鐘訊號之頻率也均在大於或等於f*90%但小於或等於f*110%的範圍之內。
其中,在該時序控制電路11中,該第三初始訓練資料、該第四初始訓練資料、該第三主體傳輸資料及該第四主體傳輸資料與該第一初始訓練資料、該第二初始訓練資料、該第一主體傳輸資料及該第二主體傳輸資料的產生及傳輸方式均基本相同,此處就不再贅述。進一步地,在該資料驅動電路12中,該資料驅動電路12對該第三初始訓練資料、該第四初始訓練資料、該第三主體傳輸資料及該第四主體傳輸資料的資料處理方式,與上述對第一初始訓練資料、該第二初始訓練資料、該第一主體傳輸資料及該第二主體傳輸資料的處理方式也是基本相同的,此處也不再贅述。
可以理解,該第三時鐘訓練資料及該第四時鐘訓練資料均包括對應該空置時段的資料,該第三主體傳輸資料及該第四主體傳輸資料均包括對應該正常顯示時段的資料。該資料驅動電路12進一步依序接收該第三時鐘訓練資料、該第三主體傳輸資料、第四時鐘訓練資料及該第四主體傳輸資料並對應輸出灰階電壓驅動該顯示面板13進行顯示。本實施方式中,該第一、第二、第三及第四主體傳輸資料為該顯示面板13連續顯示的四幀畫面資料。該顯示面 板13在該資料驅動電路的驅動下依序顯示空置時段、第N幀畫面、空置時段、第N+1幀畫面、空置時段、第N+2幀畫面、空置時段、第N+3幀畫面,其中N為自然數。
可以理解地,在本實施例中,具體實施時,該嵌入式時鐘控制器112可以重複性地輸出該第一時鐘訊號、該第二時鐘訊號、該第三時鐘訊號、該第四時鐘訊號,並相應的配合並間隔輸出該第一、第二、第三及第四時鐘訓練控制訊號。該編碼器114也重複性地輸出該第一、第二、第三及第四嵌入式時鐘資料,使得該資料驅動電路12重複性地完成該第一、第二、第三及第四時鐘訓練,從而該資料驅動電路12與該時序控制電路11重複性地依序以該第一、第二、第三及第四時鐘訊號的頻率傳輸嵌入式時鐘的主體顯示數據。
與先前技術相比較,該實施例中,該時序控制電路11與該資料驅動電路12之間的主體傳輸資料可以依次以四個頻率傳輸,避免固定頻率的傳輸方式易導致的電磁干擾現象。
另外,需要說明的是,在上述各個實施例中,基本地,該資料處理電路110對該圖像資料進行處理時還可以解碼得到水平同步訊號及垂直同步訊號等時序控制訊號。該顯示裝置10可以進一步包括電連接於該時序控制電路與該顯示面板之間的掃描驅動電路,該掃描驅動電路接收該時序控制訊號(如垂直同步訊號)並輸出一系列掃描電壓至該顯示面板。該資料驅動電路12還經由該編碼器114接收該時序控制訊號(如水平同步訊號),用於控制該資料驅動電路施加到該顯示面板13的驅動電壓的時序。本段涉及內容大多為顯示裝置之基本顯示原理,故本申請並未對此進行詳細 描述。
請參閱圖2,圖2是本發明顯示裝置的驅動方法的流程圖。該驅動方法包括以下步驟。
步驟S1:接收圖像數據並依據該圖像數據產生第一資料訊號及第二資料訊號。其中該步驟S1可以由時序控制電路完成。
步驟S2:接收基準時鐘訊號並依據基準時鐘訊號產生頻率不同的第一時鐘訊號及第二時鐘訊號。其中該步驟S2也可以由時序控制電路完成。並且,該基準時鐘訊號可以由解碼該圖像資料得到。
步驟S3:將該第一時鐘訊號嵌入該第一資料訊號中生成第一嵌入式時鐘資料,其中該第一嵌入式時鐘資料包括第一初始訓練資料及第一主體傳輸資料。並且,該步驟S3也可以由時序控制電路完成。
步驟S4:接收該第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率接收該第一主體傳輸資料。其中該步驟S4可以由資料驅動電路完成。
步驟S5:依據第一主體傳輸資料顯示畫面。其中該步驟S5中,該資料驅動電路驅動顯示面板顯示畫面。
步驟S6:將該第二時鐘訊號嵌入該第二資料訊號中生成第二嵌入式時鐘資料,其中,該第二嵌入式時鐘資料包括第二初始訓練資料及第二主體傳輸資料。該步驟S6也可以由時序控制電路完成。
步驟S7:接收該第二初始訓練資料完成第二時鐘訓練,從而以第二時鐘訊號的頻率接收該第二主體傳輸資料。該步驟S7也可以由 資料驅動電路完成。
步驟S8:依據第二主體傳輸資料顯示畫面。該步驟S8中,該資料驅動電路驅動顯示面板顯示畫面。
具體說來,該第一資料訊號包括第一時鐘訓練資料及第一主體顯示資料,該步驟S3還包括:提供第一時鐘訓練控制訊號,在該第一時鐘訓練控制訊號的控制下將該第一時鐘訊號嵌入該第一時鐘訓練資料中生成該第一初始訓練資料;及提供第二時鐘訓練控制訊號,在該第二時鐘訓練控制訊號的控制下將該第二時鐘訊號嵌入該第二時鐘訓練資料中生成該第二初始訓練資料。
該步驟S4還包括:在該第一時鐘訓練完成後,提供第一反饋訊號,依據該第一反饋訊號輸出該第一主體傳輸資料;及在該第二時鐘訓練完成後,提供第二反饋訊號,依據該第二反饋訊號輸出該第二主體傳輸資料。
另外,畫面顯示包括顯示每幀畫面的正常顯示時段及相鄰兩幀畫面的空置時段,該第一時鐘訓練資料及該第二時鐘訓練資料為對應該空置時段的資料,該第一主體傳輸資料及該第二主體傳輸資料包括對應該正常顯示時段的資料。其中,該第一主體傳輸資料及該第二主體傳輸資料分別包括至少一幀畫面對應的資料。本實施方式中,該第一主體顯示資料及該第二主體顯示資料均為一幀畫面資料,且該第一主體顯示資料及該第二主體顯示資料為相鄰的兩幀畫面資料。
另外,定義該基準時鐘訊號之頻率為f,優選地,該第一時鐘訊號及該第二時鐘訊號之頻率均在大於或等於f*90%但小於或等於 f*110%的範圍之內。
本發明顯示裝置的驅動方法中,通過提供第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率工作並接收該第一主體傳輸資料,以及通過提供第二初始訓練資料完成第二時鐘訓練,從而以第二時鐘訊號的頻率工作並接收該第二主體傳輸資料,使得該第一主體傳輸資料及該第二主體傳輸資料可以以不同的頻率傳輸,改善固定頻率的傳輸方式導致的電磁干擾現象。
更進一步地,請參閱圖3,在一種實施例中,圖2所示的驅動方法還可以進一步包括以下步驟。
步驟S9:依據該圖像數據產生第三資料訊號及第四資料訊號。該步驟S9可以由時序控制電路完成。
步驟S10:依據該基準時鐘訊號產生頻率不同的第三時鐘訊號及第四時鐘訊號。該步驟S9也可以由時序控制電路完成。
步驟S11:將該第三時鐘訊號嵌入該第三資料訊號中生成第三嵌入式時鐘資料,其中該第三嵌入式時鐘資料包括第三初始訓練資料及第三主體傳輸資料。該步驟S10也可以由時序控制電路完成。
步驟S12:接收該第三初始訓練資料完成第三時鐘訓練,從而以第三時鐘訊號的頻率接收該第三主體傳輸資料。其中該步驟S12可以由資料驅動電路完成。
步驟S13:依據第三主體傳輸資料顯示畫面。其中該步驟S13中,該資料驅動電路驅動顯示面板顯示畫面。
步驟S14:將該第四時鐘訊號嵌入該第四資料訊號中生成第四嵌入式時鐘資料,其中,該第四嵌入式時鐘資料包括第四初始訓練資料及第四主體傳輸資料。該步驟S14也可以由時序控制電路完成。
步驟S15:接收該第四初始訓練資料完成第四時鐘訓練,從而以第四時鐘訊號的頻率接收該第四主體傳輸資料。其中該步驟S15可以由資料驅動電路完成。
步驟S16:依據第四主體傳輸資料顯示畫面。其中該步驟S16中,該資料驅動電路驅動顯示面板顯示畫面。
另外,具體實施時,該第三時鐘訓練資料及該第四時鐘訓練資料為對應該空置時段的資料,該第三主體傳輸資料及該第四主體傳輸資料為對應該正常顯示時段的資料,該第一、第二、第三及第四主體顯示資料為該顯示面板連續顯示的四幀畫面資料。
進一步地,優選地,該第三時鐘訊號及該第四時鐘訊號之頻率均在大於或等於f*90%但小於或等於f*110%的範圍之內。
該實施例的驅動方法中,主體傳輸資料可以依次以四個頻率進行傳輸,避免固定頻率的傳輸方式易導致的電磁干擾現象。
綜上所述,本發明確已符合發明專利之要件,爰依法提出專利申請。惟,以上所述者僅為本發明之較佳實施方式,本發明之範圍並不以上述實施例為限,該舉凡熟悉本案技藝之人士爰依本發明之精神所作之等效修飾或變化,皆應涵蓋於以下申請專利範圍內。
10‧‧‧顯示裝置
11‧‧‧時序控制電路
12‧‧‧資料驅動電路
13‧‧‧顯示面板
110‧‧‧資料處理電路
114‧‧‧編碼器
112‧‧‧嵌入式時鐘控制其

Claims (25)

  1. 一種顯示裝置,其包括時序控制電路、資料驅動電路及顯示面板,該時序控制電路包括資料處理電路、編碼器及嵌入式時鐘控制器,該資料處理電路電連接該編碼器及該嵌入式時鐘控制器,該嵌入式時鐘控制器電連接該編碼器,該編碼器還電連接該資料驅動電路,該資料驅動電路電連接該顯示面板,其中,該資料處理電路對外部電路提供的圖像資料進行處理並輸出第一資料訊號及第二資料訊號至該編碼器,該嵌入式時鐘控制器接收並依據一基準時鐘訊號產生第一時鐘訊號及第二時鐘訊號,該第一時鐘訊號與該第二時鐘訊號的頻率不同,該編碼器先將該第一時鐘訊號嵌入該第一資料訊號中並輸出第一嵌入式時鐘資料至該資料驅動電路,該第一嵌入式時鐘資料包括第一初始訓練資料及第一主體傳輸資料,該資料驅動電路依據該第一初始訓練資料完成第一時鐘訓練後以該第一時鐘訊號之頻率接收該第一主體傳輸資料,該編碼器再將該第二時鐘訊號嵌入該第二資料訊號中並輸出第二嵌入式時鐘資料至該資料驅動電路,該第二嵌入式時鐘資料包括第二初始訓練資料及第二主體傳輸資料,進而該資料驅動電路依據該第二初始訓練資料完成第二時鐘訓練後以該第二時鐘訊號之頻率接收該第二主體傳輸資料。
  2. 如申請專利範圍第1項所述的顯示裝置,其中,該第一資料訊號包括第一時鐘訓練資料及第一主體顯示資料,該嵌入式時鐘控制器還輸出第一時鐘訓練控制訊號至該編碼器,該編碼器在該第一時鐘訓練控制訊號的控制下將該第一時鐘訊號嵌入該第一時鐘訓練資料中生成該第一初始訓練資料,該編碼器還在該資料驅動電路完成該第一時鐘訓練後將該第一時鐘訊號嵌入該第一主體顯示資料中生成該第一主體傳輸資料,該資料驅 動電路對該第一初始訓練資料解碼來獲取該第一時鐘訊號及完成該第一時鐘訓練,從而依據該第一時鐘訊號之頻率接收該第一主體傳輸資料。
  3. 如申請專利範圍第2項所述的顯示裝置,其中,該第二資料訊號包括第二時鐘訓練資料及第二主體顯示資料,該嵌入式時鐘控制器還輸出第二時鐘訓練控制訊號至該編碼器,該編碼器在該第二時鐘訓練控制訊號的控制下將該第二時鐘訊號嵌入該第二時鐘訓練資料中生成該第二初始訓練資料,該編碼器還在該資料驅動電路完成時鐘訓練後將該第二時鐘訊號嵌入該第二主體顯示資料中生成該第二主體傳輸資料,該資料驅動電路對該第二初始訓練資料解碼並獲取該第二時鐘訊號以完成該第二時鐘訓練,從而依據該第二時鐘訊號之頻率接收該第二主體傳輸資料。
  4. 如申請專利範圍第3項所述的顯示裝置,其中,該資料驅動電路在完成該第一時鐘訓練後,輸出第一反饋訊號至該嵌入式時鐘控制器,該嵌入式時鐘控制器依據該第一反饋訊號控制該編碼器輸出該第一主體傳輸資料;該資料驅動電路在完成該第二時鐘訓練後,輸出第二反饋訊號至該嵌入式時鐘控制器,該嵌入式時鐘控制器依據該第二反饋訊號控制該編碼器輸出該第二主體傳輸資料。
  5. 如申請專利範圍第4項所述的顯示裝置,其中,該顯示面板在該資料驅動電路的驅動下顯示畫面,該顯示面板包括顯示每幀畫面的正常顯示時段及相鄰兩幀畫面的空置時段,該第一時鐘訓練資料及該第二時鐘訓練資料為對應該空置時段的資料,該第一主體傳輸資料及該第二主體傳輸資料為對應該正常顯示時段的資料。
  6. 如申請專利範圍第5項所述的顯示裝置,其中,該第一主體傳輸資料包括至少一幀畫面對應的資料,該資料驅動電路將該第一主體傳輸資料中的第一主體顯示資料轉換為灰階電壓施加到該顯示面板,使得該顯示面板顯示該至少一幀畫面;該第二主體傳輸資料也包括至少一幀畫面對應的 資料,該資料驅動電路將該第二主體傳輸資料的第二主體顯示資料轉換為灰階電壓施加到該顯示面板,使得該顯示面板顯示該至少一幀畫面。
  7. 如申請專利範圍第6項所述的顯示裝置,其中,該第一主體顯示資料及該第二主體顯示資料均為一幀畫面資料,且該第一主體顯示資料及該第二主體顯示資料為相鄰的兩幀畫面資料。
  8. 如申請專利範圍第1項所述的顯示裝置,其中,該資料處理電路還對外部電路提供的圖像資料進行解碼處理從而產生並輸出基準時鐘訊號至該嵌入式時鐘控制器。
  9. 如申請專利範圍第1至8項任意一項所述的顯示裝置,其中,該資料處理電路還進一步對外部電路提供的圖像資料進行處理並輸出第三資料訊號及第四資料訊號至該編碼器,該嵌入式時鐘控制器依據該基準時鐘訊號還產生第三時鐘訊號及第四時鐘訊號,該第一、第二、第三及第四時鐘訊號的頻率各不相同,該編碼器還將該第三時鐘訊號嵌入該第三資料訊號中並輸出第三嵌入式時鐘資料至該資料驅動電路,該第三嵌入式時鐘資料包括第三初始訓練資料及第三主體傳輸資料,該資料驅動電路依據該第三初始訓練資料完成第三時鐘訓練後以該第三時鐘訊號之頻率接收該第三主體傳輸資料,該編碼器再將該第四時鐘訊號嵌入該第四資料訊號中並輸出第四嵌入式時鐘資料至該資料驅動電路,該第四嵌入式時鐘資料包括第四初始訓練資料及第四主體傳輸資料,進而該資料驅動電路依據該第四初始訓練資料完成第四時鐘訓練後以該第四時鐘訊號之頻率接收該第四主體傳輸資料。
  10. 如申請專利範圍第9項所述的顯示裝置,其中,該第三時鐘訓練資料及該第四時鐘訓練資料均包括對應該空置時段的資料,該第三主體傳輸資料及該第四主體傳輸資料均包括對應該正常顯示時段的資料,該第一、第二、第三及第四主體傳輸資料為該顯示面板連續顯示的四幀畫面資料。
  11. 如申請專利範圍第1項所述的顯示裝置,其中,定義該基準時鐘訊號之頻率為f,該第一時鐘訊號及該第二時鐘訊號之頻率均在大於或等於f*90%但小於或等於f*110%的範圍之內。
  12. 一種顯示裝置,其包括時序控制電路、資料驅動電路及顯示面板,該時序控制電路包括資料處理電路、編碼器及嵌入式時鐘控制器,該資料處理電路電連接該編碼器及該嵌入式時鐘控制器,該嵌入式時鐘控制器電連接該編碼器,該編碼器還電連接該資料驅動電路,該資料驅動電路電連接該顯示面板,其中,該資料處理電路對外部電路提供的圖像資料進行處理輸出資料訊號,該嵌入式時鐘控制器依據一基準時鐘訊號產生頻率不同的第一時鐘訊號及第二時鐘訊號,該編碼器接收第一時鐘訊號及第一時鐘訓練資料並將該第一時鐘訊號嵌入該第一時鐘訓練資料以及輸出第一初始訓練資料至該資料驅動電路,該資料驅動電路依據該第一初始訓練資料將工作頻率調整為該第一時鐘訊號對應的頻率,進而該資料驅動電路以該第一時鐘訊號對應的頻率自該時序控制電路接收資料訊號;該編碼器還接收第二時鐘訊號及第二時鐘訓練資料並將該第二時鐘訊號嵌入該第二時鐘訓練資料以及輸出第二初始訓練資料至該資料驅動電路,該資料驅動電路依據該第二初始訓練資料將工作頻率調整為該第二時鐘訊號對應的頻率,進而該資料驅動電路以該第二時鐘訊號對應的頻率自該時序控制電路接收資料訊號。
  13. 一種顯示裝置的驅動方法,其包括:接收圖像數據並依據該圖像數據產生第一資料訊號及第二資料訊號;接收基準時鐘訊號並依據基準時鐘訊號產生頻率不同的第一時鐘訊號及第二時鐘訊號;將該第一時鐘訊號嵌入該第一資料訊號中生成第一嵌入式時鐘資料,其中該第一嵌入式時鐘資料包括第一初始訓練資料及第一主體傳輸資料; 接收該第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率接收該第一主體傳輸資料;依據第一主體傳輸資料顯示畫面;將該第二時鐘訊號嵌入該第二資料訊號中生成第二嵌入式時鐘資料,其中,該第二嵌入式時鐘資料包括第二初始訓練資料及第二主體傳輸資料;接收該第二初始訓練資料完成第二時鐘訓練,從而以第二時鐘訊號的頻率接收該第二主體傳輸資料;及依據第二主體傳輸資料顯示畫面。
  14. 如申請專利範圍第13項所述的驅動方法,其中,該第一資料訊號包括第一時鐘訓練資料及第一主體顯示資料,該第二資料訊號包括第二時鐘訓練資料及第二主體顯示資料,該驅動方法還包括:提供第一時鐘訓練控制訊號,在該第一時鐘訓練控制訊號的控制下將該第一時鐘訊號嵌入該第一時鐘訓練資料中生成該第一初始訓練資料;及提供第二時鐘訓練控制訊號,在該第二時鐘訓練控制訊號的控制下將該第二時鐘訊號嵌入該第二時鐘訓練資料中生成該第二初始訓練資料。
  15. 如申請專利範圍第14項所述的驅動方法,其中,該驅動方法還包括:在該第一時鐘訓練完成後,提供第一反饋訊號,依據該第一反饋訊號輸出該第一主體傳輸資料;及在該第二時鐘訓練完成後,提供第二反饋訊號,依據該第二反饋訊號輸出該第二主體傳輸資料。
  16. 如申請專利範圍第15項所述的驅動方法,其中,畫面顯示包括顯示每幀畫面的正常顯示時段及相鄰兩幀畫面的空置時段,該第一時鐘訓練資料及該第二時鐘訓練資料為對應該空置時段的資料,該第一主體傳輸資料及該第二主體傳輸資料包括對應該正常顯示時段的資料。
  17. 如申請專利範圍第16項所述的驅動方法,其中,該第一主體傳輸資料及 該第二主體傳輸資料分別包括至少一幀畫面對應的資料。
  18. 如申請專利範圍第17項所述的驅動方法,其中,該第一主體顯示資料及該第二主體顯示資料均為一幀畫面資料,且該第一主體顯示資料及該第二主體顯示資料為相鄰的兩幀畫面資料。
  19. 如申請專利範圍第13項所述的驅動方法,其中,該驅動方法還包括:依據該圖像資料得到該基準時鐘訊號。
  20. 如申請專利範圍第13至19項任意一項所述的驅動方法,其中,該驅動方法還包括:依據該圖像數據產生第三資料訊號及第四資料訊號;依據該基準時鐘訊號產生頻率不同的第三時鐘訊號及第四時鐘訊號;將該第三時鐘訊號嵌入該第三資料訊號中生成第三嵌入式時鐘資料,其中該第三嵌入式時鐘資料包括第三初始訓練資料及第三主體傳輸資料;接收該第三初始訓練資料完成第三時鐘訓練,從而以第三時鐘訊號的頻率接收該第三主體傳輸資料;依據第三主體傳輸資料顯示畫面;將該第四時鐘訊號嵌入該第四資料訊號中生成第四嵌入式時鐘資料,其中,該第四嵌入式時鐘資料包括第四初始訓練資料及第四主體傳輸資料;接收該第四初始訓練資料完成第四時鐘訓練,從而以第四時鐘訊號的頻率接收該第四主體傳輸資料;及依據第四主體傳輸資料顯示畫面。
  21. 如申請專利範圍第20項所述的驅動方法,其中,該第三時鐘訓練資料及該第四時鐘訓練資料為對應該空置時段的資料,該第三主體傳輸資料及該第四主體傳輸資料為對應該正常顯示時段的資料,該第一、第二、第三及第四主體顯示資料為該顯示面板連續顯示的四幀畫面資料。
  22. 如申請專利範圍第13項所述的驅動方法,其中,定義該基準時鐘訊號之頻率為f,該第一時鐘訊號及該第二時鐘訊號之頻率均在大於或等於f*90%但小於或等於f*110%的範圍之內。
  23. 一種顯示裝置的驅動方法,其包括:提供第一初始訓練資料及第一主體傳輸資料,其中,該第一初始訓練資料中包括內嵌於資料中的第一時鐘訊號;解碼該第一初始訓練資料並獲得該第一時鐘訊號,再以該第一時鐘訊號的頻率接收該第一主體傳輸資料;依據第一主體傳輸資料顯示畫面;提供第二初始訓練資料及第二主體傳輸資料,其中,該第二初始訓練資料中包括內嵌於資料中的第二時鐘訊號,該第二時鐘訊號的頻率與該第一時鐘訊號的頻率不同;解碼該第二初始訓練資料並獲得該第二時鐘訊號,再以該第二時鐘訊號的頻率接收該第二主體傳輸資料;及依據第一主體傳輸資料顯示畫面。
  24. 一種顯示裝置的驅動方法,其包括:提供第一初始訓練資料及第一主體傳輸資料;接收該第一初始訓練資料完成第一時鐘訓練,從而以第一時鐘訊號的頻率接收該第一主體傳輸資料;依據第一主體傳輸資料顯示畫面;提供第二初始訓練資料及第二主體傳輸資料;接收該第二初始訓練資料完成第二時鐘訓練,從而以頻率不同於第一時鐘訊號的第二時鐘訊號接收該第二主體傳輸資料;及依據第二主體傳輸資料顯示畫面。
  25. 一種時序控制電路的資料處理及輸出方法,用於顯示裝置中,該驅動方 法包括如下步驟:輸出第一初始訓練資料,其中該第一初始訓練資料包括內嵌的第一時鐘訊號;以第一時鐘訊號的頻率輸出第一主體傳輸資料;輸出第二初始訓練資料,其中該第二初始訓練資料包括內嵌的第二時鐘訊號;及以第二時鐘訊號的頻率輸出第二主體傳輸資料。
TW101150633A 2012-12-27 2012-12-27 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法 TWI567705B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW101150633A TWI567705B (zh) 2012-12-27 2012-12-27 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法
CN201310007141.1A CN103903576B (zh) 2012-12-27 2013-01-09 显示装置及其驱动方法、时序控制电路的数据处理及输出方法
JP2013268863A JP2014130354A (ja) 2012-12-27 2013-12-26 表示装置及びその駆動方法並びにタイムスケジュール制御回路のデータの処理及び出力方法
US14/140,563 US9570039B2 (en) 2012-12-27 2013-12-26 Display device, driving method of display device and data processing and outputting method of timing control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101150633A TWI567705B (zh) 2012-12-27 2012-12-27 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法

Publications (2)

Publication Number Publication Date
TW201426694A TW201426694A (zh) 2014-07-01
TWI567705B true TWI567705B (zh) 2017-01-21

Family

ID=50994861

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101150633A TWI567705B (zh) 2012-12-27 2012-12-27 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法

Country Status (4)

Country Link
US (1) US9570039B2 (zh)
JP (1) JP2014130354A (zh)
CN (1) CN103903576B (zh)
TW (1) TWI567705B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI755776B (zh) * 2020-06-29 2022-02-21 奇景光電股份有限公司 顯示驅動裝置及其抗干擾方法
US11475863B2 (en) 2020-06-07 2022-10-18 Himax Technologies Limited Display driving device and anti-interference method thereof

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102303914B1 (ko) * 2015-03-06 2021-09-17 주식회사 실리콘웍스 디스플레이 신호 전송 장치 및 방법
KR102467526B1 (ko) * 2015-10-16 2022-11-17 삼성디스플레이 주식회사 표시 장치
CN106098017B (zh) 2016-08-25 2019-02-22 深圳市华星光电技术有限公司 一种降低电磁干扰的驱动方法及驱动装置
KR102566997B1 (ko) * 2016-08-25 2023-08-14 삼성전자주식회사 타이밍 컨트롤러 및 이를 포함하는 디스플레이 구동 회로
CN109036240B (zh) * 2017-06-09 2022-01-04 京东方科技集团股份有限公司 数据传输方法、时序控制器、源极驱动芯片和显示装置
CN107301841B (zh) * 2017-08-18 2019-05-24 深圳市华星光电半导体显示技术有限公司 一种oled显示面板及其驱动方法
US10504439B2 (en) 2017-08-18 2019-12-10 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. OLED display panel and driving method using differential data for voltage compensation
CN108090288B (zh) * 2017-12-21 2020-05-12 北京华大九天软件有限公司 一种通过机器学习获取时序参数的方法
KR102463789B1 (ko) * 2017-12-21 2022-11-07 주식회사 엘엑스세미콘 디스플레이 패널구동장치 및 디스플레이 장치에서의 영상데이터송수신방법
US11430361B2 (en) 2018-01-30 2022-08-30 Novatek Microelectronics Corp. Integrated circuit and display device and anti-interference method thereof
CN109410881B (zh) * 2018-12-20 2020-06-02 深圳市华星光电技术有限公司 信号传输***及信号传输方法
KR102666715B1 (ko) * 2019-12-26 2024-05-17 엘지디스플레이 주식회사 표시장치
TWI752776B (zh) * 2020-03-19 2022-01-11 元太科技工業股份有限公司 顯示裝置及其驅動保護方法
CN113496679B (zh) * 2020-03-19 2022-10-04 川奇光电科技(扬州)有限公司 显示装置及其驱动保护方法
CN113781945A (zh) * 2021-08-24 2021-12-10 Tcl华星光电技术有限公司 显示装置驱动控制电路组件以及显示装置
CN114373419B (zh) * 2022-02-10 2024-06-28 Tcl华星光电技术有限公司 显示面板及其控制方法、移动终端

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200731191A (en) * 2006-02-07 2007-08-16 Novatek Microelectronics Corp Receiver for an LCD source driver
JP2009531936A (ja) * 2006-03-23 2009-09-03 アナパス・インコーポレーテッド 直列化されたマルチレベルデータ信号を伝達するためのディスプレイ、タイミング制御部及びデータ駆動部
TW201135706A (en) * 2010-04-07 2011-10-16 Fitipower Integrated Tech Inc Source driver and driving method and display apparatus

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3755214B2 (ja) * 1996-11-21 2006-03-15 松下電器産業株式会社 プラズマディスプレイの駆動方法
JP3409768B2 (ja) * 2000-02-14 2003-05-26 Necエレクトロニクス株式会社 表示装置の回路
JP4694670B2 (ja) 2000-03-31 2011-06-08 株式会社日立製作所 プラズマ表示装置
JP2004333809A (ja) 2003-05-07 2004-11-25 Nec Plasma Display Corp プラズマディスプレイ装置及びその電磁波妨害軽減方法
US7116306B2 (en) * 2003-05-16 2006-10-03 Winbond Electronics Corp. Liquid crystal display and method for operating the same
JP2005316050A (ja) 2004-04-28 2005-11-10 Pioneer Electronic Corp ディスプレイパネル駆動装置及び駆動方法
KR100562860B1 (ko) * 2005-09-23 2006-03-24 주식회사 아나패스 디스플레이, 컬럼 구동 집적회로, 멀티레벨 검출기 및멀티레벨 검출 방법
TW200734743A (en) * 2006-03-15 2007-09-16 Novatek Microelectronics Corp Method of transmitting data signals and control signals using a signal data bus and related apparatus
WO2007109040A2 (en) * 2006-03-15 2007-09-27 Interdigital Technology Corporation Method and apparatus for switching operating modes of a receiver
TWI364219B (en) * 2007-08-20 2012-05-11 Novatek Microelectronics Corp High transmission rate interface for storing both clock and data signals
JP2009115936A (ja) * 2007-11-05 2009-05-28 Sharp Corp 駆動制御方法、駆動制御装置及び表示装置
KR100986041B1 (ko) * 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
KR101169210B1 (ko) 2009-02-13 2012-07-27 주식회사 실리콘웍스 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치
KR101037559B1 (ko) 2009-03-04 2011-05-27 주식회사 실리콘웍스 데이터 구동부의 모니터링 수단이 구비된 디스플레이 구동 시스템
KR101125504B1 (ko) * 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템
KR101187571B1 (ko) 2010-12-28 2012-10-05 주식회사 실리콘웍스 Bert 기능이 추가된 타이밍 컨트롤러와 소스 드라이버 사이의 데이터 전송 방법 및 장치
TWI567706B (zh) * 2012-12-27 2017-01-21 天鈺科技股份有限公司 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法
TWM455908U (zh) * 2012-12-27 2013-06-21 Fitipower Integrated Tech Inc 顯示裝置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200731191A (en) * 2006-02-07 2007-08-16 Novatek Microelectronics Corp Receiver for an LCD source driver
JP2009531936A (ja) * 2006-03-23 2009-09-03 アナパス・インコーポレーテッド 直列化されたマルチレベルデータ信号を伝達するためのディスプレイ、タイミング制御部及びデータ駆動部
US20100225620A1 (en) * 2006-03-23 2010-09-09 Yong-Jae Lee Display, timing controller and data driver for transmitting serialized mult-level data signal
TW201135706A (en) * 2010-04-07 2011-10-16 Fitipower Integrated Tech Inc Source driver and driving method and display apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11475863B2 (en) 2020-06-07 2022-10-18 Himax Technologies Limited Display driving device and anti-interference method thereof
TWI755776B (zh) * 2020-06-29 2022-02-21 奇景光電股份有限公司 顯示驅動裝置及其抗干擾方法

Also Published As

Publication number Publication date
TW201426694A (zh) 2014-07-01
US9570039B2 (en) 2017-02-14
JP2014130354A (ja) 2014-07-10
CN103903576A (zh) 2014-07-02
CN103903576B (zh) 2017-09-22
US20140184574A1 (en) 2014-07-03

Similar Documents

Publication Publication Date Title
TWI567705B (zh) 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法
TWI567706B (zh) 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法
CN110010092B (zh) 显示接口装置
JP5700706B2 (ja) 液晶表示装置及びその駆動方法
US10276093B2 (en) Organic light emitting diode display device using vertical synchronization signals with different phase
KR20150101025A (ko) 표시장치와 그 구동방법
KR101661026B1 (ko) 표시장치
JP2011065153A (ja) 画素アレイ及びその駆動方法、並びに該画素アレイを備えた表示パネル
JP5634702B2 (ja) 表示装置およびその駆動方法
US10497328B2 (en) Display panel driving apparatus, method of driving display panel using the same, and display apparatus having the same
JP2012018271A (ja) 表示モジュールの制御装置および制御方法、表示装置、携帯型電子機器、表示制御プログラム、並びに該プログラムを記録した記録媒体
US10013934B2 (en) Method of driving light source, light source apparatus and display apparatus having the light source apparatus
KR102101805B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN102543019A (zh) 液晶显示装置的驱动电路及其驱动方法
WO2016165164A1 (zh) 一种多电压产生装置及液晶显示器
TWM455908U (zh) 顯示裝置
TWM486096U (zh) 顯示裝置
US10580347B2 (en) Timing controller, display device including timing controller, and method of driving timing controller
EP1708167A3 (en) Method and apparatus for generating gate control signal of liquid crystal display
US20100156946A1 (en) Apparatus and method for driving a liquid crystal display device
TWI413048B (zh) 時序控制器、驅動器、驅動單元、顯示器及資料傳輸方法
KR102451151B1 (ko) 액정표시장치 및 이의 동작방법
CN118015947A (zh) 显示驱动电路及其显示装置
TW200725569A (en) A gray scale generation method and circuit for a digital display system and a digital display system using the same
JP2005326836A (ja) 表示装置、表示ドライバ及びデータ転送方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees