WO2013179374A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2013179374A1
WO2013179374A1 PCT/JP2012/063655 JP2012063655W WO2013179374A1 WO 2013179374 A1 WO2013179374 A1 WO 2013179374A1 JP 2012063655 W JP2012063655 W JP 2012063655W WO 2013179374 A1 WO2013179374 A1 WO 2013179374A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor
block
electrically connected
insulator
electrode
Prior art date
Application number
PCT/JP2012/063655
Other languages
English (en)
French (fr)
Inventor
宮本 昇
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to US14/376,943 priority Critical patent/US9263356B2/en
Priority to DE112012006429.1T priority patent/DE112012006429T5/de
Priority to PCT/JP2012/063655 priority patent/WO2013179374A1/ja
Priority to JP2014518111A priority patent/JPWO2013179374A1/ja
Priority to CN201280073601.4A priority patent/CN104335472A/zh
Publication of WO2013179374A1 publication Critical patent/WO2013179374A1/ja
Priority to US14/989,051 priority patent/US20160118329A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/46Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/46Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids
    • H01L23/473Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids by flowing liquids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/11Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/115Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/003Constructional details, e.g. physical layout, assembly, wiring or busbar connections

Definitions

  • the present invention relates to a semiconductor device capable of easily configuring a complicated power semiconductor circuit.
  • a general drive circuit of a power IGBT is a bridge structure in which an IGBT and FWD are mounted on the upper arm side and the lower arm side, such as a 2-in-1 structure.
  • a drive circuit to which a general half-bridge circuit cannot be applied such as a drive circuit for an SR motor that does not use a rare earth magnet or the like, is being put into practical use (for example, see Patent Document 1).
  • a technique has been proposed in which a block member provided with an electrical circuit is arranged between partition members arranged in a base lattice shape to constitute a semiconductor circuit (for example, see Patent Document 2).
  • Patent Document 1 When an uncommon and complicated power semiconductor circuit such as Patent Document 1 is configured by combining a plurality of semiconductor modules, connection between the semiconductor modules becomes complicated. Further, the technique of Patent Document 2 is based on the assumption that a low-voltage power source such as a dry battery is built in, and is not considered for connection to an external high-voltage power source, and thus cannot be applied to a power semiconductor circuit. It was.
  • the present invention has been made to solve the above-described problems, and an object thereof is to obtain a semiconductor device capable of easily configuring a complicated power semiconductor circuit.
  • the semiconductor device includes a plurality of circuit blocks that constitute a power semiconductor circuit by being electrically connected to each other in a state of being housed in the plurality of housing portions and a grid-like partition portion that constitutes a plurality of housing portions.
  • the plurality of circuit blocks include: a semiconductor block having a semiconductor element; an insulator covering the semiconductor element; and an electrode connected to the semiconductor element and drawn from the insulator; and power to the semiconductor element And a terminal block having at least a power terminal to which an external power wiring for supplying power is electrically connected and a screw hole into which a screw for fixing the power wiring is inserted.
  • a complicated power semiconductor circuit can be easily configured.
  • FIG. 3 is a cross-sectional view taken along the line II of FIG. It is sectional drawing which shows a mode that the apparatus of FIG. 3 is assembled. It is sectional drawing which shows the semiconductor device which concerns on Embodiment 2 of this invention. It is sectional drawing which shows the semiconductor device which concerns on Embodiment 3 of this invention. It is sectional drawing which shows the semiconductor device which concerns on Embodiment 4 of this invention. It is sectional drawing which shows a mode that the apparatus of FIG. 7 is assembled.
  • FIG. 1 is a circuit diagram showing a power semiconductor circuit according to an embodiment of the present invention.
  • This circuit is a driving circuit for the SR motor.
  • transistors Tr1 to Tr6 are connected in series with diodes D1 to D6, respectively, and these are connected to a high voltage power source.
  • FIG. 2 is a cross-sectional view showing the semiconductor device according to the first embodiment of the present invention. This apparatus constitutes a circuit surrounded by a broken line in FIG.
  • FIG. 3 is a cross-sectional view taken along the line II of FIG.
  • FIG. 4 is a cross-sectional view showing how the apparatus of FIG. 3 is assembled.
  • a grid-like partition part 1 constitutes a plurality of storage parts 2.
  • a cooler 3 is disposed under the partition 1.
  • Circuit blocks such as the semiconductor block 4, terminal block 5, and bus bar block 6 are electrically connected to each other while being housed in the housing portion 2, thereby constituting a power semiconductor circuit.
  • the outer shape of the circuit block is a square that matches the lattice size of the storage unit 2.
  • the semiconductor block 4 is formed by covering an IGBT 7 (Insulated Gate Bipolar Transistor) with an insulator 8.
  • the IGBT 7 is mounted on the cooling body 9 via an insulating sheet 10 and a metal plate 11.
  • the collector of the IGBT 7 is connected to the electrode 12 through the metal plate 11, and the emitter of the IGBT 7 is connected to the electrode 13.
  • the electrodes 12 and 13 are drawn out from the inside of the insulator 8 to the side surface of the insulator 8.
  • the terminal block 5 has a power terminal 15 provided on an insulating block 14.
  • An external power line that supplies power to the IGBT 7 is electrically connected to the power terminal 15.
  • the insulating block 14 is provided with a screw hole 16 into which a screw for fixing the power wiring is inserted.
  • the bus bar block 6 is a block in which a bus bar 17 that is a conductor is covered with an insulator 18 to form a block, and both ends of the bus bar 17 are drawn out to the side surfaces of the insulator 18.
  • circuit blocks that are made by blocking a diode with an insulator, blocks that have a capacitor covered with an insulator, and blocks that are made by covering an inductor with an insulator. Used.
  • a wall electrode 19 is provided on each of the wall surfaces of the plurality of storage units 2.
  • the wall surface electrodes 19 are electrically connected to each other via the penetrating electrodes 20 penetrating the partition portion 1 between the adjacent storage portions 2.
  • the electrode 12 of the semiconductor block 4 is in contact with and electrically connected to the wall surface electrode 19.
  • the power terminal 15 of the terminal block 5 contacts the wall electrode 19 and is electrically connected. As a result, the power terminal 15 of the terminal block 5 is electrically connected to the collector of the IGBT 7 of the semiconductor block 4.
  • a complex circuit can be easily configured by combining various circuit blocks and storing them in the storage unit 2 and electrically connecting them. Further, since the terminal block 5 can be electrically connected to an external high voltage power source, it can be applied to a power semiconductor circuit. Therefore, a complicated power semiconductor circuit can be easily configured according to this embodiment.
  • a connector is provided on the upper surface of the semiconductor block 4 and connected to a control circuit for controlling the IGBT 7 by a communication cable.
  • necessary control circuits can be connected to the plurality of semiconductor blocks 4 in an arbitrary state.
  • a light receiving unit may be provided in the semiconductor block 4 and connected to the control circuit by optical communication. Thereby, the low voltage side and the high voltage side can be easily insulated and separated.
  • FIG. FIG. 5 is a sectional view showing a semiconductor device according to the second embodiment of the present invention.
  • the cooler 3 has a refrigerant path 21 through which a refrigerant such as water passes.
  • Cooling bodies 9 (fins) thermally connected to the IGBT 7 of the semiconductor block 4 protrude from the lower surface of the insulator 8.
  • the cooling body 9 of the semiconductor block 4 is connected to the refrigerant path 21 in a state where the semiconductor block 4 is housed in the housing portion 2 to constitute a cooling system. With this configuration, the IGBT 7 of the semiconductor block 4 can be efficiently cooled.
  • FIG. FIG. 6 is a sectional view showing a semiconductor device according to the third embodiment of the present invention.
  • the height of the semiconductor block 4 is made lower than the height of the other circuit blocks, and the control board 22 for controlling the IGBT 7 is arranged on the semiconductor block 4.
  • the pressing plate 23 presses the control board 22 against the semiconductor block 4 via an interference material 24 such as a spring or rubber.
  • the holding plate 23 is fixed to the partition portion 1 with screws 25.
  • a control electrode 26 electrically connected to the gate of the IGBT 7 is disposed on the top surface of the insulator 8 of the semiconductor block 4.
  • An output electrode 27 is provided on the back surface of the control board 22 so as to face the control electrode 26.
  • the output electrode 27 of the control board 22 pressed by the holding plate 23 comes into contact with and electrically connected to the control electrode 26 of the control board 22. Further, thermal connection between the semiconductor block 4 and the cooler 3 can be ensured. Therefore, since electrical connection and thermal connection can be ensured integrally, assembly is facilitated.
  • FIG. 7 is a cross-sectional view showing a semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 8 is a cross-sectional view showing how the apparatus of FIG. 7 is assembled.
  • the semiconductor block 28 and the semiconductor block 29 are electrically connected to each other by the bus bar block 30 to constitute a power semiconductor circuit.
  • the bus bar block 30 is a block formed by covering the bus bar 31 with an insulator 32, and two pins 33 and 34 are electrically connected to both ends of the bus bar 31 and protrude downward from the insulator 32.
  • the semiconductor block 28 is a block formed by covering the IGBT 7 with an insulator 35. Insertion electrodes 36 and 37 having insertion holes on the upper surface of the insulator 35 are electrically connected to the emitter and collector of the IGBT 7, respectively.
  • the semiconductor block 29 is a block formed by covering a diode 38 with an insulator 39. Insertion electrodes 40 and 41 having insertion openings on the upper surface of the insulator 39 are electrically connected to the cathode and anode of the diode 38, respectively.
  • the pin 33 of the bus bar block 6 is inserted and electrically connected to the insertion electrode 36 of the semiconductor block 28, and the pin 34 is inserted and electrically connected to the insertion electrode 40 of the semiconductor block 29. Thereby, the emitter of the IGBT 7 of the semiconductor block 28 and the cathode of the diode 38 of the semiconductor block 29 are electrically connected.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Power Conversion In General (AREA)
  • Cooling Or The Like Of Electrical Apparatus (AREA)
  • Inverter Devices (AREA)

Abstract

 格子状の仕切り部(1)が複数の収納部(2)を構成する。半導体ブロック(4)や端子台ブロック(5)などの複数の回路ブロックは、それぞれ収納部(2)に収納された状態で互いに電気的に接続されてパワー半導体回路を構成する。半導体ブロック(4)は、IGBT(7)を絶縁体(8)で覆ってブロック化したものである。IGBT(7)のコレクタは金属板(11)を介して電極(12)に接続されている。電極(12)は絶縁体(8)内部から絶縁体(8)の側面に引き出されている。端子台ブロック(5)は、IGBT(7)に電力を供給する外部の電力配線が電気的に接続される電力端子(15)と、電力配線を固定するためのネジが挿入されるネジ穴(16)とを有する。

Description

半導体装置
 本発明は、複雑なパワー半導体回路を容易に構成することができる半導体装置に関する。
 パワーIGBTの一般的な駆動回路は、2in1構造などIGBTとFWDを上アーム側と下アーム側に搭載したブリッジ構造である。しかし、希土類磁石等を使用しないSRモータの駆動回路等、一般的なハーフブリッジ回路を適用できない駆動回路も実用化されつつある(例えば、特許文献1参照)。また、電気的な回路が付設されたブロック部材を、基格子状に配設された区画部材の間に配置して半導体回路を構成する技術が提案されている(例えば、特許文献2参照)。
特開平11-191995号公報 特開2005-260018号公報
 特許文献1のような一般的ではない複雑なパワー半導体回路を複数の半導体モジュールを組み合わせて構成する場合に、半導体モジュール間の接続が複雑になる。また、特許文献2の技術では、乾電池などの低圧の電源を内蔵することを前提としており、外部の高電圧の電源との接続が考慮されていないため、パワー半導体回路に適用することはできなかった。
 本発明は、上述のような課題を解決するためになされたもので、その目的は複雑なパワー半導体回路を容易に構成することができる半導体装置を得るものである。
 本発明に係る半導体装置は、複数の収納部を構成する格子状の仕切り部と、前記複数の収納部に収納された状態で互いに電気的に接続されてパワー半導体回路を構成する複数の回路ブロックとを備え、前記複数の回路ブロックは、半導体素子と、前記半導体素子を覆う絶縁体と、前記半導体素子に接続され前記絶縁体から引き出された電極とを有する半導体ブロックと、前記半導体素子に電力を供給する外部の電力配線が電気的に接続される電力端子と、前記電力配線を固定するためのネジが挿入されるネジ穴とを有する端子台ブロックとを少なくとも含むことを特徴とする。
 本発明により、複雑なパワー半導体回路を容易に構成することができる。
本発明の実施の形態に係るパワー半導体回路を示す回路図である。 本発明の実施の形態1に係る半導体装置を示す断面図である。 図2のI-IIに沿った断面図である。 図3の装置を組み立てる様子を示す断面図である。 本発明の実施の形態2に係る半導体装置を示す断面図である。 本発明の実施の形態3に係る半導体装置を示す断面図である。 本発明の実施の形態4に係る半導体装置を示す断面図である。 図7の装置を組み立てる様子を示す断面図である。
 本発明の実施の形態に係る半導体装置について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
 図1は、本発明の実施の形態に係るパワー半導体回路を示す回路図である。この回路は、SRモータ用の駆動回路である。駆動回路においてトランジスタTr1~Tr6がそれぞれダイオードD1~D6と直列に接続され、これらは高電圧の電源に接続される。
 図2は、本発明の実施の形態1に係る半導体装置を示す断面図である。この装置は図1の破線で囲った回路を構成したものである。図3は、図2のI-IIに沿った断面図である。図4は、図3の装置を組み立てる様子を示す断面図である。
 格子状の仕切り部1が複数の収納部2を構成する。冷却器3が仕切り部1の下に配置されている。半導体ブロック4、端子台ブロック5、及びバスバーブロック6などの回路ブロックは、それぞれ収納部2に収納された状態で互いに電気的に接続されてパワー半導体回路を構成する。回路ブロックの外形は、収納部2の格子サイズに一致する正方形となっている。
 半導体ブロック4は、IGBT7(Insulated Gate Bipolar Transistor)を絶縁体8で覆ってブロック化したものである。IGBT7は、冷却体9上に絶縁シート10及び金属板11を介して実装されている。IGBT7のコレクタは金属板11を介して電極12に接続され、IGBT7のエミッタは電極13に接続されている。電極12,13は絶縁体8内部から絶縁体8の側面に引き出されている。
 端子台ブロック5は、絶縁ブロック14上に電力端子15を設けたものである。この電力端子15には、IGBT7に電力を供給する外部の電力配線が電気的に接続される。また、絶縁ブロック14には、電力配線を固定するためのネジが挿入されるネジ穴16が設けられている。
 バスバーブロック6は、導体であるバスバー17を絶縁体18で覆ってブロック化し、バスバー17の両端を絶縁体18の側面に引き出したものである。ここでは図示を省略するが、回路ブロックとして、ダイオードを絶縁体で覆ってブロック化したものや、容量を絶縁体で覆ってブロック化したものや、インダクタを絶縁体で覆ってブロック化したものも用いられる。
 壁面電極19が複数の収納部2の壁面にそれぞれ設けられている。隣接する収納部2間で壁面電極19は、仕切り部1を貫通する貫通電極20を介して互いに電気的に接続されている。半導体ブロック4が収納部2に収納された状態で半導体ブロック4の電極12が壁面電極19に接触して電気的に接続される。端子台ブロック5が収納部2に収納された状態で端子台ブロック5の電力端子15が壁面電極19に接触して電気的に接続される。これにより端子台ブロック5の電力端子15が半導体ブロック4のIGBT7のコレクタに電気的に接続される。
 このように様々な回路ブロックを組み合わせて収納部2に収納させて電気的に接続させることで、複雑な回路でも容易に構成することができる。また、端子台ブロック5により外部の高電圧の電源との電気的な接続を取ることができるため、パワー半導体回路にも適用することができる。よって、本実施の形態により、複雑なパワー半導体回路を容易に構成することができる。
 なお、半導体ブロック4の上面にコネクターを設けてIGBT7を制御する制御回路と通信ケーブルにより接続する。これにより、複数の半導体ブロック4に必要分の制御回路を任意の状態で接続することができる。また、半導体ブロック4に受光部を設けて制御回路と光通信により接続してもよい。これにより低電圧側と高電圧側を容易に絶縁分離できる。
実施の形態2.
 図5は、本発明の実施の形態2に係る半導体装置を示す断面図である。冷却器3は、水などの冷媒が通る冷媒路21を有する。半導体ブロック4のIGBT7に熱的に接続された冷却体9(フィン)が絶縁体8の下面から突出している。半導体ブロック4が収納部2に収納された状態で半導体ブロック4の冷却体9が冷媒路21に接続されて冷却系を構成する。この構成により半導体ブロック4のIGBT7を効率的に冷却することができる。
実施の形態3.
 図6は、本発明の実施の形態3に係る半導体装置を示す断面図である。半導体ブロック4の高さを他の回路ブロックの高さより低くし、IGBT7を制御する制御基板22を半導体ブロック4上に配置している。押さえ板23が、ばねやゴム等の干渉材24を介して制御基板22を半導体ブロック4に押さえ付ける。押さえ板23はネジ25により仕切り部1に固定される。
 半導体ブロック4の絶縁体8の上面に、IGBT7のゲートに電気的に接続された制御電極26が配置されている。この制御電極26と相対するように制御基板22の裏面に出力電極27が設けられている。
 押さえ板23により押さえ付けられた制御基板22の出力電極27が制御基板22の制御電極26に接触して電気的に接続される。また、半導体ブロック4と冷却器3との熱的な接続も確保することができる。よって、電気的な接続と熱的な接続を一体で確保することができるため、組み立てが容易となる。
実施の形態4.
 図7は、本発明の実施の形態4に係る半導体装置を示す断面図である。図8は、図7の装置を組み立てる様子を示す断面図である。半導体ブロック28と半導体ブロック29がバスバーブロック30により互いに電気的に接続されてパワー半導体回路を構成する。
 バスバーブロック30は、バスバー31を絶縁体32で覆ってブロック化したものであり、2つのピン33,34がバスバー31の両端にそれぞれ電気的に接続され絶縁体32から下に突出している。
 半導体ブロック28は、IGBT7を絶縁体35で覆ってブロック化したものである。絶縁体35の上面に挿入口を持つ挿入電極36,37がIGBT7のエミッタ及びコレクタにそれぞれ電気的に接続されている。
 半導体ブロック29は、ダイオード38を絶縁体39で覆ってブロック化したものである。絶縁体39の上面に挿入口を持つ挿入電極40,41がダイオード38のカソード及びアノードにそれぞれ電気的に接続されている。
 バスバーブロック6のピン33は半導体ブロック28の挿入電極36に挿入されて電気的に接続され、ピン34は半導体ブロック29の挿入電極40に挿入されて電気的に接続される。これにより半導体ブロック28のIGBT7のエミッタと半導体ブロック29のダイオード38のカソードが電気的に接続される。
 このように様々な半導体ブロックを組み合わせてバスバーブロック6で電気的に接続させることで、実施の形態1のような収納部が無くても複雑なパワー半導体回路を容易に構成することができる。また、配線方向が異なるバスバーブロック6を組み合わせることにより、容易に接続位置を変更することができる。
1 仕切り部、2 収納部、3 冷却器、4 半導体ブロック(回路ブロック)、5 端子台ブロック(回路ブロック)、7 IGBT(半導体素子)、8 絶縁体、9 冷却体、12 電極、15 電力端子、16 ネジ穴、19 壁面電極、21 冷媒路、22 制御基板、23 押さえ板、26 制御電極、27 出力電極、28,29 半導体ブロック、30 バスバーブロック、31 バスバー、32 絶縁体(第1の絶縁体)、33,34 ピン、35,39 絶縁体(第2の絶縁体)、36,37,40,41 挿入電極、38 ダイオード(半導体素子)

Claims (5)

  1.  複数の収納部を構成する格子状の仕切り部と、
     前記複数の収納部に収納された状態で互いに電気的に接続されてパワー半導体回路を構成する複数の回路ブロックとを備え、
     前記複数の回路ブロックは、
     半導体素子と、前記半導体素子を覆う絶縁体と、前記半導体素子に接続され前記絶縁体から引き出された電極とを有する半導体ブロックと、
     前記半導体素子に電力を供給する外部の電力配線が電気的に接続される電力端子と、前記電力配線を固定するためのネジが挿入されるネジ穴とを有する端子台ブロックとを少なくとも含むことを特徴とする半導体装置。
  2.  前記複数の収納部の壁面にそれぞれ設けられ、隣接する前記収納部間で互いに電気的に接続された壁面電極を更に備え、
     前記半導体ブロックが前記収納部に収納された状態で前記半導体ブロックの前記電極が前記壁面電極に接触して電気的に接続され、
     前記端子台ブロックが前記収納部に収納された状態で前記端子台ブロックの前記電力端子が前記壁面電極に接触して電気的に接続されることを特徴する請求項1の半導体装置。
  3.  前記仕切り部の下に配置され、冷媒が通る冷媒路を有する冷却器を更に備え、
     前記半導体ブロックは、前記半導体素子に熱的に接続され前記絶縁体の下面から突出した冷却体を更に有し、
     前記半導体ブロックが前記収納部に収納された状態で前記半導体ブロックの前記冷却体が前記冷媒路に接続されて冷却系を構成することを特徴とする請求項1又は2に記載の半導体装置。
  4.  前記半導体ブロック上に配置され、前記半導体素子を制御する制御基板と、
     前記制御基板を前記半導体ブロックに押さえ付ける押さえ板とを更に備え、
     前記半導体ブロックは、前記絶縁体の上面に配置され、前記半導体素子の制御端子に電気的に接続された制御電極を更に有し、
     前記押さえ板により押さえ付けられた前記制御基板の出力電極が前記制御基板の前記制御電極に接触して電気的に接続されることを特徴とする請求項1~3の何れか1項に記載の半導体装置。
  5.  バスバーと、前記バスバーを覆う第1の絶縁体と、前記バスバーの両端にそれぞれ電気的に接続され前記第1の絶縁体から下に突出した2つのピンとを有する複数のバスバーブロックと、
     前記複数のバスバーブロックにより互いに電気的に接続されてパワー半導体回路を構成する複数の半導体ブロックとを備え、
     各半導体ブロックは、
     半導体素子と、
     前記半導体素子を覆う第2の絶縁体と、
     前記第2の絶縁体の上面に挿入口を持ち、前記半導体素子に電気的に接続された挿入電極とを有し、
     前記バスバーブロックの前記ピンは、前記半導体ブロックの前記挿入電極に挿入されて電気的に接続されることを特徴とする半導体装置。
PCT/JP2012/063655 2012-05-28 2012-05-28 半導体装置 WO2013179374A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
US14/376,943 US9263356B2 (en) 2012-05-28 2012-05-28 Semiconductor device
DE112012006429.1T DE112012006429T5 (de) 2012-05-28 2012-05-28 Halbleitervorrichtung
PCT/JP2012/063655 WO2013179374A1 (ja) 2012-05-28 2012-05-28 半導体装置
JP2014518111A JPWO2013179374A1 (ja) 2012-05-28 2012-05-28 半導体装置
CN201280073601.4A CN104335472A (zh) 2012-05-28 2012-05-28 半导体装置
US14/989,051 US20160118329A1 (en) 2012-05-28 2016-01-06 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2012/063655 WO2013179374A1 (ja) 2012-05-28 2012-05-28 半導体装置

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US14/376,943 A-371-Of-International US9263356B2 (en) 2012-05-28 2012-05-28 Semiconductor device
US14/989,051 Division US20160118329A1 (en) 2012-05-28 2016-01-06 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2013179374A1 true WO2013179374A1 (ja) 2013-12-05

Family

ID=49672628

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/063655 WO2013179374A1 (ja) 2012-05-28 2012-05-28 半導体装置

Country Status (5)

Country Link
US (2) US9263356B2 (ja)
JP (1) JPWO2013179374A1 (ja)
CN (1) CN104335472A (ja)
DE (1) DE112012006429T5 (ja)
WO (1) WO2013179374A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016149838A (ja) * 2015-02-10 2016-08-18 株式会社Ihi 電力変換装置
JP6076439B1 (ja) * 2015-10-27 2017-02-08 三菱電機株式会社 車載電気機器

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7208124B2 (ja) * 2019-09-20 2023-01-18 日立Astemo株式会社 電力変換装置およびモータ一体型電力変換装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4865455A (ja) * 1971-12-17 1973-09-08
JPS57210699A (en) * 1981-06-19 1982-12-24 Denshi Burotsuku Kiki Seizou K Electronic device with block element for electronic circuit

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3424532B2 (ja) * 1997-11-25 2003-07-07 株式会社日立製作所 電力変換装置
JPH11191995A (ja) 1997-12-25 1999-07-13 Nippon Electric Ind Co Ltd Srモータの駆動回路
JPH11238962A (ja) 1998-02-20 1999-08-31 Toshiba Corp 半導体装置の製造方法及び半導体装置
JP3877428B2 (ja) 1998-05-06 2007-02-07 三菱電機株式会社 絶縁ゲート型バイポーラトランジスタモジュールおよび駆動回路付絶縁ゲート型バイポーラトランジスタモジュール
EP1104025B1 (en) * 1999-05-11 2007-12-12 Mitsubishi Denki Kabushiki Kaisha Semiconductor device
JP3813098B2 (ja) * 2002-02-14 2006-08-23 三菱電機株式会社 電力用半導体モジュール
JP2005136278A (ja) 2003-10-31 2005-05-26 Mitsubishi Electric Corp パワー半導体モジュール及びその製造方法
JP4113142B2 (ja) 2004-03-12 2008-07-09 電子ブロック機器製造株式会社 電子装置
JP2006303006A (ja) 2005-04-18 2006-11-02 Yaskawa Electric Corp パワーモジュール
JP3119039U (ja) 2005-10-05 2006-02-16 興夫 荒井 3次元ジグソーパズル式電子回路学習教材用装置
DE102007046969B3 (de) 2007-09-28 2009-04-02 Siemens Ag Elektronische Schaltung aus Teilschaltungen und Verfahren zu deren Herstellung und demgemäßer Umrichter oder Schalter
JP5479703B2 (ja) * 2008-10-07 2014-04-23 株式会社東芝 半導体装置及びその製造方法
DE102009028360B3 (de) * 2009-08-07 2010-12-09 Infineon Technologies Ag Verfahren zur Herstellung einer Schaltungsträgeranordnung und eines Leistungselektronikmoduls mit einer Verankerungsstruktur zur Herstellung einer temperaturwechselstabilen Lötverbindung
JP5629485B2 (ja) 2010-04-09 2014-11-19 トヨタ自動車株式会社 電力変換装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4865455A (ja) * 1971-12-17 1973-09-08
JPS57210699A (en) * 1981-06-19 1982-12-24 Denshi Burotsuku Kiki Seizou K Electronic device with block element for electronic circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016149838A (ja) * 2015-02-10 2016-08-18 株式会社Ihi 電力変換装置
JP6076439B1 (ja) * 2015-10-27 2017-02-08 三菱電機株式会社 車載電気機器

Also Published As

Publication number Publication date
CN104335472A (zh) 2015-02-04
US20150076678A1 (en) 2015-03-19
US20160118329A1 (en) 2016-04-28
JPWO2013179374A1 (ja) 2016-01-14
US9263356B2 (en) 2016-02-16
DE112012006429T5 (de) 2015-02-26

Similar Documents

Publication Publication Date Title
JP3396566B2 (ja) 半導体装置
CN110406349B (zh) 具有布线的电子功率器件的安装组件及其与马达壳体的组装件
US9930782B2 (en) Switching board
KR101642754B1 (ko) 반도체장치
US10306814B2 (en) Heat dissipation in power electronic assemblies
CN105379095A (zh) 多级变流器
WO2013179374A1 (ja) 半導体装置
US7151671B2 (en) Power supply
ES2913790T3 (es) Dispositivo para accionamiento de motor
CN112106455B (zh) 用于车辆的功率转换器装置以及车辆
JP2013507760A (ja) 自動車のための電力モジュール
JP6058353B2 (ja) 半導体装置
KR20020095069A (ko) 회로 장치
WO2015162712A1 (ja) 半導体モジュールおよびそれを用いた電力変換器
US6867972B2 (en) Power component assembly for mechatronic integration of power components
JP2007059902A (ja) 固定装置を備えたパワー半導体モジュール
US10251256B2 (en) Heat dissipating structure
KR102415020B1 (ko) 전력반도체 탑재 구조물
JP2017060292A (ja) 電力変換装置
KR20030063178A (ko) 전기 장치
US11908773B2 (en) Element module
US10103096B2 (en) Semiconductor device
JP7014871B1 (ja) 電力変換装置
KR102063726B1 (ko) 모터 일체형 인버터 패키지 및 이에 적용되는 일체형 인버터
KR102021811B1 (ko) 전기 접속부들을 연결하기 위한 시스템

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12878043

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014518111

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 14376943

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1120120064291

Country of ref document: DE

Ref document number: 112012006429

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12878043

Country of ref document: EP

Kind code of ref document: A1