WO2010109655A1 - 電子線描画装置及び電子線描画方法 - Google Patents

電子線描画装置及び電子線描画方法 Download PDF

Info

Publication number
WO2010109655A1
WO2010109655A1 PCT/JP2009/056325 JP2009056325W WO2010109655A1 WO 2010109655 A1 WO2010109655 A1 WO 2010109655A1 JP 2009056325 W JP2009056325 W JP 2009056325W WO 2010109655 A1 WO2010109655 A1 WO 2010109655A1
Authority
WO
WIPO (PCT)
Prior art keywords
rank
electron beam
pattern
upper limit
waiting time
Prior art date
Application number
PCT/JP2009/056325
Other languages
English (en)
French (fr)
Inventor
山田 章夫
知博 坂崎
安田 洋
Original Assignee
株式会社アドバンテスト
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社アドバンテスト filed Critical 株式会社アドバンテスト
Priority to JP2010500587A priority Critical patent/JP5475635B2/ja
Priority to DE112009003508T priority patent/DE112009003508T5/de
Priority to PCT/JP2009/056325 priority patent/WO2010109655A1/ja
Publication of WO2010109655A1 publication Critical patent/WO2010109655A1/ja
Priority to US13/068,995 priority patent/US8466439B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/30Electron-beam or ion-beam tubes for localised treatment of objects
    • H01J37/317Electron-beam or ion-beam tubes for localised treatment of objects for changing properties of the objects or for applying thin layers thereon, e.g. for ion implantation
    • H01J37/3174Particle-beam lithography, e.g. electron beam lithography
    • H01J37/3175Projection methods, i.e. transfer substantially complete pattern to substrate
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/30Electron-beam or ion-beam tubes for localised treatment of objects
    • H01J37/317Electron-beam or ion-beam tubes for localised treatment of objects for changing properties of the objects or for applying thin layers thereon, e.g. for ion implantation
    • H01J37/3174Particle-beam lithography, e.g. electron beam lithography

Definitions

  • the present invention relates to an electron beam drawing apparatus and an electron beam drawing method, and in particular, it is possible to adjust the electron beam according to the importance of a device pattern formed on a sample and improve the drawing speed while ensuring the drawing accuracy.
  • the present invention relates to an electron beam drawing apparatus and an electron beam drawing method.
  • a variable rectangular opening or a plurality of stencil mask patterns are prepared in a stencil mask, and these are selected by beam deflection and transferred and exposed on a wafer.
  • Patent Document 1 discloses an electron beam exposure apparatus that performs partial batch exposure.
  • a beam is irradiated to a pattern area selected by beam deflection from a plurality of, for example, 100 stencil patterns arranged on a mask, for example, an area of 300 ⁇ 300 ⁇ m, and the beam cross section is formed into a stencil pattern shape.
  • the beam that has been shaped and then passed through the mask is deflected back by a subsequent deflector, reduced to a constant reduction rate determined by the electron optical system, for example, 1/10, and transferred to the sample surface.
  • the stencil pattern on the mask is appropriately prepared according to the device pattern to be exposed, the number of exposure shots required is greatly reduced and the throughput is improved as compared with the case of only the variable rectangular aperture.
  • the deflection position of the electron beam is deflected by a deflector.
  • a signal corresponding to the deflection amount is given to the deflector, a settling waiting time until the electron beam settles at the deflected position is generated.
  • the exposure area is divided into a plurality of subfields, the deflection amount is fixed so that the deflection position by the main deflector is near the center of one subfield, and a voltage corresponding to the exposure data is applied to the subdeflector.
  • a voltage corresponding to the exposure data is applied to the subdeflector.
  • drawing throughput is improved by using partial batch exposure and variable rectangles. Further, it is possible to further improve the throughput by using a plurality of columns at the same time.
  • device patterns have various uses such as transistor gate portions and wiring, and the accuracy required for each device pattern is not always the same. If all device patterns are drawn with the accuracy of a device pattern that requires high accuracy, it is possible to draw with high accuracy as a whole, but it is difficult to improve the processing speed.
  • the present invention has been made in view of the problems of the prior art, and the object is to adjust the shape of the electron beam and the deflection waiting time according to the importance of the device pattern formed on the sample, An electron beam drawing apparatus and an electron beam drawing method capable of drawing with high accuracy are provided.
  • the above-described problems include a storage unit that stores drawing pattern data to which a rank according to accuracy required for a device pattern formed on a sample is added, and divided drawing in which the drawing pattern is divided according to the rank.
  • the electron beam drawing apparatus includes a control unit that draws a device pattern while irradiating an electron beam in accordance with divided drawing pattern data according to the data and a static waiting time according to the rank.
  • the electron beam drawing apparatus further includes a beam shaping unit that shapes at least the electron beam into a rectangular shape or forms an electron beam by partially selecting a predetermined mask pattern, and the divided drawing.
  • the pattern data generation unit determines at least an upper limit value of the long side size of the divided drawing pattern or an upper limit value of the area of the divided drawing pattern based on the rank of the drawing pattern.
  • the drawing pattern is divided into divided drawing patterns according to the upper limit value, and when the electron beam is formed by partially selecting the predetermined mask pattern, the mask pattern is changed based on the rank of the drawing pattern.
  • Time determination unit may determine the settling waiting time in accordance with the deflection amount of movement of the electron beam on the basis of the rank.
  • the divided drawing pattern data generation unit includes an upper limit value storage unit in which the upper limit value is defined for each rank, and the upper limit value storage unit corresponding to the rank
  • the upper limit value is determined by designating an address
  • the static waiting time determination unit includes a waiting time storage unit in which the waiting time is defined for each rank, and the waiting time storage unit corresponding to the rank
  • the static waiting time may be determined by designating an address of the waiting time storage unit corresponding to the deflection movement amount of the electron beam.
  • the drawing pattern data is adjusted according to the rank indicating the importance of the device pattern formed on the sample, and the settling waiting time after deflection is adjusted.
  • For drawing patterns with high importance adjust the upper limit of the area of the drawing pattern to be divided so that it is within the required small value, and set the waiting time after deflection until the position of the electron beam becomes stable The time is adjusted.
  • the upper limit of the area of the drawing pattern to be divided is adjusted to be within a value larger than the upper limit for drawing patterns with high importance, and after deflection
  • the waiting time is adjusted so as to be shorter than the waiting time for a drawing pattern with high importance. In this way, drawing accuracy is given priority over drawing accuracy for drawing patterns with low importance, and drawing accuracy is given priority over drawing time for drawing patterns with high importance.
  • the processing speed can be improved.
  • FIG. 2 is a configuration diagram of one column cell in the exposure apparatus according to FIG. 1. It is a schematic diagram of the column cell control part of the exposure apparatus which concerns on FIG. It is a block block diagram of a drawing pattern adjustment part.
  • FIG. 3 is a diagram (part 1) for explaining division of a drawing pattern according to a rank. It is a figure which shows an example of the data structure of a drawing pattern. It is a figure which shows the structure of an upper limit memory and waiting time definition memory. It is FIG. (2) explaining division
  • an electron beam exposure apparatus will be described as an example of an electron beam drawing apparatus.
  • the rank of the drawing pattern indicating the importance of the device pattern formed on the sample will be described.
  • a description will be given of the division of the drawing pattern according to the rank of the drawing pattern.
  • adjustment of the deflection stabilization waiting time according to the rank of the drawing pattern will be described.
  • an electron beam drawing method will be described.
  • FIG. 1 is a schematic block diagram of a multi-column electron beam exposure apparatus according to this embodiment.
  • the multi-column electron beam exposure apparatus is roughly divided into an electron beam column 10 and a controller 20 that controls the electron beam column 10.
  • the electron beam column 10 is composed of a plurality of equivalent column cells 11, for example, 16 to form an entire column. All the column cells 11 are composed of the same unit described later. Under the column cell 11, for example, a wafer stage 13 on which a 300 mm wafer 12 is mounted is disposed.
  • the control unit 20 includes an electron gun high-voltage power supply 21, a lens power supply 22, a digital control unit 23, a stage drive controller 24, and a stage position sensor 25.
  • the electron gun high-voltage power supply 21 supplies power for driving the electron gun of each column cell 11 in the electron beam column 10.
  • the lens power supply 22 supplies power for driving the electromagnetic lens of each column cell 11 in the electron beam column 10.
  • the digital control unit 23 is an electric circuit that controls the deflection output of each deflector in the column cell 11 and outputs a high-speed deflection output or the like. The number of digital control units 23 corresponding to the number of column cells 11 is prepared.
  • the stage drive controller 24 moves the wafer stage 13 based on the position information from the stage position sensor 25 so that the desired position of the wafer 12 is irradiated with the electron beam.
  • the above-described units 21 to 25 are controlled in an integrated manner by an integrated control system 26 such as a workstation.
  • all the column cells 11 are composed of the same column unit.
  • FIG. 2 is a schematic configuration diagram of each column cell 11 used in the multi-column electron beam exposure apparatus.
  • Each column cell 11 is roughly divided into an exposure unit 100 and a column cell control unit 31 that controls the exposure unit 100.
  • the exposure unit 100 includes an electron beam generation unit 130, a mask deflection unit 140, and a substrate deflection unit 150.
  • the electron beam EB generated from the electron gun 101 is converged by the first electromagnetic lens 102, then passes through the rectangular aperture 103 a of the beam shaping mask 103, and the electron beam EB has a rectangular cross section. To be molded.
  • the electron beam EB is imaged on the exposure mask 110 by the second electromagnetic lens 105 of the mask deflection unit 140. Then, the electron beam EB is deflected to a specific pattern P formed on the exposure mask 110 by the first and second electrostatic deflectors 104 and 106, and the cross-sectional shape thereof is formed into the pattern P shape.
  • the exposure mask 110 is fixed to a mask stage 123 in the electron beam column 10, but the mask stage 123 is movable in a horizontal plane, and the deflection range of the first and second electrostatic deflectors 104 and 106.
  • the pattern P is moved into the beam deflection area by moving the mask stage 123.
  • the third and fourth electromagnetic lenses 108 and 111 arranged above and below the exposure mask 110 play a role of forming an image of the electron beam EB on the substrate by adjusting their current amounts.
  • the electron beam EB that has passed through the exposure mask 110 is returned to the optical axis C by the deflection action of the third and fourth electrostatic deflectors 112 and 113 and then reduced in size by the fifth electromagnetic lens 114.
  • the mask deflection unit 140 is provided with first and second correction coils 107 and 109, which correct beam deflection aberrations generated by the first to fourth electrostatic deflectors 104, 106, 112, and 113. Is done.
  • the electron beam EB passes through the aperture 115 a of the shielding plate 115 constituting the substrate deflecting unit 150 and is projected onto the substrate by the first and second projection electromagnetic lenses 116 and 121.
  • the pattern image of the exposure mask 110 is transferred to the substrate at a predetermined reduction ratio, for example, a reduction ratio of 1/10.
  • the substrate deflecting unit 150 is provided with a fifth electrostatic deflector 119 and an electromagnetic deflector 120, and the electron beam EB is deflected by these deflectors 119 and 120, and the exposure mask is placed at a predetermined position on the substrate. An image of the pattern is projected.
  • the substrate deflection unit 150 is provided with third and fourth correction coils 117 and 118 for correcting the deflection aberration of the electron beam EB on the substrate.
  • the column cell control unit 31 includes an electron gun control unit 202, an electron optical system control unit 203, a mask deflection control unit 204, a mask stage control unit 205, a blanking control unit 206, and a substrate deflection control unit 207.
  • the electron gun control unit 202 controls the electron gun 101 to control the acceleration voltage of the electron beam EB, beam emission conditions, and the like.
  • the electron optical system control unit 203 controls the amount of current to the electromagnetic lenses 102, 105, 108, 111, 114, 116 and 121, and the magnification and focus of the electron optical system in which these electromagnetic lenses are configured. Adjust the position.
  • the blanking control unit 206 controls the voltage applied to the blanking electrode 127 to deflect the electron beam EB generated before the start of exposure onto the shielding plate 115, and before the exposure, the electron beam EB is applied onto the substrate. Is prevented from being irradiated.
  • the substrate deflection control unit 207 controls the applied voltage to the fifth electrostatic deflector 119 and the amount of current to the electromagnetic deflector 120 so that the electron beam EB is deflected to a predetermined position on the substrate. To do.
  • the above-described units 202 to 207 are controlled in an integrated manner by an integrated control system 26 such as a workstation.
  • FIG. 3 is a schematic diagram of the column cell control unit 31 in the multi-column electron beam exposure apparatus.
  • Each column cell 11 has a column cell control unit 31.
  • Each column cell control unit 31 is connected by a bus 34 to an integrated control system 26 that controls the entire multi-column electron beam exposure apparatus.
  • the integrated storage unit 33 stores data necessary for all column cells such as exposure data.
  • the integrated storage unit 33 is also connected to the integrated control system 26 via the bus 34.
  • exposure data of a pattern to be exposed on the wafer 12 placed on the wafer stage 13 is transferred from the integrated storage unit 33 to the column cell storage unit 35 of each column cell control unit 31. Forward to.
  • the transferred exposure data is corrected by the correction unit 36 of each column cell control unit 31, converted into data actually required for the exposure processing by the exposure data conversion unit 37, and assigned to each column cell 11.
  • the same pattern is exposed in the upper exposure area.
  • the correction unit 36 includes a divided drawing pattern data generation unit 36a and a static waiting time determination unit 36b described later.
  • a device pattern is formed on the sample using the drawing apparatus as described above, and various types of device patterns such as gate patterns, wiring patterns, shield patterns, via patterns, power supply line patterns, dummy patterns, etc. Exists. These device patterns play different roles within the device, and the accuracy required for the pattern formation position and size also varies depending on the device pattern.
  • the device characteristics are determined by the position and size of the gate pattern, high drawing accuracy is required.
  • the influence on the device performance is small, so it is not necessary to increase the drawing accuracy.
  • the device pattern is divided by dividing the accuracy required for the device pattern into a certain range between high accuracy and low accuracy.
  • This division is called rank. For example, when the rank is classified into three levels of high rank, medium rank, and low rank, the higher the rank, the higher the required accuracy, and the higher the importance of the device pattern.
  • rank information is used to improve the throughput of the drawing process.
  • Factors that make it difficult to improve throughput include a small drawing area per shot and a long waiting time after beam deflection. Therefore, in order to improve the throughput, the drawing area for one shot may be increased. However, in that case, there is a risk that the accuracy may decrease. That is, if the drawing area is increased, the amount of current increases, and electrons are diffused by the Coulomb effect, making it difficult to draw a desired pattern.
  • the throughput can be improved as a whole, but there is a possibility that the accuracy is lowered because the position of the electron beam is irradiated in an unstable state.
  • the device pattern having a low rank does not have high required accuracy, and even if there is some error in the drawing position, the influence as a device is small. Therefore, a process for improving the throughput is performed for a device pattern having a low rank.
  • the ratio of low-rank device patterns in the devices to be created depends on each device, but it is considered that about 30% exists. Therefore, it is possible to improve the throughput while ensuring the necessary accuracy as a whole only by performing a treatment for improving the throughput for the low-rank device pattern.
  • FIG. 4 is a diagram showing a divided drawing pattern data generation unit 36a that generates an exposure beam condition depending on the rank of the drawing pattern.
  • the divided drawing pattern data generation unit 36a includes a parameter selection unit 42 and a pattern division unit 41 as its block configuration, and includes an upper limit value memory 43 in which an upper limit value such as an area necessary for dividing a drawing pattern is stored.
  • the parameter selection unit 42 calculates an upper limit value corresponding to the rank information of each drawing pattern and outputs it to the pattern division unit 41.
  • the pattern dividing unit 41 inputs a drawing pattern and an upper limit value for pattern division, and generates a divided drawing pattern.
  • the drawing pattern defines information necessary for drawing, such as the drawing start position of the pattern to be drawn, the size of the pattern, and the rank indicating the importance of the pattern, and is stored in the drawing pattern memory 45.
  • FIG. 5 is a diagram showing an example of a drawing pattern corresponding to the device pattern formed on the sample.
  • the pattern 51 is designated as high rank
  • the pattern 52 is designated as medium rank
  • the pattern 53 is designated as low rank.
  • Such drawing pattern data is stored in the drawing pattern memory 45.
  • the drawing pattern 61 as shown in FIG. 6A has a drawing position coordinate value (X1, Y1), and is defined as a pattern of Lx in the x direction and Ly in the y direction starting from that position.
  • FIG. 6B is a diagram illustrating an example of the data structure of the drawing pattern in FIG. This data structure includes rank data in addition to drawing position data.
  • the drawing pattern data is divided into possible sizes of the variable rectangular beam.
  • (1) regulation by the upper limit of the long side of the rectangle, (2) regulation by the upper limit of the area of the rectangle, and (3) the length of the long side of the rectangle and the area of the rectangle The following three types of regulations are targeted. It is assumed that the ranks of the drawing patterns are classified into three levels of high rank, middle rank, and low rank.
  • the drawing pattern is divided so that the length of the long side of the rectangle is equal to or less than SL (H).
  • the longer of Sx1 and Sy1 is set to SL (H) or less.
  • the medium-rank drawing pattern 52 it is divided into drawing patterns so that the length of the long side of the rectangle is equal to or less than SL (M).
  • the longer one of Sx2 and Sy2 is set to be equal to or less than SL (M).
  • the longer one of Sx3 and Sy3 is set to SL (L) or less.
  • FIG. 7A is a diagram illustrating an example of the data configuration of the upper limit value memory 43.
  • an upper limit value corresponding to the rank information is defined in the storage area indicated by the address corresponding to the rank information of the drawing pattern. For example, in the case of a high rank, it corresponds to the address HL of the upper limit memory, and SL (H) is defined in the area designated by the address HL.
  • the parameter selection unit 42 extracts the upper limit value corresponding to the rank. Based on the extracted upper limit value, the pattern dividing unit 41 divides the drawing pattern to generate new drawing pattern data.
  • the amount of current can be defined by such a rule based on the upper limit of the length of the long side.
  • the processing speed is improved by increasing the upper limit value
  • the upper limit value is specified to be small to reduce the amount of current. The effect is reduced and drawing is possible with high accuracy.
  • the drawing pattern is divided so that the rectangular area is SA (H) or less.
  • SA (H) the drawing pattern is divided so that the rectangular area is SA (H) or less.
  • Sx1 ⁇ Sy1 is set to be equal to or less than SA (H).
  • the drawing pattern is divided so that the rectangular area is SA (M) or less.
  • Sx2 ⁇ Sy2 is set to be equal to or less than SA (M).
  • Sx3 ⁇ Sy3 is set to be equal to or less than SA (L).
  • the upper limit value of the area is stored in the upper limit value memory 43, and an upper limit value is acquired by designating an address corresponding to the rank information.
  • the area upper limit value SA (H) is defined in the area specified by the address HA corresponding to the address HA of the upper limit value memory.
  • the pattern dividing unit 41 inputs the area upper limit value determined by the parameter selection unit 42 and the drawing pattern acquired from the drawing pattern memory 45, and divides the drawing pattern corresponding to the shape of one shot beam according to the rank information. To do.
  • Sx1 and Sy1 are set such that Sx1 ⁇ Sy1 is equal to or less than SA (H). At this time, it is desirable that the ratio of Sx1 and Sy1 be approximately the same.
  • the amount of current can be specified by such an upper limit of area. Therefore, in the case of a low-rank drawing pattern, the upper limit value of the area is specified to increase the processing speed, and in the case of a high-rank drawing pattern, the upper limit value of the area is specified to be small, and the current amount is reduced. It is possible to reduce the influence of the Coulomb effect and to draw with high accuracy.
  • FIG. 8A shows a case in which the lengths of the long side and the short side of the rectangle are greatly different, and is a case of an elongated pattern.
  • factors that reduce the accuracy of the pattern include the amount of current and the ratio of the length of the long side to the short side of the drawing pattern.
  • the pattern may be divided according to the upper limit of the area.
  • the ratio of the length of the long side to the short side is large, that is, in the case of an elongated pattern, the accuracy of the pattern may be lowered even if the area is small.
  • the pattern is further divided by the upper limit value of the long side (for example, the upper limit value at the high rank is set to 1 ⁇ m).
  • FIGS. 8A to 8C are divided as shown in FIGS. 8D to 8F according to the condition of the upper limit value of the long side.
  • the patterns divided as shown in FIGS. 8D to 8F satisfy both the upper limit value of the area and the upper limit value of the long side.
  • FIG. 9 is a flowchart of the process of dividing the drawing pattern on condition that the upper limit of the long side of the rectangle and the upper limit of the area of the rectangle.
  • step S11 initial setting is performed.
  • the upper limit area parameter SA (rank) and the long side size upper limit parameter SL (rank) are set in the upper limit memory.
  • drawing pattern data is input from the drawing pattern memory 45 to the pattern dividing unit 41 and the parameter selecting unit 42.
  • the drawing pattern data includes information such as a drawing start position and size of a pattern defined to form a device pattern, and a rank indicating the importance of the pattern.
  • step S13 an address corresponding to the rank information of the drawing pattern added to the drawing pattern data acquired in step S12 is designated, and the upper limit memory is accessed.
  • step S14 area upper limit parameters (SA (H), SA (M), SA (L)) corresponding to the rank information are acquired.
  • SA (H), SA (M), SA (L) area upper limit parameters corresponding to the rank information are acquired.
  • the upper limit value defined in the area indicated by the address of the upper limit value memory accessed in step S13 is acquired.
  • the drawing pattern data is divided by applying the area upper limit parameter.
  • Sx1 and Sy1 are determined so that Sx1 ⁇ Sy1 is equal to or less than SA (H).
  • SA SA
  • a plurality of division patterns satisfying the area upper limit value are conceivable.
  • the division size is defined only by the area upper limit value, it is preferable that the ratio of the long side and the short side be approximately the same.
  • it in order to define the upper limit value of the long side in a later step, it may be divided into elongated patterns.
  • step S16 the long side size upper limit parameters (SL (H), SL (M), SL (L)) corresponding to the rank information are acquired.
  • the upper limit value defined in the area indicated by the address of the upper limit value memory 43 accessed in step S13 is extracted.
  • the drawing pattern data is divided by further applying the long side size upper limit parameter to the drawing pattern data divided by the area upper limit.
  • step S18 drawing is performed according to the exposure conditions generated in step S17.
  • step S19 it is determined whether or not drawing has been completed for all drawing patterns. If completed, the process ends. If drawing has not been completed, the process returns to step S12. Continue.
  • the drawing pattern memory 45 may store data in which the drawing pattern is divided in advance so that drawing with a variable rectangular beam is possible without dividing the drawing pattern by the pattern dividing unit. In this case, drawing is performed according to the data stored in the drawing pattern memory 45.
  • FIG. 10A shows an example of a drawing pattern, and shows an example in which a high-rank drawing pattern 72 and a low-rank drawing pattern 71 exist.
  • FIG. 10B shows an example of a striped stencil mask 73.
  • the drawing pattern is a case where both the high-rank pattern 72 and the low-rank pattern 71 are elongated patterns, and can be formed into the pattern by using a stencil mask. Since the low-rank pattern 71 does not require accuracy, the beam size can be increased.
  • the selection range is enlarged so that many stencil masks are included (indicated by the left inclined line in FIG. 10B), and the range of the pattern to be drawn at once To widen.
  • the portion of the left inclined line in the pattern 71 of FIG. 10A is drawn at a time.
  • the high-rank pattern 72 requires accuracy, the beam size cannot be increased. Therefore, as shown in the beam cross section 75 in FIG. 10B, the selection range is made small (indicated by the right slant line in FIG. 10B), and the drawing pattern is divided finely and drawn.
  • the right inclined line portion of the pattern 72 in FIG. 10A is drawn by the selected stencil mask.
  • the beam size is determined according to the rank, and a part of the stencil mask is selected according to the size.
  • the stencil mask to be selected and the upper limit values in the x and y directions of the stencil mask are defined according to the rank.
  • FIG. 11 shows a static curve of the electron beam after deflecting the electron beam.
  • the horizontal axis indicates time
  • the vertical axis indicates the amount of change in beam position.
  • the electron beam drawing apparatus after drawing an electron beam at a predetermined position for drawing, the electron beam is deflected to the next shot position to change the beam position. For example, when the beam position is deflected using an octupole deflector, the voltage applied to each of the eight electrodes is determined to determine the beam movement direction and amount.
  • FIG. 11 is a graph showing how the amount of change in beam position after a deflection voltage is applied to one electrode is settled.
  • FIG. 12 is a block diagram of the static waiting time determination unit 36b.
  • the static waiting time determining unit 36 b includes a shot-to-shot maximum change amount extracting unit 76 and a waiting time definition memory 78.
  • the inter-shot maximum variation extraction unit 76 inputs deflection data to be output to each deflector (deflection electrode) stored in the drawing pattern memory 45, and whenever the deflection output changes, that is, between shots, The amount of change that changes to the maximum is extracted.
  • the deflection data output to each deflector is the deflection data set for each of the deflectors, for example, when each deflector is composed of eight electrodes.
  • the static waiting time determination unit 36 b extracts the drawing pattern rank information input from the drawing pattern memory 45 and selects a storage area corresponding to the rank in the waiting time definition memory 78. Further, the maximum change amount between shots for the drawing pattern is extracted, the value (the deflection movement amount of the electron beam) is addressed, and the waiting time is extracted from the storage area corresponding to the rank.
  • the deflection movement amount extracted by the shot-to-shot maximum change amount extraction unit 76 is Dm
  • the storage area corresponding to the rank is the area 2.
  • the value Tw corresponding to the address Dm in the storage area 2 is the waiting time.
  • Fig. 7 (b) shows an example of the data structure of the waiting time definition memory.
  • the static waiting time corresponding to the ranks is extracted by addressing the deflection movement amount for each area. Can do.
  • the deflection movement amount is Dm
  • the static waiting time corresponding to the rank can be easily extracted, such as 30 ns when the rank is low, 70 ns when the rank is medium, and 100 ns when the rank is high.
  • FIG. 13 is a flowchart for explaining a drawing method by the electron beam drawing apparatus according to the present embodiment.
  • step S21 the drawing pattern data to which the rank information corresponding to the accuracy required for the drawing pattern is added is acquired.
  • the upper limit value of the size of the divided drawing pattern when the drawing pattern is divided is acquired based on the rank information acquired in step S21.
  • the upper limit value defines the upper limit value of the long side of the rectangle and the upper limit value of the area of the rectangle.
  • the upper limit value of the selected stencil mask range is defined. ing.
  • the upper limit value is extracted by designating an address corresponding to the rank information in an upper limit value memory in which an upper limit value corresponding to the rank is defined in advance.
  • a divided drawing pattern that is equal to or less than the upper limit value acquired in step S22 is determined.
  • the upper limit value is the upper limit value of the area of the variable rectangle
  • the value is smaller than the upper limit value of the area, and the ratio between the long side and the short side of the rectangle is approximately the same.
  • a settling waiting time after deflecting the electron beam is determined based on the rank information.
  • the static waiting time is stored in advance in the waiting time definition memory in the same manner as the upper limit value. By specifying an address corresponding to the rank information in this waiting time definition memory, a static waiting time corresponding to the rank is extracted.
  • a device pattern is generated by irradiating the historical material with an electron beam according to the divided drawing pattern and the static waiting time.
  • the pattern is divided according to the rank of the drawing pattern, and the deflection stabilization waiting time is set according to the rank of the drawing pattern. Adjustments are being made. For example, when the rank of the drawing pattern is high, it is required to draw with high accuracy. Therefore, the drawing pattern is divided into small patterns and irradiated with an electron beam. Also, the waiting time for stabilization after the deflection is adjusted so as to wait until a sufficient time for the electron beam to stabilize. On the other hand, when the rank of the drawing pattern is low, high-precision drawing is not required.
  • the drawing pattern is divided into large patterns and irradiated with an electron beam, so that the settling waiting time after deflection is also irradiated when moving to the irradiation position even before the electron beam is stabilized. I try to shorten the waiting time. As a result, it is possible to generate a device pattern with sufficient accuracy as a whole at high speed.
  • the present invention is a patent application related to the results of the commissioned research of the national government (2008 New Energy and Industrial Technology Development Organization “Mask Design / Drawing / Inspection Optimization Technology Development” commissioned research, industrial technology Patent application subject to the application of Article 19 of the Strengthening Law).

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Analytical Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electron Beam Exposure (AREA)

Abstract

【課題】デバイスパターンの重要度に応じて電子線の形状や偏向静定待ち時間を調整し、高速かつ高精度に描画することが可能な電子線描画装置を提供すること。 【解決手段】電子線描画装置は、デバイスパターンに要求される精度に応じたランクが付加された描画パターンのデータを格納する記憶部と、ランクに応じて、分割描画パターンのデータを生成する描画パターン調整部と、静定待ち時間をランクに応じて決定する静定待ち時間調整部と、分割描画パターンのデータ及び静定待ち時間に従って、電子ビームを照射させながらデバイスパターンを描画する制御部とを有する。描画パターン調整部は、ランクを基に、分割描画パターンの長辺サイズの上限値又は分割描画パターンの面積の上限値を決定して上限値に応じて描画パターンを分割描画パターンに分割する。

Description

電子線描画装置及び電子線描画方法
 本発明は、電子線描画装置及び電子線描画方法に関し、特に、試料に形成されるデバイスパターンの重要度に応じて電子ビームを調整し、描画精度を確保しながら描画速度を向上させることが可能な電子線描画装置及び電子線描画方法に関する。
電子線描画装置では、スループットの向上を図るために、ステンシルマスクに可変矩形開口又は複数のステンシルマスクパターンを用意し、ビーム偏向によりそれらを選択してウエハに転写露光している。
 このような描画装置として、例えば特許文献1には部分一括露光をする電子ビーム露光装置が開示されている。部分一括露光では、マスク上に配置した複数個、例えば100個のステンシルパターンからビーム偏向により選択した一つのパターン領域、例えば300×300μmの領域にビームを照射し、ビーム断面をステンシルパターンの形状に成形し、さらにマスクを通過したビームを後段の偏向器で偏向振り戻し、電子光学系で決まる一定の縮小率、例えば1/10に縮小し、試料面に転写する。露光するデバイスパターンに応じてマスク上のステンシルパターンを適切に用意すれば、可変矩形開口だけの場合より、必要な露光ショット数が大幅に減少し、スループットが向上する。
 さらに、このようなコラム一つ一つの大きさを小さくしたもの(以下、コラムセルと呼ぶ)を複数個集め、ウエハ上に並べて並列して露光処理するマルチコラム電子ビーム露光装置が提案されている(非特許文献2参照)。各コラムセルはシングルコラムの電子ビーム露光装置のコラムと同等であるが、マルチコラム全体では並列して処理するため、コラム数倍の露光スループットの増加が可能である。
 露光をする際には、偏向器により電子ビームの偏向位置を偏向させる。このとき、偏向器に偏向量に対応する信号を与えるため、偏向される位置において電子ビームが整定するまでの整定待ち時間が発生する。
 通常、露光領域は複数のサブフィールドに分割され、主偏向器による偏向位置が1つのサブフィールドの中心付近になるように偏向量を固定し、副偏向器に露光データに対応する電圧を印加して、そのサブフィールド内のパターンを描画する。このようにして、整定待ち時間のかかる主偏向器の偏向回数を減らし、高速に露光するようにしている。
 整定待ち時間を短縮する技術として、例えば、特許文献3には、主偏向器の偏向において、主偏向データと実際に主偏向器に印加されている電圧との差分を検出し、この差分をフィードバック偏向器に印加することにより、見かけ上の整定待ち時間を約3μsに短縮することが記載されている。
 上記したように、部分一括露光や可変矩形を利用することにより、描画のスループットが向上する。また、複数のコラムを同時に使用することにより、さらにスループットの向上を図ることが可能である。
 また、部分一括露光や可変矩形を利用して照射するビームの形状を大きくすることによって、電子ビーム偏向後の静定待ち時間があっても全体的な処理のスループットを向上させることは可能である。
 しかし、ビームの形状を大きくすればするほどクーロン効果によりビーム内の電子が散乱し、高精度に描画することが困難となる。そのため、精度が要求される描画パターンに対してはビームの形状を小さくして描画を行わなければならず、処理速度の向上を図ることが困難となる。
 また、デバイスパターンはトランジスタのゲート部分や配線等、様々な用途があり、それぞれのデバイスパターンに要求される精度は一様に同じとは限らない。すべてのデバイスパターンに対して、精度が要求されるデバイスパターンの精度で描画すれば、全体として高精度に描画することが可能となるが、逆に処理速度の向上を図ることは困難となる。
特開2004-88071号公報 T.Haraguchi et.al. J.Vac.Sci.Technol, B22(2004)985 特開2004-72123号公報
 本発明は、かかる従来技術の課題に鑑みなされたものであり、目的は、試料上に形成されるデバイスパターンの重要度に応じて電子線の形状や偏向静定待ち時間を調整し、高速かつ高精度に描画することが可能な電子線描画装置及び電子線描画方法を提供することである。
 上記した課題は、試料に形成されるデバイスパターンに要求される精度に応じたランクが付加された描画パターンのデータを格納する記憶部と、前記ランクに応じて、前記描画パターンを分割した分割描画パターンのデータを生成する分割描画パターンデータ生成部と、電子ビームが偏向された後の当該電子ビーム照射位置の静定待ち時間を前記ランクに応じて決定する静定待ち時間決定部と、前記ランクに応じた分割描画パターンのデータ及び前記ランクに応じた静定待ち時間に従って、電子ビームを照射させながらデバイスパターンを描画する制御部とを有することを特徴とする電子線描画装置により解決する。
 この形態に係る電子線描画装置において、更に、少なくとも前記電子ビームを矩形に成形するか、又は、所定のマスクパターンを部分的に選択して電子ビームを成形するビーム成形部を備え、前記分割描画パターンデータ生成部は、前記電子ビームを矩形に成形するときには、前記描画パターンのランクを基に、少なくとも前記分割描画パターンの長辺サイズの上限値又は前記分割描画パターンの面積の上限値を決定して当該上限値に応じて前記描画パターンを分割描画パターンに分割し、前記所定のマスクパターンを部分的に選択して電子ビームを成形するときには、前記描画パターンのランクを基に、前記マスクパターンを部分照射する範囲の上限値を決定して当該上限値に応じて前記マスクパターンの使用範囲を決定し、前記静定待ち時間決定部は、前記ランクを基に電子ビームの偏向移動量に応じた静定待ち時間を決定するようにしてもよい。
 また、この形態に係る電子線描画装置において、前記分割描画パターンデータ生成部は、前記ランク毎に前記上限値が定義された上限値記憶部を備え、前記ランクに対応した前記上限値記憶部のアドレスを指定して前記上限値を決定し、前記静定待ち時間決定部は、前記ランク毎に前記待ち時間が定義された待ち時間記憶部を備え、前記ランクに対応した前記待ち時間記憶部の記憶領域において、電子ビームの偏向移動量に対応した前記待ち時間記憶部のアドレスを指定して前記静定待ち時間を決定するようにしてもよい。
 本発明では、試料に形成されるデバイスバターンの重要度を示すランクに応じて、描画パターンのデータを調整するとともに、偏向後の静定待ち時間を調整するようにしている。重要度が高い描画パターンに対しては分割される描画パターンの面積の上限値を所要の小さな値以内になるように調整し、かつ、偏向後の待ち時間を電子線の位置が安定するまでの時間になるように調整している。また、重要度が低い描画パターンに対しては、分割される描画パターンの面積の上限値を重要度が高い描画パターンに対する上限値よりも大きな値以内になるように調整し、かつ、偏向後の待ち時間を重要度が高い描画パターンに対する待ち時間よりも短くなるように調整している。このように、重要度の低い描画パターンに対しては描画精度よりも描画時間を優先させ、重要度の高い描画パターンに対しては描画時間よりも描画精度を優先させることにより、パターン精度を確保しながら処理速度を向上させることが可能となる。
本発明に係るマルチコラム電子ビーム露光装置の構成図である。 図1に係る露光装置における1つのコラムセルの構成図である。 図1に係る露光装置のコラムセル制御部の模式図である。 描画パターン調整部のブロック構成図である。 ランクに応じた描画パターンの分割を説明する図(その1)である。 描画パターンのデータ構造の一例を示す図である。 上限値メモリ及び待ち時間定義メモリの構成を示す図である。 ランクに応じた描画パターンの分割を説明する図(その2)である。 描画パターンの分割処理を示すフローチャートである。 ランクに応じたマスクの選択を説明する図である。 偏向静定待ち時間を説明する図である。 偏向静定待ち時間調整部のブロック構成図である。 電子線描画処理の一例を示すフローチャートである。
 以下、本発明の実施の形態について、図面を参照して説明する。
 はじめに、電子線描画装置の一例として、電子ビーム露光装置の構成について説明する。次に、試料に形成されるデバイスパターンの重要度を示す描画パターンのランクについて説明する。次に、描画パターンのランクに応じた描画パターンの分割について説明する。次に、描画パターンのランクに応じた偏向静定待ち時間の調整について説明する。最後に、電子線描画方法について説明する。
 (電子ビーム露光装置の構成)
 図1は、本実施形態に係るマルチコラム電子ビーム露光装置の概略構成図である。
マルチコラム電子ビーム露光装置は、電子ビームコラム10と電子ビームコラム10を制御する制御部20に大別される。このうち、電子ビームコラム10は、同等なコラムセル11が複数、例えば16集まって、全体のコラムが構成されている。すべてのコラムセル11は後述する同じユニットで構成される。コラムセル11の下には、例えば300mmウエハ12を搭載したウエハステージ13が配置されている。
 一方、制御部20は、電子銃高圧電源21、レンズ電源22、デジタル制御部23、ステージ駆動コントローラ24及びステージ位置センサ25を有する。これらのうち、電子銃高圧電源21は電子ビームコラム10内の各コラムセル11の電子銃を駆動させるための電源を供給する。レンズ電源22は電子ビームコラム10内の各コラムセル11の電磁レンズを駆動させるための電源を供給する。デジタル制御部23は、コラムセル11内の各偏向器の偏向出力をコントロールする電気回路であり、ハイスピードの偏向出力などを出力する。デジタル制御部23はコラムセル11の数に対応する分だけ用意される。
 ステージ駆動コントローラ24は、ステージ位置センサ25からの位置情報を基に、ウエハ12の所望の位置に電子ビームが照射されるようにウエハステージ13を移動させる。上記の各部21~25は、ワークステーション等の統合制御系26によって統合的に制御される。
 上述したマルチコラム電子ビーム露光装置では、すべてのコラムセル11は同じコラムユニットで構成されている。
 図2は、マルチコラム電子ビーム露光装置に使用される各コラムセル11の概略構成図である。
 各コラムセル11は、露光部100と、露光部100を制御するコラムセル制御部31とに大別される。このうち、露光部100は、電子ビーム生成部130、マスク偏向部140及び基板偏向部150によって構成される。
 電子ビーム生成部130では、電子銃101から生成した電子ビームEBが第1電磁レンズ102で収束作用を受けた後、ビーム成形用マスク103の矩形アパーチャ103aを透過し、電子ビームEBの断面が矩形に成形される。
 その後、電子ビームEBは、マスク偏向部140の第2電磁レンズ105によって露光マスク110上に結像される。そして、電子ビームEBは、第1、第2静電偏向器104、106により、露光マスク110に形成された特定のパターンPに偏向され、その断面形状がパターンPの形状に成形される。
 なお、露光マスク110は電子ビームコラム10内のマスクステージ123に固定されるが、そのマスクステージ123は水平面内において移動可能であって、第1、第2静電偏向器104、106の偏向範囲(ビーム偏向領域)を超える部分にあるパターンPを使用する場合、マスクステージ123を移動することにより、そのパターンPをビーム偏向領域内に移動させる。
 露光マスク110の上下に配された第3、第4電磁レンズ108、111は、それらの電流量を調節することにより、電子ビームEBを基板上で結像させる役割を担う。
 露光マスク110を通った電子ビームEBは、第3、第4静電偏向器112、113の偏向作用によって光軸Cに振り戻された後、第5電磁レンズ114によってそのサイズが縮小される。
 マスク偏向部140には、第1、第2補正コイル107、109が設けられており、それらにより、第1~第4静電偏向器104、106、112、113で発生するビーム偏向収差が補正される。
 その後、電子ビームEBは、基板偏向部150を構成する遮蔽板115のアパーチャ115aを通過し、第1、第2投影用電磁レンズ116、121によって基板上に投影される。これにより、露光マスク110のパターンの像が、所定の縮小率、例えば1/10の縮小率で基板に転写されることになる。
 基板偏向部150には、第5静電偏向器119と電磁偏向器120とが設けられており、これらの偏向器119、120によって電子ビームEBが偏向され、基板の所定の位置に露光マスクのパターンの像が投影される。
 更に、基板偏向部150には、基板上における電子ビームEBの偏向収差を補正するための第3、第4補正コイル117、118が設けられる。
 一方、コラムセル制御部31は、電子銃制御部202、電子光学系制御部203、マスク偏向制御部204、マスクステージ制御部205、ブランキング制御部206及び基板偏向制御部207を有する。これらのうち、電子銃制御部202は電子銃101を制御して、電子ビームEBの加速電圧やビーム放射条件等を制御する。また、電子光学系制御部203は、電磁レンズ102、105、108、111、114、116及び121への電流量等を制御して、これらの電磁レンズが構成される電子光学系の倍率や焦点位置等を調節する。ブランキング制御部206は、ブランキング電極127への印加電圧を制御することにより、露光開始前から発生している電子ビームEBを遮蔽板115上に偏向し、露光前に基板上に電子ビームEBが照射されるのを防ぐ。
 基板偏向制御部207は、第5静電偏向器119への印加電圧と、電磁偏向器120への電流量を制御することにより、基板の所定の位置上に電子ビームEBが偏向されるようにする。上記の各部202~207は、ワークステーション等の統合制御系26によって統合的に制御される。
 図3は、マルチコラム型電子ビーム露光装置におけるコラムセル制御部31の模式図である。コラムセル制御部31はコラムセル11のそれぞれが有している。各コラムセル制御部31はマルチコラム型電子ビーム露光装置の全体を制御する統合制御系26とバス34で接続される。また、統合記憶部33には、露光データ等すべてのコラムセルで必要となるデータが格納されている。統合記憶部33も統合制御系26とバス34で接続されている。
 このように構成されたマルチコラム型電子ビーム露光装置において、ウエハステージ13に載置したウエハ12上に露光するパターンの露光データを統合記憶部33から各コラムセル制御部31のコラムセル記憶部35に転送する。転送された露光データは、各コラムセル制御部31の補正部36において補正され、露光データ変換部37で実際に露光処理に必要なデータに変換されて、各コラムセル11に割り当てられたウエハ12上の露光領域で同一のパターンが露光される。補正部36は、後述する分割描画パターンデータ生成部36a及び静定待ち時間決定部36bを備えている。
 (描画パターンのランク)
 上記したような描画装置を用いて試料にデバイスパターンが形成されるが、このデバイスパターンには様々な種類、例えば、ゲートパターン、配線パターン、シールドパターン、ビアパターン、電源ラインパターン、ダミーパターン等が存在する。これらのデバイスパターンはデバイス内で果たす役割が異なり、パターンの形成位置やサイズに対して要求される精度もデバイスパターンによって異なる。
 例えば、ゲートパターンはそのパターンの位置やサイズによってデバイスの特性が決定されるため、高い描画精度が要求される。これに対し、電源ラインパターンやダミーパターンなどは形成される位置やサイズに設計値とのずれが多少あっても、デバイスの性能に与える影響は小さいため、描画精度を高くする必要はない。
 このように、デバイスパターンに要求される精度を高い精度から低い精度の間を一定の範囲毎に区分してデバイスパターンを分割する。この区分をランクと呼ぶ。例えば、ランクを高ランク、中ランク、低ランクの3段階に分類すると、高ランクになるほど要求される精度が高く、そのデバイスパターンの重要度が高いことを示している。描画処理のスループットの向上にこのようなランク情報を活用する。
 スループットの向上を困難にしている要因として、1ショットの描画面積が小さいこと、及びビーム偏向後の待ち時間が長いことがあげられる。従って、スループットの向上のためには、1ショットの描画面積を大きくすればよい。しかし、その場合は精度が低下してしまうおそれがある。すなわち、描画面積を大きくすると電流量が大きくなり、クーロン効果によって電子が拡散して、所望のパターンに描画することが困難になるためである。
 また、偏向後の待ち時間を短くすれば全体としてスループットを向上させることができるが、電子ビームの位置が不安定な状態で照射することになるため、精度が低下してしまうおそれがある。
 ランクが高いデバイスパターンについては、精度が最優先されるため、上記したスループット向上のための処置を行うことはできない。一方、ランクが低いデバイスパターンについては、要求精度が高くはなく、描画位置等に多少の誤差があってもデバイスとしての影響が小さい。そこで、ランクが低いデバイスパターンに対して、スループット向上の処置を行うようにする。
 なお、作成するデバイスにおける低ランクのデバイスパターンの比率は、それぞれのデバイスにも依存するが、30%程度は存在すると考えられている。従って、低ランクのデバイスパターンに対してスループット向上の処置を行うだけでも、全体として必要な精度を確保しながらスループットを向上させることが可能となる。
 (描画パターンの分割)
 図4は、描画パターンのランクに依存した露光ビーム条件を生成する分割描画パターンデータ生成部36aを示す図である。分割描画パターンデータ生成部36aは、そのブロック構成としてパラメータ選択部42とパターン分割部41を有し、描画パターンの分割に必要な面積等の上限値が格納された上限値メモリ43を備えている。
パラメータ選択部42は、各描画パターンのランク情報に応じた上限値を算出し、パターン分割部41に出力する。
 パターン分割部41は、描画パターン及びパターン分割のための上限値を入力し、分割描画パターンを生成する。
 描画パターンは描画するパターンの描画開始位置、パターンのサイズ、及びパターンの重要度を示すランク等の描画に必要な情報が定義されており、描画パターンメモリ45に格納されている。
 図5は、試料に形成されるデバイスパターンに対応した描画パターンの一例を示した図である。図5(a)において、パターン51が高ランク、パターン52が中ランク、パターン53が低ランクに指定されているものとする。このような描画パターンのデータが描画パターンメモリ45に格納されている。例えば、図6(a)に示すような描画パターン61は、描画位置の座標値が(X1,Y1)であり、その位置を起点としてx方向にLx、y方向にLyのパターンとして定義される。図6(b)は、図6(a)の描画パターンのデータ構造の一例を示した図である。このデータ構造には、描画位置等のデータの他に、ランクのデータが含まれている。
 可変矩形ビームを照射してデバイスパターンを形成する場合、可変矩形ビームで照射できる大きさに限度があるため、メモリに格納された描画パターンを一度の可変矩形ビームのショットで描画することができない場合がある。そこで、描画パターンデータを可変矩形ビームの可能な大きさに分割する。この分割の方法として、ここでは、(1)矩形の長辺の長さの上限による規定、(2)矩形の面積の上限による規定、及び(3)矩形の長辺の長さ及び矩形の面積の上限による規定、の3種類の規定を対象とする。なお、描画パターンのランクは、高ランク、中ランク、低ランクの3つのレベルに分類されているものとする。
 (1)矩形の長辺の長さの上限による規定
 描画パターンのランクが高ランク、中ランク、低ランクのときの矩形の長辺の長さの上限値をそれぞれ、SL(H)、SL(M)、SL(L)とする。これらの上限値は、SL(H)<SL(M)<SL(L)の関係を有する。
 高ランクの描画パターンの場合は、矩形の長辺の長さをSL(H)以下にするように描画パターンを分割する。図5(b)のパターン51では、Sx1とSy1のどちらか長い方がSL(H)以下になるようにする。
 同様に、中ランクの描画パターン52の場合は、矩形の長辺の長さをSL(M)以下にするように描画パターンに分割する。図52(b)のパターン52では、Sx2とSy2のどちらか長い方がSL(M)以下になるようにする。図52(b)の低ランクの描画パターン53の場合も同様に、Sx3とSy3のどちらか長い方がSL(L)以下になるようにする。
 このような上限値(SL(H)、SL(M)、SL(L))は、上限値メモリ43に格納されている。図7(a)は、上限値メモリ43のデータ構成の一例を示す図である。図7(a)に示すように、上限値メモリ43は、描画パターンのランク情報に対応したアドレスが示す記憶領域に、そのランク情報に対応する上限値が定義されている。例えば、高ランクの場合には上限値メモリのアドレスHLに対応し、そのアドレスHLの指定する領域にはSL(H)が定義されている。
 このように上限値メモリ43にランクに応じたアドレスを指定することにより、パラメータ選択部42はそのランクに応じた上限値を抽出する。抽出された上限値に基づいて、パターン分割部41において、描画パターンを分割して、新たな描画パターンデータを生成する。
 このような長辺の長さの上限による規定によって、電流量を規定することができる。すなわち、低ランクの描画パターンの場合は、上限値を大きくすることにより処理速度の向上を図り、高ランクの描画パターンの場合は、上限値を小さく規定して電流量を少なくしたクーロン効果などの影響を小さくし、高精度に描画可能なようにしている。
 (2)矩形の面積の上限による規定
 描画パターンのランクが高ランク、中ランク、低ランクのとき、矩形の面積の上限値をそれぞれ、SA(H)、SA(M)、SA(L)とする。これらの上限値は、SA(H)<SA(M)<SA(L)の関係を有する。
 高ランクの描画パターンの場合は、矩形の面積をSA(H)以下にするように描画パターンを分割する。図5(b)のパターン51では、Sx1×Sy1がSA(H)以下になるようにする。
 同様に、中ランクの描画パターンの場合は、矩形の面積をSA(M)以下にするように描画パターンを分割する。図5(b)のパターン52では、Sx2×Sy2がSA(M)以下になるようにする。低ランクの描画パターン53の場合も同様に、Sx3×Sy3がSA(L)以下になるようにする。
 面積の上限値も長辺の上限値と同様に、上限値メモリ43に格納されており、ランク情報に対応したアドレスを指定して上限値を取得する。例えば、高ランクの場合には、上限値メモリのアドレスHAに対応し、そのアドレスHAで指定される領域に面積上限値SA(H)が定義されている。
パターン分割部41は、パラメータ選択部42によって決定された面積上限値と描画パターンメモリ45から取得した描画パターンを入力して、ランク情報に応じた1ショットのビームの形状に対応する描画パターンに分割する。
 なお、高ランクの場合は、Sx1×Sy1がSA(H)以下になるようなSx1及びSy1にするが、このとき、Sx1とSy1の比率は同程度になるようにすることが望ましい。
 このような面積の上限による規定によって、電流量を規定することができる。従って、低ランクの描画パターンの場合は面積の上限値を大きく規定して処理速度の向上を図り、高ランクの描画パターンの場合には面積の上限値を小さく規定し、電流量を少なくしてクーロン効果などの影響を小さくし高精度に描画することが可能になる。
 (3)矩形の長辺の上限及び矩形の面積の上限による規定
 面積の上限値で規定する場合、高ランクになるほど電流量が小さいほうが望ましいため、上限値は小さく設定される。例えば、その値が0.5μm2とする。この条件を満たす分割描画パターンとしては、図8に示すように種々考えられる。図8(a)は矩形の長辺と短辺の長さが大きく異なる場合であり、細長いパターンの場合である。このパターンは面積上限値の規定を満たしてはいるが、実際にこのパターンで照射するときには、長辺方向にパターンを接続する際にパターンのつなぎ部分にずれが生じやすい。
 このように、パターンの精度を低下させる要因としては、電流量の大きさ及び描画パターンの長辺と短辺の長さの比率があげられる。
 電流量を問題にするときには面積の上限値によってパターンを分割すればよい。しかし、長辺と短辺の長さの比率が大きい場合、すなわち、細長いパターンの場合には面積が小さい場合であってもパターンの精度が低下するおそれがある。
 そこで、面積の上限値、及び、長辺の上限値の両規定を使用して高精度な描画が可能な描画パターンに分割する。
 まず、面積の上限値(例えば、高ランクのときの上限値0.5μm2)でパターンを分割した結果、図8(a)~(c)のようになったものとする。この段階では、図8(b)も図8(c)も面積の上限値の条件を満たしている。
 次に、面積の上限値によって分割されたパターンに対して、長辺の上限値(例えば、高ランクのときの上限値を1μmとする)でさらにパターンを分割する。図8(a)~(c)は長辺の上限値の条件によってそれぞれ図8(d)~(f)のように分割される。この図8(d)~(f)のように分割されたパターンは、面積の上限値及び長辺の上限値を共に満たしている。
 図9は、矩形の長辺の上限及び矩形の面積の上限を条件として描画パターンを分割する処理のフローチャートである。
 まず、ステップS11で、初期設定を行う。初期設定では、上限値メモリに面積上限のパラメータSA(rank)と長辺サイズ上限のパラメータSL(rank)を設定する。
 次のステップS12では、パターン分割部41及びパラメータ選択部42に描画パターンメモリ45から描画パターンのデータを入力する。描画パターンデータは、デバイスパターンを形成するように定義されたパターンの描画開始位置、サイズや、そのパターンの重要度を示すランク等の情報が含まれている。
 次のステップS13では、ステップS12で取得した描画パターンのデータに付加された描画パターンのランク情報に対応したアドレスを指定して、上限値メモリにアクセスする。
 次のステップS14では、ランク情報に応じた面積上限パラメータ(SA(H),SA(M),SA(L))を取得する。ステップS13でアクセスした上限値メモリのアドレスが示す領域に定義された上限値を取得する。
 次のステップS15では、面積上限パラメータを適用して、描画パターンデータを分割する。デバイスパターンのランクが高いほど、一度に描画する面積は小さくしている。例えば、図5(b)に示すような描画パターン51の場合、Sx1×Sy1がSA(H)以下になるようにSx1及びSy1を決定する。面積上限値を満たす分割パターンは複数考えられるが、面積上限値だけで分割サイズを規定する場合は、長辺と短辺の比率が同程度であることが好ましい。ただし、本処理では、後のステップで長辺の上限値を規定するため、細長のパターンに分割するようにしてもよい。
 次のステップS16では、ランク情報に応じた長辺サイズ上限パラメータ(SL(H)、SL(M)、SL(L))を取得する。ステップS13でアクセスした上限値メモリ43のアドレスが示す領域に定義された上限値を抽出する。
 次のステップS17では、面積上限で分割した描画パターンデータに対してさらに長辺サイズ上限パラメータを適用して、描画パターンデータの分割を行う。
 次のステップS18では、ステップS17で生成された露光条件によって描画を行う。
 次のステップS19では、すべての描画パターンに対して描画が終了したか否かを判定し、終了していれば本処理は終了し、描画が終了していなければ、ステップS12に戻り、本処理を継続する。
 なお、上記した描画パターンの分割をパターン分割部で行うことなく、予め可変矩形ビームによる描画が可能なように描画パターンが分割されたデータを描画パターンメモリ45に格納するようにしてもよい。この場合には、描画パターンメモリ45に格納されているデータに従って、描画を行う。
 次に、ステンシルマスクが用意された部分一括露光における描画パターンのランクに応じた描画処理について説明する。
 図10(a)は、描画パターンの一例を示した図であり、高ランクの描画パターン72と低ランクの描画パターン71が存在する例を示している。また、図10(b)はストライプ状のステンシルマスク73の一例を示している。描画パターンは高ランクのパターン72も低ランクのパターン71もともに細長のパターンであり、ステンシルマスクを使用することによってそのパターンに形成することができる場合を示している。低ランクのパターン71では精度が要求されていないため、ビームの大きさを大きくすることができる。図10(b)のビーム断面74に示すように、ステンシルマスクが多く含まれるように選択範囲を大きくとり(図10(b)では左傾斜線で示している)、一度に描画するパターンの範囲を広くする。選択されたステンシルマスクにより図10(a)のパターン71のうち左傾斜線の部分が一度に描画される。一方、高ランクのパターン72では精度が要求されるため、ビームの大きさを大きくすることができない。そこで、図10(b)のビーム断面75に示すように、選択範囲を小さくとり(図10(b)では右傾斜線で示している)、描画パターンを細かく分割して描画するようにする。選択されたステンシルマスクにより図10(a)のパターン72のうち右傾斜線部分が描画される。
 この場合も可変矩形の場合と同様に、ランクに応じたビームのサイズを決定し、そのサイズに応じてステンシルマスクの一部を選択する。例えば、選択するステンシルマスク及びそのステンシルマスクのx方向、y方向の上限値をランクに応じて規定しておく。
 (偏向静定待ち時間の調整)
 次に、ランク依存の偏向静定待ち時間選択について説明する。
 図11は、電子ビームを偏向した後の電子ビームの静定曲線を示している。図11の横軸は時間を示し、縦軸はビーム位置の変化量を示している。電子ビーム描画装置では、所定の位置に電子ビームをショットして描画した後、次のショット位置まで電子ビームを偏向させビーム位置を変化させている。例えば、8極子の偏向器を用いてビーム位置を偏向させるときは、8つの電極のそれぞれに印加する電圧を決定してビームの移動方向及び移動量を決定している。図11は一つの電極について偏向電圧が印加された後のビーム位置の変化量が静定する様子を示したグラフである。高精度が要求されるデバイスパターンを描画する場合には、図11の静定曲線において、ビーム位置の変化量が安定するまで、例えば時間t2まで待つ必要がある。一方、安定するまでに時間はかかるものの、時間t1のように早い時間のときであっても次のショット位置付近まで移動している。よって、精度が要求されていないパターンに対しては、安定する前に描画を開始しても問題はない。この偏向静定待ち時間もデバイスパターンのランクに応じて調整する。
 静定待ち時間の決定は、主偏向、副偏向や可変矩形ビームを形成するとき等、電子ビームが偏向される場合に行われる。図12は、静定待ち時間決定部36bのブロック構成図を示している。
 静定待ち時間決定部36bは、ショット間最大変化量抽出部76と待ち時間定義メモリ78を備えている。
 ショット間最大変化量抽出部76は、描画パターンメモリ45に格納されている各偏向器(偏向電極)に出力する偏向データを入力し、偏向出力が変化する毎に、つまり、ショット間毎に、最大に変化する変化量を抽出する。各偏向器に出力する偏向データは、例えば一つの偏向器が8つの電極から構成されている場合は、その一つ一つに設定される偏向データである。
 静定待ち時間決定部36bは、描画パターンメモリ45から入力した描画パターンのランク情報を抽出し、待ち時間定義メモリ78のうちのランクに応じた記憶領域を選択する。さらに、その描画パターンに対するショット間の最大変化量を抽出し、その値(電子ビームの偏向移動量)をアドレス指定して、ランクに応じた記憶領域から待ち時間を抽出する。
 例えば、図12ではショット間最大変化量抽出部76で抽出した偏向移動量がDmであって、ランクに対応する記憶領域が領域2であったとする。この場合、記憶領域2のアドレスDmに対応する値Twが待ち時間となる。
 図7(b)に待ち時間定義メモリのデータ構成の一例を示す。
 図7(b)に示すように、ランクに応じた記憶領域が用意されており、それぞれの領域に対して偏向移動量をアドレス指定することにより、ランクに対応した静定待ち時間を抽出することができる。例えば、偏向移動量がDmの場合、低ランクのときは30ns、中ランクのときは70ns、高ランクのときは100nsというようにランクに応じた静定待ち時間を容易に抽出することができる。
 (電子線描画方法の説明)
 次に、上記した電子線描画装置における電子線描画方法について説明する。
 図13は、本実施形態に係る電子線描画装置による描画方法を説明するためのフローチャートである。
 まず、ステップS21で、描画パターンに要求される精度に応じたランク情報が付加された描画パターンのデータを取得する。
 次のステップS22では、ステップS21で取得したランク情報に基づいて、描画パターンを分割するときの分割描画パターンのサイズの上限値を取得する。この上限値には可変矩形の場合には矩形の長辺サイズの上限値及び矩形の面積の上限値が規定され、部分一括露光の場合には選択されるステンシルマスクの範囲の上限値が規定されている。また、上限値は予めランクに応じた上限値が規定された上限値メモリに、ランク情報に対応するアドレスを指定することによって抽出する。
 次のステップS23では、ステップS22で取得した上限値以下になるような分割描画パターンを決定する。例えば、上限値が可変矩形の面積の上限値の場合は、面積の上限値よりも小さい値で、かつ、矩形の長辺と短辺の長さの比率が同程度になるようにする。
次のステップS24では、ランク情報に基づいて、電子ビームを偏向した後の静定待ち時間を決定する。静定待ち時間も上限値と同様に、予め待ち時間定義メモリに格納されている。この待ち時間定義メモリにランク情報に対応するアドレスを指定することによって、ランクに応じた静定待ち時間を抽出する。
 次のステップS25では、分割描画パターン及び静定待ち時間に従って電子ビームを史料上に照射してデバイスパターンを生成する。
 以上説明したように、本実施形態の電子線描画装置及び電子線描画方法では、描画パターンのランクに応じてパターンの分割を行い、また、描画パターンのランクに応じて、偏向静定待ち時間の調整を行っている。例えば、描画パターンのランクが高い場合は、高い精度で描画されることが要求されるため、描画パターンを小さなパターンに分割して電子線を照射するようにしている。また、偏向後の静定待ち時間も電子ビームが安定するのに十分な時間まで待つように調整している。一方、描画パターンのランクが低い場合は、精度の高い描画は要求されていない。そのため、描画パターンを大きなパターンに分割して電子線を照射するようにし、偏向後の静定待ち時間も電子ビームが安定する前であっても照射位置に移動している段階で照射されるように待ち時間を短くするようにしている。これにより、全体的に十分な精度のデバイスパターンの生成を高速に実施することが可能となる。
 なお、本発明は、国等の委託研究の成果に係る特許出願(平成20年度独立行政法人新エネルギー・産業技術総合開発機構「マスク設計・描画・検査総合最適化技術開発」委託研究、産業技術力強化法第19条の適用を受ける特許出願)である。

                                                                              

Claims (5)

  1.  試料に形成されるデバイスパターンに要求される精度に応じたランクが付加された描画パターンのデータを格納する記憶部と、
     前記ランクに応じて、前記描画パターンを分割した分割描画パターンのデータを生成する分割描画パターンデータ生成部と、
     電子ビームが偏向された後の当該電子ビーム照射位置の静定待ち時間を前記ランクに応じて決定する静定待ち時間決定部と、
     前記ランクに応じた分割描画パターンのデータ及び前記ランクに応じた静定待ち時間に従って、電子ビームを照射させながらデバイスパターンを描画する制御部とを有することを特徴とする電子線描画装置。
  2.  更に、少なくとも前記電子ビームを矩形に成形するか、又は、所定のマスクパターンを部分的に選択して電子ビームを成形するビーム成形部を備え、
     前記分割描画パターンデータ生成部は、前記電子ビームを矩形に成形するときには、前記描画パターンのランクを基に、少なくとも前記分割描画パターンの長辺サイズの上限値又は前記分割描画パターンの面積の上限値を決定して当該上限値に応じて前記描画パターンを分割描画パターンに分割し、前記所定のマスクパターンを部分的に選択して電子ビームを成形するときには、前記描画パターンのランクを基に、前記マスクパターンを部分照射する範囲の上限値を決定して当該上限値に応じて前記マスクパターンの使用範囲を決定し、
     前記静定待ち時間決定部は、前記ランクを基に電子ビームの偏向移動量に応じた静定待ち時間を決定することを特徴とする請求項1に記載の電子線描画装置。
  3.  前記分割描画パターンデータ生成部は、前記ランク毎に前記上限値が定義された上限値記憶部を備え、前記ランクに対応した前記上限値記憶部のアドレスを指定して前記上限値を決定し、
     前記静定待ち時間決定部は、前記ランク毎に前記待ち時間が定義された待ち時間記憶部を備え、前記ランクに対応した前記待ち時間記憶部の記憶領域において、電子ビームの偏向移動量に対応した前記待ち時間記憶部のアドレスを指定して前記静定待ち時間を決定することを特徴とする請求項2に記載の電子線描画装置。
  4. 前記ランクは、所定の範囲の精度毎に低ランクから高ランクに複数に区分され、当該ランクが低くなるほど前記上限値は大きな値となり、前記ランクが低くなるほど前記静定待ち時間が短くなることを特徴とする請求項3に記載の電子線描画装置。
  5.  請求項1から4のいずれか一項に記載の電子線描画装置を用いる電子線描画方法であって、
     試料に形成されるデバイスパターンに要求される精度に応じたランクが付加された描画パターンのデータを取得するステップと、
     前記ランクに基づいて、前記描画パターンを分割した分割描画パターンを生成するときに使用する分割描画パターンのサイズの上限値を取得するステップと、
     前記上限値を満たす分割描画パターンのデータを生成するステップと、
     前記ランクに基づいて、電子ビームを偏向した後の静定待ち時間を決定するステップと、
     前記分割描画パターンのデータ及び前記静定待ち時間に従って電子ビームを試料上に照射するステップと、
    を含むことを特徴とする電子線描画方法。
                                                                                  
PCT/JP2009/056325 2009-03-27 2009-03-27 電子線描画装置及び電子線描画方法 WO2010109655A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2010500587A JP5475635B2 (ja) 2009-03-27 2009-03-27 電子線描画装置及び電子線描画方法
DE112009003508T DE112009003508T5 (de) 2009-03-27 2009-03-27 Elektronenstrahl-Lithographiegerät und Elektronenstrahl-Lithographieverfahren
PCT/JP2009/056325 WO2010109655A1 (ja) 2009-03-27 2009-03-27 電子線描画装置及び電子線描画方法
US13/068,995 US8466439B2 (en) 2009-03-27 2011-05-25 Electron beam lithography apparatus and electron beam lithography method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2009/056325 WO2010109655A1 (ja) 2009-03-27 2009-03-27 電子線描画装置及び電子線描画方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/068,995 Continuation US8466439B2 (en) 2009-03-27 2011-05-25 Electron beam lithography apparatus and electron beam lithography method

Publications (1)

Publication Number Publication Date
WO2010109655A1 true WO2010109655A1 (ja) 2010-09-30

Family

ID=42780364

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/056325 WO2010109655A1 (ja) 2009-03-27 2009-03-27 電子線描画装置及び電子線描画方法

Country Status (4)

Country Link
US (1) US8466439B2 (ja)
JP (1) JP5475635B2 (ja)
DE (1) DE112009003508T5 (ja)
WO (1) WO2010109655A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010109655A1 (ja) * 2009-03-27 2010-09-30 株式会社アドバンテスト 電子線描画装置及び電子線描画方法
JP2013201239A (ja) * 2012-03-23 2013-10-03 Toshiba Corp 描画パターン形成方法、描画データ生成方法および描画データ生成装置
US11276546B2 (en) * 2017-03-16 2022-03-15 Nikon Corporation Charged particle beam optical system, exposure apparatus, exposure method and device manufacturing method

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02299221A (ja) * 1989-05-15 1990-12-11 Matsushita Electron Corp 荷電ビーム描画方法
JPH0471218A (ja) * 1990-07-11 1992-03-05 Jeol Ltd 荷電粒子ビーム描画装置
JP2000277417A (ja) * 1999-03-25 2000-10-06 Canon Inc 荷電粒子線露光装置及び該装置を用いたデバイス製造方法
JP2003077821A (ja) * 2001-09-06 2003-03-14 Toshiba Corp パターン描画方法と露光用マスクの製造方法
JP2008277540A (ja) * 2007-04-27 2008-11-13 Toshiba Corp 描画データ生成方法、荷電粒子ビーム描画システム、半導体装置の製造方法、及び描画方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2880350B2 (ja) * 1992-06-01 1999-04-05 株式会社日立製作所 電子線描画装置、及び、電子線描画方法
JP3982913B2 (ja) 1998-07-17 2007-09-26 株式会社アドバンテスト 荷電粒子ビーム露光装置
JP4664552B2 (ja) 2001-09-28 2011-04-06 株式会社東芝 可変成型ビーム型パターン描画装置
JP4327497B2 (ja) 2002-06-26 2009-09-09 株式会社アドバンテスト 電子ビーム露光装置、電子ビーム露光方法、半導体素子製造方法、マスク、及びマスク製造方法
US7002164B2 (en) * 2003-01-08 2006-02-21 Intel Corporation Source multiplexing in lithography
JP3738393B2 (ja) 2003-09-29 2006-01-25 富士通株式会社 電子ビーム露光装置の操作方法
JP2007043078A (ja) * 2005-07-04 2007-02-15 Nuflare Technology Inc 描画装置及び描画方法
JP4908099B2 (ja) * 2006-07-31 2012-04-04 株式会社東芝 荷電粒子線照射方法および半導体装置の製造方法
JP4843425B2 (ja) * 2006-09-06 2011-12-21 エルピーダメモリ株式会社 可変成形型電子ビーム描画装置
US7824828B2 (en) * 2007-02-22 2010-11-02 Cadence Design Systems, Inc. Method and system for improvement of dose correction for particle beam writers
WO2010109655A1 (ja) * 2009-03-27 2010-09-30 株式会社アドバンテスト 電子線描画装置及び電子線描画方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02299221A (ja) * 1989-05-15 1990-12-11 Matsushita Electron Corp 荷電ビーム描画方法
JPH0471218A (ja) * 1990-07-11 1992-03-05 Jeol Ltd 荷電粒子ビーム描画装置
JP2000277417A (ja) * 1999-03-25 2000-10-06 Canon Inc 荷電粒子線露光装置及び該装置を用いたデバイス製造方法
JP2003077821A (ja) * 2001-09-06 2003-03-14 Toshiba Corp パターン描画方法と露光用マスクの製造方法
JP2008277540A (ja) * 2007-04-27 2008-11-13 Toshiba Corp 描画データ生成方法、荷電粒子ビーム描画システム、半導体装置の製造方法、及び描画方法

Also Published As

Publication number Publication date
JPWO2010109655A1 (ja) 2012-09-27
DE112009003508T5 (de) 2012-05-31
JP5475635B2 (ja) 2014-04-16
US20110226967A1 (en) 2011-09-22
US8466439B2 (en) 2013-06-18

Similar Documents

Publication Publication Date Title
US8466440B2 (en) Charged particle beam drawing apparatus and control method thereof
US9082588B2 (en) Multi charged particle beam writing apparatus and multi charged particle beam writing method
US9299535B2 (en) Multi charged particle beam writing apparatus
KR101453805B1 (ko) 하전 입자빔 묘화 장치 및 하전 입자빔 묘화 방법
US20140061499A1 (en) Charged particle beam pattern writing method and charged particle beam writing apparatus
JP6577787B2 (ja) マルチ荷電粒子ビーム描画装置及びマルチ荷電粒子ビーム描画方法
JP4398342B2 (ja) 荷電ビーム描画装置及び描画方法
JP2006278492A (ja) 電子ビーム露光装置及び電子ビーム露光方法
JP5576332B2 (ja) 電子ビーム露光装置及び電子ビーム露光方法
JP5607413B2 (ja) 荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法
JP2014107401A (ja) 描画装置、それを用いた物品の製造方法
JP5475635B2 (ja) 電子線描画装置及び電子線描画方法
US9082586B2 (en) Cathode operating temperature adjusting method, and writing apparatus
US9006691B2 (en) Charged particle beam writing apparatus and charged particle beam writing method using a generated frame that surrounds a first data processing block
JP5408652B2 (ja) 荷電粒子ビーム描画方法および装置
US20180342366A1 (en) Charged particle beam writing method and charged particle beam writing apparatus
KR100952026B1 (ko) 전자 빔 묘화 장치 및 전자 빔 묘화 방법
JP2007123384A (ja) 描画方法及び描画装置
JP5350784B2 (ja) 電子ビーム露光装置及び電子ビーム露光方法
US9281161B2 (en) Electron beam writing apparatus and electron beam writing method
JP7468795B1 (ja) マルチ荷電粒子ビーム描画装置
JP6039970B2 (ja) セトリング時間の設定方法、荷電粒子ビーム描画方法、および荷電粒子ビーム描画装置
JP7480917B1 (ja) マルチ荷電粒子ビーム描画装置
US12046447B2 (en) Multi-charged-particle-beam writing method, multi-charged-particle-beam writing apparatus, and computer-readable recording medium
WO2024154184A1 (ja) マルチ荷電粒子ビーム描画装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2010500587

Country of ref document: JP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09842269

Country of ref document: EP

Kind code of ref document: A1

122 Ep: pct application non-entry in european phase

Ref document number: 09842269

Country of ref document: EP

Kind code of ref document: A1