WO2007138771A1 - 半導体装置、電子部品モジュールおよび半導体装置の製造方法 - Google Patents

半導体装置、電子部品モジュールおよび半導体装置の製造方法 Download PDF

Info

Publication number
WO2007138771A1
WO2007138771A1 PCT/JP2007/054407 JP2007054407W WO2007138771A1 WO 2007138771 A1 WO2007138771 A1 WO 2007138771A1 JP 2007054407 W JP2007054407 W JP 2007054407W WO 2007138771 A1 WO2007138771 A1 WO 2007138771A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor element
solder
hole
semiconductor device
main surface
Prior art date
Application number
PCT/JP2007/054407
Other languages
English (en)
French (fr)
Inventor
Hideo Nakagoshi
Original Assignee
Murata Manufacturing Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co., Ltd. filed Critical Murata Manufacturing Co., Ltd.
Priority to CN2007800188057A priority Critical patent/CN101449373B/zh
Priority to JP2008517793A priority patent/JPWO2007138771A1/ja
Priority to EP07737921A priority patent/EP2023387A4/en
Publication of WO2007138771A1 publication Critical patent/WO2007138771A1/ja
Priority to US12/277,360 priority patent/US7928559B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05666Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Definitions

  • the present invention relates to a semiconductor device, an electronic component module including the semiconductor device, and a method for manufacturing the semiconductor device, and particularly relates to an improvement for improving heat dissipation of a semiconductor element included in the semiconductor device.
  • Patent Document 1 A semiconductor device provided with heat dissipating means that is of interest to the present invention is described, for example, in Japanese Unexamined Patent Publication No. 2001-284503 (Patent Document 1).
  • Patent Document 1 describes a configuration in which a heat dissipation member is provided in relation to a semiconductor element mounted on a main surface of a wiring board via a conductor bump.
  • the heat dissipating member is composed of a flat plate-like portion and a convex portion and a force provided at the central portion thereof.
  • the semiconductor element is provided with a through hole in a direction substantially perpendicular to the main surface thereof, and the heat radiation member has a convex portion inserted into the through hole and a flat plate portion formed on the main surface of the semiconductor element. It is arranged in a state extending along the surface and acts to dissipate heat generated in the semiconductor element.
  • Patent Document 1 exhibits good heat dissipation by positioning a part of the heat dissipation member, that is, the convex portion, inside the semiconductor element itself that generates heat. Attention is paid to the point.
  • the problem described in Patent Document 1 has the following problems to be solved.
  • the semiconductor element is provided with a through hole for inserting the convex portion of the heat dissipation member. Since this through-hole portion cannot be used as a space for arranging circuit elements to be provided in the semiconductor element, it is a useless space in terms of circuit element arrangement. As a result, the miniaturization of the semiconductor element is hindered, and accordingly, the semiconductor element Therefore, miniaturization of a semiconductor device including the electronic component module including the semiconductor device is hindered.
  • Patent Document 1 Japanese Patent Laid-Open No. 2001-284503
  • an object of the present invention is to provide a semiconductor device, an electronic component module including the semiconductor device, and a method for manufacturing the semiconductor device that can solve the above-described problems.
  • a semiconductor device includes a semiconductor element and a heat radiating plate made of metal disposed along the first main surface of the semiconductor element.
  • the semiconductor element is defined by a non-penetrating hole having an opening located on the first main surface side, and the non-penetrating hole is filled with a conductive material.
  • a heat dissipation path formed by the above is provided, and the heat dissipation plate is bonded to the semiconductor element through the conductive material.
  • the conductive material is preferably made of solder.
  • a second opposite to the first main surface of the semiconductor element is provided.
  • the bottom surface of the non-through hole is preferably defined by the conductor film.
  • the present invention is also directed to an electronic component module that includes the semiconductor device according to the present invention described above and includes a wiring board on which a cavity is formed.
  • the electronic component module according to the present invention is characterized in that the semiconductor device is accommodated in the cavity with the heat radiating plate facing outward.
  • the present invention is also directed to a method for manufacturing a semiconductor device.
  • the method of manufacturing a semiconductor device according to the present invention is characterized by having the following configuration.
  • a semiconductor element having a non-through hole with an opening located on the first main surface side is prepared, and the non-through hole is filled to form a heat dissipation path.
  • Solder as the conductive material is prepared, and a heat sink made of metal to be arranged along the first main surface of the semiconductor element is prepared.
  • the heat sink is disposed along the first main surface of the semiconductor element, and the molten solder is not penetrated while the solder is interposed between the first main surface of the semiconductor element and the heat sink. In this way, a process of forming a heat dissipation path in which the non-through holes are filled with solder is formed, and the heat dissipation plate is joined to the semiconductor element via the solder.
  • the conductive material filled therein is, for example, a fluid material such as molten solder, conductive paste, or conductive adhesive. Even if one is used, it can remain in the hole where the conductive material will not flow out. Therefore, a fluid conductive material such as the above-described molten solder can be used without any problem.
  • a fluid material can be used as the conductive material. Force to introduce heat into the non-through hole, thereby forming a heat dissipation path that fills the non-through hole with solder and bringing the heat sink to the semiconductor element via solder S it can. Therefore, as in the technique described in Patent Document 1 described above, when a convex portion is formed in advance in the heat dissipation member and the convex portion is inserted into the through hole of the semiconductor element, a complicated process is unnecessary, which is high. A semiconductor device can be manufactured with productivity. In addition, as a heat sink that does not need to have protrusions formed in advance, a simple flat plate can be used, so that it can be manufactured at a lower cost than the heat dissipating member described in Patent Document 1. can do.
  • the molten solder is introduced into the non-through hole.
  • the phenomenon of wetting by the metal film acts, so that solder can be introduced into the holes quickly and with high filling properties.
  • an arbitrary number of heat radiation paths can be provided at an arbitrary location in the semiconductor element as long as the circuit arrangement in the semiconductor element is not hindered. Therefore, if the heat dissipation path is positioned close to the heat generating part in the semiconductor element, a higher heat dissipation effect can be exhibited. In addition, if a heat dissipation path is provided at a location where circuit arrangement in the semiconductor element is not originally required, it is possible to avoid increasing the size of the semiconductor element due to the formation of a heat dissipation path.
  • the heat radiating plate is joined to the semiconductor element via the conductive material constituting the heat radiating path provided in the semiconductor element.
  • the heat radiating path exhibits the anchor effect. Because it works, it is possible to increase the bonding strength of the heat sink to the semiconductor element.
  • the semiconductor device when solder is used as the conductive material, high thermal conductivity can be obtained and heat dissipation can be improved.
  • a solder with a high melting point that does not contain a resin component even if the semiconductor element generates heat, a highly reliable bonding state between the semiconductor element and the heat sink that does not cause a change in the bonding state over time. Obtainable.
  • the conductor film when the conductor film is provided on the second main surface of the semiconductor element and the bottom surface of the non-through hole is defined by the conductor film, the conductor film, the heat dissipation The path and the heat sink can be used as a grounding path. As a result, the impedance can be reduced, and the characteristics of the semiconductor device and the electronic component module including the semiconductor device can be improved. As a result, high frequency response is facilitated.
  • FIG. 1 is a cross-sectional view showing an electronic component module 2 including a semiconductor device 1 according to an embodiment of the present invention.
  • FIG. 2 is an enlarged cross-sectional view showing a part A in FIG.
  • FIG. 3 is a view corresponding to FIG. 2 for explaining the method for manufacturing the electronic component module 2 described with reference to FIGS. 1 and 2.
  • FIG. 4 is a view corresponding to FIG. 2 or FIG. 3 for explaining another manufacturing method of the electronic component module 2 described with reference to FIGS. 1 and 2.
  • FIG. 1 is a cross-sectional view showing an electronic component module 2 including a semiconductor device 1 according to an embodiment of the present invention.
  • FIG. 2 is an enlarged cross-sectional view of a portion A in FIG.
  • the electronic component module 2 includes a wiring board 3.
  • the wiring board 3 has a multilayer structure in which a plurality of ceramic layers or organic material layers are laminated, and inside thereof, a plurality of internal conductor films 4 and several via-hole conductors 5 are formed. Yes. Passive elements such as inductors, capacitors and resistors are formed by the wiring conductors including the internal conductor film 4 and the via-hole conductor 5.
  • the semiconductor device 1 On the lower surface side of the wiring board 3, a cavity 11 is formed. In the cavity 11, the semiconductor device 1 is accommodated.
  • the semiconductor device 1 includes a semiconductor element 12 and a heat sink 14 disposed along the first main surface 13 of the semiconductor element 12, and is accommodated in the cavity 11 with the heat sink 14 facing outward. Is done.
  • the heat radiating plate 14 is a simple flat plate and is made of a metal having a relatively high thermal conductivity such as a Ni_Co_Fe alloy, a Ni_Fe alloy, a Ni_Cr_Fe alloy, a Cr_Fe alloy, a Cr_Ni alloy, Cu, and A1.
  • the heat sink 14 is preferably as thin as possible within the processable range.
  • the semiconductor element 12 is defined by a non-through hole 16 having an opening 15 located on the first main surface 13 side, and formed by filling the non-through hole 16 with a conductive material 17.
  • Several heat dissipation paths 18 are provided. Further, the aforementioned heat sink 14 is joined to the semiconductor element 12 via the conductive material 17.
  • the above-mentioned conductive material 17 is made of, for example, solder, conductive paste, or conductive adhesive. Although constituted, it is particularly preferably constituted by solder. As will become clear from the description of the manufacturing method described later, the conductive material 17 is made up of portions and holes located in the non-through holes 16.
  • the non-penetrating hole 16 is made non-penetrating by the bottom surface being defined by the conductor film 20.
  • the under bump metal 22 is formed on the above-described conductor film 20, and the conductor bump 21 is formed thereon.
  • solder As a material of the conductor bump 21, for example, a force S that can use solder, Au, conductive resin, or the like, particularly preferably, solder is used.
  • the conductor bump 21 is composed of solder
  • the under bump metal 22 is composed of, for example, a Ti film formed on the conductor film 20 and a Ni film formed thereon.
  • solder As an example, Sn3. 5Ag solder (melting point 221) is used as the solder constituting the conductor bump 21.
  • a metal film 23 is formed on the inner surface of the non-through hole 16 and the first main surface 13 in the semiconductor element 12.
  • the conductive material 17 described above is applied in contact with the metal film 23.
  • a protective film 24 is formed so as to cover the second main surface 19 side of the semiconductor element 12.
  • the semiconductor device 1 including the semiconductor element 12 and the heat sink 14 is accommodated in the cavity 11 of the wiring board 3 and formed on the bottom surface of the cavity 11 via the conductor bump 21. It is melt bonded to the conductor film 25.
  • the conductor film 25 is electrically connected to the via-hole conductor 5.
  • the electronic component module 2 configured as described above is mounted on the mother board 10 as described above. As shown in phantom lines in FIG. A body membrane 26 is formed. When the electronic component module 2 is mounted on the mother board 10, the heat sink 14 is bonded to the conductor film 26 via the solder 27 over the entire surface.
  • solder '27 for example, Sn3AgO.5Cu (melting point, 219 ° C) or SnO.7Cu (melting point, 227 ° C) is used.
  • the heat generated in the semiconductor element 12 is transmitted to the heat radiating plate 14 through the heat radiating path 18 and further radiated to the mother board 10 through the solder 27 and the conductor film 26. At this time, by disposing the heat dissipation path 18 close to the heat generating portion in the semiconductor element 12, a higher heat dissipation effect can be exhibited.
  • the heat dissipation path 18 also has a conductive function, grounding in a circuit composed of a plurality of conductor films 20 formed on the second main surface 19 of the semiconductor element 12 is performed. Since it can be taken in a short distance via the heat dissipation path 18 and the heat dissipation plate 14, the impedance of the grounding path can be reduced. Therefore, the characteristics of the semiconductor device 1 and the electronic component module 2 can be improved, and high frequency response is facilitated.
  • the heat radiation path 18 can be provided at a place where circuit arrangement in the semiconductor element 12 is not originally required, it is possible to prevent the semiconductor element 12 from being enlarged due to the provision of the heat radiation path 18. .
  • the heat dissipation path 18 can exert an anchor effect, the bonding strength of the heat dissipation plate 14 to the semiconductor element 12 is increased, and as a result, the reliability of the bonding of the electronic component module 2 to the mother board 10 is improved. Can be improved.
  • a wiring board 3, a surface mount component 7, and a metal cover 8 as shown in FIG. 1 are prepared, and a semiconductor element 12 is prepared.
  • an under bump metal 22 for example, a thickness of 0.2 ⁇ m OTill, and its A Ni film with a thickness of 5. O xm is formed on top, and further, a conductor bump 21 made of, for example, Sn3.5 Ag solder is formed on the under bump metal 22, and also made of, for example, SiO.
  • a protective film 24 is formed.
  • the non-through hole 16 is formed by etching.
  • the hole 16 is generally a hole having a circular cross section with a radial dimension of about 60 ⁇ , but the size and cross section of the hole 16 are not particularly limited.
  • the cross section has a square shape. It may be a rectangle, a triangle, or the like.
  • a metal film 23 is formed on the inner surface of the non-through hole 16 and on the first main surface 13.
  • a metal film 23 for example, by applying a thin film process to form a 0.05 zm (7) Ti film, an Au film having a thickness of 0.1 ⁇ m is formed, and then electroplating is performed. Is applied to form a 3.0 ⁇ m thick Au film.
  • solder as the conductive material 17 to be filled in the non-through holes 16 is prepared and arranged along the first main surface 13 of the semiconductor element 12.
  • a heat sink 14 to be prepared is prepared. More specifically, a metal plate made of a Ni—Co_Fe alloy is prepared, rolled, and then subjected to Ni plating and Au plating as surface treatment. Next, the sheet made of solder is melted and bonded to the metal plate by being melted in a state where the sheet is superposed on one surface of the metal plate.
  • the solder is used as the solder. Since the melting point of this solder is higher than the melting point of the solder 27 used when mounting the electronic component module 2 on the mother board 10, it is re-melted when mounted on the mother board 10 to dissipate heat from the semiconductor element 12. The bonding reliability with the plate 14 is not deteriorated.
  • the above-mentioned melt bonding is generally performed in a reducing atmosphere using a reflow furnace set at a peak temperature of around 320 ° C.
  • FIG. 3 shows a heat radiating plate 14 to which a sheet made of solder as the conductive material 17 is bonded.
  • solder paste may be applied on the metal plate or heat sink 14 instead of the solder sheet.
  • a flux is applied, for example, by transfer onto the conductor bump 21 of the semiconductor element 12, and the semiconductor bump 21 is positioned on the conductor film 25 in the cavity 11 of the wiring board 3.
  • the body element 12 is aligned, and in this state, the conductor bump 21 is melt-bonded to the conductor film 20 by reflow. Thereafter, the flux residue is removed by washing.
  • the underfill resin strength is injected between the semiconductor element 12 and the inner surface of the cavity 11 and then cured.
  • the heat radiating plate 14 is the first main surface 13 of the semiconductor element 12 with the sheet made of solder as the conductive material 17 facing the first main surface 13 side. It is arranged along the main surface 13 of the. Then, while the solder as the conductive material 17 is interposed between the first main surface 13 of the semiconductor element 12 and the heat radiating plate 14, the molten solder is transferred to the non-through hole 16 as indicated by an arrow 28. And introduce. At this time, in addition to the capillary phenomenon due to the non-penetrating hole 16, the wetting phenomenon due to the metal film 23 acts, so that the solder as the conductive material 17 can be quickly and highly filled into the hole 16. Can do.
  • This step is performed using, for example, a reflow furnace.
  • the atmosphere in the reflow furnace is preferably a reducing atmosphere, and the temperature is selected such that the solder as the conductive material 17 is sufficiently melted.
  • the temperature in the reflow furnace is selected to be 30 to 50 ° C higher than the melting point of the solder, and, for example, in the case of Au20Sn solder, it is preferable to select about 320 ° C. .
  • the heat dissipation path 18 in which the non-through hole 16 is filled with the solder is formed.
  • the heat radiating plate 14 is in a state of being bonded to the semiconductor element 12 via the solder as the conductive material 17.
  • the surface mount component 7 is mounted on the upper surface of the wiring board 3, and then the metal cover 8 is mounted on the wiring board 3, whereby the electronic component module 2 Is completed.
  • FIG. 4 is a view corresponding to FIG. 3, showing another example of a method for manufacturing the electronic component module 2, particularly the semiconductor device 1.
  • elements corresponding to the elements shown in FIG. 2 or FIG. 3 are given the same reference numerals, and redundant description is omitted.
  • the manufacturing method shown in FIG. 4 is characterized by the method of forming the heat dissipation path 18. That is, the conductive material 17 positioned in the non-through hole 16 and the conductive material 17 positioned between the semiconductor element 12 and the heat sink 14 are applied in different steps. In other words, the semiconductor element 12 is released. Before joining the hot plate 14, the non-through holes 16 of the semiconductor element 12 are filled with the conductive material 17, and then the heat is released through the remaining conductive material 17 as shown by the arrow 29. The plate 14 is bonded to the first main surface 13 side of the semiconductor element 12.
  • the non-through hole 16 may be filled with the conductive material 17 by growing a metal in the non-through hole 16 or by stacking a metal film by a thin film process. Les.
  • a small piece of conductive material force prepared separately may be inserted into the non-through hole 16. In joining the heat sink 14 to the semiconductor element 12 with the remaining conductive material 17, solder, metal paste, conductive adhesive, or the like can be used as the conductive material 17.
  • the non-penetrating hole 16 provided in the semiconductor element 12 is a force whose bottom surface is defined by the conductor film 20.
  • the bottom surface of the hole is formed at the intermediate portion in the thickness direction of the semiconductor element 12. Even if it is located.
  • a fluid metal paste or a conductive adhesive may be used instead of the force solder using the solder as the conductive material 17.
  • a surface mount component 7 is mounted on the upper surface of the wiring board 3.
  • the surface mount component 7 is mounted.
  • another semiconductor element may be mounted by flip chip mounting or wire bonding.
  • components such as the surface mounting component 7 do not have to be mounted.
  • the metal cover 8 may be replaced with a resin coat.
  • the wiring board 3 may be further provided with a cavity other than the illustrated cavity 11.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

 良好な放熱性を有し、かつ製造が容易である、半導体素子を備える半導体装置を提供する。  半導体素子(12)には、第1の主面(13)側に開口(15)を位置させている非貫通の穴(16)によって規定され、かつ非貫通の穴(16)に導電材料(17)が充填されることによって形成された、放熱経路(18)が設けられるとともに、放熱板(14)が、上記導電材料(17)を介して半導体素子(12)に接合される。導電材料(17)として、好ましくは、はんだが用いられ、半導体素子(12)と放熱板(14)との間にはんだを介在させながら、溶融したはんだを非貫通の穴(16)へと導入することによって、放熱経路(18)が形成されるとともに、放熱板(14)を半導体素子(12)に接合した状態が得られる。

Description

明 細 書
半導体装置、電子部品モジュールおよび半導体装置の製造方法 技術分野
[0001] この発明は、半導体装置、半導体装置を備える電子部品モジュールおよび半導体 装置の製造方法に関するもので、特に、半導体装置に備える半導体素子の放熱性 を向上させるための改良に関するものである。
背景技術
[0002] 半導体素子を備える半導体装置において、半導体素子がその動作中に発熱を伴う 場合、この発熱を効率良く放熱させることが、半導体素子の劣化あるいは破壊を防止 し、半導体素子の信頼性を確保する上で重要である。そのため、半導体素子の放熱 性を向上させるための技術が種々提案されている。
[0003] この発明にとって興味ある放熱手段を備える半導体装置が、たとえば特開 2001— 284503号公報(特許文献 1)に記載されている。この特許文献 1では、配線基板の 主面上に導体バンプを介して搭載された半導体素子に関連して、放熱部材が設けら れた構成が記載されている。放熱部材は、平板状部とその中央部に設けられた凸部 と力、らなる。半導体素子には、その主面に対してほぼ垂直方向に貫通孔が設けられ 、放熱部材は、その凸部が上記貫通孔に揷入されるとともに、平板状部が半導体素 子の主面に沿って延びる状態で配置され、半導体素子における発熱を放散させるよ うに作用する。
[0004] このように、特許文献 1に記載のものは、発熱を伴う半導体素子自身の内部に、放 熱部材の一部、すなわち凸部を位置させることによって、良好な放熱性を発揮させて レ、る点で注目される。し力 ながら、上記特許文献 1に記載のものには、次のような解 決されるべき課題がある。
[0005] まず、半導体素子には、放熱部材の凸部を挿入するための貫通孔が設けられる。こ の貫通孔の部分は、半導体素子において設けられるべき回路要素を配置するため のスペースとして利用できないため、回路要素の配置の観点から言えば、無駄なス ペースとなる。その結果、半導体素子の小型化を阻害し、これに応じて、半導体素子 を備える半導体装置、さらには半導体装置を備える電子部品モジュールの小型化が 阻害されてしまう。
[0006] また、凸部が形成された放熱部材を製造することが比較的煩雑であり、比較的高い コストを要する。この場合、半導体素子における上述の無駄なスペースをより小さくす るために凸部を小さくすると、高精度の微細加工が必要となり、製造コストがより上昇 する。他方、コスト上昇を抑えるため、凸部を大きくすると、半導体素子における前述 した無駄なスペースがより大きくなつてしまう。
[0007] また、半導体素子に放熱部材を装着するにあたっては、放熱部材に形成された凸 部を、半導体素子に設けられた貫通孔に揷入する必要があるが、この挿入に当たつ て、凸部と貫通孔とを位置合わせすることが比較的煩雑であり、生産性向上の障害と なる。特に、放熱部材に複数の凸部が形成されている場合、これら複数の凸部を、半 導体素子に設けられた複数の貫通孔に同時に揷入しなければならないため、位置 合わせがより困難となり、生産性のさらなる低下を招く。
特許文献 1:特開 2001— 284503号公報
発明の開示
発明が解決しょうとする課題
[0008] そこで、この発明の目的は、上述したような課題を解決し得る半導体装置、半導体 装置を備える電子部品モジュールおよび半導体装置の製造方法を提供しょうとする ことである。
課題を解決するための手段
[0009] この発明に係る半導体装置は、半導体素子と、この半導体素子の第 1の主面に沿 つて配置される金属からなる放熱板とを備えている。そして、上述した技術的課題を 解決するため、半導体素子には、上記第 1の主面側に開口を位置させている非貫通 の穴によって規定され、かっこの非貫通の穴に導電材料が充填されることによって形 成された、放熱経路が設けられ、上記放熱板は、上記導電材料を介して半導体素子 に接合されてレ、ることを特徴としてレ、る。
[0010] 上記導電材料ははんだからなることが好ましい。
[0011] また、この発明に係る半導体装置において、半導体素子の第 1の主面とは逆の第 2 の主面上に、導体膜が設けられる場合、前述の非貫通の穴の底面は、この導体膜に よって規定されることが好ましレ、。
[0012] この発明は、また、上述のこの発明に係る半導体装置を備えるとともに、キヤビティ を形成した配線基板を備える、電子部品モジュールにも向けられる。この発明に係る 電子部品モジュールでは、上記キヤビティに、上記放熱板を外方へ向けた状態で半 導体装置が収容されてレ、ることを特徴としてレ、る。
[0013] さらに、この発明は、半導体装置の製造方法にも向けられる。この発明に係る半導 体装置の製造方法は、次のような構成を備えることを特徴としてレ、る。
[0014] すなわち、第 1の主面側に開口を位置させている非貫通の穴が設けられた半導体 素子が用意され、また、放熱経路を形成するため、上記非貫通の穴に充填されるべ き導電材料としてのはんだが用意され、さらに、半導体素子の第 1の主面に沿って配 置されるべき金属からなる放熱板が用意される。
[0015] そして、放熱板を半導体素子の第 1の主面に沿って配置し、かつ半導体素子の第 1の主面と放熱板との間にはんだを介在させながら、溶融したはんだを非貫通の穴 へと導入し、それによつて、非貫通の穴をはんだによって充填した放熱経路を形成す るとともに、はんだを介して放熱板を半導体素子に接合した状態とする工程が実施さ れる。
[0016] この発明に係る半導体装置の製造方法において、上述のように、溶融したはんだを 非貫通の穴に導入する工程の前に、非貫通の穴の内面上および第 1の主面上に金 属膜を形成する工程がさらに実施されることが好ましい。
発明の効果
[0017] この発明によれば、放熱経路を規定する穴が非貫通であるので、そこに充填される 導電材料として、たとえば溶融はんだ、導電性ペーストまたは導電性接着剤などのよ うな流動性のあるものを使用しても、導電材料が外へ流れ出すことがなぐ穴内に留 めておくことができる。したがって、上述の溶融はんだなどのような流動性のある導電 材料を問題なく用いることができる。
[0018] この発明に係る半導体装置の製造方法によれば、上述したように、導電材料として 流動性のあるものを用いることができるので、溶融したはんだの流動性を利用して、こ れを非貫通の穴へと導入し、それによつて、非貫通の穴をはんだによって充填した放 熱経路を形成するとともに、はんだを介して放熱板を半導体素子に接合した状態と すること力 Sできる。したがって、前述の特許文献 1に記載の技術のように、放熱部材に 予め凸部を形成しておき、凸部を半導体素子の貫通孔に揷入するといつた煩雑なェ 程が不要となり、高い生産性をもって半導体装置を製造することができる。また、放熱 板には予め凸部を形成しておく必要がなぐ放熱板としては単なる平板状のものを用 いることができるので、特許文献 1に記載の放熱部材に比べて、低コストで製造するこ とができる。
[0019] 上述した半導体装置の製造方法において、非貫通の穴の内面上および半導体素 子の第 1の主面上に金属膜を形成してから、溶融したはんだを非貫通の穴に導入す るようにすれば、非貫通の穴による毛細管現象に加えて、金属膜による濡れ上がり現 象が作用して、穴内にはんだを迅速にかつ高い充填性をもって導入することができる
[0020] また、この発明によれば、半導体素子における回路配置を妨げない範囲で、任意 の数の放熱経路を半導体素子内の任意の場所に設けることができる。したがって、半 導体素子中の発熱部に近接させて放熱経路を位置させると、より高い放熱効果を発 揮させることができる。また、半導体素子における回路配置が本来不要な箇所に放 熱経路を設けるようにすれば、半導体素子の、放熱経路の形成による大型化を避け ること力 Sできる。
[0021] また、この発明によれば、放熱板は、半導体素子に設けられた放熱経路を構成する 導電材料を介して半導体素子に接合されており、この状態において、放熱経路はァ ンカー効果を働かせているので、放熱板の、半導体素子に対する接合強度を高くす ること力 Sできる。
[0022] この発明に係る半導体装置において、導電材料としてはんだを用いた場合、高い 熱伝導率を得ることができ、放熱性を高めることができる。また、樹脂成分を含まず、 融点の高いはんだを用いることで、半導体素子が発熱しても、接合状態の経時変化 が生じることなぐ半導体素子と放熱板との間で信頼性の高い接合状態を得ることが できる。 [0023] この発明に係る半導体装置において、半導体素子の第 2の主面上に導体膜が設け られ、非貫通の穴の底面が、この導体膜によって規定されていると、導体膜、放熱経 路および放熱板を接地経路として用いることができるようになり、その結果、低インピ 一ダンス化を図り、半導体装置および半導体装置を備える電子部品モジュールの特 性を向上させることができる。その結果、高周波対応が容易となる。
図面の簡単な説明
[0024] [図 1]この発明の一実施形態による半導体装置 1を備える電子部品モジュール 2を示 す断面図である。
[図 2]図 1の部分 Aを拡大して示す断面図である。
[図 3]図 1および図 2を参照して説明した電子部品モジュール 2の製造方法を説明す るための図 2に対応する図である。
[図 4]図 1および図 2を参照して説明した電子部品モジュール 2の他の製造方法を説 明するための図 2または図 3に対応する図である。
符号の説明
[0025] 1 半導体装置
2 電子部品モジュール
3 配線基板
11 キヤビティ
12 半導体素子
13 第 1の主面
14 放熱板
15 開口
16 非貫通の穴
17 導電材料
18 放熱経路
19 第 2の主面
21 導体バンプ
23 金属膜 発明を実施するための最良の形態
[0026] 図 1は、この発明の一実施形態による半導体装置 1を備える電子部品モジュール 2 を示す断面図である。図 2は、図 1の部分 Aを拡大して示す断面図である。
[0027] 電子部品モジュール 2は、配線基板 3を備えている。配線基板 3は、複数のセラミツ ク層または有機材料層を積層した多層構造を有していて、その内部には、レ、くつか の内部導体膜 4およびいくつかのビアホール導体 5が形成されている。これら内部導 体膜 4およびビアホール導体 5を含む配線導体によって、たとえば、インダクタ、キヤ パシタおよび抵抗などの受動素子が形成される。
[0028] 配線基板 3の上面上には、必要に応じて、レ、くつかの外部導体膜(図示せず。)が 形成され、これら外部導体膜にはんだ 6を介して接続された状態で、いくつかの表面 実装部品 7が実装され、さらに、これら表面実装部品 7を覆うように、金属カバー 8が 配線基板 3に装着される。配線基板 3の下面上には、いくつかの外部導体膜 9が形 成される。これら外部導体膜 9は、この電子部品モジュール 2を、想像線で示したマザ 一ボード 10上に実装する際の端子電極として機能するものである。
[0029] 配線基板 3の下面側には、キヤビティ 11が形成される。キヤビティ 11には、半導体 装置 1が収容される。半導体装置 1は、半導体素子 12と、半導体素子 12の第 1の主 面 13に沿って配置される放熱板 14とを備えていて、放熱板 14を外方へ向けた状態 でキヤビティ 11に収容される。放熱板 14は、単なる平板状のものであり、たとえば Ni _Co_Fe合金、 Ni_Fe合金、 Ni_Cr_Fe合金、 Cr_Fe合金、 Cr_Ni合金、 Cu 、 A1などのような熱伝導率の比較的高い金属から構成される。放熱板 14は、良好な 放熱性を得るため、加工可能な範囲で、できるだけ薄い方が好ましい。
[0030] 図 1では、半導体素子 12は断面図で示されていないため、主として図 2を参照して 、電子部品モジュール 2のさらに詳細な構造について説明する。半導体素子 12には 、第 1の主面 13側に開口 15を位置させている非貫通の穴 16によって規定され、かつ 非貫通の穴 16に導電材料 17が充填されることによって形成された、いくつかの放熱 経路 18が設けられている。また、前述の放熱板 14は、上記導電材料 17を介して半 導体素子 12に接合されている。
[0031] 上述の導電材料 17は、たとえばはんだ、導電性ペーストまたは導電性接着剤から 構成されるが、特に好ましくは、はんだから構成される。なお、後述する製造方法の 説明から明らかになるように、導電材料 17は、非貫通の穴 16内に位置する部分と穴
16の外側に位置する部分とで異なる材料となるようにされてもよい。
[0032] 半導体素子 12の第 1の主面 13とは逆の第 2の主面 19上には、いくつかの導体膜 2
0が形成される。この実施形態では、非貫通の穴 16は、その底面が導体膜 20によつ て規定されることにより非貫通状態とされる。
[0033] また、半導体素子 12の第 2の主面上には、いくつかの導体バンプ 21が設けられる
。より詳細には、上述の導体膜 20上にアンダーバンプメタル 22が形成され、その上 に導体バンプ 21が形成される。
[0034] 導体バンプ 21の材料としては、たとえば、はんだ、 Auまたは導電性樹脂などを用 いることができる力 S、特に好ましくは、はんだが用いられる。導体バンプ 21がはんだか ら構成される場合、アンダーバンプメタル 22は、たとえば、導体膜 20上に形成した Ti 膜およびその上に形成した Ni膜から構成される。
[0035] 一例として、導体バンプ 21を構成するはんだとして、 Sn3. 5Agはんだ(融点 221
°C)が用いられ、導電材料 17を構成するはんだとして、 Au20Snはんだ(融点 280°C
)が用いられる。
[0036] また、半導体素子 12における非貫通の穴 16の内面上および第 1の主面 13上には 、金属膜 23が形成される。前述した導電材料 17は、この金属膜 23に接するよう付与 されている。また、半導体素子 12の第 2の主面 19側を覆うように、保護膜 24が形成さ れる。
[0037] なお、図 1および図 2では図示を省略する力 半導体素子 12とキヤビティ 11の内面 との間には、アンダーフィル樹脂が注入される。
[0038] 上述したように、半導体素子 12および放熱板 14を備える半導体装置 1は、配線基 板 3のキヤビティ 11内に収容され、導体バンプ 21を介して、キヤビティ 11の底面上に 形成された導体膜 25に溶融接合される。導体膜 25は、たとえば、ビアホール導体 5 に電気的に接続されている。
[0039] 以上のように構成された電子部品モジュール 2は、前述したように、マザ一ボード 10 上に実装される。図 2において想像線で示されているように、マザ一ボード 10は、導 体膜 26を形成している。マザ一ボード 10上に電子部品モジュール 2が実装されたと き、放熱板 14は、その全面にわたって、はんだ 27を介して導体膜 26に接合される。 はんだ' 27としては、たとえば、 Sn3AgO. 5Cu (融点、 219°C)や SnO. 7Cu (融点、 227 °C)が用いられる。
[0040] 半導体素子 12において生じた発熱は、放熱経路 18を通して放熱板 14へと伝達さ れ、さらにはんだ 27および導体膜 26を介してマザ一ボード 10へと放熱される。このと き、放熱経路 18を、半導体素子 12中の発熱部に近接させて位置させることにより、よ り高い放熱効果を発揮させることができる。
[0041] また、放熱経路 18は、導電機能をも有しているので、半導体素子 12の第 2の主面 1 9上に形成されたレ、くつかの導体膜 20からなる回路における接地を、放熱経路 18お よび放熱板 14を経由して短距離で取ることができるため、接地経路の低インピーダン ス化を図ることができる。したがって、半導体装置 1および電子部品モジュール 2の特 性を向上させることができるとともに、高周波対応が容易となる。
[0042] また、放熱経路 18は、半導体素子 12における回路配置が本来不要な箇所に設け ること力 Sできるので、放熱経路 18を設けたために半導体素子 12が大型化することを 避けることができる。
[0043] また、放熱経路 18はアンカー効果を働かせることができるので、放熱板 14の、半導 体素子 12に対する接合強度が高められ、ひいては、電子部品モジュール 2のマザ一 ボード 10に対する接合の信頼性を向上させることができる。
[0044] 次に、図 3を参照しながら、電子部品モジュール 2の製造方法について説明する。
[0045] まず、図 1に示すような配線基板 3、表面実装部品 7および金属カバー 8が用意され るとともに、半導体素子 12が用意される。
[0046] ここで、半導体素子 12に対しては、その第 2の主面 19上に形成された導体膜 20上 には、アンダーバンプメタル 22として、たとえば、厚み 0. 2 μ mOTill,およびその 上に厚み 5. O x mの Ni膜が形成され、さらに、アンダーバンプメタル 22上に、たとえ ば Sn3. 5Agはんだからなる導体バンプ 21が形成され、また、たとえば Si〇からなる
2 保護膜 24が形成される。
[0047] 他方、半導体素子 12の第 1の主面 13側は、所望の厚みとなるように研削された後 、エッチングによって非貫通の穴 16が設けられる。この穴 16は、一般的には、径方向 寸法が 60 μ ΐη程度の断面円形の穴とされるが、穴 16の大きさや断面形状は特に限 定されるものではなぐたとえば、断面形状が正方形、長方形、三角形などであっても よい。
[0048] 次いで、非貫通の穴 16の内面上および第 1の主面 13上に金属膜 23が形成される 。金属膜 23の形成のため、たとえば、薄膜プロセスを適用して、厚み 0. 05 z m(7)Ti 膜を形成した後に、厚み 0. 1 μ mの Au膜を形成し、その後、電気めつきを適用して、 厚み 3. 0 μ mの Au膜が形成される。
[0049] 他方、放熱経路 18を形成するため、非貫通の穴 16に充填されるべき導電材料 17 としてのはんだが用意されるとともに、半導体素子 12の第 1の主面 13に沿って配置さ れるべき放熱板 14が用意される。より具体的には、 Ni— Co_Fe合金からなる金属 板が用意され、これを圧延した後、表面処理として、 Niめっきおよび Auめっきが施さ れる。次いで、はんだからなるシートを、上記金属板の片面に重ね合わせた状態で 溶融させることにより、金属板に溶融接合させる。
[0050] ここで、はんだとしては、たとえば Au20Snはんだが用いられる。このはんだの融点 は、マザ一ボード 10上に電子部品モジュール 2を実装する際に用いられるはんだ 27 の融点より高いので、マザ一ボード 10上への実装時に再溶融して、半導体素子 12と 放熱板 14との間の接合信頼性を劣化させることがない。上述した溶融接合は、一般 的に、還元性雰囲気中において、ピーク温度 320°C前後に設定されたリフロー炉を 用いて実施される。
[0051] 次に、はんだからなるシートが接合された金属板は、所望の寸法に打ち抜かれ、放 熱板 14が得られる。図 3には、導電材料 17としてのはんだからなるシートが接合され た放熱板 14が図示されてレ、る。
[0052] なお、金属板を予め所望の寸法に打ち抜いて放熱板 14を得てから、はんだからな るシートを溶融接合させてもよい。また、はんだからなるシートに代えて、ソルダぺー ストを金属板または放熱板 14上に塗布してもよレ、。
[0053] 次に、半導体素子 12の導体バンプ 21上にフラックスをたとえば転写により付与し、 配線基板 3のキヤビティ 11内の導体膜 25上に導体バンプ 21が位置するように、半導 体素子 12が位置合わせされ、その状態で、リフローによって導体バンプ 21が導体膜 20に溶融接合される。その後、洗浄により、フラックスの残渣が除去される。
[0054] 次に、図示を省略するが、アンダーフィル樹脂力 半導体素子 12とキヤビティ 11の 内面との間に注入され、次いで硬化される。
[0055] 次に、図 3に示すように、半導体素子 12の第 1の主面 13側に、導電材料 17として のはんだからなるシートを向けた状態で放熱板 14が半導体素子 12の第 1の主面 13 に沿って配置される。そして、半導体素子 12の第 1の主面 13と放熱板 14との間に導 電材料 17としてのはんだを介在させながら、溶融したはんだを、矢印 28で示すように 、非貫通の穴 16へと導入する。このとき、非貫通の穴 16による毛細管現象に加えて 、金属膜 23による濡れ上がり現象が作用して、導電材料 17としてのはんだは、穴 16 内へ迅速にかつ高い充填性をもって導入されることができる。この工程は、たとえば、 リフロー炉を用いて実施される。リフロー炉内の雰囲気は、好ましくは還元性雰囲気と され、温度は、導電材料 17としてのはんだが十分に溶融する温度に選ばれる。リフロ ー炉内の温度は、一般的には、はんだの融点より 30〜50°C高い温度に選ばれ、は んだが、たとえば Au20Snはんだの場合には、約 320°Cに選ばれることが好ましい。
[0056] 上述のように、非貫通の穴 16内に導入された導電材料 17としてのはんだが固化し たとき、非貫通の穴 16がはんだによって充填された状態にある放熱経路 18が形成さ れ、また、放熱板 14がこの導電材料 17としてのはんだを介して半導体素子 12に接 合された状態となる。
[0057] 次に、図 1に示すように、配線基板 3の上面上に、表面実装部品 7が実装され、その 後、金属カバー 8が配線基板 3に装着されることによって、電子部品モジュール 2が 完成される。
[0058] 図 4は、電子部品モジュール 2、特に半導体装置 1の製造方法の他の例を示す、図 3に対応する図である。図 4において、図 2または図 3に示した要素に相当する要素 には同様の参照符号を付し、重複する説明は省略する。
[0059] 図 4に示した製造方法では、放熱経路 18の形成方法に特徴がある。すなわち、非 貫通の穴 16内に位置する導電材料 17と半導体素子 12および放熱板 14の間に位 置する導電材料 17とが別の工程で付与される。言い換えると、半導体素子 12に放 熱板 14を接合する前の段階で半導体素子 12の非貫通の穴 16が導電材料 17によつ て充填され、その後において、矢印 29で示すように、残りの導電材料 17を介して放 熱板 14が半導体素子 12の第 1の主面 13側に接合される。
[0060] 上述のように、非貫通の穴 16に充填される導電材料 17としては、流動性のある溶 融はんだ、金属ペーストまたは導電性接着剤などを有利に用いることができる。また、 非貫通の穴 16内に、金属をめつき成長させたり、薄膜プロセスにより金属膜を積み上 げたりすることにより、非貫通の穴 16が導電材料 17によって充填されるようにしてもよ レ、。さらに、非貫通の穴 16内に、別に用意された導電性材料力もなる小片を挿入す るようにしてもよレ、。残りの導電材料 17によって、放熱板 14を半導体素子 12に接合 するに当たっては、導電材料 17として、はんだ、金属ペーストまたは導電性接着剤な どを用いることができる。
[0061] 以上、この発明に係る実施形態について図面を参照しながら説明した力 その他 種々の変形例が可能である。
[0062] たとえば、半導体素子 12に設けられた非貫通の穴 16は、図示の実施形態では、導 体膜 20によって底面が規定された力 半導体素子 12の厚み方向の中間部に穴の 底面が位置するようにしてもょレ、。
[0063] また、図 3を参照して説明した製造方法において、導電材料 17としてはんだを用い た力 はんだに代えて、流動性のある金属ペーストまたは導電性接着剤が用いられ てもよい。
[0064] また、図 1に示すように、配線基板 3の上面上には、表面実装部品 7が実装されたが 、このような表面実装部品 7に加えて、あるいは表面実装部品 7に代えて、たとえば別 の半導体素子がフリップチップ実装またはワイヤボンディングによって搭載されてもよ レ、。また、配線基板 3の上面上には、表面実装部品 7などの部品が搭載されなくても よい。
[0065] また、図 1に示した電子部品モジュール 2において、金属カバー 8は、樹脂コートに 置き換えられてもよい。
[0066] また、配線基板 3には、図示したキヤビティ 11が以外のキヤビティがさらに設けられ ていてもよい。

Claims

請求の範囲
[1] 半導体素子と、
前記半導体素子の第 1の主面に沿って配置される金属からなる放熱板と を備え、
前記半導体素子には、前記第 1の主面側に開口を位置させている非貫通の穴によ つて規定され、かつ前記非貫通の穴に導電材料が充填されることによって形成され た、放熱経路が設けられ、
前記放熱板は、前記導電材料を介して前記半導体素子に接合されてレ、る、 半導体装置。
[2] 前記導電材料ははんだからなる、請求項 1に記載の半導体装置。
[3] 前記半導体素子の前記第 1の主面とは逆の第 2の主面上に設けられる導体膜をさ らに備え、前記非貫通の穴の底面は、前記導体膜によって規定される、請求項 1に 記載の半導体装置。
[4] 請求項 1ないし 3のいずれかに記載の半導体装置と、
キヤビティを形成した配線基板と
を備え、
前記キヤビティには、前記放熱板を外方へ向けた状態で前記半導体装置が収容さ れている、
電子部品モジュール。
[5] 第 1の主面側に開口を位置させている非貫通の穴が設けられた半導体素子を用意 する工程と、
放熱経路を形成するため、前記非貫通の穴に充填されるべき導電材料としてのは んだを用意する工程と、
前記半導体素子の第 1の主面に沿って配置されるべき金属からなる放熱板を用意 する工程と、
前記放熱板を前記半導体素子の前記第 1の主面に沿って配置し、かつ前記半導 体素子の前記第 1の主面と前記放熱板との間に前記はんだを介在させながら、溶融 した前記はんだを前記非貫通の穴へと導入し、それによつて、前記非貫通の穴を前 記はんだによって充填した前記放熱経路を形成するとともに、前記はんだを介して前 記放熱板を前記半導体素子に接合した状態とする工程と
を備える、半導体装置の製造方法。
前記溶融したはんだを非貫通の穴に導入する工程の前に、前記非貫通の穴の内 面上および前記第 1の主面上に金属膜を形成する工程をさらに備える、請求項 5に 記載の半導体装置の製造方法。
PCT/JP2007/054407 2006-05-26 2007-03-07 半導体装置、電子部品モジュールおよび半導体装置の製造方法 WO2007138771A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN2007800188057A CN101449373B (zh) 2006-05-26 2007-03-07 半导体装置、电子器件模块及半导体装置的制造方法
JP2008517793A JPWO2007138771A1 (ja) 2006-05-26 2007-03-07 半導体装置、電子部品モジュールおよび半導体装置の製造方法
EP07737921A EP2023387A4 (en) 2006-05-26 2007-03-07 SEMICONDUCTOR DEVICE, ELECTRONIC ELEMENT MODULE, AND METHOD FOR MANUFACTURING THE SEMICONDUCTOR DEVICE
US12/277,360 US7928559B2 (en) 2006-05-26 2008-11-25 Semiconductor device, electronic component module, and method for manufacturing semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-146120 2006-05-26
JP2006146120 2006-05-26

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/277,360 Continuation US7928559B2 (en) 2006-05-26 2008-11-25 Semiconductor device, electronic component module, and method for manufacturing semiconductor device

Publications (1)

Publication Number Publication Date
WO2007138771A1 true WO2007138771A1 (ja) 2007-12-06

Family

ID=38778296

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/054407 WO2007138771A1 (ja) 2006-05-26 2007-03-07 半導体装置、電子部品モジュールおよび半導体装置の製造方法

Country Status (5)

Country Link
US (1) US7928559B2 (ja)
EP (1) EP2023387A4 (ja)
JP (1) JPWO2007138771A1 (ja)
CN (1) CN101449373B (ja)
WO (1) WO2007138771A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210022980A (ko) * 2019-08-21 2021-03-04 해성디에스 주식회사 임베디드 패키지
US10957617B2 (en) 2018-04-23 2021-03-23 Murata Manufacturing Co., Ltd. Semiconductor device

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8248803B2 (en) * 2010-03-31 2012-08-21 Hong Kong Applied Science and Technology Research Institute Company Limited Semiconductor package and method of manufacturing the same
US20110266671A1 (en) * 2010-05-03 2011-11-03 Samsung Electro-Mechanics Co., Ltd. Substrate for a semiconductor package and manufacturing method thereof
US9237648B2 (en) * 2013-02-25 2016-01-12 Invensas Corporation Carrier-less silicon interposer
US9437536B1 (en) 2015-05-08 2016-09-06 Invensas Corporation Reversed build-up substrate for 2.5D
CN114211081A (zh) * 2021-12-15 2022-03-22 航天科工防御技术研究试验中心 Sn基无铅多晶焊点的制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1174431A (ja) * 1997-06-05 1999-03-16 Lsi Logic Corp フリップチップ型ヒートシンクを取り付けるための溝を備えた半導体ダイ
JP2001044243A (ja) * 1999-07-29 2001-02-16 Tdk Corp フリップチップ実装構造
JP2001284503A (ja) 2000-03-29 2001-10-12 Kyocera Corp 半導体装置
JP2003258165A (ja) * 2002-03-05 2003-09-12 Toshiba Corp 半導体装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4826070A (en) * 1987-10-05 1989-05-02 Menlo Industries, Inc. Die attachment process
JPH02244747A (ja) * 1989-03-17 1990-09-28 Fujitsu Ltd 半導体装置
JP3051319B2 (ja) * 1995-04-28 2000-06-12 シャープ株式会社 フィルムキャリア型半導体装置
JPH0955459A (ja) * 1995-06-06 1997-02-25 Seiko Epson Corp 半導体装置
US6104062A (en) * 1998-06-30 2000-08-15 Intersil Corporation Semiconductor device having reduced effective substrate resistivity and associated methods
JP4438133B2 (ja) * 1999-08-19 2010-03-24 シャープ株式会社 ヘテロ接合型バイポーラトランジスタおよびその製造方法
CN1183588C (zh) * 2002-01-15 2005-01-05 威盛电子股份有限公司 球栅格阵列封装基板及其制造方法
US6873529B2 (en) * 2002-02-26 2005-03-29 Kyocera Corporation High frequency module
US6984876B2 (en) * 2004-05-27 2006-01-10 Semiconductor Components Industries, L.L.C. Semiconductor device formed having a metal layer for conducting the device current and for high contrast marking and method thereof
US7112882B2 (en) * 2004-08-25 2006-09-26 Taiwan Semiconductor Manufacturing Co., Ltd. Structures and methods for heat dissipation of semiconductor integrated circuits
US20110169162A1 (en) * 2004-09-23 2011-07-14 Torben Baras Integrated Circuit Module and Multichip Circuit Module Comprising an Integrated Circuit Module of This Type
DE102005024945B4 (de) * 2005-05-31 2008-06-26 Infineon Technologies Austria Ag Integrierte Halbleiterschaltungsanordnung sowie Verfahren zu deren Herstellung

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1174431A (ja) * 1997-06-05 1999-03-16 Lsi Logic Corp フリップチップ型ヒートシンクを取り付けるための溝を備えた半導体ダイ
JP2001044243A (ja) * 1999-07-29 2001-02-16 Tdk Corp フリップチップ実装構造
JP2001284503A (ja) 2000-03-29 2001-10-12 Kyocera Corp 半導体装置
JP2003258165A (ja) * 2002-03-05 2003-09-12 Toshiba Corp 半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2023387A4

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10957617B2 (en) 2018-04-23 2021-03-23 Murata Manufacturing Co., Ltd. Semiconductor device
KR20210022980A (ko) * 2019-08-21 2021-03-04 해성디에스 주식회사 임베디드 패키지
KR102565417B1 (ko) 2019-08-21 2023-08-10 해성디에스 주식회사 임베디드 패키지

Also Published As

Publication number Publication date
CN101449373B (zh) 2010-09-22
US7928559B2 (en) 2011-04-19
JPWO2007138771A1 (ja) 2009-10-01
EP2023387A4 (en) 2010-04-14
US20090072383A1 (en) 2009-03-19
EP2023387A1 (en) 2009-02-11
CN101449373A (zh) 2009-06-03

Similar Documents

Publication Publication Date Title
JP5100081B2 (ja) 電子部品搭載多層配線基板及びその製造方法
JP4204989B2 (ja) 半導体装置及びその製造方法
JP3994262B2 (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
US20050056916A1 (en) Circuit device and manufacturing method of circuit device
WO2007126090A1 (ja) 回路基板、電子デバイス装置及び回路基板の製造方法
WO2007138771A1 (ja) 半導体装置、電子部品モジュールおよび半導体装置の製造方法
CN104835746A (zh) 具有被结合到金属箔的半导体管芯的半导体模块
JP2017034059A (ja) プリント配線板、半導体パッケージおよびプリント配線板の製造方法
US20050224934A1 (en) Circuit device
JP4051570B2 (ja) 半導体装置の製造方法
JP5868274B2 (ja) 配線基板およびそれを用いた電子装置
JP5539453B2 (ja) 電子部品搭載多層配線基板及びその製造方法
JP2007243106A (ja) 半導体パッケージ構造
JP3695458B2 (ja) 半導体装置、回路基板並びに電子機器
JPWO2008026335A1 (ja) 電子部品装置およびその製造方法ならびに電子部品アセンブリおよびその製造方法
JP2007059588A (ja) 配線基板の製造方法および配線基板
JP2008198916A (ja) 半導体装置及びその製造方法
JP2004039988A (ja) 素子搭載用回路基板及び電子装置
JP4463139B2 (ja) 立体的電子回路装置
JP2018088505A (ja) 半導体装置およびその製造方法
JP5693748B2 (ja) 表面実装機により真空保持されるようにするための電気モジュール
JP5409066B2 (ja) 電子部品収納用パッケージ
JP5429890B2 (ja) 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法
WO2015004952A1 (ja) 回路基板
JP5067107B2 (ja) 回路基板および半導体装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780018805.7

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07737921

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008517793

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2007737921

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE