TW200914192A - Method for preventing void formation in a solder joint - Google Patents

Method for preventing void formation in a solder joint Download PDF

Info

Publication number
TW200914192A
TW200914192A TW097123299A TW97123299A TW200914192A TW 200914192 A TW200914192 A TW 200914192A TW 097123299 A TW097123299 A TW 097123299A TW 97123299 A TW97123299 A TW 97123299A TW 200914192 A TW200914192 A TW 200914192A
Authority
TW
Taiwan
Prior art keywords
solder
layer
slit
metal
joint
Prior art date
Application number
TW097123299A
Other languages
English (en)
Other versions
TWI448346B (zh
Inventor
Phanit Tameerug
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of TW200914192A publication Critical patent/TW200914192A/zh
Application granted granted Critical
Publication of TWI448346B publication Critical patent/TWI448346B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/19Soldering, e.g. brazing, or unsoldering taking account of the properties of the materials to be soldered
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/20Preliminary treatment of work or areas to be soldered, e.g. in respect of a galvanic coating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K20/00Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating
    • B23K20/02Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating by means of a press ; Diffusion bonding
    • B23K20/023Thermo-compression bonding
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K20/00Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating
    • B23K20/16Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating with interposition of special material to facilitate connection of the parts, e.g. material for absorbing or producing gas
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/02Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by mechanical features, e.g. shape
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/02Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by mechanical features, e.g. shape
    • B23K35/0222Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by mechanical features, e.g. shape for use in soldering, brazing
    • B23K35/0233Sheets, foils
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10969Metallic case or integral heatsink of component electrically connected to a pad on PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/033Punching metal foil, e.g. solder foil
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/0405Solder foil, tape or wire
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/11Treatments characterised by their effect, e.g. heating, cooling, roughening
    • H05K2203/1178Means for venting or for letting gases escape
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Die Bonding (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Description

200914192 九、發明說明: 【發明所屬之技術領域】 本發明係大致屬於接合金屬表面的技術領域。詳今 ^先本前^^屬於接合金屬表面之焊接點形成的技術領域°。 •焊接點係廣泛使用在連接兩個金屬材料,以提供具有 子傳V〖生低熱阻抗、與機械耐久性之接合。 上 依據所❹㈣殊_’焊難可依#其錢2=力 之此力、而形成例如在橫跨—溫度範圍之穩定的機械健全 接點、抵抗濕氣、以及提供低熱阻抗。在半導體裝置的應 =中’可使用焊接點以連接主動裝置(例如微處理器半導體 曰曰片)至均熱片(heat spreader)。在這些用途使用時,低 熱阻抗與均勻散熱(heat diSSipat ion)是能否令人滿意之 焊接點效能的關鍵。 , " 用於在金屬表面之間形成焊接點的習知方法典型上 包3在金屬表面上沉積焊劑(flux),將焊料材料置於表面 之間,而接著加熱焊料材料以形成焊接點。在習知的方法 中、,隨著加熱焊料而產生氣體的焊劑可散發氣體至焊料材 料並义成空洞,該空洞例如將降低焊接點之機械強度。 =半導體裝置應用中的更多問題為在焊接點中之空洞可扮 演有效的局部絕緣體,導致在空洞附近突然地增加熱阻 抗。舉例而言,用以接合主動半導體裝置至均熱片的在焊 接點中之絕緣空洞的存在可導致裝置之過熱、損害、與最 終的故障。因此,空洞可非期望地減少焊接點的效用。 5 94371 200914192 • 【發明内容】 ‘成在明的—個態樣’本發明提供-種用於防止形 •法包括:在㈣思士 Λ 成空洞之方法,該方 芦.將1 ,曰中形成至少一個開縫以形成開縫焊料 增,將該開缝焊料屏罟你;hβ ^ 開缝焊料Μ ” 屬表面之間;以及加熱該 成該焊接點,其中,該至少-個開縫在該 =層形成除氣通道以防止在該焊接點中形成空洞。 Θ方法,實質=提供一種用於防止焊接點中形成空洞之 ,,、 係/、至少一圖式有關而顯示盥/¾描述,而脾 在申請專利範圍中更完整地提出。述,而將 【實施方式】 本毛明係針對一種用於防止焊接點办 法。以下之描述包含有關本發明實作的特定二方 術領域且右、s 4〜 貝V的特疋貝訊。在本技 rr料具㈣常知識者將了 _可 討論的方式執行本發明。此外,土恭^於本說明書特定
^討論是為了避免混淆本發明。沒有_ 明G 的特定細^本似具㈣料識者时識 明書尹 本說明書的圖式與其伴隨的細产說θ 明的示範實施例。為了维持簡潔,使用針對本發 明。有特別為述在本說明書中且沒有待别藉由圖式說 第1圖係根據本發明之一個實例, <4不具有金屬表面之金屬層mm*構100 久具有金屬表面 9437] 6 200914192 ,108之金屬層1〇6。舉例而言,描述在結構⑽巾的谭接點 、、”可對應兩個金屬片之接合或連結均熱片至形成在半導 .體晶片上之背金屬層(back metallizaticm layer)。金屬 層102與金屬層106可包括任何可焊接的金屬,包含但不 限制於銅、銘、與金。 …構⑽也存在有焊劑層(f lux layer)llG與112。 焊劑層110可沉積在金屬層1〇2上以便在金屬層104與金 ,屬層1 08之間形成焊接點之前,從金屬表面工移除氧化。 焊劑層110可包括任何本技術領域已知的適合的谭劑,且 牛例而口’可攸指定為溫和、適中、積極之焊劑中選擇。 相似地肖Μ層112可包括任何適合的焊劑,且可選擇使 從金屬層108移除氧化層之作用最佳化者。 進一步如第1圖所示’結構100包含焊料層,其中開 縫(slit)118已形成在該焊料層中以形成開縫焊料層 1,14開缝焊料層丨丨4可包括任何適合特定焊接點形成之材 (料與環境的焊料。更特㈣,開缝焊料層114可包括諸如 銦的低溶點焊料、中溶點焊料、或諸如金的高炫點焊料。 開縫焊料層114也可包括任何習知使用於連接電子元件之 焊料,諸如錫錯焊料。開'縫焊料層114具有厚度116,該 厚度可依據特定用途的需求而假設一範圍值。例如,開縫 蟬料層114的厚度116可大約為12毫米(_)。 二在第1圖中之在開縫烊料層114中的開缝118形成除 氣通逼(outgas alley)以在加熱開缝焊料層114時,提供 用於焊劑層11〇與112所產生的氣體之逃脫的通道以形成 7 94371 200914192 •=點。第i圖也包含堡力線12G,代表可在加 f也施加至開縫焊料層li4的外部力量。藉由在加埶= :加外部麈力12〇,可控制烊接點寬度122(金屬表面= 預期規格。見度達到特定用途之 中線圖’第2圖之結構_顯示沿著第1圖 、、 開縫卜料層114的頂部剖視圖。在第2圖中夕 開縫焊料層214與開縫218各自對岸 粗爲τ η & Ββ 分曰釕應於弟1圖中之開缝焊 :層m與開、縫118。開缝焊料層21 與開縫 218、224、226、知 990 / L 域 230 2-2的仂罟-τι 和228。很明顯的從第1圖之線 的位置可知,第2圖中之結構20。描述採用開縫焊料 層H4大約中間位置的片段:開縫坏科 粗猛m M铋地’弟Ϊ圖中之開縫焊 #層114之截面圖對應於第2圖中沿著 開缝226與228之截面圖。 zi4之 π 2 ^之本發明之實施例中’在開缝焊料層214中 形成開縫 2ΐ8、??4、9〇β 1 η 226、和228以形成除氣通道以提供 所產生之氣體逃脫用之出口。可藉由使用银刻 他適合的方法形成開縫218、224、226、和228 ^移除谭料材料之適當部分。在開縫焊料層214中,中央 呆持元整’俾使其(也就是開縫焊料層214)作成 :θ处理在其他實施例中’本發明的開縫焊料層可 : ;或夕於四個的開縫’或可藉由-個或多個開缝分 二m夕_散的部分。在一個實施例中,形成在開 層中的開縫可共同地形成星爆(starburst)的形 94371 8 200914192 .狀。因此根據本發明,可形成在開缝焊料層中的開縫之激 目與組態是很多且多變的。 如第2圖所示,本發明在開縫焊料層214中 :二4用:、和⑽以在從金屬表面之氧化層揮發:除 用於形成氣體之除氣通道。形成除氣通道(諸 由在結構2〇〇中之開縫218、224、226、和咖形成^ 通道)以防止焊接點空洞的形成,焊接點空 在大金屬表面之間的焊接點)正是因擾習知方法:成 焊:接點期間,加熱焊料以形成焊接點。當加埶 劑传:發點連接之在焊料與金屬層之間沉積的谭 =趙遠離焊接點之谭劑層,本發明之方法減少氣:穿2 接點相成空润之可能性,該空洞係在谭接點中 :pocket ),而該氣袋即藉由焊料材料填充。空洞i型 為在藉由習知方法製造之焊接點中,習知方 : 除氣通道為用於焊劑氣體之出 '匕3創造 之方法,切上 相對於習知形成谭接點 纟發明之重要的優點是防止形成空洞。 =為在焊接點中之空洞的存在會導 :二=—)並產生熱特性之局部不St 電子=特性可包含例如,機械強度、廢脹與收縮的能力不 構成用CL:熱阻抗。因為某些特性的存在或不存在可 性的改變可妥材料之選擇標準,這些預期特 言,因為开的破_接點的效用。舉例而 ^成在卜接點中的空洞是較差之電子與熱導體, 94371 200914192 中空洞的存在可妨礙焊接點達到為其建立的電子 戶導函或,熱規格。在烊接點中的空洞也降低其機械強 "口而造成其缺乏所設計之強度條件。 :例而吕,猎由提供均勻的散熱連同散熱座或均熱 田使用焊接點作用為熱介面材料以保護主動 f遠離過熱時1接點的熱特性尤其是重要的。在本文中 工洞的存在可實質上提高焊接點的熱阻抗,導致半導體裝 k"、、損害、與故障。本發明藉由提供用於製造實質 3空洞(VQid_free)焊接點,預防藉由在焊接財空洞的 存在所導致的問題。 容在第3圖中,根據本發明之實施例,結構3〇〇顯示藉 由只質上無空洞之焊接點連接兩個示範金屬表面之截面 圖。結構300包含金屬層302與·,其各自對應於第、 圖中之金屬層102與106。同樣顯示在第3圖中的烊接點 332,具有焊接點寬度334。焊接點332可包括焊料材料之 汞齊(_1咖),其中從該焊料材料形成在第」圖中 焊料層114 ’並以在第!圖中之金屬表面1() 面 108在其介面處製造合金(alloy)。 面 藉由使用本發明之開鏠焊料層114之實施例以 接點332,本發明造成烊接點332實質上沒有不想要的办 洞。在想要焊接點寬度334達到某些尺寸標準的例子中, 在如第1圖所示之焊接點开)成期間可施加外部的壓力 制焊接點寬度334。 " 茲參照第4圖,第4圖為顯示根據本發明的一實施 94371 10 200914192 例同財田述用於防止在痒接點中空 程圓。流程圖400中省略了對於本領域方法的流 言是明顯的某些細節與特徵。舉例而二::吊知識者而 或多個次步驟或可包含本領域已知之特定㈣個 的-個實施例,但本發明之其 ^指述本發明 圖4〇〇中所示步驟之步驟。 、,w用不同於流程 在第4圖中之步驟41〇,形成在谭料層 :以形成㈣焊料層,例如在第1时之_烊料^^開 如之前所討論,開縫的創造形成除氣通道,允許在曰加哉門 縫焊料層期間產生揮發焊劑氣體的逃脫。在第4圖中 =全Γ/劑層(例如谭劑層11〇)沉積在第一金屬表面 ㈠如金屬表© 104)上用轉備製造焊接點。設置第 劑層以在形成焊接點之前從第一金屬表面移除氧化層。在 步驟430,第二焊劑層(例如焊劑層112)沉積在 面(例如金屬表面_上以製備第二金屬表面用於形^ 接點。 在第4圖中之步驟440’開縫蟬料層(例如開縫焊料層 114)係位於第一金屬表面與第二金屬表面之間。參考第工 圖,可看見流程圖400的步驟440對應於將開縫焊料層114 夾在金屬表面104與108之間,且各金屬表面接觸各自的 焊劑層110與112用以準備結合。 ”在第4圖中之步驟450,加熱開縫焊料層(例如開缝焊 料層114)以形成焊接點(例如焊接點332)。當加熱焊料 94371 11 200914192 :一在/驟仏0與43。之各自沉積在第一盘第二金 之二Si焊劍層開始產生氣體。形成在開缝焊料層中 傷二二。:果成焊4:期間提供用於形成氣體逃脫之準 並產生實質上的能形成在結果的焊接點中, 步驟440,加熱開縫焊 W K擇的步驟,在 焊斜房㈣’可施加外部屋力至開縫 寬产:二:?:加熱期間外部壓力的施加以控制焊接點 見度其控制疋可期望的。 禮第5圖’根據本發明-實施例,在第5圖,之社 構500頦示位在均熱片506與半導_ s 、、 焊料層514之截 =¥體曰曰片姐之間的開縫 表面504之背金屬声5:圖中之結構5〇0包含具有金屬 又月金屬層502、焊劑層51〇、具有金 之均熱片5 0 6、盘焊;*,丨Jg ς 7 9 > 、 有金% u/、 各自對應於在第1圖中之具 啕金屬表面104之今>ι®1η〇 , 10S夕厶雇a , 焊劑層110、具有金屬表面 包人且右tt與焊劑層112。此外,結構500進一步 办卢甘士 > 1縫烊科層514 ’其中開縫518已建 料層114鱼開缝lls㈠c 具有見度116之開縫焊 可第5圖中,林賴已知的方法, 可形成金屬層502在相對於主動矣;π/ 559 ^ ^ ^ u彻 動表面554之半導體晶片 552“表面上。舉例而言,半導體$ 理器半導體晶片或需要均敎片 B疋微處 體晶片。 …乃用於散熱之其他類型之半導 在第5圖顯示之示蘇眚始点 ,14 t <丁靶貝施例中,使用藉由開缝焊料層 / 接點以附著均熱片5〇6至形成在半導體晶片 94371 12 200914192 =2 =金屬層5G2。在此作用下,將依卿接點以從 體=阳,的散熱至均熱請以防止半導體: 二:':精由使用開缝焊料層514,本發明的實施例可形 2 ¥體晶片552上之金屬層聊與均熱片5()6之 =其令該均熱請係實質上沒有由議51〇與的/ 或焊劑層512所產生之惠_ #、主# u + _514而在谭接==空:同。由於使用開縫 導體…= :預防’形成在半 片之間有利地提供均::間一可在晶购 ^於本發明用於防止在焊接點令空洞的形成的方法 疋(其描述於本說明書提出的示範實施例中),所以半導體 晶片係設置有均勻的散熱。舉例而言,藉由使用本發明的 方法防止在焊接點中空洞的形成設置均勻散熱之製造絲 保濩的+導體晶片可被使用在電路板上。如本領域已知的 技術’半導體晶片可被封裝,也就是可封閉與 合的半導體封裝件中。/山封在適 、第6圖係根據本發明之一個或多個實施例之示範電子 系統之圖式’係包含由於本發明之方法防止在焊接點中空 洞形成之設置有均勻散熱之示範的晶圓片或晶片。電子Z 統6〇〇包含示範的模組602、_、與6〇6、ic晶圓片咖、、 離散 70 件(d1SCret COmp〇nents) 61〇 與 612,存在 板614並與電路板614互連。在一個實施例中,電子*** 600可包含多於一個的電路板。1C晶圓片_可以是包含 均熱片的半導體晶片,可根據本發明的實施例藉由使用實 94371 13 200914192 士开乂成無工/同之焊接點附著在晶片上之金屬層。舉例而 ° iC阳圓片608包含可以是微處理器之電路616。 如第6圖所示’模組6〇2、6〇4、與6〇6係安裝在電路 ^ 14 t且舉例而言,各自可以是中央處理器(CPU)、圖 制'、數位信號處理器(DSP)、特定應用積體電路 …w、視訊處理模組、音訊處理模組、JRF接收器、RF :專运盗、影像感應模組、電源控制模組、I機械馬達控制 模組、現場可程式化間極陣列(FpGA)、或使用在現代電子 電路板之任何其他種類之模組。電路板614可包含許多互 連接觸線(trace)(未圖示於第6圖中)用於互連模組6〇2、 _、與606、離散元件61〇與612、與Ic晶圓片_。 同樣顯示在第6圖中,IC晶圓片_係安裝在電路板 614上且可包括’舉例而言’任何包含均熱片的半導體晶 ^ ’該均熱係藉由本發明之方法而實質上形成無空洞之 焊接點附著至晶片。在—個實施例中,1(:晶圓片6⑽可以 不安裝於電路才反614上’且可以在不同電路板上與其他模 組互連。進一步顯示在第6圖中,離散元6 6 !:在電路㈣上,且舉例而言,各自可以是離 益(諸如包含BAW或SAW過濾器等之離散過濾器)、電源放 大器或運算放大器、半導體裝置(諸如電晶體、二極體等)、 天線元件、電感器、電容器、或電阻。 舉例而言,電子系統600可利用在有線通訊裝置、無 ,通訊裝置、手機、切換裝置、路由器、中繼器、編解碼 益 '區域網路(LAN)、無線區域網路(WLAN)、藍芽致能裝置、 94371 14 200914192 數位攝影機、數位音簡放器與/或紀錄器 s與/或紀錄器、電®、監視器、電視機、衛=:撥; 線數據機(cablemodeD〇、數 機上疏纜 庭用具、印表機、複印機、數位立^线、數位控制家 癸哭^ λ 數位θ訊或視訊接收器、RF收 -,atl ^ ^ ^ ^ 数位遊戲裝置、數位測試與/ 电卞衷置^學襄置、或數位控制 統、裝置、元件或㈣。^中妹何其他種類的系 η 2 >上述’本發明使用㈣焊料層以在焊接點形 成』.供用於使焊劑所產生之氣體的逃脫之既成的通 道。因此,本發明有利地防止在焊接點中空洞的形成。因 此’根據本發日謂造之焊接點較少受縣由如此空洞的存 f而機械或熱妥協的影響。所以,相較於習知包含空洞的 焊接點,根據本發明製造之焊接點係更有效率。 —從上面本發明的描述,顯示出可使用各種技術用於執 行j發明的概念而不脫離其範圍。此外,當本發明已描述 特疋的參考於某些實施例時,本領域具有通常知識者將了 解f可在形式或細節上改變本發明而不脫離本發明之精神 與範圍。因此,上述的實施例在所有方面將被視為用於說 明而非用於限制。也應當了解本發明並不限制於描述於此 的特定實施例而可以是許多重新排列、修改、與替換而不 脫離本發明之範圍。 因此’已描述一種防止焊接點中形成空洞之方法。 【圖式簡單說明】 15 94371 200914192 第1圖係根據本發明之一實施例,描述位在兩個示# 金屬表面之間的示範開縫焊料層之截面圖; 已 第2圖係描述在第1圖中開缝焊料層之頂部剖視圖; 第3圖係根據本發明之一實施例,描述藉由實質上盔 空洞之焊接點而連接之兩個示範金屬表面之截面圖;’、、、 第4圖係顯示描述採取之典型步驟之流程圖以 發明之實施例; 本 第5圖係根據本發明之一實施例,描述位在示範半 體晶片與示範均熱片之間的示範開縫焊料層之截面圖;以 及 第6圖係根據本發明之一實施例之示範電子系統之圖 式,該示範電子系統包含藉由使用開縫焊料層 至 熱片之示範晶圓片或晶片。 勺 【主要元件符號說明】 100、200、300、500 結構 102、106、302、306 金屬層 104、108、508 金屬表面 110、112、510、512 焊劑層 114 ' 214 > 514 開縫焊料層 116 厚度 118、218、224、226、228、518 開縫 120 壓力 122 ' 334 焊接點寬度 230 中央區域 94371 16 200914192 332 400 410、420、430、440 502 506 516 552 554 600 602 、 604 、 606 608 610 、 612 614 616 焊接點 流程圖 450步驟 背金屬層 均熱片 見度 半導體晶片 主動表面 電子系統 模組 IC晶圓片 離散元件 電路板 電路 17 94371

Claims (1)

  1. 200914192十、申請專利範圍: 種用於防止形成在兩個金屬表面之間的焊接點中形 成空洞之方法’該方法包括·· 在焊料層中形成至少一個開縫以形成開縫焊料 層; 將該開縫焊料層置於兩個金屬表面之間; 加熱該開縫焊料層以形成該焊接點; 通道二二,至ί 一個開縫在該開縫焊料層形成除氣 在該焊接點中形成該空洞。 範!第1項之方法,進-步包括在加熱該 主動谭#1。 去八中’該焊劑層包括 如申請專利範圍第丨項 包括從下列群組中選擇之二;=料層 料、中溶點㈣群組包括:低 申研專利範圍第!項之方法 具有約12毫米(mm)之厚度。"以開縫知料層 如申請專利範圍冑!項之方 面之第-金屬表面包括形成在丰莫J曰,該兩個金屬表 均熱片上之表面。 之第—金屬表面包括在 如申請專利範圍第】項之方味 鏠包括四個開縫。 其中,該至少一個開 2. 3. 4 5. 6. 94371 18 7. 200914192 一種用於防止形成在兩個金屬表面之間的焊接點中形 成空洞之方法,該方法包括: 在焊料層中形成至少一個開缝以形成開縫焊料 將該開缝焊料層置於該兩個金屬表面之間; 加熱並同時施加外部壓力至該開縫焊料層以形成 該焊接點; 纟巾’該至少-個開縫在該開縫焊料層形成除氣 通道以防正在該焊接點中形成該空洞。 如申請專利範圍第8項之方法,進一步包括在各該兩 個金屬表面上沉積焊劑層。 10. 如申請專利範圍第9項之方法 主動焊劑。 11. 如申請專利範圍第8項之方法 包括從下列群組中選擇之焊料一 τ $ 熔點焊料、t㈣焊料、與聽點焊y。 12. 如申請專利範圍第8之且亡从·< Λ ^ 歹在,其中,該開縫焊料,、有、力12耄米(mm)之厚度。 13. 如申請專利範圍第8 力以控制該焊接點之厚度 其中,使用該外部’ Μ.如申請專利範圍第δ項之方法# , 面包括在半導體法,其_,該兩個金屬4 面。 導體曰日片上均熱片與金屬層之各…種用於防止形成在均埶 …片” ¥體晶片之間的焊接 8. 層 其中 該焊劑層包. 其中,該開縫焊料 其中該群組包括: 94371 19 200914192 中形成空洞之方法,該方法包括: 層; 在焊料層中形成至少—個開縫以形成開縫焊料 將該開缝焊料層置於形成在該半導體 熱片上之金屬層之間; 一系均 加熱該開縫焊料層以便在該均熱片與該半 片之間形成焊接點; θθ 、、其中,該至少—個開縫在該開縫焊料層形成除氣 通道以防止在該烊接點中形成該空洞。 以如申請專利範圍第15項之方法,進一步包括在該加執 的同時,施加外部壓力至該半導體晶片與該均熱片, 以便控制該焊接點的寬度。 •如申叫專利|巳圍第15項之方法,其中,該開縫焊料層 具有約12毫米(mm)的厚度。 从如申請專利範圍第15項之方法,其中,該半導體晶片 是位於電路板上。 申叫專利範圍第15項之方法,其中,該開缝焊料j 包括攸下列群組中選擇之焊料,其中該群組包括:^ 2熔點焊料、中熔點焊料、與高熔點焊料。 2〇·如申請專利範圍第15項之方法,其中,在電路板中名 用該半導體晶片。 94371 20
TW097123299A 2007-06-26 2008-06-23 防止焊接點中形成空洞之方法 TWI448346B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/823,056 US8678271B2 (en) 2007-06-26 2007-06-26 Method for preventing void formation in a solder joint

Publications (2)

Publication Number Publication Date
TW200914192A true TW200914192A (en) 2009-04-01
TWI448346B TWI448346B (zh) 2014-08-11

Family

ID=39942806

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097123299A TWI448346B (zh) 2007-06-26 2008-06-23 防止焊接點中形成空洞之方法

Country Status (9)

Country Link
US (1) US8678271B2 (zh)
JP (1) JP2010531738A (zh)
KR (1) KR101528878B1 (zh)
CN (1) CN101801581A (zh)
DE (1) DE112008001684B4 (zh)
GB (1) GB2463214A (zh)
SG (1) SG182168A1 (zh)
TW (1) TWI448346B (zh)
WO (1) WO2009002536A1 (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5954013B2 (ja) 2012-07-18 2016-07-20 日亜化学工業株式会社 半導体素子実装部材及び半導体装置
JP6227276B2 (ja) * 2013-05-02 2017-11-08 デクセリアルズ株式会社 保護素子
AT516750B1 (de) 2014-12-18 2016-08-15 Zizala Lichtsysteme Gmbh Verfahren zur Voidreduktion in Lötstellen
CN204408283U (zh) 2015-02-15 2015-06-17 华为技术有限公司 一种功率放大器的功率管连接结构及功率放大器
US10096595B2 (en) * 2015-10-28 2018-10-09 Globalfoundries Inc. Antenna diode circuit for manufacturing of semiconductor devices
JP6128267B2 (ja) * 2016-06-10 2017-05-17 日亜化学工業株式会社 半導体素子実装部材及び半導体装置
CN108788509A (zh) * 2018-06-01 2018-11-13 广州汉源新材料股份有限公司 一种预成型焊片
CN109413853A (zh) * 2018-09-07 2019-03-01 杭州嘉楠耘智信息科技有限公司 一种计算电路板以及包括该计算电路板的计算设备
US11355429B2 (en) 2020-01-28 2022-06-07 Infineon Technologies Ag Electrical interconnect structure with radial spokes for improved solder void control
DE102020122323A1 (de) * 2020-08-26 2022-03-03 Infineon Technologies Ag Chip mit chip-pad und zugehörigem lotflussmittel-ausgasungsgraben
CN112701087B (zh) * 2020-12-17 2024-02-06 苏州通富超威半导体有限公司 一种封装结构及封装方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2032939B2 (de) 1970-07-03 1975-05-07 Robert Bosch Gmbh, 7000 Stuttgart Verfahren zum Auflöten eines Halbleiterkörpers auf einen Träger
JPH03254393A (ja) 1990-02-28 1991-11-13 Taiyo Yuden Co Ltd 溝付きシート状はんだおよびその製造方法
US5354623A (en) * 1991-05-21 1994-10-11 Cook Incorporated Joint, a laminate, and a method of preparing a nickel-titanium alloy member surface for bonding to another layer of metal
JP2732823B2 (ja) * 1995-02-02 1998-03-30 ヴィエルティー コーポレーション はんだ付け方法
US6661083B2 (en) * 2001-02-27 2003-12-09 Chippac, Inc Plastic semiconductor package
US6504723B1 (en) 2001-11-15 2003-01-07 Intel Corporation Electronic assembly having solder thermal interface between a die substrate and a heat spreader
US6610559B2 (en) * 2001-11-16 2003-08-26 Indium Corporation Of America Integrated void-free process for assembling a solder bumped chip
US6848172B2 (en) * 2001-12-21 2005-02-01 Intel Corporation Device and method for package warp compensation in an integrated heat spreader
EP1525619A1 (de) * 2002-07-31 2005-04-27 Osram Opto Semiconductors GmbH Oberflächenmontierbares halbleiterbauelement und verfahren zu dessen herstellung
TWI236077B (en) * 2002-12-31 2005-07-11 Unisemicon Co Ltd Stack package and fabricating method thereof
US6848610B2 (en) * 2003-03-25 2005-02-01 Intel Corporation Approaches for fluxless soldering
US20070152321A1 (en) * 2005-12-29 2007-07-05 Wei Shi Fluxless heat spreader bonding with cold form solder
US7651938B2 (en) * 2006-06-07 2010-01-26 Advanced Micro Devices, Inc. Void reduction in indium thermal interface material

Also Published As

Publication number Publication date
CN101801581A (zh) 2010-08-11
JP2010531738A (ja) 2010-09-30
US20090001138A1 (en) 2009-01-01
TWI448346B (zh) 2014-08-11
WO2009002536A1 (en) 2008-12-31
DE112008001684B4 (de) 2022-02-17
SG182168A1 (en) 2012-07-30
KR20100047850A (ko) 2010-05-10
US8678271B2 (en) 2014-03-25
DE112008001684T5 (de) 2010-06-17
GB2463214A (en) 2010-03-10
GB201000423D0 (en) 2010-02-24
KR101528878B1 (ko) 2015-06-16

Similar Documents

Publication Publication Date Title
TW200914192A (en) Method for preventing void formation in a solder joint
JP6303341B2 (ja) コイル部品
TWI290011B (en) Jointing material and circuit device using the same
JP2006147863A (ja) 電子装置およびその製造方法
TW579555B (en) Semiconductor chip package and packaging of integrated circuit chip in electronic apparatus
JP2011124366A (ja) 半導体装置およびその製造方法
JPH02275657A (ja) 複合材料、回路システム内にその材料を使用する熱分散部材、回路システム、及びそれらの製法
JP2016165739A (ja) 電子装置及びその製造方法
TWI295549B (en) Solder ball structure of circuit board and method for fabricating same
JP2001102227A (ja) ワイヤを有する電子部品
TWI434382B (zh) 嵌埋有電子元件之封裝結構及其製法
JP2017224750A (ja) 半導体装置およびその製造方法
TW201250947A (en) Package structure having a micromechanical electronic component and method of making same
WO2021184166A1 (zh) 电子设备、芯片封装结构及其制作方法
JP2003273479A (ja) 発熱電気部品の放熱構造
TW200901235A (en) Apertured fixed chip resistor and method for fabricating the same
TWI264103B (en) A 3D electronic packaging structure with enhanced grounding performance and embedded antenna
TW200950052A (en) Package structure having semiconductor component embedded therein and fabrication method thereof
JP2019197817A (ja) 半導体装置および半導体装置の製造方法
TW201039427A (en) Semiconductor package and method for manufacturing the same
TW201041111A (en) Hardwired switch of die stack and operating method of hardwired switch
TWI270189B (en) Semiconductor package, and fabrication method and carrier thereof
JP2003243438A (ja) 配線基板、配線基板の製造方法、および、配線基板を備えた電子装置
JP2004006904A (ja) ワイヤを有する電子部品
JP2016115825A (ja) 被保護物の保護方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees