SU842977A1 - Запоминающее устройство с автономнымКОНТРОлЕМ - Google Patents

Запоминающее устройство с автономнымКОНТРОлЕМ Download PDF

Info

Publication number
SU842977A1
SU842977A1 SU792796640A SU2796640A SU842977A1 SU 842977 A1 SU842977 A1 SU 842977A1 SU 792796640 A SU792796640 A SU 792796640A SU 2796640 A SU2796640 A SU 2796640A SU 842977 A1 SU842977 A1 SU 842977A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
output
input
code
bits
Prior art date
Application number
SU792796640A
Other languages
English (en)
Inventor
Александр Васильевич Городний
Иван Андреевич Дичка
Ирина Павловна Дробязко
Виктор Иванович Корнейчук
Мария Николаевна Орлова
Юрий Борисович Рычагов
Василий Яковлевич Юрчишин
Original Assignee
Киевский Ордена Ленина Политехническийинститут Им. 50-Летия Великой Октябрь-Ской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехническийинститут Им. 50-Летия Великой Октябрь-Ской Социалистической Революции filed Critical Киевский Ордена Ленина Политехническийинститут Им. 50-Летия Великой Октябрь-Ской Социалистической Революции
Priority to SU792796640A priority Critical patent/SU842977A1/ru
Application granted granted Critical
Publication of SU842977A1 publication Critical patent/SU842977A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО КОНТРОЛЕМ С АВТОНОМНЫМ ., гг,пЦ;г.« 1 b,.,,...v..... л liAYS fn/O ТЕХКйЧЙСКАй
тел  подключен к выходу регистра адреса, выход - к первому входу первого и входу второго регистров числа, первые выходы которых соединены с одними из входов элементов ИЛИ, второй вход первого регистра числа подключен к выходу первого преобразовател  кодов, вторые выходы первого и второго регистров числа соединены соответственно с первыми входами второго преобразовател  кодов и блока контрол , второй вход которого подключен ко второму выходу , второго регистра числа, первый выход, третьего регистра числа соединен с первым входом первого преобразовател  кодов, вторые входы преобразователей кодов подключены к выходу блока контрол , управл ющие входы регистра адреса, накопител , регистров числа и блока контрол  подключены к одним из выходов блока управлени , одни из входов которого соединены с управл ющими выходами первого и второго регистров числа, содержит схему сравнени , входы которой подключены соответственно ко вторым выходам первого и третьего регистров числа, а выход соединен с третьим входом первого регистра числа, третий выход которого соединен с первым входом третьего регистра числа, второй вход которого подключен к выходу второго преобра зовател  кодов, а второй выход - к другим входам элементов ИЛИ, выходы которых соединены с информационными входами накопител , управл ющие вход и выход схемы сравнени  подключены соответственно к другим выходу и входу блока управлени .
На чертеже приведена структурна  схема предлагаемого устройства.
Устройство содержит накопитель 1, кажда   чейка которого имеет маркерный разр д и определенное число дополнительных разр дов. К адресному входу 2 накопител  1 подключен регистр 3 адреса со входом 4. Информационный выход 5 накопител  1 соединен с первым входом первого регистра 6 числа и входом второго регистра 7 числа. Первые выходы регистров 6 и 7 подключены к одним из входов элементов ИЛИ 8. Устройство содержит также третий регистр 9 числа, имеющие выход 10 и вход 11,  вл ющиес  соответственно выходом и входом устройства, первый 12 и второй 13 преобразователи кодов, блок 14 контрол , схему 15 сравнени  и блок 16 управлени . Второй вход регистра 6 подключен к выходу преобразовател  12. Вторые выходы регистров 6 и 7 соединены соответственно с первыми входами преобразовател  13 и блока 14 контрол , второй вход котброго подключен ко второму входу регистра 7. Первый выход регистра 9 соединен с первым входом преобразовател  12. Вторые входы преобразователей 12 и 13 подключены к выходу блока 14 контрол . Входы схемы 15 сравнени  подключены соответственно ко вторым выходам регистров 6 и 9, а выход
соединен с третьим входом регистра 6, третий выход которого соединен с первым входом регистра 9, второй вход которого подключен к выходу преобразовател  13, а второй выход - к другим входам элементов
ИЛИ 8, выходы которых соединены с информационными входами накопител  1. Управл ющие вход и выход схемы 15 сравнени  подключены к соответствующим выходу и входу блока 16 управлени .
Устройство работает следующим образом.
0 Обращение к  чейке накопител  1 осуществл етс  по адресу, записанному в регистре 3 адреса. При записи число из регистра 9 поступает в  чейку накопител  1 через элементы ИЛИ 8. Затем осуществл етс  считывание этого числа и через информационный выход 5 накопител  1 оно поступает на регистрб 6 и7. Схема 15 сравнени  осуществл ет сравнение записываемого числа и вновь считанного. Если имеет место равенство, то все разр ды  чейки накoJIитeл  ) исправны и запись на этом заверщаетс . Если же имеет место неравенство , то по сигналу со схемы 15 сравнени  в маркерный разр д регистра 6 записываетс  «О. Обозначаетс : логическа  «1 в маркерном разр де означает, что  чейка исправна; «О - в  чейке имеютс  отказавщие разр ды. Первоначально во всех маркерных разр дах  чеек накопител  1 записана «1.
Запись «О в маркерный разр д регистQ ра 6 означает, что  чейка, к которой осуществл етс  обращение, содержит отказавщие разр ды. В этом случае необходимо определить номера отказавщих разр дов с тем, чтобы записать информацию в оставщихс  исправные основные и дополнительные разр ды, т. е. выполнить развертку числа . При считывании развернутого числа из отказавщей  чейки оно выбрано из исправных разр дов этой  чейки, т. е. выполн етс  свертка числа.
Итак, записываемое число, наход щеес 
на регистре 9 должно быть развернуто и записано в исправные разр ды. Дл  этого из регистра 7 в отказавшую  чейку накопител  1 через элементы ИЛИ 8 записывают обратный код считанного числа и считыванием его на этот же регистр 7. Таким образом , на регистрах 6 и. 7 наход тс  соответственно пр мой и обратный коды числа. Блок 14 по совпадению содержимого одноименного разр дов регистров 6 и 7 определ ет отказавщие разр ды  чейки накопител  1 и запоминает номера позиций отказавщих разр дов. Преобразователь 12 запрещает запись информации в разр ды регистра 6, соответствующие отказавщим разр дам  чейки накопител  1, обеспечива  развертку правильного числа из регистра 9 по разр дам регистра 6, которым соответствуют исправные разр ды  чейки.

Claims (2)

  1. Допустим, что в регистре 9 находитс  чис ло 110010, которое необходимо записать в накопитель 1 по некоторому адресу, заданному в регистре 3 адреса. Осуществл етс  запись и считывание на регистры 6 и 7. Пусть 2-й и 4-й разр ды отказывают, тогда при считывании на регистрах б и 7 находитс  число 001110001 876543210 ( разр ды 7 и 8 - дополнительные, разр д 0маркерный , отказавшие разр ды подчеркнуты ) . Схема 15 сравнени  сравнивает код 110010 с кодом 111000. Поскольку коды неравны , блоком 15 в маркерный разр д (0-й) регистра 6 записываетс  «О. После записи-чтени  обратного кода считанного числа на регистр 7 поступает число 110011010, которое сравниваетс  с содержимым регистра 6. Блок 14 определ ет, что 2-й и 4-й разр ды отказывают. При передаче числа 110010 с регистра 9 через преобразователь 12 на регистр 6 поступает число 1100-1-01. В разр ды 2-й и 4-й, счита  справа налево информаци  не поступает , а сдвигаетс  в исправные заполненные разр ды. Вместе с маркерным разр дом это число записываетс  в накопитель 1. При считывании число из накопител  1 поступает на регистры 6 и 7. Маркерный разр д регистра 6 анализируетс  блоком 16. Если в маркерном разр де записана «1, то это означает, что  чейка накопител  1 исправна, и число с регистра 6 поступает на регистр 9, которое может быть выдано на выход 10. Если же в маркерном разр де записан «О, то производитс  запись обратного кода считанного числа из регистра 7 в отказавщую  чейку через элементы ИЛИ 8 и последующее чтение его на этот же регистр 7. Отказавщие разр ды  чейки определ ютс  блоком 14. Преобразователь ГЗ выбирает число из разр дов регистра 6, соответствующих исправным разр дам  чейки, т. е. осуществл ет свертку числа. Допускаетс , что обращение происходит к указанной отказавшей  чейке. При этом на регистр 6 поступает число 110011000. «О в нулевом разр де указывает, что в  чейке имеютс  отказавшие разр ды. После записи-чтени  обратного кода считанного числа на регистр 7 поступает число 001110011 и блок 14 определ ет,что 2-й и 4-й разр ды отказывают. При передаче числа 110011000 из регистра 6 через преобразователь 13 в регистр 9 поступает свернутое число 110010, которое выдаетс  на выход 10. Таким образом, по сравнению с известным ЗУ при записи каждый .раз провер етс  состо ние  чейки накопител  1, т. е. осуществл етс  динамический контроль (в процессе работы). В известном ЗУ исправность или неисправность  чеек определ етс  статически (до начала работы). Введение в предлагаемое устройство схемы 15 сравнени  позвол ет увеличить скорость записи, если направление отказа некоторого разр да  чейки совпадает с направлением записываемой в него информации и  чейка определ етс  как исправна . Таким образом, при считывании такого числа увеличиваетс  быстродействие, поскольку в этом случае код с регистра 6 непосредственно поступает на регистр 9. Формула изобретени  Запоминающее устройство с автономным контролем, содержащее накопитель, регистр адреса, регистры числа, преобразователи кодов, блок контрол , элементы ИЛИ и блок управлени , причем адресный вход накопител  подключен к выходу регистра адреса, выход - к первому входу первого и входу второго регистров чисЛа, первые, выходы которых соединены с одними из входов элементов ИЛИ, второй вход первого регистра числа подключен к выходу первого преобразовател  кодов, вторые выходы первого и второго регистровчисла соединены соответственно с первыми входами второго преобразовател  кодов и блока контрол , второй вход которого подключен ко второму выходу второго регистра числа, первый выход третьего регистра числа соединен с первым входом первого преобразовател  коДов , вторые входь преобразователей кодов подключены к выходу блока контрол , управл ющие входы регистра адреса, накопител , регистров числа и блока контрол  подключены к одним из выходов блока управлени , одни из входов которого соединены с управл ющими выходами первого и второго регистров числа, отличающеес  тем, что, с целью упрощени  устройства, оно содержит схему сравнени , входы которой подключены соответственно ко вторым выходам первого и третьего регистров числа , а выход соединен с третьим входом первого регистра числа, третий выход которого соединен с первым входом третьего регистра числа, второй вход которого подключен к выходу второго преобразовател  кодов, а второй выход - к другим входам элементов ИЛИ, выходы которых соединены с информационными входами накопител , управл ющие вход и выход схемы сравнени  подключены соответственно к другим выходу и входу блока управлени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 443413, кл. G 11 С 29/00, 1973.
  2. 2.Авторское свидетельство СССР № 504249, кл. G 11 С 29/00, 1975 (прототип ).
SU792796640A 1979-07-12 1979-07-12 Запоминающее устройство с автономнымКОНТРОлЕМ SU842977A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792796640A SU842977A1 (ru) 1979-07-12 1979-07-12 Запоминающее устройство с автономнымКОНТРОлЕМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792796640A SU842977A1 (ru) 1979-07-12 1979-07-12 Запоминающее устройство с автономнымКОНТРОлЕМ

Publications (1)

Publication Number Publication Date
SU842977A1 true SU842977A1 (ru) 1981-06-30

Family

ID=20840810

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792796640A SU842977A1 (ru) 1979-07-12 1979-07-12 Запоминающее устройство с автономнымКОНТРОлЕМ

Country Status (1)

Country Link
SU (1) SU842977A1 (ru)

Similar Documents

Publication Publication Date Title
US4528665A (en) Gray code counter with error detector in a memory system
SU842977A1 (ru) Запоминающее устройство с автономнымКОНТРОлЕМ
SU618799A1 (ru) Запоминающее устройство с самоконтролем
SU1075312A1 (ru) Запоминающее устройство с коррекцией ошибок
SU514341A1 (ru) Оперативное запоминающее устройство
SU963109A2 (ru) Запоминающее устройство с самоконтролем
SU1164791A1 (ru) Запоминающее устройство с обнаружением ошибок
SU1081669A1 (ru) Запоминающее устройство с автономным контролем
SU1251188A1 (ru) Запоминающее устройство с самоконтролем
SU452860A1 (ru) Запоминающее устройство с автономным контролем
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU930388A1 (ru) Запоминающее устройство с самоконтролем
SU1075311A1 (ru) Устройство управлени дл доменной пам ти
SU1203364A1 (ru) Оперативное запоминающее устройство с коррекцией информации
SU955212A2 (ru) Запоминающее устройство с самоконтролем
SU1034070A1 (ru) Запоминающее устройство с обнаружением ошибок
SU875471A1 (ru) Запоминающее устройство с автономным контролем
SU519767A1 (ru) Запоминающее устройство с самоконтролем
SU903983A1 (ru) Ассоциативна запоминающа матрица
SU780049A1 (ru) Запоминающее устройство с автономным контролем
SU733028A1 (ru) Посто нное запоминающее устройство
SU1053161A1 (ru) Устройство управлени дл доменной пам ти
SU640300A1 (ru) Устройство дл хранени и преобразовани информации
SU842957A1 (ru) Запоминающее устройство
SU903990A1 (ru) Запоминающее устройство с автономным контролем