SU1476465A1 - Микропрограммное устройство управлени - Google Patents

Микропрограммное устройство управлени Download PDF

Info

Publication number
SU1476465A1
SU1476465A1 SU864167257A SU4167257A SU1476465A1 SU 1476465 A1 SU1476465 A1 SU 1476465A1 SU 864167257 A SU864167257 A SU 864167257A SU 4167257 A SU4167257 A SU 4167257A SU 1476465 A1 SU1476465 A1 SU 1476465A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
address
trigger
micro
Prior art date
Application number
SU864167257A
Other languages
English (en)
Inventor
Сергей Семенович Мощицкий
Григорий Николаевич Тимонькин
Вячеслав Сергеевич Харченко
Петр Евгеньевич Марков
Сергей Николаевич Ткаченко
Владимир Антонович Ткаченко
Original Assignee
Предприятие П/Я А-1874
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1874 filed Critical Предприятие П/Я А-1874
Priority to SU864167257A priority Critical patent/SU1476465A1/ru
Application granted granted Critical
Publication of SU1476465A1 publication Critical patent/SU1476465A1/ru

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при разработке ЭВМ и вычислительных и управл ющих систем. Целью изобретени   вл етс  увеличение глубины контрол  устройства. Микропрограммное устройство управлени  содержит блок пам ти микрокоманд с пол ми признака работы, кода микроопераций, кода логических условий и адреса, регистры адреса и микроопераций, мультиплексоры адреса и логических условий, первый и второй дешифраторы, триггер, триггер пуска, генератор тактовых импульсов, триггер ошибки, с первого по седьмой элементы ИЛИ, с первого по третий элементы И, первый и второй ключи с тристабильным выходом, блок ключей с тристабильным выходом, элемент И-НЕ, элемент задержки. В устройстве реализован режим диагностики в отключенном состо нии (триггер пуска в нулевом состо нии), что позвол ет увеличить глубину контрол . 2 ил.

Description

1
Изобретение относитс  к автоматике и вычислительной технике, и может быть использовано при разработке устройств управлени  ЦВМ и вычислительных и управл ющих систем.
Целью изобретени   вл етс  увеличение глубины контрол  устройства.
На фиг.1 приведена функциональна  схема предлагаемого микропрограммного устройства управлени ; на фиг.2 - функциональна  схема коммутатора контрол .
Устройство (фиг.1) содержит блок 1 пам ти микрокоманд ( пол ми режима работы 1,1, кода микроопераций 1.2, кода логических условий 1-3 и адреса 1.4, регистры 2 адреса И 3
микроопераций, мультиплексоры 4 адреса И 5 логических условий, первый и второй дешифраторы 6 и 7, коммутатор 8 контрол , триггер 9, триггер 10 пуска, генератор 11 тактовых импульсов с первым 11.1 и вторым 11.2 выходами , триггер 12 ошибки, первый 13, второй 14, третий 15, четвертый 16 и п тый 17 элементы ИЛИ, первый 18 и второй 19 элементы И, первый 20.1, второй 20,2, ключи с тристабильным выходом, блок 20.3 ключей с тристабильным выходом, выход 21 младшего разр да пол  адреса БПМ 1, вход 22 l-k-го сигналов пуска устройства, выход 23 ошибки устройства, первый 24 и второй 25 двунапрпвпенчые входы
05 Ј ОЭ
сл
314764
(выходы режима работы устройства, выход 26 микроопераций модул  с выходами 26,1 микрооперации обнулени  триггера 12 ошибки и 26.2 микроопера- ции конца работы, информационный выход 27 устройства, двунаправленный вход),выход 28 устройства, вход 29 логических условий модул , вход 30 кода операций модул , первый вход 31 ю пуска модул .
Коммутатор 8 контрол  (фиг.2) содержит элемент 32 задержки, шестой элемент ИЛИ 33, элемент И-НЕ 34, третий элемент И 35, седьмой элемент ИЛИ 36.
Коммутатор 8 контрол  (фиг.2) осуществл ет контроль за состо нием выходов БПМ 1 при работе устройства в режиме ожидани  кода новой опера- ции или адресного кода управлени ,
контроль за правильностью функционировани  модул  в режиме диагностики, коммутирует со своего выхода сигнал ошибки на вход триггера 12 ошибки.
На входы элемента ИЛИ 33 и элемента И-НЕ 34 в коммутаторе 8 контрол  посто нно поступают коды с выходов 1.1, 1.2 и 1.3. Таким образом, на выходах элементов ИЛИ 33 и И-НЕ 34 нулевые сигналы будут соответственно только тогда, когда с выходов 1.1 1.2 и 1.3 считываютс  целиком нулевые или единичные коды.
В режиме ожидани  из блока 1 считываетс   чейка с нулевым адресом, в пол х 1.1, 1.2 и 1.3 которой записаны нулевые коды, триггер 10 -пуска находитс  в нулевом состо нии. При этом коммутатор 8 функционирует следующим образом. С выхода элемента И-НЕ 34 и с инверсного выхода триггера 10 пуска на входы элемента И 35 будут поступать единичные сигналы на инверсном входе элемента И 35 будет нулевой сигнал с выхода элемента 32 задержки. Таким образом, сигнал на выходе элемента И 35 в описанном режиме работы будет полностью определ тьс  сигналом на его втором входе с выхода элемента ИЛИ 33, на входы которого поступает нулевой код с выходов 1.1, 1.2 и 1.3 нулевой  чейки блока 1. В случае по влени  хот  бы одной единицы в этом нулевом коде сигнал на выходе элемента ИЛИ 33, а следоватепьно, на выходе элемента И 36 будет единичным, что
5
0
0
с
0
0
5
будет означать ошибку функционировани  устройства,
По сигналу диагностики с выхода элемента И 18 устройство переходит в диагностический режим. При этом из Б1ТМ 1 считываетс  диагностическа  МК, в пол х 1.1, 1.2 и 1.3 которой записаны единичные кЪды. Единичный сигнал диагностики, поступа  через элемент 32 задержки на инверсный вход элемента И 35, блокирует возможность формировани  элементом И 35 сигнала ошибки. Величина задержки элемента 32 должна быть не меньше задержки регистра 2 адреса и блока 1. При этом за врем  блокировки элемента И 35 сигналом с выхода элемента 32 задержки, нулевые коды на входах элементов ИЛИ 33 и И-НЕ 34 успевают полностью заменитьс  единичными с выходов 1.1, 1.2 и 1.3 диагностической  чейки блока 1. С пропаданием единичного сигнала на выходе элемента 32 задержки на входах элемента И 35 будут единичные сигналы . Таким образом, сигнал на выходе данного элемента при этом определ етс  целиком сигналом с выхода элемента И-ЯЕ 34. Единичным он будет только в случае наличи  в единичных кодах с выходов полей 1.1, 1.2 и 1.3 хот  бы одного нул , т.е. в случае ошибки.
При работе устройства триггер 10 пуска находитс  в единичном состо нии и сигнал с его инверсного выхода блокирует формирование сигнала ошибки элементом И 35. Сигналы ошибки с входа коммутатора 8 контрол  и выхода элемента И 35 через элемент ИЛИ 36 поступают на выход коммутатора 8, а далее на вход триггера 12 ошибки и выход 23 ошибки.
В исходном состо нии устройство работает следующим образом. Все элементы пам ти установлены в нуль (цепи установки исходного состо ни  условно не показаны). Из БГГМ 1 считываетс  содержимое нулевой  чейки (с нулевым адресом). В ее поле 1.1 записан нулевой код (000), который декодируетс  дешифратором 6 как сигнал конца команды. Этот сигнал поступает через второй элемент ИЛИ 14 на информационный вход триггера 9. Однако записи в триггер 9 не происходит, так как генератор 11 тактовых импульсов не работает и сигнал на синхро- входе триггера 9 будет отсутствовать
Кроме того, сигнал конца команды с первого выхода (000) дешифратора поступает на второй управл ющий вход мультиплексора 4 адреса, который про1 пускает со своего выхода на информационный вход регистра 2 адреса код операции с входа 30 кода операции. В пол х 1.2 и 1.3 нулевой  чейки также записаны нулевые коды. Все эти нулевые коды поступают на С-вход коммутатора 8 контрол , который конт ролирует их. В случае по влени  в этих кодах хот  бы одной единицы коммутатор 8 формирует на выходе сигнал ошибки, который переводит в единичное состо ние триггер 12 ошибки. Сигнал с выхода триггера 12 ошибки поступает на вход 23 ошибки и через первый элемент ИЛИ 13 на вход установки в О триггера пуска , блокиру  тем самым запуск устройства . С выхода 1.4 пол  адреса нулевой  чейки блока 1 считываетс  адрес диагностической микрокоманды. При этом мультиплексор 5 логических условий по нулевому коду логических условий с выхода 1.3 пропускает на свой выход значение младшего разр да с выхода 21 выхода 1.4 пол  адреса. Адрес диагностической микрокоманды посто нно поступает на второй информационный вход мультиплексора 4 адреса .
Переход устройства в рабочий режим осуществл етс  по сигналу Пуск, поступающему с входов пуска 22 или 31 устройства через четвертый элемент ИЛИ 16 на вход триггера 10 пуска. Нулевой сигнал с инверсного выхода триггера 10 пуска прекращает проверку нулевых кодов нулевой  чейки блока 1 в коммутаторе 8 контрол  и блокирует формирование первым элементом И 18 сигнала перевода устройства в диагностический режим. Еди- ничный сигнал с пр мого выхода триггера 10 пуска разрешает работу генератора 11 тактовых импульсов. По зад- нему фронту первого тактового импульса с первого выхода 11.2 генератора 11 в регистр 2 адреса записываетс  код операции с выхода мультиплексора 4 адреса. Таким образом формирует- с  адрес первой операции. Одновременно с этим по тому же заднему фронту триггер 9 записывает единичный
764656
сигнал конца команды с. первого выхода (000) дешифратора 6 (т к как с выхода блока 1 считываетс  но прежнр- му нулева   чейка). Единичный гиг- нал с выхода триггера 9 поступает на второй вход второго эпемента И 19. Все первые микрокоманды микропрограмм имеют в поле 1.1 код (0)1), по котоЮ рому дешифратор 6 формирует на своем третьем выходе сигнал попадани  в первую микрокоманду микропрограмм. Этот сигнал поступает через второй ключ 20.2 на инверсный вход второго эле15 мента И 19.
В случае поступлени  в устройство неправильного кода операции или искажени  его разр дов при прохождении через мультиплексор 4 адреса и ре20 гистр 2 адреса, или неисправности в блоке 1, дешифраторе б, единичный сигнал на входе/выходе 25 сформирован не будет и соответственно на инверсном входе второго элемента
25 И 19 будет нулевой сигнал. При этом
в случае ошибки с поступлением на «третий вход элемента И 19 первого тактового импульса с второго выхода 11.1 генератора 11 тактовых импуль30 сов элемент И 19 формирует сигнал ошибки, поступающий на коммутатор 8 контрол  и далее на вход триггера 12 ошибки. Таким образом осуществл в етс  контроль за правильностью поступающих кодов операций.
Если ошибки не произошло, то по заднему фронту тактового импульса с второго выхода 11.1 генератора 1 тактовых импульсов в регистр 3 мик40 роопераций записываетс  микрооперационный код первой МК микропрограммы, который затем считываетс  с выхода 26 микроопераций модул . По заднему фронту второго тактового импульса с
.,- первого выхода 11.2 генератора 11 с регистра 2 адреса с выхода мультиплексора 4 адреса записываетс  адрес очередной микрокоманды микропрограммы. Этот адрес поступает на второй информационный вход мультиплексора 4 адреса с выхода 1.4 пол  адреса (немодифицируема  часть) и выхода 1.3 пол  логических условий через мультиплексор 5 (младший модифицируемый разр д адреса). Поскольку на управл ющих входах мультиплексора 4 единичные сигналы отсутствуют, то он пропускает на выход адресный код со своего второго информационного входа.
35
50
55
to
15
20
71476465
В микрокомандах ветвлени  младший разр д адреса формируетс  следующим образом. Код логических условий поступает с выхода 1.3 на адресный вход мультиплексора 5 логических условий. Мультиплексор 5 выдел ет на свой выход в качестве младшего (модифицируемого ) разр да адреса следующей МК значение нужного логического услови  со входа 29 логических условий модул . В линейных же микрокомандах в поле 1.3 записаны специальный код, по которому мультиплексор 5 осуществл ет передачу на свой выход значени  сигнала с выхода 21 младшего разр да выхода пол  1.4 адреса,
В поле 1.1 признака последних Ж микропрограмм записываетс  код (000), по которому дешифратор б Ж формирует на своем первом выходе единичный сигнал конца команды. По этому сигналу мультиплексор 4 адреса пропускает с входа 30 на информационный вход регистра 2 адреса очередной код операции .
Сигнал, поступающий с входа/выхода 24 на второй вход второго элемента И 18, если на первом входе первого элемента
нал, т.е. в отключенном состо нии устройства вызовет переход в диаг- ностическией режим. Сигнал диагностики с выхода первого элемента И 18 поступает на первый управл ющий вход мультиплексора 4 адреса и В-вход коммутатора 8 контрол . Коммутатор 8 контрол  согласно описанному алгоритму своей работы временно прекращает контролировать коды с выходов 1.1, 1.2 и 1.3. Мультиплексор 4 адреса по единичному сигналу на своем первом управл ющем входе пропускает на свой выход адрес диагностической микрокоманды, который с выхода 1.4 нулевой  чейки блока 1 и выхода мультиплексора 5 логических условий в режиме ожидани  посто нно поступает на третий информационный вход мультиплексора 4. Сигнал диагностики с выхода элемента И 18 поступает также через третий элемент ИЛИ 15 на синхровход регистра 2 адреса. По заднему фронту этого сигнала на синхро- входе регистра 2 адреса происходит запись адреса диагностической микрокоманды с выхода мультиплексора 4 адреса в регистр 2. По этому адресу из блока 1 считываетс  диэгностичес8
ка  микрокоманда, в пол х 1.1, 1.2 и 1.3 которой записаны единичные коды , а в поле 1.4 - адрес нулевой  чейки блока 1 (т.е. нулевой адрес). Коммутатор 8 контрол  снова начинает контролировать правильность кодов , считываемых с выходов 1.1, 1.2 и 1.3. В случае по влени  на контролируемых выходах блока 1 хот  бы одного нул , коммутатор 8 формирует сигнал ошибки, который записываетс  в триггер 12 ошибки, блокирует за-, пуск неисправного устройства и поступает на его выход 23 ошибки. По поступлению в шину 24 следующего сигнала диагностики происходит переход к нулевому адресу.

Claims (1)

  1. Формула изобретени 
    Микропрограммное устройство управлени , содержащее блок пам ти микрокоманд, регистры адреса и микроопераций , мультиплексоры адреса и 25 логических условий, триггер пуска, генератор тактовых импульсов, триггер ошибки, первый элемент ИЛИ, первый элемент И, причем пр мой выход триггера пуска соединен с входом заИ 18 будет единичный сиг- 30 держки генератора тактовых импульсов,
    первый выход которого соединен с входом синхронизации регистра микроопераций , вход кода операции устройства соединен с первым информационным входом мультиплексора адреса, выход пол  старших разр дов адреса блока пам ти микрокоманд и выход мультиплексора логических условий соединены соответственно со старшими и младшими разр дами второго информационного входа мультиплексора адреса, выход которого соединен с информационным входом регистра адреса, выход регистра адреса соединен с входом блока пам ти микрокоманд, выходы пол  микроопераций и пол  кода логических условий которого соединены соответственно с информационным входом регистра микроопераций и адресным входом мультиплексора логических условий, вход логических условий устройства и выход младшего разр да пол  адреса блока пам ти микрокоманд соединены с информационным входом мультиплексора логических условий, выход регистра микроопераций соединен с выходом микроопераций устройства , выход триггера ошибки соединен с выходом ошибки устройства и первым
    35
    40
    45
    50
    55
    o
    465
    8
    ка  микрокоманда, в пол х 1.1, 1.2 и 1.3 которой записаны единичные коды , а в поле 1.4 - адрес нулевой  чейки блока 1 (т.е. нулевой адрес). Коммутатор 8 контрол  снова начинает контролировать правильность кодов , считываемых с выходов 1.1, 1.2 и 1.3. В случае по влени  на контролируемых выходах блока 1 хот  бы одного нул , коммутатор 8 формирует сигнал ошибки, который записываетс  в триггер 12 ошибки, блокирует за-, пуск неисправного устройства и поступает на его выход 23 ошибки. По поступлению в шину 24 следующего сигнала диагностики происходит переход к нулевому адресу.
    входом первого элемента ИЛИ, выход разр да микроопераций Конец работы регистра микроопераций соединен с вторым входом первого элемента ИЛИ, выход которого соединен с входом установки в О триггера пуска, о т- личающеес  тем, что, с целью увеличени  глубины контрол , оно содержит первый и второй дешифраторы , триггер, второй, третий, четвертый , п тый, шестой и седьмой элементы ИЛИ, элемент И-НЕ, второй и третий элементы И, элемент задержки первый и второй ключи с тристабиль- ным выходом, причем выходы пол  режима работы пол  кода микроопераций и пол  кода логических условий блока пам ти микрокоманд объединены и соединены с входом шестого элемента И и элемента И-НЕ, выходы пол  режима работы и пол  кода логических условий блока пам ти микрокоманд соединены соответственно с информационными входами первого и второго дешифраторов , выход пол  микрооперации блока пам ти микрокоманд соединен с информационным входом блока ключей с три- стабильным выходом, выход которого соединен с третьим информационным входом мультиплексора адреса и с информационным входом-выходом устройства , первый вход пуска устройства соединен с первым входом четвертого элемента ИЛИ, с второго по k-й входы пуска устройства соединены с (k-1) входами п того элемента ИЛИ, выход которого соединен с управл ющим входом блока ключей с тристабильным входом, с первым входом второго и с вторым входом четвертого элемента ИЛИ и с первым управл ющим входом мультиплексора адреса, выход четвертого элемента ИЛИ соединен с входом установки в 1 триггера пуска, первый выход первого дешифратора соединен с вторым управл ющим входом мультиплексора адреса и вторым входом второго элемента ИЛИ, выход которого соединен с информационным входом триггера, второй выход генератора тактовых импульсов соединен с первым входом третьего элемента ИЛИ и входом синхронизации триггера, выход которого соединен с первым входом второго элемента И, инверсный выход триггера пуска соединен с первым входом третьеj- го элемента И и с первым входом первого элемента И, выход которого соединен с входом элемента задержки, третьим управл ющим входом мультиплексора адреса и вторым входом третьего
    o элемента ИЛИ, выход которого соединен с входом синхронизации регистра адреса , второй выход первого депифрато- ра соединен с информационным и управл ющим входами первого ключа с три5 стабильным входом, выход которого соединен с вторым входом первого элемента И и с первым двунаправленным входом-выходом режима работы устройства, выход второго ключа с тристабнльным
    0 выходом соединен с вторым входом второго элемента И, с вторым разр дом информационного входа мультиплексора логических условий и с вторым двунаправленным входом-выходом режима рабо5 ты устройства, первый выход генератора тактовых импульсов соединен с третьим входом второго элемента И, выход которого соединен с первым входом седьмого элемента ИЛИ, третий
    0 выход первого дешифратора соединен
    с информационным и управл ющим входами второго ключа с тристабильным входом , выход седьмого элемента ИЛИ и выход разр да микрооперации проверки
    - работоспособности регистра микроопе раций соединены соответственно с входами установки 1 и в О триггера ошибки, четвертый выход первого дешифратора соединен информационным
    0 входом регистра микроопераций, п тый выход первого дешифратора соединен с входом запрета записи регистра микроопераций и стробирующим входом мультиплексора логических условий,
    5 со стробирующим входом второго дешифратора , выход которого соединен с информационным выходом устройства, выходы элемента И-НЕ, шестого элемента ИЛИ и элемента задержки соединены соответственно с вторым, третьим и
    0
    четвертым входами третьего элемента И, выход которого соединен с вторым входом седьмого элемента ИЛИ.
    А 9 69 I
    фиг. 1
    36
    8
    5J
SU864167257A 1986-12-26 1986-12-26 Микропрограммное устройство управлени SU1476465A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864167257A SU1476465A1 (ru) 1986-12-26 1986-12-26 Микропрограммное устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864167257A SU1476465A1 (ru) 1986-12-26 1986-12-26 Микропрограммное устройство управлени

Publications (1)

Publication Number Publication Date
SU1476465A1 true SU1476465A1 (ru) 1989-04-30

Family

ID=21275115

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864167257A SU1476465A1 (ru) 1986-12-26 1986-12-26 Микропрограммное устройство управлени

Country Status (1)

Country Link
SU (1) SU1476465A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 596947, кл. G Об F 9/22, 1978. Авторское свидетельство СССР № 1110121, кл. G 06 F 9/22, 1985. *

Similar Documents

Publication Publication Date Title
SU1476465A1 (ru) Микропрограммное устройство управлени
KR970004098B1 (ko) 비교기를 갖는 타이머 회로
SU1365091A1 (ru) Микропрограммный процессор
SU1702370A1 (ru) Микропрограммное устройство управлени с контролем
SU1659983A1 (ru) Программируемое устройство управлени
SU1305679A1 (ru) Микропрограммное устройство управлени с контролем
SU1649539A1 (ru) Устройство микропрограммного управлени
SU1376084A1 (ru) Микропрограммное устройство управлени
SU1130865A1 (ru) Микропрограммное устройство управлени
SU1756892A1 (ru) Устройство дл обнаружени ошибок в регистре сдвига
SU1256025A1 (ru) Мультимикропрограммное устройство управлени
SU1140121A1 (ru) Микропрограммное устройство управлени с контролем
SU1068937A1 (ru) Устройство микропрограммного управлени
SU1280629A1 (ru) Микропрограммное устройство управлени с контролем
SU1709320A1 (ru) Устройство дл отладки программ
SU1594533A1 (ru) Микропрограммное устройство управлени с контролем и восстановлением
SU1365082A1 (ru) Микропрограммное устройство управлени с контролем
SU1267415A1 (ru) Микропрограммное устройство управлени
SU1180888A1 (ru) Микропрограммное устройство управлени
SU1322282A1 (ru) Микропрограммное устройство управлени
SU1381503A1 (ru) Микропрограммное устройство управлени
SU1016782A1 (ru) Микропрограммное устройство управлени
SU1174930A1 (ru) Устройство дл управлени и диагностировани
SU1272333A1 (ru) Мультимикропрограммное устройство управлени с контролем
RU2079165C1 (ru) Устройство для отсчета времени